[go: up one dir, main page]

DE2600713A1 - Schaltungsanordnung zum raschen laden und entladen eines abtastknotens in einem statischen speicher - Google Patents

Schaltungsanordnung zum raschen laden und entladen eines abtastknotens in einem statischen speicher

Info

Publication number
DE2600713A1
DE2600713A1 DE19762600713 DE2600713A DE2600713A1 DE 2600713 A1 DE2600713 A1 DE 2600713A1 DE 19762600713 DE19762600713 DE 19762600713 DE 2600713 A DE2600713 A DE 2600713A DE 2600713 A1 DE2600713 A1 DE 2600713A1
Authority
DE
Germany
Prior art keywords
transistor
node
circuit arrangement
arrangement according
sensing node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19762600713
Other languages
English (en)
Other versions
DE2600713B2 (de
DE2600713C3 (de
Inventor
Eli Porat
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of DE2600713A1 publication Critical patent/DE2600713A1/de
Publication of DE2600713B2 publication Critical patent/DE2600713B2/de
Application granted granted Critical
Publication of DE2600713C3 publication Critical patent/DE2600713C3/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4094Bit-line management or control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/08Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements
    • G11C17/10Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements in which contents are determined during manufacturing by a predetermined arrangement of coupling elements, e.g. mask-programmable ROM
    • G11C17/12Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements in which contents are determined during manufacturing by a predetermined arrangement of coupling elements, e.g. mask-programmable ROM using field-effect devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)
  • Dram (AREA)
  • Static Random-Access Memory (AREA)

Description

PATENTANWÄLTE ZENZ & HELBER · D 13OO ESSEN! 1 · ΛΜ RL'HRSTEIN 1 - TEL.: (O2O1) 4126 Seite - jt - . I
INTEL CORPORATION 3065 Bowers Avenue, Santa Clara, Kalifornien, U.S.A.
Schaltungsanordnung zum raschen Laden und Entladen eines Abtastknotens in einem statischen Speicher
Die Erfindung bezieht sich auf eine Schaltungsanordnung zum raschen Laden und Entladen eines den Zustand von Speicherzellen abfragenden Abtastknotens in einem statischen Speicher, mit einer Ladeeinrichtung zur Aufladung des Abtastknotens und einem den Abtastknoten nachgeschalteten Abtastverstärker.
Bei statischen MOS Speichern wird ein Abtastknoten, der selektiv mit Spaltenleitern in der Speichermatrix verbindbar ist, über einen Anhebetransistor (pu-ll-up transistor) aufgeladen. Wenn die Spaltenleiter der Matrix mit einer angesteuerten Zelle verbunden sind, so kann sich je nach dem augenblicklichen Binärzustand in der Zelle die Ladung am Abtastknoten entladen. Ein mit dem Abtastknoten verbundener Abtastverstärker tastet einen eventuell auftretenden Potentialabfall oder eine Entladung am Knotenpunkt ab und erzeugt ein für den Binärzustand der Zelle repräsentatives Ausgangssignal.
Bei derartigen Schaltungen bekannter Art ist es bekanntlich so, daß ein . .Anhebetransistor mit einem in leitendem Zustand niedrigen Widerstand den Abtastknoten schneller auf-
Z/ko.
609830/0599
ORIGINAL INSPECTED
laden kann und dadurch ein rascheres Lesen ermöglicht. Ein niedrigerer Leitungswiderstand des Anhebetransistors führt jedoch zu einer langsameren Entladung des Abtast— knotens, da in diesem Falle der Anhebetransistor der Entladung entgegenwirkt. Für die Entladung ist es daher erwünscht, einen Anhebetransistor mit hohem Widerstand zur Verfugung zu haben. In der Regel muß daher ein Kompromiss eingegangen werden, um sowohl annehmbare Ladungs- als auch Entladungszeiten zu gewinnen.
Noch verwickelter wird das Problem der Auswahl eines geeigneten Leitungswiderstandes, wenn eine Vielzahl von Spaltenleitern mit einem einzigen Abtastknoten verbunden sind oder wenn die Speicherzellen :strombegrenzt sind. Die einer Vielzahl von Speicherleitungen zugeordnete, entsprechend größere Kapazität macht einen niedrigen Widerstand des Anhebetransjstors erforderlich, um diese zusätzliche Kapazität zu kompensieren, während die strombegrenzten Zellen mit höherer Impedanz einen ebenfalls einen höheren Widerstand aufweisenden Anhebetransistor erfordern, um den Abtastknoten rasch entladen zu können.
Es ist Aufgabe der Erfindung, eine Schaltungsanordnung anzugeben, die durch Begrenzung der SpannungsSprünge am Abtastknoten sowohl ein rasches Aufladen als auch ein rasches Entladen des Abtastknotens ermöglicht.
Zur Lösung dieser Aufgabe ist erfindungsgemäß vorgesehen, daß eine den Stromfluß steuernde, Spannungssprünge am Abtastknoten begrenzende Steuereinrichtung mit dem Abtastknoten verbunden ist und daß eine Rückkopplungsschleife zwischen dem Abtastverstärker und der Steuereinrichtung · angeordnet ist. Über die Rückkopplungsschleife wird ein Wechselstromweg zum Aufladen des Abtastknotens gebildet. Wenn das Potential am Abtastknoten unter einen vorgegebenen Pegel absinkt, so verhindert der Wechselstromweg ein weiteres
609830/0 59 9
Absinken des Potentials; wegen des über die Steuereinrichtung gebildeten alternativen Aufladungszweiges kann andererseits der Anhebetransistor mit einer entsprechend Impendanz ausgestattet werden.
Im folgenden wird die Erfindung anhand von in der Zeichnung dargestellten Ausführungsbeispielen näher erläutert. Es zeigen:
Fig. 1 ein Schaltbild eines Ausführungsbeispiels der Erfindung mit einer einzigen Rückkopplungsschleife; und
Fig. 2 ein Schaltbild eines alternativen Ausführungsbeispiels der Erfindung, bei dem zwei Rückkopplungsschlexfen bzw. Wege verwendet werden.
Die Erfindung gibt eine Steuereinrichtung zur Steuerung des Stromflusses an einem Abtastknoten eines statischen Speichers an. Die Steuereinrichtung selbst wird durch eine Rückkopplungsschaltung bzw. -schleife gesteuert, die von einem Abtastverstärker ausgeht. Bei dem beschriebenen Ausführungsbeispiel wird die Rückkopplungsschleife in einem MOS Festwertspeicher (ROM) verwendet. In einem Falle (Fig. 1) ist der Speicher ein 8k ROM, während bei dem anderen Ausführungsbeispiel (Fig. 2) der Speicher ein 16k ROM. Vorzugsweise sind alle Transistoren n-Kanal-Feldeffekttransistoren des Anreicherungstyps mit polykristallinen Siliziumgates.
Bei dem Ausführungsbeispiel gemäß Fig. 1 ist der Abtastknoten oder kritische Knoten 10 mit Spaltenleitern 11 und 12 über Y-Wähltransistoren 14 und 16 verbunden. Die Spaltenleiter 11 und 12 können direkt mit Zellen in einer Speichermatrix verbunden sein, oder sie können jeweils selektiv über zusätzliche Y-Wähl- bzw. Steuertransistoren mit einer Vielzahl von Spaltenleitern gekoppelt werden. Es leuchtet ein, daß die Anzahl von mit dem Abtastknoten 10 gekoppelten
609830/0599
Spaltenleitern für die Erfindung keine Rolle spielt, obwohl die Bedeutung und Wirkung der Erfindung wächst, wenn mehr Spaltenleiter an einen einzigen Abtastknoten mit angeschaltet sind. Die Spaltenleiter werden in üblicheijweise über Dekodierschaltungen selektiv mit den in der Zeichnung nicht dargestellten Zellen verbunden, wobei jede Zelle auch mit einem X-Leiter in der Matrix gekoppelt ist, wodurch ein wahlfreier Zugriff zu jeder Zelle ermöglicht wird. Der besondere Aufbau der Zelle ist ohne Bedeutung; es kann irgendeine von einer Vielzahl bekannter Zellenausführungen verwendet werden.
Der Abtastknoten 10 ist mit einem gestrichelt umrandeten Abtastverstärker 18 verbunden. Der Ausgang des Abtastverstärkers ist über die Leitung 20 zum Gate des Rückkopplungstransistors 22 rückgekoppelt. Der Rückkopplungstransistor 22 liegt zwischen einer Potentialquelle, Leitung 24, und dem Abtastknoten 10. Ein·, Anhebetransistor 26 liegt in ähnlicher Weise zwischen der Leitung 24 und dem Knotenpunkt 10. Das Gate dieses Transistors ist mit dessen Drain—Elektrode verbunden, so daß der Transistor ständig leitend ist.
Die spezielle Konfiguration des Abtastverstärkers ist für die Erfindung ebenfalls nicht entscheidend. Der Abtastverstärker bei dem in Fig. 1 dargestellten Ausführungsbeispiel weist Eingangstransistoren 28 und 32 und Ausgangstransistoren 30 (Doppel-Bootstrap) und 34 (Gegentakt) auf. Ein Bootstrap-Kondensator 29 beieinflußt das Gate des Ausgangstransistors 30, wenn die Transistoren 28 und 32 gesperrt werden. In diesem Falle steigt offensichtlich das Potential auf Leitung 20 auf das Potential der Leitung 24. Wenn dieser Fall eintritt, wird der Transistor 22 leitend und ruft einen Stromfluß von der Leitung 24 zum Knoten 10 hervor.
6 09830/0599
Es wird zunächst angenommen, daß im Betrieb die Spaltenleiter 11 und 12 nicht mit den Speicherzellen gekoppelt sind. Der Knoten wird über den Anhebetransistor 26 auf das Potential der Leitung 24, abzüglich der Schwellenspannung des Transistors 26, aufgeladen. Das Potential am Knotenpunkt 10 macht den Transistor 32 leitend, wodurch die Rückkopplungsschleife, die Leitung 20, an Erde gelegt wird. Es sei nun angenommen, daß ein Spaltenleiter mit einer Zelle verbunden ist und die Zelle so programmiert ist, daß sich der Knoten 10 zu entladen beginnt. Die Entladung des Knotenpunkts 10 ruft ein Ausgangssignal auf der Leitung 20 hervor, wodurch der Transistor 22 leitend gemacht wird. Dadurch wird verhindert, daß sich der Knotenpunkt 10 weiter entlädt. Wenn daher das Potential am Knoten 10 unter einen vorgegebenen Pegel absinkt, bei dem ein Ausgangssignal auf der Leitung 20 hervorgerufen wird, so verhindert das Signal auf der Leitung 20 einen weiteren Potentialabfall am Knotenpunkt 10, da der Transistor 22 leitend wird.
Wenn die Spalte abgewählt (d.h. vom Knoten 10 entkoppelt) wird, steigt die Spannung am Knoten 10. Sobald der Potentialanstieg ausreicht, um die Ausgangsspannung auf der Leitung 20 zum Abfallen zu bringen, wird der Transistor 22 gesperrt. Da der Transistor 22 verhindert, daß der Knoten 10 (wie beim Stande der Technik) unter ein vorgegebenes Potential absinkt, kann der Anhebetransistor 26 den Knoten rasch wieder aufladen, selbst wenn der Transistor 26 einen höheren Widerstand als die Anhebetransistoren in bekannten Schaltungsanordnungen hat. Dieser höhere Widerstand des Transistors 26 ermöglicht dementsprechend eine schnelle Entladung des Knoten 10. So ist beispielsweise das Z/L-verhältnis des Anhebetransistors bei bekannten Schaltungsanordnungen 6/12. Mit der erfindungsgemäß zusätzlich vorgesehenen Rückkopplungsschleife und dem Transistor 22 wurde der Anhebetransistor auf 6/18 reduziert mit einem Z/L-Verhältnis von 7/6 für den
6 0 98 30/0599
Rückkopplungstransistor 22. Bei der Schaltungsanordnung gemäß Fig. 1 wurden typische Aufladungszeiten um über 50 % und Entladungszeiten um über 30 % verbessert.
Bei dem Ausführungsbeispiel gemäß Fig. 2 ist der Abtastknoten 36 in bekannter Weise über eine Vielzahl von Spalten-Wähltransistoren mit Zellen der Speichermatrix verbunden. Über einen Anhebetransistor 42, dessen Gate an der Leitung 60 liegt, ist der Knoten 36 mit einer durch Leitung 60 gebildeten Potentialquelle gekoppelt. Der Knoten 36 ist außerdem über einen Rückkopplungstransistor 44 mit der Leitung 60 verbunden. Das Gate des Transistors 44 ist an eine Anschlußleitung 52 eines Abtastverstärkers angeschaltet.
Der Abtastverstärker weist eine erste Stufe mit den Transistoren 38, 39 und 40 auf, die zwischen den Knoten bzw. Verbindungsleitungen 36 und 46 liegt. In dieser ersten Verstärkerstufe dienen die Transistoren 39 und in bekannter Weise zur Einstellung des Schwellenwerts des Transistors 38. Die Verbindungsleitung bzw. der Knotenpunkt 46 weist einen Anhebetransistor (pull-up transistor) 49 auf, der zwischen der Leitung 60 und der Verbindungsleitung 46 liegt und dessen Gate mit. der Ver— bindungsleitung 46 verbunden ist. Auch der Verbindungsleitung bzw. dem Knoten 46 ist ein Rückkopplungstransistor 48 zugeordnet, der zwischen der Leitung 60 und dem Knoten 46 liegt. Das Gate dieses Transistors ist mit der die Anschlußleitung 52 enthaltenden Rückkopplungsschleife verbunden. Der Knotenpunkt 46 ist auck mit dem Gate des Transistors 50 verbunden.
Die Transistoren 50 und 51 bilden eine zweite Stufe des Abtastverstärkers mit einen» Ausgang an der Leitung 52. Das Gate des Transistors 51 ist mit der AnSchlußleitung 52 verbunden. Der Abtastverstärker weist ferner eine Ausgangsstufe mit einem Transistor 53 und einem Transistor 54 auf.
609830/0599
Der Verbindungspunkt zwischen diesen Transistoren ist auch mit dem Gate des Transistors 54 und der Ausgangsleitung 55 verbunden. Bei dem bevorzugten Ausführungsbeispiel sind die Rückkopplungstransistoren 44 und 48 Transistoren des Verarmungstyps.
Der Transistor 49 lädt den Knoten 46 auf das Potential an der Leitung 60 auf. Der Anhebetransistor 42 lädt andererseits den Knoten 36 auf das Potential der Leitung 60, abzüglich der Schwellenspannung des Transistors 42 auf. Vor der Kopplung der Zelle mit dem Knoten 36 ist der Transistor 38 gesperrt, da sein Gate über den Transistor 39 mit Erde verbunden ist.
Die Betriebsweise des Rückkopplungssystems und des Abtastverstärkers bei dem Ausführungsbeispiel gemäß Fig. 2 ist in gewisser Weise ähnlich derjenigen der Schaltung nach Fig. 1. Wenn das Potential am Knoten 36 unter einen vorgegebenen Pegel absinkt, wird der Transistor 39 gesperrt. Dadurch steigt das Potential am Gate des Transistors 38 und macht letzteren leitend. Das Potential am Knoten 46 beginnt
sodann zu sinken, da dieser Knoten jetzt über den Tranistor 38 mit dem Spaltenleiter verbunden ist. Wenn das Potential am Knoten 46 unter einen vorgegebenen Pegel sinkt, wird der Transistor 50 gesperrt, wodurch ein Ausgangssignal an der Anschlußleitung 52 entsteht. Dadurch werden die Transistoren 44 und 48 leitend gemacht und verhindern, daß die Potentiale an den Knoten 36 und 46 weiter absinken, d. h. der Spannungssprung an diesen Knoten wird begrenzt. Nach dem Abkoppeln des Spaltenleiters werden die Knoten 36 und 46 wieder aufgeladen, und der Transistor 50 wird leitend, wodurch das Potential an der Anschlußleitung 52 absinkt. In der Praxis hat sich bei dieser Schaltungsanordnung eine wesentliche Erhöhung sowohl der Ladegeschwindigkeit als auch der Entladegeschwindigkeit der Knoten gezeigt.
609830/0599

Claims (10)

  1. PATENTANWÄLTE ZENZ & HELBER ■ D 1300 ESSEN1 1 · AVI RHHRS^IfIN 1 · TEL.: (02 01) 4126 Seite - 8 - I 127
    Patentansprüche
    Schaltungsanordnung zum raschen Laden und Entladen eines zum Abtasten des Zustands von Speicherzellen selektiv mit diesen koppelbaren Abtastknoten in einem statischen Speicher, mit einer Ladeeinrichtung zur Aufladung des Abtastknotens und einem demAbtastknoten nachgeschalteten Abtastverstärker, dadurch gekennzeichnet, daß eine den Stromfluß steuernde, Spannungssprünge am Abtastknoten (10 ; 36) begrenzende Steuereinrichtung (22; 44) mit dem Abtastknoten (10j 36) verbunden ist und daß eine Rückkopplungsschleife (20; 52) zwischen dem Abtastverstärker (18; 50, 51) und der Steuereinrichtung angeordnet ist.
  2. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Steuereinrichtung einen zwischen einer Spannungsquelle (24; 60) und dem Abtastknoten (10; 36) angeordneten Feldeffekttransistor (22; 44) aufweist, dessen Gate mit der Rückkopplungsschleife (20; 52) verbunden ist.
  3. 3. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Ladeeinrichtung einen zwischen dem AbtastknotendO; 36) und der Spannungsquelle (24; 60) angeordneten Anhebetransistor (pull-up transistor 26; 42) aufweist.
  4. 4. Schaltungsanordnung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß der Abtastverstärker einen über eine zweite Ladeeinrichtung (49 aufgeladenen Knoten (46)
    609830/0599
    aufweist, der über einen Rückkopplungstransistor (48) mit der Spannungsquelle (60) verbunden ist, wobei das Gate des Rückkopplungstransistors (48) mit der Rückkopplungsschleife (52) verbunden ist.
  5. 5. Schaltungsanordnung nach Anspruch 4, dadurch gekennzeichnet, daß beide Ladeeinrichtungen (42, 49) jeweils durch Anhebetransistoren gebildet sind.
  6. 6. Anordnung nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, daß die Steuereinrichtung einen Feldeffekttransistor (22; 44) des Verarmungstyps aufweist.
  7. 7. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß ein erster Transistor (26) und ein zweiter Transistor (22) parallel zueinander zwischen eine Spannungsquelle (24) und den Abtastknoten (10) geschaltet sind und daß das Gate des zweiten Transistors (22) über eine Rückkopplungsleitung (20) mit einem Ausgang des Abtastverstärkers (18) verbunden ist, wobei die Anordnung so getroffen ist, daß bei einem Potentialabfall am Abtastknoten (10) der zweite Transistor unter Begrenzung des Potentialabfalls am Abtastknoten leitend wird.
  8. 8. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, daß die ersten und zweiten Transistoren (26, 22) n-Kanal-Feldeffekttransistoren sind.
  9. 9. Schaltungsanordnung nach Anspruch 7 oder 8, dadurch gekennzeichnet, daß das Gate des ersten Transistors (26) mit der Spannungsquelle (24) verbunden ist.
  10. 10. Schaltungsanordnung nach einem der Ansprüche 7 bis 9, dadurch gekennzeichnet, daß der statische Speicher ein Festwertspeicher ist.
    609830/0599
    AO
    L e e r s e i \ e
DE19762600713 1975-01-20 1976-01-09 Schaltungsanordnung zum raschen Laden und Entladen eines Abtastknotens in einem statischen Speicher Expired DE2600713C3 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US05/542,253 US3932848A (en) 1975-01-20 1975-01-20 Feedback circuit for allowing rapid charging and discharging of a sense node in a static memory
US54225375 1975-01-20

Publications (3)

Publication Number Publication Date
DE2600713A1 true DE2600713A1 (de) 1976-07-22
DE2600713B2 DE2600713B2 (de) 1977-01-20
DE2600713C3 DE2600713C3 (de) 1977-09-15

Family

ID=

Also Published As

Publication number Publication date
FR2298161B3 (de) 1979-06-29
DE2600713B2 (de) 1977-01-20
US3932848A (en) 1976-01-13
FR2298161A1 (fr) 1976-08-13
JPS5184535A (de) 1976-07-23

Similar Documents

Publication Publication Date Title
DE69422915T2 (de) Leseverstärker-organisation
DE4036973C2 (de) Schaltung zur Erzeugung einer gegenüber einer extern zugeführten Versorgungsspannung erhöhten Lösch- oder Programmierspannung in einer Halbleiter-Speicherschaltung
DE2324965C3 (de) Schaltungsanordnung zum Auslesen eines kapazitiven Datenspeichers
DE3041176A1 (de) Halbleiterspeichervorrichtung
DE69629669T2 (de) Leseverfahren und -schaltung für nichtflüchtige Speicherzellen mit Entzerrerschaltung
DE2932018C2 (de) Leseverstärker
DE2805664A1 (de) Dynamischer lese/schreib-randomspeicher
DE2708702A1 (de) Selektionstreiberschaltung
DE1959870C3 (de) Kapazitive Speicherschaltung
CH621657A5 (de)
DE2012090C3 (de) Feldeffekt-Transistor-Speicher
DE4226844C2 (de) Datenübertragungsschaltkreis
DE69121967T2 (de) Datenbus-Klemmschaltung einer Halbleiterspeicheranordnung
DE2314015C3 (de) Signalverstärker
EP0078338B1 (de) FET-Speicher
DE69223427T2 (de) Leseverstärkerschaltung
DE69309623T2 (de) Mehrbitwort organisierter EEPROM Speicher
DE3307756C2 (de)
DE2842690C2 (de)
DE3030994A1 (de) Mos-speicher mit direktem zugriff
DE69905699T2 (de) Lesevorgang für nichtflüchtige Speicher mit einem mit der Lesespannung variablen Abtaststrom, und Anordnung zur Verwirkligung dieses Vorgangs
DE1960598A1 (de) MOS-Schnellesespeicher
DE69016577T2 (de) Halbleiterspeicheranordnung.
DE2128792A1 (de) Schaltungsanordnung mit mindestens einem Feldeffekttransistor
DE2824727A1 (de) Schaltung zum nachladen der ausgangsknoten von feldeffekt-transistorschaltungen

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
E77 Valid patent as to the heymanns-index 1977
EHJ Ceased/non-payment of the annual fee