DE1762769C - Arrangement for monitoring control devices for processing binary characters, especially in telephone exchanges - Google Patents
Arrangement for monitoring control devices for processing binary characters, especially in telephone exchangesInfo
- Publication number
- DE1762769C DE1762769C DE19681762769 DE1762769A DE1762769C DE 1762769 C DE1762769 C DE 1762769C DE 19681762769 DE19681762769 DE 19681762769 DE 1762769 A DE1762769 A DE 1762769A DE 1762769 C DE1762769 C DE 1762769C
- Authority
- DE
- Germany
- Prior art keywords
- circuit
- signal
- condition
- signals
- lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000012544 monitoring process Methods 0.000 title claims description 19
- 238000012545 processing Methods 0.000 title description 4
- 125000000524 functional group Chemical group 0.000 claims description 2
- 238000005476 soldering Methods 0.000 claims 2
- 238000012360 testing method Methods 0.000 description 9
- 230000006870 function Effects 0.000 description 7
- 238000011156 evaluation Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 3
- 238000001514 detection method Methods 0.000 description 2
- 102100028787 Tumor necrosis factor receptor superfamily member 11A Human genes 0.000 description 1
- 101710178436 Tumor necrosis factor receptor superfamily member 11A Proteins 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000009931 harmful effect Effects 0.000 description 1
- 230000004807 localization Effects 0.000 description 1
- 108090000623 proteins and genes Proteins 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000013024 troubleshooting Methods 0.000 description 1
Description
2. Überwachungsanordnung nach Anspruch 1, daß trotz Auftretens eines zur Erfüllung der jeweilidadurch gekennzeichnet, daß eine nur für die gen Verknüpfungsbedingung beitragenden Signals Dauer einer solchen Prüfung an die ODER- am Eingang der ODER-Schaltung an derem Ausgang Schaltung (F) angeschaltete Prüfeinrichtung (P) 45 ein die Nichterfüllung der ODER-Bedingung anzeidie genannten Signale den einzelnen Eingängen gendes Signal abgegeben wird.2. Monitoring arrangement according to claim 1, that despite the occurrence of a to fulfill the respective characterized in that a signal which only contributes to the link condition gene duration of such a test to the OR at the input of the OR circuit at the output circuit (F) connected test device ( P) 45 a signal indicating that the OR condition has not been met is output to the individual inputs.
(si bis sn) der ODER-Schaltung (F) über eine Line solche Verdoppelung führt bei umfangreiche- (si to sn) of the OR circuit (F) over a line such doubling leads to extensive-
Verteilereinrichtung (Ky) zuführt und über eine ren, eine Vielzahl von jeweils mehr oder wenigerDistribution device (Ky) supplies and via a re n, a plurality of each more or less
synchron dazu arbeitende weitere Verteilerschal- großen Steuereinrichtungen umfassenden Anlagenother systems that work in synchronicity with large control devices
tung (Kw) den Ausgang (U) der ODER-Schaltung 50 sehr schnell zu einem merklichen Aufwand. Die Er-processing (Kw) the output (U) of the OR circuit 50 very quickly at a noticeable expense. Which he-
(F) mit Auswerteschaltungen (A) zur Aufnahme findung zeigt indessen einen Weg, einen solchen Auf- (F) with evaluation circuits (A) for accommodating the invention, however, shows a way such up
von die Nichterfüllung der ODER-Bedingung an- wand zu vermeiden und dennoch die erwähnte wei-of the non-fulfillment of the OR condition Toggle wa nd avoid, yet the aforementioned WEI
zeigenden Ausgangssignalen verbindet. tere Erhöhung der Betriebssicherheit herbeizuführen.showing output signals. to bring about a further increase in operational safety.
Die Erfindung betrifft somit eine Uberwachungs-55 anordnung zur Feststellung fehlerhafter Signal-The invention thus relates to a monitoring arrangement for detecting faulty signal
zustände in Binärsignale verarbeitenden, insbesondere in Fernsprechvermittlungsanlagen enthaltenen Steuereinrichtungen, bei denen mit zu diesen Steuer-Gegenstand des deutschen Patents 1 275 125 ist einrichtungen führenden Signalleitungen, auf denen eine Anordnung zur Überwachung auf fehlerfreie 60 während Betriebspausen jeweils nonnalerweise solche Signalzustände in Steuereinrichtungen zur Verarbei- Signale auftreten, die zu einer durch ein am Austung binärer Zeichen, insbesondere in Fernsprech- gang bzw. auf einer Zwischenergebnisleitung der bevermittlungsanlagen, bei denen während der Betriebs- treffenden Steuereinrichtung auftretendes Signal anpausen auf zu diesen Steuereinrichtungen führenden gezeigten Erfüllung einer Verknüpfungsbedingung Signalleitungen jeweils normalerweise solche Signale 65 dieser Steuereinrichtung nichts beitragen, sowie geauftreten, die zu einer durch ein am Ausgang bzw. gebenenfalls mit solchen Zwischenergebnisleitungen, auf einer Zwischenergebnisleitung der betreffenden auf denen während Betriebspausen normalerweise Steuereinrichtung auftretendes Signal angezeigten Er- jeweils ebenfalls zu einer Erfüllung einer Verknüp- states in control devices that process binary signals, especially those contained in telephone exchanges , in which signal lines leading to this control object of German patent 1,275,125 are devices on which an arrangement for monitoring error-free 60 during breaks in operation is normally used to process such signal states in control devices. Signals occur that lead to a connection condition leading to these control devices, usually shown fulfillment of a link condition signal lines leading to these control devices Signals 65 of this control device do not contribute anything, as well as occur which lead to an at the output or possibly with such intermediate result lines, on an intermediate result line of the relevant to the signal normally occurring during operational breaks displayed on the control device - each also to a fulfillment of a link
fungsbedingung nichts beitragende Signale auftreten, die Eingänge einer ODER-Schaltung für die zur Erfüllung der jeweiligen Verknüpfungsbedinüung beilragenden, auf den betreffenden Leitungen auftretenden Signale verbunden sind, die mit Abgabe eines die Erfüllung der ODER-Bedingung anzeigenden Ausgargssignals während einer Betriebspause das Vorliegen eines fehlerhaften Signalzustandes anzeigt, und bei denen zur Erhöhung der Betriebssicherheit I eile der betreffenden Steuereinrichtungen doppelt vorgesehen sein können, nach deutschem Patent 1275 125: gemäß der Erfindung ist dieser überwachungsanordnung dadurch gekennzeichnet, daß von Zeit zu Zeit wiederholt jeweils im Verlaufe einer Betriebspause zur Erfüllung der jeweiligen Verknüpfungsbedingung beitragende Signale nacheinander den mit den genannten Signal- bzw. Zwischenergebnisleitungen verbundenen einzelnen Eingängen einer nur einfach vorgesehenen ODER-Schaltung der genannten Ah zugeführt werden, die dabei mit der Abgabe eines die Nichterfüllung der ODER-Bedingung anzeigenden Ausgangssignals das Vorliegen eines fehlerhaften Signalzustandes anzeigt. The inputs of an OR circuit for the signals that contribute to the fulfillment of the respective linkage condition and occur on the relevant lines occur, which when an output signal indicating the fulfillment of the OR condition is output during a break in operation, the presence of a faulty signal state indicates, and in which to increase the operational safety I parts of the relevant control devices can be provided twice, according to German patent 1275 125: according to the invention, this monitoring arrangement is characterized in that it is repeated from time to time in the course of a break in operation to meet the respective linkage condition Contributing signals are fed one after the other to the individual inputs connected to the signal or intermediate result lines of a simply provided OR circuit of the mentioned Ah, which in this case with the output of a niche fulfillment of the OR condition indicating output signal indicates the presence of a faulty signal state.
Die Erfindung bringt den Vorteil mit sich, eine Feststellung von Fehlern in der ODER-Schaltung, auf Grund derer ein der ODER-Schaltung eingangsseitig zugeführtes, zu einer Erfüllung der jeweiligen Verknüpfungsbedingung der Steuereinrichtung beitragendes Signal nicht zur Abgabe eines die Erfüllung der ODER-Bedingung anzeigenden Ausgangssignals durch die ODER-Schaltung führt, ohne die Notwendigkeit, deshalb die betreffende ODER-Schaltung doppelt vorsehen zu müssen, zu ermöglichen; dabei wirkt sich dieser Vorteil insbesondere dann aus, wenn in einer größeren, eine Vielzahl von Steuereinrichtungen umfassenden Anlage eine entsprechende Mehrzahl von derartigen ODER-Schaltungen zur Überwachung der Eingangs- bzw. Zwischenergebnislcilungen auf während der Betriebspausen fehlerhafterweise anstehende Signale, die zur Erfüllung der jeweiligen Verknüpfungsbedingung beitragen, vorgesehen ist.The invention has the advantage of being able to detect errors in the OR circuit, on the basis of which one of the OR circuit supplied on the input side, to fulfill the respective Linking condition of the control device contributing signal not to the delivery of the fulfillment the output signal indicating the OR condition passes through the OR circuit, therefore without the need for the relevant OR circuit to have to provide twice, to enable; this advantage is particularly effective when in a larger system comprising a large number of control devices, a corresponding one A plurality of such OR circuits for monitoring the input or intermediate results for signals that are erroneously pending during breaks in operation and that are required to be fulfilled contribute to the respective linkage condition.
Es sei an dieser Stelle bemerkt, daß bereits (aus der deutschen Patentschrift 1 249 35?) das Prinzip bekannt ist, zur Überwachung von Verknüpfungsschaltungen in zentralgesteuerten Fernmeldeanlagen, insbesondere Fernsprechvermittlungsanlagen, in Abhängigkeit von den Arbeitszustand der zentralen Steuereinrichtung kennzeichnenden Schaltmitteln im Ruhezustand der zentralen Steuereinrichtungen Überwachungskriterien an Überwachungseingänge der Verknüpfungsschaltungen zu schalten, die mit den Ruhezustandskriierien an den Betriebseingängen der Verknüpfungsschaltungen und den Ruhezustandskriterien in den Verknüpfungsschaltungen entsprechend ihrer Verknüpfung an Überwaehungs- und/ oder Betriebsausgängen der Verknüpfungsschaltungen Überwachungskennzeichen liefern.It should be noted at this point that the principle is known to monitor logic circuits in centrally controlled telecommunications systems, in particular telephone exchanges, depending on the working status of the central Control device characterizing switching means in the idle state of the central control devices To switch monitoring criteria to the monitoring inputs of the logic circuits that are connected to the idle state criteria at the operating inputs of the logic circuits and the idle state criteria in the logic circuits according to their link to monitoring and / or operating outputs of the logic circuits supply monitoring identifiers.
Von Vorteil ist es, die Überwachungsanordnung gemäß der Erfindung dahingehend auszugestalten, daß eine nur für die Dauer der Prüfung an die ODER-Schaltung angeschaltete Prüfeinrichtung die genannten, zu einer Erfüllung der jeweiligen Verknüpfungsbedingung der Steuereinrichtung beitragenden Signale u<;n einzelnen Eingängen der ODER-Schaltung über eine Verteilereinrichtung zuführt und über eine synchron dazu arbeitende weitere Verteilerschaltung den Ausgang der ODER-Schaltung mit Auswerteschaltungen /ur Aufnahme von die Nichterfüllung der ODFR-Bedingun» anzeigenden Ausgangssignalen verbindet. It is advantageous to design the monitoring arrangement according to the invention in such a way that a test device connected to the OR circuit only for the duration of the test provides the aforementioned signals u <; n individual inputs of the OR circuit which contribute to the fulfillment of the respective linkage condition of the control device. Circuit feeds through a distribution device and connects the output of the OR circuit with evaluation circuits / for recording of the non-fulfillment of the ODFR condition indicating output signals via a further distribution circuit working synchronously.
An Hand der Zeichnungen sei die Erfindung noch näher erläutert. Dabei läßt Fig. 1 noch einmal das Prinzip einer Überwachungsanordnung gemäß dem Hauptpatent erkennen, und Fig. 2 \erdeutlieht im Zusammenhang damit die ebenfalls schon in der Hauptpatentschrift angegebene Maßnahme, TeileThe invention will be explained in more detail with reference to the drawings. Here Fig. 1 leaves that again Recognize the principle of a monitoring arrangement according to the main patent, and Fig. 2 \ clarifies in the In connection with this, the measure, parts, also already specified in the main patent specification
ίο einer Steuereinrichtung und oder der genanntenίο a control device and / or the named
ODER-Schaltung doppelt vorzusehen: F i g. 3 zeigtOR circuit to be provided twice: F i g. 3 shows
dann ein Ausfimrungsbeispiel für eine gemäß tier Erfindung ausgebildete Überwachungsanordnung.then an example of an embodiment according to tier Invention trained monitoring arrangement.
Fig. 1 zeigt zunächst noch einmal in prinzipiellerFig. 1 shows first again in principle
Form eine gemäß dem Hauptpateni ausgebildete Überwachungsanordnung zur Feststellung fehler hafter Signalzustände in Binärsignale verarbeitenden Steuereinrichtungen, wL sie insbesondere in Fernsprechvermittlungsanlagen enthalten sein können. Form a monitoring arrangement designed in accordance with the main patent for the detection of faulty signal states in control devices processing binary signals, as they can be contained in telephone exchanges in particular.
Eine solche Steuereinrichtung ist in Fig. 1 mit .V/ bezeichnet; sie möge einer bestirrmten Verkniipfungsbedingung V genügen, bei deren Erfüllung durch die auf den Eingangsleitungen si bis sn der Steuereinrichtung St auftretenden Signale ein diesSuch a control device is denoted by .V / in FIG. 1; it may satisfy a certain link condition V , if it is fulfilled by the signals appearing on the input lines si to sn of the control device St , this will be the case
anzeigendes Signal am Ausgang ν der Steuereinrichtung St auftreten möge. E? sei hier darauf hingewiesen, daß in Fig. 1 zwar die Steuereinrichtung St als einfache Verknüpfungsschaltung dargestellt ist. daß sie aber in Abweichung von dieser Darstellung auch eine Mehrzahl von Verknüpfungsschaltungen um fassen kann, wie dies auch die in der Hauptpatentschrift erläuterten Ausführungsbeispiele zeigen, wobei dann die Steuereinrichtung 5/ zusätzlich zu den in Fig. I gezeigten Eingangssignalleitungen .si bis sn und der Ausgangsleitung ν au^h noch entsprechende Zwischenergebnislcitungen aufweisen kann. Mit den während der Betriebspausen der Steuereinrichtung St normalerweise jeweils solche Signale, die zu einer durch ein am Ausgang ν bzw. auf einer Zwischenergebnisleitung der Steuereinrichtung auftretendes Signal angezeigten Erfüllung einer Verknüpfungsbedingung der Steuereinrichtung nichts beitragen, führenden Eingangssignalleitungen si bis .v/i — und gegebenenfalls auch mit solchen Zwi- indicating signal at the output ν of the control device St may occur. E? it should be pointed out here that in Fig. 1 the control device St is shown as a simple logic circuit. but that it may take into deviation from this illustration, a plurality of logic circuits, as well as show the embodiments described in the main patent, in which case the control means 5 / addition to those shown in Fig. I input signal lines .si to Sn and the output line ν can also show corresponding interim results. Usually each such signals displayed to a ν by the output or occurring on an intermediate result line to the control device signal fulfillment contribute to during the breaks in operation of the control device St of a link condition of the control means nothing leading input signal lines Si to .v / i - and optionally even with such
schenergebnisleitungen, auf denen während Betriebspausen normalerweise jeweils ebenfalls zu eiücr Erfüllung einer Verknüpfungsbedingung nichts beitragende Signale auftreten — sind die Eingänge einer ODER-Schaltung F für die zur Erfüllung der jewei- !igen Verknüpfungsbedingung beitragenden, auf den betreffenden Leitungen si bis sn auftretenden Signale verbunden; diese ODER-Schaltung F zeigt mil Abgabe eines die Erfüllung der ODER-Bedingung anzeigenden Ausgangssignals an ihrem Ausgang ti während einer Betriebspause das Vorliegen eines fehlerhaften Signalzustandes an. interim result lines, on which signals normally also appear during pauses in operation that do not contribute to the fulfillment of a linkage condition - the inputs of an OR circuit F are connected for the signals on the relevant lines si to sn which contribute to the fulfillment of the respective linkage condition; this OR circuit F indicates the presence of a faulty signal state by emitting an output signal indicating the fulfillment of the OR condition at its output ti during a break in operation.
In F i g. 1 ist weiter angedeutet, daß, wie bereits in der Hauptpatentschrift angegeben, zur Erhöhung der Betriebssicherheit die Steuereinrichtung .V/ bzw.In Fig. 1 is further indicated that, as already stated in the main patent specification, to increase the control device .V / resp. Teile davjn und die ODER-Schaltung F doppelt vorgesehen sind. Diese doppelt vorgesehenen Teile der Steuereinrichtung können Funktionsgruppen sein, die jeweils nur eingangsseitig und ausgangsscitig zusammengeschaltet sind, wie dies beispielsweise in F i g. 2Parts davjn and the OR circuit F are provided twice. These parts of the control device which are provided twice can be functional groups which are only connected together on the input side and on the output side, as shown, for example, in FIG. 2
dargestellt ist. Fig. 2 zeigt in ihrem linken Teil in symbolischer Darstellung eine doppelt vorgesehene Verknüpfungsschaltung V mit Eingangslcitungen .»·/ und sj und einer Ausgangsleitung v; der rechte Teilis shown. In its left-hand part, FIG. 2 shows, in a symbolic representation, a double logic circuit V with input lines. / / And sj and an output line v; the right part
der F i g. 2 zeigt eine schaltungstcchnischc Realisic- der Überwachungsanordnung nach F i g. 3 dadurch, rung einer solchen Verknüpfungsschaltung, mit der daß eine Prüfeinrichtung P, die nur für die Dauer sich, wie ebenfalls bereits in der Hauptpatentschrift einer solchen Prüfung an die ODER-Schaltung F anangegeben, alle Verknüpfungsfunktionen, wie bei- geschaltet sein mag, die genannten Signale den in der spiclswcise die UND-Funktion, die ODER-Funktion 5 Anordnung nach Fig. 3 durch die Leitungen si bis oder die SPERR-Funktion, durchführen lassen. Bei sn gegebenen einzelnen Eingängen der ODER-dcr dargestellten Art der Verdrahtung kann es zu Schaltung F über eine Verteilereinrichtung Vs zuciiKm Ausfall der links von der Ausgangsleitung ν führt und über eine synchron dazu arbeitende weilicgcndcn, doppelt vorgesehenen Funktionsgruppc. tcrc Verteilerschaltung VU den Ausgang ü der auf Grund dessen ein an einem ihrer Eingänge si, sj io ODER-Schaltung F mit Auswerteschaltungcn A vcrauftrctcndcs positives Signal, für das die dargestellte bindet, die gegebenenfalls die Nichterfüllung der Funktionsgruppc eine ODER-Schaltung bildet, nicht ODER-Bcdingung anzeigende Ausgangssignalc der zu einem am Ausgang ν auftretenden positiven Signal ODER-Schaltung F aufnehmen. Die Vcrtcilcrschalführcn würde, nicht kommen, wenn vorausgesetzt Hingen können durch dem Ablauf der Prüfung entwird, daß es innerhalb dieser Funktionsgruppc wäh- 15 sprechend gesteuerte Drehwähler oder Rclaiskcltcn rcnd der Lebensdauer der gesamten Stcucreinrich- od. dgl. gebildet sein. Auf das über die Vcrteilcrtung allenfalls jeweils nur an einer Stelle zu einem schaltung Vs einem Eingang der ODER-Schaltung F Drahtbruch od. dgl. kommen kann. zugeführtc Signal hin hat bei fehlerfreiem Betriebthe F i g. FIG. 2 shows a circuit implementation of the monitoring arrangement according to FIG. 3 thereby, tion of such a logic circuit, with which that a test device P, which only for the duration, as also already indicated in the main patent specification of such a test to the OR circuit F, all logic functions, as may be connected, the mentioned signals which in the spiclswcise the AND function, the OR function 5 arrangement according to FIG. 3 through the lines si bis or the LOCK function can be carried out. Given sn given individual inputs of the OR type of wiring shown, circuit F via a distributor device Vs can lead to failure of the left of the output line ν and via a double function group working synchronously with it. tcrc distribution circuit VU the output ü due to which an OR circuit F with Auswerteschaltungcn A vcrauftrctcndcs positive signal at one of its inputs si, sj io, for which the illustrated binds, which possibly forms an OR circuit if the function group is not fulfilled, not OR -Condition-indicating output signalc of the OR circuit F to a positive signal occurring at the output ν. The switch would not come, if it was possible to determine from the course of the test that within this function group controlled rotary selectors or switches for the service life of the entire stucco unit or the like could be formed. That via the distribution can only ever lead to a circuit Vs an input of the OR circuit F wire break or the like at one point. The signal has been supplied when the system is operating correctly
F i g. 3 zeigt nun ein AusfUhrungsbcispiei für eine am Ausgang ü der ODER-Schaltung F ein die Er-Übcrwachungsanordnung, dcrzufolge die gewünschte ao füllung der ODER-Bcdingung anzeigendes Ausgangs-Sicherheit dagegen, daß sich Fehler der obengenann- signal zu erscheinen; ist dies nicht der Fall, gibt die ten Art schädlich auswirken können, auch ohne eine ODER-Schaltung F also trotz Zuführung eines cnt-Vcrdoppclung der erwähnten ODER-Schaltung F er- sprechenden Signals zu einem ihrer Eingänge hin ein zielt wird. In Fi g. 3 führen die Eingangsleitungen si die Nichterfüllung der ODER-Bcdingung anzeigenbis λ η zu einer wiederum doppelt vorgesehenen, eine as des Ausgangssignal ab, so wird dies über die Vcr-Ausgangsleitung ν aufweisenden Vcrknüpfungsschal- teilerscitaltung ViI der dem betreffenden ODER-tung Si, die die Steuereinrichtung darstellt. Die zur Schaltungs-Eingang entsprechenden, durch die jewci-Übcnvachung der Steuereinrichtung darauf, daß ihre ligc Stellung der Vcrteilcrschaltung bestimmten Auswahrend Betriebspausen jeweils normalerweise nicht wcrtcschaltung A zugeführt, die das aufgenommene zu einer Erfüllung einer Verknüpfungsbedingung bei- 30 Signal gegebenenfalls speichert; eine solche Speichetragende Signale führenden Leitungen während einer rung des einen fehlerhaften Signalzustand anzcigcn-Bctriebspausc keine zur Erfüllung einer Verknüp- den Ausgangssignals der ODER-Schaltung F in einer fungsbcdingung beitragenden Signale führen, die- der bei Auftreten des betreffenden Ausgangssignals ncndc ODER-Schaltung F ist jetzt nur einfach vor- gerade erreichten Verteilcrschaltungsstellung und dagcschcn. Die zusätzliche Überwachung der ODER- 35 mit dem dabei gerade angesteuerten ODER-Schal-Schaltung F gegen Fehler, auf Grund derer an tungs-Eingang entsprechenden Auswerteschaltung cr-ODHR-Schaltungs-Eingängen anstehende, zur Erfül- leichtert infolge der mit einer derartigen Speicherung lung der jeweiligen Verknüpfungsbedingung der verbundenen Lokalisierung des Fehlers die Durch-Stcucrcinrichtung St beitragende Signale nicht zu führung der gegebenenfalls im Anschluß an eine einem die Erfüllung der ODF.R-Bedingung anzeigen- 40 Fehlerfeststellung vorzunehmenden Maßnahmen zur den Ausganp.ssignal der ODER-Schaltung F führen, Fehlerbeseitigung.F i g. 3 shows a AusfUhrungsbcispiei for u at the output of the OR circuit F is the Er Übcrwachungsanordnung, dcrzufolge the desired ao filling the OR Bcdingung indicating output safety against the fact that failure to appear, the obengenann- signal; If this is not the case, the th type can have harmful effects, even without an OR circuit F, ie despite the supply of a signal corresponding to a cnt-doubling of the OR circuit F to one of its inputs. In Fi g. 3 if the input lines si indicate the failure of the OR condition to be fulfilled until λ η leads to a double as of the output signal, this is done via the Vcr-output line ν having the logic circuit ViI of the relevant OR-device Si, which the Represents control device. The corresponding to the circuit input, by the respective monitoring of the control device that its position of the distribution circuit determined during operational pauses are not normally supplied to the circuit A , which stores the recorded signal if a linkage condition is fulfilled; Lines carrying signals carrying this type of memory do not carry signals which contribute to the fulfillment of a linking output signal of the OR circuit F during a generation of the faulty signal state, which is an OR circuit F when the output signal in question occurs now just reached the distribution circuit position and there. The additional monitoring of the OR 35 with the just controlled OR switch F against errors, on the basis of which at the processing input corresponding evaluation circuit cr-ODHR circuit inputs pending, is facilitated as a result of the storage with such a storage the respective link condition of the associated localization of the error the through-Stcucrcinrichtung St contributing signals not lead to the output signal of the OR circuit F possibly following an error detection to indicate the fulfillment of the ODF.R condition , Troubleshooting.
wird nun in einem Prüfvorgang dadurch erreicht. In F1 g. 3 ist angedeutet, daß die Prüfeinrichtung P is now achieved in one test process. In F1 g. 3 it is indicated that the testing device P
daß von Zeit zu Zeit wiederhol» jeweils im Verlauf neben der in Fig. 3 dargestellten ODER-SchaltungF einer Betriebspause der Steuereinrichtung St nach- auch noch andere ODER-Schaltungen weiterer einander den mit den in Frage kommenden Signal- 45 Steuereinrichtungen in entsprechender Weise über- bzw. Zwischcnergebnisleitungen der Steuereinrich- prüfen kann, was hier jedoch nicht weiter erläutert tung St verbundenen einzelnen Eingängen der zu werden braucht. Zugleich ist noch anecdeutct, ODER-Schaltung F zur Erfüllung der jeweiligen daß die Auswerteschaltungen A besondere hntriege-Verknüpfungsbedingungen innerhalb der Steuerein- lungseingänge aufweisen können, über die sie jeweils richtung St beitragend; Signale zugeführt werden, so nur während der Ansteuerung von ODER-Schalwobei dann die ODER-Schaltung F mit der Abgabe tungs-Eingängeri zo aterprfifeadef ODßft-ScftatftBt eines die Nichterfüllung der ODER-Bedingung an* gen entriegelt werden, so daß ein etwaiges fälsch zeigenden Ausgangssignals das Vorliegen eines fen- liches Ansprechen der Auswerteschalttmgen A in da lerhaften Signalzustandes anzeigt. Dies geschieht in zwischenliegenden Pausen vermieden wird.that from time to time repeatable "respectively in the course next to that shown in Fig. 3 OR SchaltungF demand a break in operation of the control device St also have other circuits or further to each other to exceed the candidate signal 45 control means in a corresponding manner or interim result lines of the control device, which, however, is not explained further here, needs to be connected to the individual inputs connected to the St. At the same time, it is also indicated that the OR circuit F for fulfilling the respective conditions that the evaluation circuits A can have special logic linkage conditions within the control inputs, via which they each contribute towards the St; Signals are supplied, so only during the control of the OR switch, whereby the OR circuit F with the delivery device input zo aterprfifeadef ODßft-ScftatftBt one of the failure of the OR condition to be unlocked, so that a possible false output signal indicates the presence of a fenced response of the evaluation switching A in the embarrassing signal state. This happens in intermediate breaks and is avoided.
Claims (1)
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DES102594A DE1275125B (en) | 1966-03-17 | 1966-03-17 | Arrangement for monitoring control devices for processing binary characters, in particular in telephone switching systems |
| DE19681762770 DE1762770C (en) | 1968-08-22 | Arrangement for monitoring control devices for processing binary characters, especially in telephone exchanges | |
| DE19681762769 DE1762769C (en) | 1968-08-22 | Arrangement for monitoring control devices for processing binary characters, especially in telephone exchanges |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19681762770 DE1762770C (en) | 1968-08-22 | Arrangement for monitoring control devices for processing binary characters, especially in telephone exchanges | |
| DE19681762769 DE1762769C (en) | 1968-08-22 | Arrangement for monitoring control devices for processing binary characters, especially in telephone exchanges |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| DE1762769A1 DE1762769A1 (en) | 1970-10-29 |
| DE1762769B2 DE1762769B2 (en) | 1973-01-25 |
| DE1762769C true DE1762769C (en) | 1973-08-16 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2316434A1 (en) | TEST ARRANGEMENTS TO CHECK THE OPERATION OF A LOGIC CIRCUIT | |
| CH618801A5 (en) | ||
| DE1762769C (en) | Arrangement for monitoring control devices for processing binary characters, especially in telephone exchanges | |
| EP0295593B1 (en) | Individual identification | |
| DE2217665C3 (en) | Circuit arrangement for telecommunications, in particular telephone switching systems, with at least two computers for alternating control of switching processes | |
| DE2023117B2 (en) | Fail safe control for digital information - three channel supervisory control built into processing unit provides full transfer | |
| DE3202025C2 (en) | Device for the operational control of thyristors of a high voltage valve | |
| DE2041205C (en) | Circuit arrangement for a centrally controlled telephone system with several coupling stages and central route search as well as with fault monitoring for the route search device | |
| DE1762769A1 (en) | Arrangement for monitoring control devices for processing binary characters, in particular in telephone switching systems | |
| DE1524212C3 (en) | Arrangement for centrally controlled telecommunications, in particular telephone switching systems, with memory programming | |
| DE2024603C (en) | Circuit arrangement for telecommunication systems, in particular telephone exchanges with parallel, alternatively working license plate generators | |
| DE4303048A1 (en) | Alarm recognition apparatus for redundant layout circuit in radio equipment - has input circuits delaying alarm recognition signals when circuits are switched to be operational systems | |
| DE2736257C2 (en) | Method for testing address lines and a message line of a line system running between a central control device and several decentralized control devices of an indirectly controlled switching system | |
| DE2613927C3 (en) | Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines | |
| DE2348921C3 (en) | Monitored control matrix for unipolar controlled receiving switching means, in particular storage elements and methods for operating the same | |
| DE2002859C (en) | Circuit arrangement for telecommunication switching systems, in particular telephone switching systems, with route search devices for multi-level switching networks | |
| DE2633986C3 (en) | Method for checking line multiples in centrally controlled telecommunications, in particular telephone switching systems | |
| DE1537898C (en) | Test device for a coupling arrangement comprising several coupling stages | |
| DE2202447C3 (en) | Circuit arrangement for telecommunication switching systems, in particular telephone switching systems, with devices for fault localization | |
| DE967525C (en) | Circuit arrangement for evaluating multi-digit identification numbers in telecommunications, in particular telephone systems | |
| DE2100887A1 (en) | Method for monitoring the information content of a circular storage system | |
| DE2629495B2 (en) | Procedure for testing the decoupling diodes in coordinate couplers built with relays | |
| DE2005310A1 (en) | Circuit arrangement for monitoring duplicated Fernmeldevermittlungseinch lines | |
| DE1038612B (en) | Ambiguity checker for outputting a signal if several relays of a plurality of functionally related relays simultaneously assume a certain switching state | |
| DE1198421B (en) | Method for checking the connection of speech paths in multi-stage switching arrangements of telephone switching systems |