[go: up one dir, main page]

DE1139151B - Logical multilevel network - Google Patents

Logical multilevel network

Info

Publication number
DE1139151B
DE1139151B DEN18948A DEN0018948A DE1139151B DE 1139151 B DE1139151 B DE 1139151B DE N18948 A DEN18948 A DE N18948A DE N0018948 A DEN0018948 A DE N0018948A DE 1139151 B DE1139151 B DE 1139151B
Authority
DE
Germany
Prior art keywords
stages
output
conductor
signal
levels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DEN18948A
Other languages
German (de)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NCR Voyix Corp
Original Assignee
NCR Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NCR Corp filed Critical NCR Corp
Publication of DE1139151B publication Critical patent/DE1139151B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/12Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using diode rectifiers

Landscapes

  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)

Description

Logisches Mehrebenennetzwerk Die Erfindung betrifft ein aus mehreren Ebenen bestehendes logisches Netzwerk, insbesondere für hohe Signalfrequenzen.Multilevel Logical Network The invention relates to one of several Logical network on several levels, especially for high signal frequencies.

Die bisher bekannten Netzwerke waren im allgemeinen aus bekannten UND- oder ODER-Gattern oder bekannten Varianten aufgebaut, die Signale an ihrem Ausgang erzeugen, wenn ein oder mehrere Signale gleichzeitig am Eingang angelegt werden. So ist beispielsweise ein logisches Netzwerk bekannt, das aus in mehreren Ebenen angeordneten UND-Gattern besteht. Die Ausgänge der einzelnen UND-Gatter sind jeweils über einen die Komplementierung des Ausgangssignals bewirkenden Transistor an Eingänge nachgeordneter UND-Gatter geschaltet.The networks known hitherto were generally made up of known ones AND or OR gates or known variants built the signals on their Generate output when one or more signals are applied to the input at the same time will. For example, a logical network is known that consists of several AND gates arranged on levels. The outputs of the individual AND gates are each via a transistor which complements the output signal connected to inputs of downstream AND gates.

Diese und ähnliche, bekannte, aus mehrerenEbenen bestehenden logischen Netzwerke haben - abgesehen von der erforderlichen Komplementierung zwischen den einzelnen Ebenen - den Nachteil, daß sie infolge der den UND- bzw. ODER-Gattern eigenen hohen Zeitkonstanten für eine Steuerung durch hochfrequente Impulssignale ungeeignet sind, insbesondere deshalb, weil die Zeitkonstanten der UND- bzw. ODER-Gatter mit den ansteigenden Ebenen immer größer werden.These and similar well-known multilevel logic Networks have - apart from the necessary complementation between the individual levels - the disadvantage that they are due to the AND or OR gates own high time constants for control by high-frequency pulse signals are unsuitable, especially because the time constants of the AND or OR gates get bigger with the increasing levels.

Da aber die heutigen Digitalrechner mit immer höheren Frequenzen arbeiten, sind logische Netzwerke nötig geworden, die sich aus für die verwendeten hohen Frequenzen geeigneten Grundschaltungen zusammensetzen.But since today's digital computers work with ever higher frequencies, Logical networks have become necessary, which are made up for the high frequencies used put together suitable basic circuits.

Gegenstand der Erfindung ist nun ein logisches Mehrebenennetzwerk, für das sich herkömmliche, mit UND- oder ODER-Gattern aufgebaute Netzwerke infolge ihrer verhältnismäßig hohen Zeitkonstanten nicht eignen.The subject of the invention is now a logical multi-level network, for the conventional networks built with AND or OR gates as a result not suitable for their relatively high time constants.

Das erfindungsgemäße Merkmal besteht darin, daß alle diejenigen Stufen (Primärstufen) aller Ebenen, die nur direkt mit Eingangssignalquellen verbunden sind, über je einen Widerstand an eine gemeinsame Impulsquelle angeschlossen sind, und daß alle anderen Stufen (Sekundärstufen) und der Ausgang über entsprechend gepolte Richtleiter mit Stufen (Primär- und/oder Sekundärstufen) vorhergehender Ebenen verbunden sind, daß die Stufen aller Ebenen jeweils eine oder mehrere Eingangssignalquellen besitzen, die über Schaltmittel und gegenüber den genannten Richtleitern entgegengesetzt gepolte Richtleiter eine derartige Steuerwirkung am Ausgang auszuüben vermögen, daß von der gemeinsamen Impulsquelle kommende Signale entweder über die Stufen abgeleitet werden oder zum Ausgang gelangen.The feature of the invention is that all those stages (Primary stages) of all levels that are only directly connected to input signal sources are connected to a common pulse source via a resistor each, and that all other stages (secondary stages) and the output are polarized accordingly Directional ladder connected to levels (primary and / or secondary levels) of previous levels are that the stages of all levels each have one or more input signal sources have the opposite of switching means and compared to the aforementioned directional ladders polarized directional conductors are able to exert such a control effect at the exit, that coming from the common pulse source signals either derived via the stages or get to the exit.

Die erfindungsgemäße Anordnung besitzt also eine gemeinsame hochfrequente Impulsquelle und mehrere Eingangssignalquellen. Mehrere von der gemeinsamen Impulsquelle ausgehende, voneinander isolierte Strompfade sind mit einem gemeinsamen Ausgang verbunden. Durch die Signalkombination mehrerer der Eingangssignalquellen wird bestimmt, ob die von der genannten Impulsquelle gelieferten Impulse über einen oder mehrere der genannten Strompfade den gemeinsamen Ausgang erreichen. Liegt an einer Eingangssignalquelle eine solche Spannung, daß die zugeordnete Diode leitet, so fließen die Impulse über die Dioden nach Masse ab und gelangen nicht zu dem gemeinsamen Ausgang.The arrangement according to the invention therefore has a common high frequency Pulse source and multiple input signal sources. Several from the common pulse source outgoing, mutually isolated current paths have a common output tied together. The signal combination of several of the input signal sources determines whether the pulses supplied by the said pulse source are via one or more of the named current paths reach the common output. Is due to an input signal source a voltage such that the associated diode conducts, the pulses overflow the diodes from ground and do not get to the common output.

Es sei darauf hingewiesen, daß bei der erfindungsgemäßen Anordnung keine neuen Signale erzeugt werden, wie dies bei bekannten Vorrichtungen der Fall ist, sondern daß die Impulse der genannten Impulsquelle lediglich zum Ausgang weitergeleitet werden oder nicht. Durch dieses besondere Merkmal wird erreicht, daß sich die erfindungsgemäße Anordnung für sehr hohe Frequenzen eignet und somit einen bedeutenden Vorteil gegenüber den bisher bekannten Anordnungen bietet.It should be noted that in the arrangement according to the invention no new signals are generated, as is the case with known devices is, but that the pulses from the above-mentioned pulse source are only passed on to the output to be or not. This special feature ensures that the inventive Arrangement suitable for very high frequencies and thus a significant advantage over offers the previously known arrangements.

Bei den Grundschaltungen bzw. Stufen des erfindungsgemäßen logischen Netzwerkes werden Primär-und Sekundärstufen unterschieden. Die Primärstufen sind nur mit den Eingangssignalquellen verbunden, während die Sekundärstufen von mindestens einer Primärstufe der vorhergehenden Ebene beschickt werden. Die Impulsquelle ist über jeweils einen Widerstand mit allen Primärstufen verbunden. Die verwendeten Widerstände können alle. den gleichen Wert haben. Für die Sekundärstufen sind keine Widerstände erforderlich.In the basic circuits or stages of the logic according to the invention A distinction is made between primary and secondary levels in the network. The primary stages are connected only to the input signal sources, while the secondary stages of at least a primary stage of the previous level. The pulse source is connected to each of the primary stages via a resistor. The used Resistances can all. have the same value. There are no resistances for the secondary levels necessary.

Zum besseren Verständnis der Erfindung wird im folgenden ein Ausführungsbeispiel an Hand der Abbildung beschrieben: -Gatterschaltungen mit ungünstig hohen Zeitkonstanten, die für hohe Signälfrequenzen ungeeignet sind, werden in den Gattergruppen der vorliegenden Erfindung vermieden, die so angeordnet sind, daß Eingangsimpulse nur dann an den @ Ausgang gelangen können, wenn bestimmte Kombinationen von Auslösesignalen angelegt werden, die in einer oder in mehreren Signalquellen erzeugt werden.For a better understanding of the invention, an embodiment is shown below Described on the basis of the figure: -Gate circuits with unfavorably high time constants, which are unsuitable for high signal frequencies are in the gate groups of the present Invention avoided, which are arranged so that input pulses only to the @ Output can arrive when certain combinations of trigger signals are applied generated in one or more signal sources.

In der Zeichnung, die schematisch die Schaltung eines Ausführungsbeispiels der Erfindung darstellt, wird eine Impulsquelle gezeigt, die z. B. ein Hochfrequenzoszillator sein kann und die, da die Einzelheiten in der Technik bekannt sind und keinen Teil der Erfindung bilden, in Blockform gezeichnet und mit der Bezugszahl 10 versehen ist.In the drawing, which schematically shows the circuit of an embodiment of the invention, a pulse source is shown, the z. B. may be a high frequency oscillator and which, since the details are known in the art and do not form part of the invention, is drawn in block form and denoted by the reference numeral 10 .

Weiterhin sind auch die Signalquellen, die die Auslösesignale erzeugen, bekannt; da sie keinen Teil der Erfindung bilden, sind sie ebenfalls in Blockform dargestellt und mit den Zeichen a, b, c, d, e, f, g, h, j und k versehen. Diese Signalquellen können Elemente eines Digitalrechners sein und erzeugen gemäß einem vorbestimmten Programm eine bestimmte Kombination von Auslösesignalen; die vorhanden sein müssen, wenn der eingegebene Impuls durch die Gattergruppen der vorliegenden Erfindung laufen soll.Furthermore, the signal sources that generate the trigger signals are also known; since they do not form part of the invention, they are also shown in block form and provided with the characters a, b, c, d, e, f, g, h, j and k . These signal sources can be elements of a digital computer and generate a specific combination of trigger signals in accordance with a predetermined program; which must be present if the input pulse is to pass through the gate groups of the present invention.

Bei Auftreten einer oder mehrerer dieser Kombinationen von Auslösesignalen werden die vom Impulsgenerator 10 erzeugten Impulse durch die Gattergruppen geleitet und erscheinen am Ausgang 11. Diese Impulse können z. B. über einen Transformator 12 an nicht gezeigte; außer der Schaltung liegende Einrichtungen angelegt werden. Die Primärwicklung des Transformators 12 erfüllt auch als Impedanz eine wichtige Funktion in der Schaltung, wie später noch beschrieben wird.When one or more of these combinations of trip signals occur the pulses generated by the pulse generator 10 are passed through the groups of gates and appear at output 11. These pulses can e.g. B. via a transformer 12 to not shown; devices other than the circuit are created. The primary winding of the transformer 12 also fulfills an important impedance Function in the circuit, as will be described later.

Ein mittlerer Leiter 14, durch den die vom Impulsgenerator 10 erzeugten Impulse laufen können, verbindet den Impulsgenerator 10 mit dem Ausgang 11. Weitere Leiter 15, 16 und 17, welche parallel zum Leiter 14 liegen, können ebenfalls die vom Impulsgenerator 10 erzeugten Impulse zum Ausgang leiten. Die Leiter 15 und 16 sind durch einen gemeinsamen Leiter 13 mit dem mittleren Leiter 14 verbunden. Alle diese Leiter zweigen an einer Klemme 18 ab und sind über diese mit dem Impulsgenerator 10 verbunden.A middle conductor 14 through which the generated by the pulse generator 10 Pulses can run, connects the pulse generator 10 to the output 11. More Conductors 15, 16 and 17, which are parallel to the conductor 14, can also be the pass pulses generated by the pulse generator 10 to the output. Ladders 15 and 16 are connected to the central conductor 14 by a common conductor 13. All these conductors branch off at a terminal 18 and are connected to the pulse generator via this 10 connected.

In dem mittleren Leiter 14 und den Abzweigungsleitern 15;16 und 17 befinden sich Widerstände 19 bzw. 20, 21 und 22, durch die der an der Ausgangsklemme 11 erforderliche Spannungsabfall erhalten wird.In the middle conductor 14 and branch conductors 15; 16 and 17 there are resistors 19 or 20, 21 and 22, through which the at the output terminal 11 required voltage drop is obtained.

Es kann hier erwähnt werden, daß der Leiter 16 und der Leiter 13, von der Gesamtschaltung getrennt betrachtet, als ein Leiterangesehen werden können, wobei der- Abzweigungsleiter 15 dazu parallel liegt. Die Zeichnung der Erfindung wurde so groß gehalten, um zu zeigen, auf welche Weise die Gattergruppen der Erfindung durch Elemente erweitert werden können, ohne daß man von dem Grundprinzip abweicht.It can be mentioned here that the conductor 16 and the conductor 13, viewed separately from the overall circuit, can be viewed as one conductor, the branch conductor 15 being parallel thereto. The drawing of the invention has been kept large enough to show the manner in which the gate groups of the invention are used can be expanded by elements without deviating from the basic principle.

Es sind auch mehrere normalerweise leitende Schaltelemente vorgesehen, die durch Anlegen der Auslöseimpulse sperren können; diese Schaltelemente können vorzugsweise Dioden sein, die mit den Bezugszeichen 23, 25, 27, 29, 31, 33,Y35, 37, 39 und 41 versehen sind. Einzelne dieser - Schaltelemente, in diesem Fall Dioden, liegen parallel zu den beschriebenen Leitern, und zwar sind sie über ausgewählte Punkte mit den jeweiligen Leitern verbunden, wie dies von den bestimmten Kombinationen von Auslösesignalen bestimmt ist, die zur Weiterleitung der Impulse durch das Schaltgatter angelegt sein müssen. Irgendeine der folgenden Kombinationen von Auslösesignalen, angezeigt durch die den einzelnen Signalquellen entsprechenden Zeichen, muß auftreten, wenn der Impuls durch die Gattergruppen zum Ausgang gelangen soll: (1) a-g-h-j-k (2) b-c-g-h-j-k (3) d-e-j-k (4) f Aus diesem Grunde müssen die Parallelkombinationen der Dioden 29, 31 bzw. 39, 41 am Leiter 14 über die Punkte 26 bzw. 28 angeschlossen sein: Ebenso müssen die Parallelkombinationen der Dioden 25, 27 bzw. der Dioden 35, 37 am Leiter 16 und dem gemeinsamen Leiter 13 an entsprechenden Punkten 34 bzw. 36 angeschlossen sein. Um die Verbindungen der Schaltdioden zu vervollständigen, muß die Diode 23 mit dem Leiter 15 am Punkt 38 verbunden sein, während die Diode 33 mit dem Leiter 17 am Punkt 42 verbunden sein muß. Für andere Signalkombinationen wäre natürlich eine andere Schaltanordnung erforderlich.There are also several normally conductive switching elements that can block by applying the trigger pulses; these switching elements can preferably be diodes which are provided with the reference numerals 23, 25, 27, 29, 31, 33, Y35, 37, 39 and 41. Individual of these - switching elements, in this case diodes, are parallel to the conductors described, and indeed they are connected to the respective conductors via selected points, as is determined by the specific combinations of trigger signals that are applied to the transmission of the pulses through the switching gate must be. Any of the following combinations of trigger signals, indicated by the characters corresponding to the individual signal sources, must occur if the pulse is to pass through the groups of gates to the output: (1) aghjk (2) bcghjk (3) dejk (4) f For this reason, the parallel combinations of diodes 29, 31 or 39, 41 on conductor 14 must be connected via points 26 and 28: Likewise, the parallel combinations of diodes 25, 27 or diodes 35, 37 on conductor 16 and the common conductor 13 must be connected corresponding points 34 and 36 respectively. In order to complete the connections of the switching diodes, the diode 23 must be connected to the conductor 15 at point 38, while the diode 33 must be connected to the conductor 17 at point 42. A different circuit arrangement would of course be required for other signal combinations.

Erfolgt ein Auslösesignal von der Signalquelle f zusammen mit irgendeiner der oben aufgeführten Kombinationen, die vierte ausgenommen, so wird ebenfalls ein Ausgangssignal am Ausgang 11 erzeugt, was auch zutrifft, wenn die Auslösesignale aller Signalquellen gemeinsam erfolgen. Diese zusätzlichen Kombinationen können, falls erforderlich, durch zusätzliche Parallelschaltkreise ausgeschaltet werden.If there is a trigger signal from the signal source f together with any of the combinations listed above, with the exception of the fourth, also becomes a Output signal generated at output 11, which is also true when the trigger signals of all signal sources take place together. These additional combinations can, if necessary, can be switched off by additional parallel switching circuits.

Damit die verschiedenen Schaltdioden bei Nichterfolgen eines Auslösesignals leitend gemacht, aber bei Erfolgen eines Auslösesignals nichtleitend gemacht werden, kann eine Käthodenfolgeschaltung zwischen jede der Schaltdioden und ihre entsprechende Signalquelle geschaltet werden. Im Interesse einer Zeichnungsvereinfachung wurde eine Kathodenfolgeschaltung nur einmal in einem gestrichelten Rechteck 40 im einzelnen gezeigt; die zwischen die Schaltdiode 33 und die entsprechende Auslösesignalquelle f geschaltet ist. Wenn die Triode der Kathodenfolgeschaltung nichtleitend ist, liegt die Kathode der Diode 33 an Erdpotential, wodurch Impulse über die Diode 33 und einen Kathodenwiderstand 53 zur Erde abgeleitet werden. Dieser Widerstand ist kleiner als der Widerstand der Primärwicklung des Transformators 12. Bei Auftreten eines Auslösesignals von der Signalquelle f wird die Röhre leitend gemacht.So that the various switching diodes if a trigger signal is not received made conductive, but made non-conductive when a trigger signal is triggered, may have a Käthodensequaltung between each of the switching diodes and their corresponding Signal source can be switched. In the interests of simplifying the drawing, a cathode follower circuit only once in a dashed rectangle 40 in detail shown; between the switching diode 33 and the corresponding trigger signal source f is switched. If the triode of the cathode follower circuit is non-conductive, then lies the cathode of the diode 33 to ground potential, causing pulses through the diode 33 and a cathode resistor 53 can be derived to earth. This resistance is smaller than the resistance of the primary winding of transformer 12. When a Trigger signal from the signal source f, the tube is made conductive.

Zu diesem Zeitpunkt erhält ein Punkt 24 des Kathodenleiters ein höheres Potential, wodurch auch die Kathode der Diode 33 eine positive Vorspannung erhält, so daß diese Diode in der entgegengesetzten Richtung nicht leitet.At this point in time, a point 24 of the cathode conductor is given a higher one Potential, whereby the cathode of diode 33 also receives a positive bias voltage, so that this diode does not conduct in the opposite direction.

Die Kathodenfolgeschaltungen, die zwischen die Signalquelle a und die Schaltdiode 23, zwischen die Signalquelle b und die Schaltdiode 25, zwischen die Signalquelle e und die Schaltdiode 27, zwischen die Signalquelle d und die Schaltdiode 29, zwischen die Signalquelle e und die Schaltdiode 31, zwischen die Signalquelle g und die Schaltdiode 35, zwischen die Signalquelle h und die Schaltdiode 37, zwischen die Signalquelle j und die Schaltdiode 39, und zwischen die Signalquelle k und die Schaltdiode 41 geschaltet werden können, sind in der Zeichnung in Blockform gezeigt und mit den Bezugszeichen 43, 45, 47, 49, 51, 55, 57, 59 bzw. 61 versehen. Die Wirkungsweise dieser Kathodenfolgeschaltungen stimmt natürlich mit der in Rechteck 40 gezeigten Schaltung überein.The cathode follower circuits between the signal source a and the switching diode 23, between the signal source b and the switching diode 25, between the signal source e and the switching diode 27, between the signal source d and the switching diode 29, between the signal source e and the switching diode 31, between the signal source g and the switching diode 35, between the signal source h and the switching diode 37, between the signal source j and the switching diode 39, and between the signal source k and the switching diode 41, are shown in block form in the drawing and are given the reference numerals 43, 45, 47, 49, 51, 55, 57, 59 and 61 respectively. The mode of operation of these cathode follower circuits naturally corresponds to the circuit shown in rectangle 40.

Erfolgen keine Auslösesignale, so befinden sich natürlich alle Schaltdioden 23, 25, 27, 29, 31, 33, 35, 37, 39 und 41 in leitendem Zustand. Die vom Impulsgenerator 10 stammenden Impulse werden deshalb über die Kathodenwiderstände der entsprechenden Kathodenfolgeschaltungen nach Erde abgeleitet, so daß keine Impulse an den Ausgang 11 gelangen können.If there are no trigger signals, then of course all switching diodes 23, 25, 27, 29, 31, 33, 35, 37, 39 and 41 are in the conductive state. The pulses originating from the pulse generator 10 are therefore diverted to earth via the cathode resistances of the corresponding cathode follower circuits, so that no pulses can reach the output 11.

Für den Fall, daß die bestimmte Kombination der Auslösesignale von den Signalquellen a - g - h - j - 1c auftritt, werden die Röhren in den Kathodenfolgeschaltungen 43, 55, 57, 59 und 61 leitend gemacht, wodurch an die Kathoden der zugehörigen Schaltdioden ein positives Potential gelegt wird, wodurch diese Schaltdioden in der anderen Richtung nichtleitend werden. In diesem Zustand wird ein vom Impulsgenerator 10 kommender Impuls an den mittleren Leiter 14 über die Klemme 18, den Widerstand 20, den Leiter 15 und den gemeinsamen Leiter 13 angelegt. Da die Auslösesignale aus den Signalquellen g und h einen nichtleitenden Zustand in den Schaltdioden 35 und 37 verursacht haben, wird der in Leiter 13 angelegte Impuls zum mittleren Leiter 14 weitergeführt. Ebenso wird, da die Auslösesignale aus den Signalquellen.j und k die Schaltdioden 39 und 41 nichtleitend gemacht haben, der Impuls über den mittleren Leiter 14 an den Ausgang 11 weitergeleitet. Für den Fall, daß ein Auslösesignal aus einer oder mehreren der Signalquellen a - g - h - j - k nicht erfolgt, bleibt die zugehörige Schaltdiode leitend, wodurch der Impuls vom Impulsgenerator 10 nach Erde abgeleitet wird, wie bereits beschrieben. Dadurch wird natürlich die Weiterleitung des Impulses aus dem Impulsgenerator 10 an einem der Punkte 38, 36 oder 28 unterbrochen. Ähnlich wird im Falle des Erfolgens eines Auslösesignals aus den Quellen b - c - g - h - j - k der Impuls vom Impulsgenerator 10 über die Klemme 18, den Leiter 16, den Leiter 13 und den mittleren Leiter 14 an den Ausgang 11 weitergeleitet. Wiederum ergibt das Nichterfolgen eines Auslösesignals aus einer oder mehreren Signalquellen b - c - g - h - j oder k einen leitenden Zustand der zugehörigen Schaltdioden, was dazu dient, den Impuls über einen der Punkte 38, 36 oder 28 nach Erde abzuleiten.In the event that the particular combination of the trigger signals from the signal sources a - g - h - j - 1c occurs, the tubes in the cathode follower circuits 43, 55, 57, 59 and 61 are made conductive, thereby connecting to the cathodes of the associated switching diodes positive potential is applied, whereby these switching diodes are non-conductive in the other direction. In this state, a pulse coming from the pulse generator 10 is applied to the central conductor 14 via the terminal 18, the resistor 20, the conductor 15 and the common conductor 13. Since the trigger signals from the signal sources g and h have caused a non-conductive state in the switching diodes 35 and 37, the pulse applied in conductor 13 is passed on to the middle conductor 14. Likewise, since the trigger signals from the signal sources j and k have made the switching diodes 39 and 41 non-conductive, the pulse is passed on via the middle conductor 14 to the output 11. In the event that a trigger signal from one or more of the signal sources a - g - h - j - k does not occur, the associated switching diode remains conductive, whereby the pulse from the pulse generator 10 is diverted to earth, as already described. This of course interrupts the transmission of the pulse from the pulse generator 10 at one of the points 38, 36 or 28. Similarly, in the event of a triggering signal from the sources b - c - g - h - j - k, the pulse from the pulse generator 10 is passed on via the terminal 18, the conductor 16, the conductor 13 and the middle conductor 14 to the output 11. Again, the failure of a trigger signal from one or more signal sources b - c - g - h - j or k results in a conductive state of the associated switching diodes, which is used to divert the pulse via one of points 38, 36 or 28 to earth.

Die Arbeitsweise dieser Gattergruppen erweist sich bei der Betrachtung der restlichen Kombinationen der Signalquellen d - e - j - k und ebenso der Signalquelle f als identisch.The mode of operation of these groups of gates turns out to be identical when considering the remaining combinations of the signal sources d - e - j - k and also the signal source f.

Um die verschiedenen Schaltungen voneinander zu isolieren und so eine gegenseitige Beeinflussung der Schaltelemente zu vermeiden, wird eine Isolierdiode 44 in den Leiter 15, werden Isolierdioden 46 und 48 in die Leiter 16 und 13 und Isolierdioden 50 und 52 in den mittleren Leiter 14 geschaltet, während eine Isolierdiode 54 in den Leiter 17 geschaltet wird.In order to isolate the various circuits from each other and thus avoid mutual interference of the switching elements, an isolating diode 44 is connected in the conductor 15, isolating diodes 46 and 48 in the conductors 16 and 13 and isolating diodes 50 and 52 in the middle conductor 14 , while an isolating diode 54 is connected in the conductor 17.

Um das Nutz- zu Störsignalverhältnis in den Gattergruppen der Erfindung zu verbessern, kann das gegenüber der Ausgangsklemme 11 liegende Ende der Primärwicklung des Ausgangstransformators an ein positives Potential 56 angeschlossen werden, das niedriger ist als das positive Potential der vom Impulsgenerator 10 kommenden Impulse. Durch diese Verbindung erhalten die Isolierdioden 52 und 54 etwas Sperrvorspannung, wodurch in den Gattergruppen vorhandene Störsignale im wesentlichen ausgelöscht werden.In order to improve the useful to interference signal ratio in the gate groups of the invention, the end of the primary winding of the output transformer opposite the output terminal 11 can be connected to a positive potential 56 which is lower than the positive potential of the pulses coming from the pulse generator 10. This connection gives the isolating diodes 52 and 54 some reverse bias, which essentially eliminates the interference signals present in the groups of gates.

Während hier ein bevorzugtes Ausführungsbeispiel der vorliegenden Erfindung gezeigt und beschrieben wurde, ist es für den Fachmann naheliegend, daß verschiedene Abwandlungen und Auswechselungen vorgenommen werden können, ohne daß von dem Grundprinzip der Erfindung abgewichen wird, welches nur durch die folgenden Ansprüche eingeschränkt ist.While here a preferred embodiment of the present Invention has shown and described, it is obvious to those skilled in the art that various modifications and substitutions can be made without the basic principle of the invention is departed from, which is only by the following Claims is restricted.

Claims (1)

PATENTANSPRUCH. Logisches Mehrebenennetzwerk, dadurch gekennzeichnet, daß alle diejenigen Stufen (38, 34, 26, 42) (Primärstufen) aller Ebenen, die nur direkt mit Eingangssignalquellen verbunden sind, über je einen Widerstand (20, 21, 19, 22) an eine gemeinsame Impulsquelle (10) angeschlossen sind, und daß alle anderen Stufen (36, 28) (Sekundärstufen) und der Ausgang (11) über entsprechend gepolte Richtleiter (44, 46; 48, 50; 52, 54) mit Stufen (Primär- und/oder Sekundärstufen) vorhergehender Ebenen verbunden sind, daß die Stufen aller Ebenen jeweils eine oder mehrere Eingangssignalquellen besitzen, die über Schaltmittel (43, 45, 47 usw. bis 61) und gegenüber den genannten Richtleitern entgegengesetzt gepolte Richtleiter (23, 25 27 usw. bis 41) eine derartige Steuerwirkung am Ausgang auszuüben vermögen, daß von der gemeinsamen Impulsquelle (10) kommende Signale entweder über die Stufen abgeleitet werden oder zum Ausgang (11) gelangen. In Betracht gezogene Druckschriften: Deutsche Auslegeschrift Nr. 1057 171, 1050 814.PATENT CLAIM. Logical multi-level network, characterized in that all those stages (38, 34, 26, 42) (primary stages) of all levels, which are only directly connected to input signal sources, each via a resistor (20, 21, 19, 22) to a common pulse source (10) are connected, and that all other stages (36, 28) (secondary stages) and the output (11) via appropriately polarized directional conductors (44, 46; 48, 50; 52, 54) with stages (primary and / or Secondary stages) of the preceding levels are connected so that the stages of all levels each have one or more input signal sources, which are polarized via switching means (43, 45, 47 etc. to 61) and polarized directional guides (23, 25, 27 etc. to 41 ) are able to exert such a control effect at the output that signals coming from the common pulse source (10) are either derived via the stages or reach the output (11). Considered publications: German Auslegeschrift No. 1057 171, 1050 814.
DEN18948A 1959-09-24 1960-09-21 Logical multilevel network Pending DE1139151B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US84202859A 1959-09-24 1959-09-24

Publications (1)

Publication Number Publication Date
DE1139151B true DE1139151B (en) 1962-11-08

Family

ID=25286354

Family Applications (1)

Application Number Title Priority Date Filing Date
DEN18948A Pending DE1139151B (en) 1959-09-24 1960-09-21 Logical multilevel network

Country Status (2)

Country Link
DE (1) DE1139151B (en)
NL (1) NL255664A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1050814B (en) * 1959-02-19
DE1057171B (en) * 1955-07-25 1959-05-14 Sperry Rand Corp Electrical network for logical operations

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1050814B (en) * 1959-02-19
DE1057171B (en) * 1955-07-25 1959-05-14 Sperry Rand Corp Electrical network for logical operations

Also Published As

Publication number Publication date
NL255664A (en)

Similar Documents

Publication Publication Date Title
DE3200894A1 (en) "Arbitration Circuit"
DE2011056B2 (en) PULSE CODE DEMODULATOR WITH EXTENSION CHARACTERISTICS KINKING CHARACTERISTICS
DE2514462C3 (en) Circuit arrangement for converting a voltage level
DE2707967A1 (en) CIRCUIT FOR GENERATING A BINARY GRADUATED SEQUENCE OF ELECTRICAL SIGNALS
DE3205247C2 (en)
DE3213037A1 (en) CIRCUIT ARRANGEMENT TO PROTECT A DATA DRIVER AGAINST OVERCURRENT
DE2410205A1 (en) HYSTERESIS CIRCUIT
DE2706904A1 (en) BISTABLE CIRCUIT
DE1055590B (en) Transistor switching arrangement for the optional connection of a load with different potentials
DE2838310B1 (en) Circuit arrangement for converting digital signals, in particular PCM signals, into corresponding analog signals, using an R-2R chain network
DE2618633C3 (en) PCM decoder
DE2422123A1 (en) BISTABLE SWITCHING WITHOUT SWITCHING DELAY
DE1287128B (en) Logical circuit with several power steering gates
DE2359997B2 (en) Binary reduction stage
DE1220476B (en) Forward-backward counter for binary encrypted decimal numbers
DE2146108A1 (en) Synchronous buffer arrangement
DE1139151B (en) Logical multilevel network
DE3330559C2 (en) Output circuit for a semiconductor integrated circuit
DE2240428A1 (en) ELECTRONIC SIGNAL TRANSMISSION GATE
DE1208344B (en) Arrangement for delaying a signal of constant duration and amplitude
DE2415624C2 (en) Superconducting logic circuit with Josephson tunnel elements and method for its operation
DE2607000C3 (en) Digital / digital converter
DE2052519A1 (en) Logical circuit
DE2063639C3 (en) Link
DE1033734B (en) Dial-up network for establishing communication links