[go: up one dir, main page]

DE102020132136A1 - Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält - Google Patents

Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält Download PDF

Info

Publication number
DE102020132136A1
DE102020132136A1 DE102020132136.8A DE102020132136A DE102020132136A1 DE 102020132136 A1 DE102020132136 A1 DE 102020132136A1 DE 102020132136 A DE102020132136 A DE 102020132136A DE 102020132136 A1 DE102020132136 A1 DE 102020132136A1
Authority
DE
Germany
Prior art keywords
voltage
node
transistor
period
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102020132136.8A
Other languages
English (en)
Inventor
Sung Wook CHANG
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of DE102020132136A1 publication Critical patent/DE102020132136A1/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

Es werden eine Pixelansteuerschaltung und eine Elektrolumineszenz-Anzeigevorrichtung, die sie enthält, offenbart. Die Pixelansteuerschaltung in jedem der Pixel enthält: eine erste Schalt-Schaltung, die in Reaktion auf das (n - 2)-te Abtastsignal eingeschaltet wird, um einem ersten Knoten eine V1-Spannung bereitzustellen, einem dritten Knoten eine V3-Spannung bereitzustellen und einer Anode des lichtemittierenden Elements eine V2-Spannung bereitzustellen; eine zweite Schalt-Schaltung, die in Reaktion auf das n-te Abtastsignal eingeschaltet wird, um den ersten Knoten mit einem zweiten Knoten elektrisch zu verbinden, dem dritten Knoten eine V5-Spannung bereitzustellen und einem vierten Knoten eine Datenspannung bereitzustellen; und eine Emissionssteuerschaltung, die in Reaktion auf das n-te Emissionssignal eingeschaltet wird, um einen zweiten Knoten mit der Anode elektrisch zu verbinden und dem vierten Knoten eine Referenzspannung bereitzustellen.

Description

  • Diese Anmeldung beansprucht die Priorität der Patentanmeldung der Republik Korea, Nr. 10-2019-0163746 , eingereicht am 10. Dezember 2019.
  • HINTERGRUND
  • Gebiet
  • Die vorliegende Offenbarung bezieht sich auf eine Pixelansteuerschaltung und eine Elektrolumineszenz-Anzeigevorrichtung, die sie enthält, und insbesondere auf eine Elektrolumineszenz-Anzeigevorrichtung und eine Pixelansteuerschaltung, die während des Ansteuerns mit variabler Frequenz wirksam ist.
  • Erörterung der verwandten Technik
  • Mit der Entwicklung der Informationstechnologie wächst der Markt für Anzeigevorrichtungen, die die Verbindungsmedien zwischen Informationen und Anwendern sind. Über die Übertragung von textbasierten Informationen hinaus werden verschiedene Formen der Kommunikation zwischen Anwendern aktiv ausgeführt. Da sich der Typ der Informationen ändert, entwickelt sich außerdem die Leistung einer Anzeigevorrichtung zum Anzeigen von Informationen. Entsprechend nimmt die Verwendung verschiedener Typen von Anzeigevorrichtungen, wie z. B. organischer lichtemittierender Anzeigevorrichtungen, Mikro-Leuchtdioden- (Mikro-LED-) Anzeigevorrichtungen, Flüssigkristallanzeige- (LCD-) Vorrichtungen und Quantenpunkt-Anzeigevorrichtungen, zu, wobei hochauflösende Anzeigevorrichtungen aktiv untersucht worden sind, um die Informationsklarheit zu erhöhen.
  • Eine Elektrolumineszenz-Anzeigevorrichtung enthält eine Anzeigetafel, die mehrere Unterpixel enthält, eine Ansteuerschaltung, die Signale zum Ansteuern der Anzeigetafel zuführt, eine Leistungsversorgung, die der Anzeigetafel Leistung zuführt, und dergleichen. Die Ansteuerschaltung enthält eine Gate-Ansteuerschaltung, die der Anzeigetafel Gate-Signale zuführt, eine Datenansteuerschaltung, die der Anzeigetafel Datensignale zuführt, und dergleichen.
  • Die Elektrolumineszenz-Anzeigevorrichtung kann z. B. ein Bild unter Verwendung eines lichtemittierenden Elements eines ausgewählten Unterpixels anzeigen, das Licht emittiert, wenn die Gate-Signale, die Datensignale und dergleichen den Unterpixeln zugeführt werden. Das lichtemittierende Element kann basierend auf einem organischen Material oder einem anorganischen Material implementiert sein.
  • Eine Elektrolumineszenz-Anzeigevorrichtung zeigt ein Bild basierend auf dem Licht an, das von den lichtemittierenden Elementen in den Unterpixeln erzeugt wird, und weist folglich verschiedene Vorteile auf, erfordert aber eine Verbesserung der Genauigkeit einer Pixelansteuerschaltung, die die Lichtemission des Unterpixels steuert, um die Qualität des Bildes zu verbessern. Die Genauigkeit der Pixelansteuerschaltung kann z. B. durch das Kompensieren einer Schwellenspannung eines in der Pixelansteuerschaltung enthaltenen Ansteuertransistors verbessert werden.
  • ZUSAMMENFASSUNG
  • Da die Auflösung und die Leistungsaufnahme einer Elektrolumineszenz-Anzeigevorrichtung zunehmen, ist eine Ansteuertechnik zum Verringern der Leistungsaufnahme der Elektrolumineszenz-Anzeigevorrichtung entwickelt worden. Um die Leistungsaufnahme zu verringern, können die Pixel während einer spezifischen Periode durch das Verringern einer Rahmenrate mit einer niedrigen Geschwindigkeit angesteuert werden. Im Fall eines mobilen Modells wird z. B. das normale Ansteuern bei einer Frequenz von 60 Hz, 120 Hz oder dergleichen in einer tatsächlichen Verwendungsbetriebsart ausgeführt, wobei das Ansteuern mit niedriger Geschwindigkeit bei einer Frequenz, wie z. B. 1 Hz oder dergleichen, in einer Bereitschaftsbetriebsart ausgeführt wird, wodurch die Leistungsaufnahme verringert wird.
  • Wie oben beschrieben worden ist, tastet die Pixelansteuerschaltung, die eine Schwellenspannung eines Ansteuertransistors kompensiert, die Schwellenspannung des Ansteuertransistors während einer horizontalen Abtastperiode (1H-Zeit) ab, um die Genauigkeit der Pixelansteuerschaltung zu verbessern. Unter Berücksichtigung eines beträchtlichen Zeitsteuerungs-Spielraums ist die Zeit zum Abtasten der Schwellenspannung des Ansteuertransistors kleiner als die horizontale Abtastperiode. Die horizontale Abtastperiode wird verringert, wenn die Auflösung und die Ansteuerungsfrequenz der Elektrolumineszenz-Anzeigevorrichtung erhöht werden. Eine horizontale Abtastperiode, die zugewiesen ist, um eine Elektrolumineszenz-Anzeigevorrichtung, die eine Auflösung mit vierfach hoher Auflösung (QHD) aufweist, bei 120 Hz anzusteuern, beträgt 3 µs, was sehr kurz ist, wobei es folglich praktisch schwierig ist, eine Abtastzeit von 2 µs sicherzustellen. Wenn die Abtastzeit für mehr als eine horizontale Abtastperiode beim Ansteuern mit hoher Geschwindigkeit (normalen Ansteuern) nicht sichergestellt ist, können Bildqualitätsmängel wie Flecken, Nachbilder und Übersprechen auf einem Schirm auftreten.
  • Wenn die in der Pixelansteuerschaltung enthaltenen Transistoren als polykristalline p-Typ-Transistoren implementiert sind, kann bei dem Ansteuern mit niedriger Geschwindigkeit ein Leckstrom an einem Gate-Knoten des Ansteuertransistors erzeugt werden. Die Erzeugung des Leckstroms macht es schwierig, dass das lichtemittierende Element die gleiche Helligkeit für einen Rahmen aufrechterhält, und verursacht eine lange Datenaktualisierungsperiode, wobei folglich ein Flimmern gesehen werden kann.
  • Wenn ein Schirm von einem schwarzen Schirm zu einem weißen Schirm gewechselt wird, tritt außerdem aufgrund der Hysterese des Ansteuertransistors ein Phänomen auf, bei dem die Helligkeit eines ersten Rahmens verringert ist. Ein derartiges Phänomen, bei dem die Helligkeit des ersten Rahmens verringert wird, kann die Qualität der Elektrolumineszenz-Anzeigevorrichtung verschlechtern, weil die Sichtbarkeit beim Ansteuern mit niedriger Geschwindigkeit erhöht ist. Das Wechseln vom schwarzen Schirm zum weißen Schirm kann einen Zustand bedeuten, in dem die Elektrolumineszenz-Anzeigevorrichtung eingeschaltet wird, und kann außerdem das Wechseln von einem Schirm mit geringer Helligkeit zu einem Schirm mit hoher Helligkeit bedeuten. In diesem Fall kann die Abnahme der Helligkeit des ersten Rahmens in der Form einer Bewegungsunschärfe auftreten.
  • Die Erfinder der vorliegenden Offenbarung haben die oben beschriebenen Probleme erkannt und eine Elektrolumineszenz-Anzeigevorrichtung erfunden, die eine Pixelansteuerschaltung enthält, die es ermöglicht, ein Phänomen der Helligkeitsungleichmäßigkeit, das auftreten kann, wenn eine Anzeigetafel mit variablen Frequenzen angesteuert wird, in einer Elektrolumineszenz-Anzeigevorrichtung zu verringern, auf die ein Ansteuerungsverfahren unter Verwendung der Frequenzvariation angewendet wird.
  • Es ist eine Aufgabe, die gemäß einer Ausführungsform der vorliegenden Offenbarung gelöst werden soll, eine Elektrolumineszenz-Anzeigevorrichtung zu schaffen, die eine Pixelansteuerschaltung enthält, in der eine Kompensationszeit zum Kompensieren einer Schwellenspannung eines Ansteuertransistors ausreichend sichergestellt ist, so dass die Reaktionsgeschwindigkeit durch das Ansteuern mit hoher Geschwindigkeit verbessert ist und die Bildqualität durch die Beseitigung von Flecken, Nachbildern und Übersprechen auf einem Schirm verbessert ist.
  • Es ist eine weitere Aufgabe, die gemäß einer Ausführungsform der vorliegenden Offenbarung gelöst werden soll, eine Elektrolumineszenz-Anzeigevorrichtung zu schaffen, die eine Pixelansteuerschaltung enthält, in der ein Phänomen, bei dem die Helligkeit verringert wird, was bei einer Ansteuerung mit niedriger Geschwindigkeit auftreten kann, verringert ist.
  • Die Aufgaben der vorliegenden Offenbarung sind nicht auf die oben beschriebenen Aufgaben eingeschränkt, wobei andere Aufgaben, die hier nicht beschrieben sind, durch die Fachleute auf dem Gebiet aus der folgenden Beschreibung offensichtlich erkannt werden.
  • Die Aufgabe wird durch die Merkmale der unabhängigen Ansprüche gelöst. Bevorzugte Ausführungsformen sind in den abhängigen Ansprüchen angegeben.
  • Ein Aspekt der vorliegenden Offenbarung enthält eine Pixelansteuerschaltung, die einen Ansteuertransistor, der ein Gate, das mit einem ersten Knoten verbunden ist, einen Drain, der mit einem zweiten Knoten verbunden ist, und eine Source, die mit einer Hochspannungsleitung verbunden ist, die eine Hochspannung bereitstellt, enthält; einen ersten Kondensator, der mit dem ersten Knoten und einem dritten Knoten verbunden ist; einen zweiten Kondensator, der mit dem dritten Knoten und einem vierten Knoten verbunden ist; eine erste Schalt-Schaltung, die durch ein (n - 2)-tes Abtastsignal gesteuert wird und in Reaktion auf das (n - 2)-te Abtastsignal eingeschaltet wird, um dem ersten Knoten eine V1-Spannung bereitzustellen, dem dritten Knoten eine V3-Spannung bereitzustellen und der Anode eine V2-Spannung bereitzustellen; eine zweite Schalt-Schaltung, die durch ein n-tes Abtastsignal gesteuert wird und in Reaktion auf das n-te Abtastsignal eingeschaltet wird, um den ersten Knoten mit dem zweiten Knoten elektrisch zu verbinden, dem dritten Knoten eine V5-Spannung bereitzustellen und dem vierten Knoten eine Datenspannung bereitzustellen; und eine Emissionssteuerschaltung, die durch das n-te Emissionssignal gesteuert wird und in Reaktion auf ein n-tes Emissionssignal eingeschaltet wird, um den zweiten Knoten mit der Anode elektrisch zu verbinden und dem vierten Knoten eine Referenzspannung bereitzustellen. Ein Aspekt der vorliegenden Offenbarung schafft eine Elektrolumineszenz-Anzeigevorrichtung, die mehrere Pixel enthält, die in einer n-ten Zeile davon enthalten sind (hier ist n eine natürliche Zahl), wobei jedes der Pixel ein lichtemittierendes Element und eine Pixelansteuerschaltung enthält.
  • Das lichtemittierende Element enthält eine Anode, eine Schicht einer organischen Verbindung und eine lichtemittierende Schicht.
  • Entsprechend kann in der Elektrolumineszenz-Anzeigevorrichtung, auf die eine Ansteuerung mit niedriger Geschwindigkeit angewendet wird, ein Phänomen der Helligkeitsungleichmä-ßigkeit, das bei einer niedrigen Gradation erkannt werden kann, verringert werden, wobei eine Periode zum Abtasten der Schwellenspannung des Ansteuertransistors ausreichend sichergestellt ist, wodurch die Genauigkeit der Pixelansteuerschaltung verbessert wird.
  • Eine ausführliche Beschreibung anderer Ausführungsformen ist in den ausführlichen Beschreibungen und den Zeichnungen beschrieben.
  • Figurenliste
  • Die obigen und andere Aufgaben, Merkmale und Vorteile der vorliegenden Offenbarung werden für die Fachleute auf dem Gebiet durch das ausführliche Beschreiben ihrer beispielhaften Ausführungsformen bezüglich der beigefügten Zeichnungen offensichtlicher; es zeigen:
    • 1 einen Blockschaltplan, der eine Elektrolumineszenz-Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung veranschaulicht;
    • 2 eine Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 3A, 4A, 5A und 6A graphische Darstellungen, die jeweils einen Ansteuerprozess der Pixelansteuerschaltung veranschaulichen, und 3B, 4B, 5B und 6B graphische Darstellungen von Signalformen sind, die jeweils die Signale veranschaulichen, die bei dem entsprechenden Ansteuerprozess eingegeben oder ausgegeben werden;
    • 7A, 7B und 7C Schaltungen, die von der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung modifiziert worden sind;
    • 8A eine Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung und die 8B und 8C graphische Darstellungen von Signalformen, die jeweils die Signale veranschaulichen, die eingegeben oder ausgegeben werden, wenn die Pixelansteuerschaltung unter Verwendung verschiedener Verfahren angesteuert wird; und
    • 9A eine Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung und 9B eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die eingegeben oder ausgegeben werden, wenn die Pixelansteuerschaltung angesteuert wird.
  • AUSFÜHRLICHE BESCHREIBUNG
  • Die Vorteile und Merkmale der vorliegenden Offenbarung und deren Implementierungsverfahren werden bezüglich der Ausführungsformen offensichtlich, die bezüglich der beigefügten Zeichnungen ausführlich beschrieben werden. Die vorliegende Offenbarung ist jedoch nicht auf die im Folgenden beschriebenen Ausführungsformen eingeschränkt und kann mit einer Vielfalt verschiedener Modifikationen verkörpert sein. Die Ausführungsformen sind lediglich vorgesehen, um es den Fachleuten auf dem Gebiet zu ermöglichen, den Schutzumfang der vorliegenden Offenbarung vollständig zu verstehen, wobei die vorliegende Offenbarung nur durch den Schutzumfang der Ansprüche definiert ist.
  • Die in den Zeichnungen zum Beschreiben der Ausführungsformen der vorliegenden Offenbarung offenbarten Figuren, Abmessungen, Verhältnisse, Winkel, Zahlen und dergleichen sind lediglich veranschaulichend und sind nicht auf die in der vorliegenden Offenbarung dargestellten Sachen eingeschränkt. Überall in der Offenbarung beziehen sich gleiche Bezugszeichen auf gleiche Elemente. Ferner werden beim Beschreiben der vorliegenden Offenbarung die ausführlichen Beschreibungen wohlbekannter Techniken weggelassen, wenn bestimmt wird, dass sie den Hauptpunkt der vorliegenden Offenbarung unnötig verdecken können. Begriffe, wie z. B. „enthaltend“, „aufweisend“ und „bestehend aus“, die hier verwendet werden, sind vorgesehen, es zu ermöglichen, dass andere Elemente hinzugefügt werden, es sei denn, die Begriffe werden mit dem Begriff „nur“ verwendet. Alle Verweise auf die Einzahl können die Mehrzahl enthalten, wenn es nicht ausdrücklich anders angegeben ist.
  • Die Komponenten werden so interpretiert, dass sie einen gewöhnlichen Fehlerbereich enthalten, selbst wenn es nicht ausdrücklich angegeben ist.
  • Bei der Beschreibung einer Positionsbeziehung, z. B. wenn die Positionsbeziehung zwischen zwei Teilen als „auf“, „über“, „unter“, „neben“ und dergleichen beschrieben wird, können ein oder mehrere Teile dazwischen angeordnet sein, wenn nicht der Begriff „unmittelbar“ oder „direkt“ in dem Ausdruck verwendet wird.
  • Bei der Beschreibung einer zeitlichen Beziehung, z. B. wenn eine zeitliche Beziehung als „nach“, „anschließend an“, „als Nächstes“, „vor“ und dergleichen beschrieben wird, kann ein nicht aufeinanderfolgender Fall enthalten sein, wenn nicht der Begriff „unmittelbar“ oder „direkt“ in dem Ausdruck verwendet wird.
  • Die Merkmale verschiedener Ausführungsformen der vorliegenden Offenbarung können teilweise oder vollständig miteinander verbunden oder kombiniert werden. Die Ausführungsformen können technisch in verschiedenen Weisen zusammenarbeiten und ausgeführt werden und können unabhängig voneinander oder in Verbindung miteinander ausgeführt werden.
  • In der vorliegenden Offenbarung können eine Pixelansteuerschaltung und eine Gate-Ansteuerschaltung, die auf einem Substrat einer Anzeigetafel ausgebildet sind, als n-Typ- oder p-Typ-Transistoren implementiert sein. Die Transistoren können z. B. als Transistoren mit einer Metall-Oxid-Halbleiter-Feldeffekttransistor- (MOSFET-) Struktur implementiert sein. Die Transistoren sind Drei-Elektroden-Elemente, die ein Gate, eine Source und einen Drain enthalten. Die Source ist eine Elektrode, die dem Transistor Ladungsträger zuführt. Im Transistor bewegen sich die Ladungsträger von der Source zum Drain. Im Fall eines n-Typ-Transistors sind die Ladungsträger Elektronen. Folglich bewegen sich die Elektronen von der Source zum Drain, wobei eine Source-Spannung tiefer als eine Drain-Spannung ist. Im n-Typ-Transistor fließt der Strom vom Drain zur Source, weil sich die Elektronen von der Source zum Drain bewegen. Im Fall eines p-Typ-Transistors sind die Ladungsträger Löcher. Folglich ist die Source-Spannung höher als die Drain-Spannung, so dass sich die Löcher von der Source zum Drain bewegen können. Der Strom fließt von der Source zum Drain, weil sich die Löcher des p-Typ-Transistors von der Source zum Drain bewegen. Die Source und der Drain des Transistors sind nicht fest, wobei die Source und der Drain des Transistors gemäß einer angelegten Spannung gewechselt werden können.
  • Im Folgenden kann eine Gate-Ein-Spannung eine Spannung eines Gate-Signals sein, die den Transistor einschalten kann. Eine Gate-Aus-Spannung kann eine Spannung sein, die den Transistor ausschalten kann. Bei einem p-Typ-Transistor kann die Gate-Aus-Spannung eine Gate-Hochspannung sein und kann die Gate-Ein-Spannung eine Gate-Niederspannung sein. In einem n-Typ-Transistor kann die Gate-Aus-Spannung eine Gate-Niederspannung sein und kann die Gate-Ein-Spannung eine Gate-Hochspannung sein.
  • Im Folgenden werden eine Pixelansteuerschaltung und eine Elektrolumineszenz-Anzeigevorrichtung, die sie enthält, gemäß Ausführungsformen der vorliegenden Offenbarung bezüglich der beigefügten Zeichnungen beschrieben.
  • 1 ist ein Blockschaltplan, der eine Elektrolumineszenz-Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung veranschaulicht.
  • In 1 enthält eine Elektrolumineszenz-Anzeigevorrichtung 100 eine Anzeigetafel 101 und außerdem eine Datenansteuerschaltung 102, eine Gate-Ansteuerschaltung 108 und einen Zeitsteuerungs-Controller 110, die dazu dienen, der Anzeigetafel 101 Signale bereitzustellen.
  • Die Anzeigetafel 101 kann in einen Anzeigebereich DA, in dem Bilder angezeigt werden, und einen Nicht-Anzeigebereich NDA, in dem kein Bild angezeigt wird, aufgeteilt sein. Im Anzeigebereich DA sind die Pixel zum Anzeigen eines Bildes angeordnet. Jedes der Pixel kann mehrere Unterpixel zum Implementieren einzelner Farben enthalten. Die Unterpixel können in rote Unterpixel, grüne Unterpixel und blaue Unterpixel aufgeteilt sein, um die Farben zu implementieren. Zusätzlich kann jedes der Pixel ferner weiße Unterpixel enthalten. Eine Farbe, die von den in einem Pixel enthaltenen Unterpixeln emittiert wird, kann so konfiguriert sein, dass, wenn alle Unterpixel Licht emittieren, die Farbe gemäß der subtraktiven Farbmischung weiß wird.
  • Jedes der Pixel ist mit den Datenleitungen verbunden, die entlang einer Y-Achse (oder einer Spaltenrichtung) ausgebildet sind, und ist mit den Gate-Leitungen verbunden, die entlang einer X-Achse (oder einer Zeilenrichtung) ausgebildet sind. Die entlang der X-Achse angeordneten Pixel sind mit derselben Gate-Leitung verbunden, um das gleiche Gate-Signal zu empfangen.
  • Jedes der Pixel enthält ein lichtemittierendes Element und eine Pixelansteuerschaltung, die das lichtemittierende Element veranlasst, Licht mit einer vorgegebenen Helligkeit zu emittieren. Die Pixelansteuerschaltung empfängt Datensignale, Gate-Signale und Leistungssignale, um zu arbeiten. Die Datensignale werden von der Datenansteuerschaltung 102 durch die Datenleitungen 4a den Pixeln bereitgestellt, die Gate-Signale werden von der Gate-Ansteuerschaltung 108 durch die Gate-Leitungen 2a und 2b den Pixeln bereitgestellt und die Leistungssignale werden durch die Leistungsleitungen 4b den Pixeln bereitgestellt. Die Leistungsleitungen 4b können eine Hochspannungsleitung zum Zuführen einer Hochspannung zu dem Pixel, eine Niederspannungselektrode zum Zuführen einer Niederspannung zu dem Pixel, eine Referenzspannungsleitung zum Zuführen einer Referenzspannung zu dem Pixel, eine Spannungsleitung zum Zuführen einer weiteren vorgegebenen Spannung zu dem Pixel und dergleichen enthalten. Die Hochspannung ist eine Spannung, die höher als die Niederspannung ist. Die Gate-Leitungen 2a und 2b können mehrere Abtastleitungen 2a, durch die Abtastsignale zugeführt werden, und mehrere Emissionssignalleitungen 2b, durch die Emissionssteuersignale zugeführt werden, enthalten.
  • Die Datenansteuerschaltung 102 erzeugt unter der Steuerung des Zeitsteuerungs-Controllers 110 durch das Umsetzen der von dem Zeitsteuerungs-Controller 110 empfangenen Daten eines Eingangsbildes in eine Gammakompensationsspannung eine Datenspannung und gibt die erzeugte Datenspannung an die Datenleitungen 4a aus. Die Datenansteuerschaltung 102 kann auf der Anzeigetafel 101 in der Form einer integrierten Schaltung (IC) ausgebildet sein oder kann auf der Anzeigetafel 101 in der Form eines Chips auf einem Film (COF) ausgebildet sein.
  • Die Gate-Ansteuerschaltung 108 enthält eine Abtastansteuerschaltung 103 und eine Emissionsansteuerschaltung 104. Die Abtastansteuerschaltung 103 führt die Abtastsignale unter der Steuerung des Zeitsteuerungs-Controllers 110 den Abtastleitungen 2a sequentiell zu. Eine n-te Gate-Leitung ist in einer n-ten Zeile angeordnet. Ein an die n-te Gate-Leitung angelegtes n-tes Abtastsignal kann z. B. mit einer m-ten Datenspannung synchronisiert sein. In diesem Fall sind n und m natürliche Zahlen. Die Emissionsansteuerschaltung 104 erzeugt die Emissionssignale unter der Steuerung des Zeitsteuerungs-Controllers 110. Die Emissionsansteuerschaltung 104 führt die Emissionssignale den Emissionssignalleitungen 2b sequentiell zu. Die Abtastansteuerschaltung 103 und die Emissionsansteuerschaltung 104 enthalten jeweils mehrere Stufen zum Bereitstellen der Signale an den Gate-Leitungen.
  • Die Gate-Ansteuerschaltung 108 kann als eine IC ausgebildet sein oder kann als ein in die Anzeigetafel 101 eingebettetes Gate in einer Tafel (GIP) ausgebildet sein. Die Gate-Ansteuerschaltung 108 kann auf einer oder jeder der linken und der rechten Seite der Anzeigetafel 101 angeordnet sein. Zusätzlich kann die Gate-Ansteuerschaltung 108 gemäß der Form der Anzeigetafel 101 auf einer Ober- oder einer Unterseite der Anzeigetafel 101 angeordnet sein.
  • Der Zeitsteuerungs-Controller 110 empfängt digitale Videodaten des Eingangsbildes und ein mit den digitalen Videodaten synchronisiertes Zeitsteuerungssignal von einem Host-System. Das Zeitsteuerungssignal kann ein Datenfreigabesignal, ein vertikales Synchronisationssignal, ein horizontales Synchronisationssignal und ein Taktsignal enthalten. Das Host-System kann ein Fernsehsystem (TV-System), eine Set-Top-Box, ein Navigationssystem, eine Abspielvorrichtung digitaler Videoplatten (DVD-Player), ein Blu-ray-Player, ein Personalcomputer, ein Heimkinosystem oder eine mobile Informationsvorrichtung sein.
  • Der Zeitsteuerungs-Controller 110 erzeugt ein Datenzeitsteuerungs-Steuersignal zum Steuern einer Betriebszeitsteuerung der Datenansteuerschaltung 102, ein Gate-Zeitsteuerungs-Steuersignal zur Steuerung eines Betriebszeitsteuerung der Gate-Ansteuerschaltung 108 und dergleichen auf der Grundlage des vom Host-System empfangenen Zeitsteuerungssignals. Das Gate-Zeitsteuerungs-Steuersignal enthält einen Startimpuls, einen Schiebetakt und dergleichen. Der Startimpuls kann einen Startzeitpunkt definieren, zu dem eine erste Ausgabe für jedes Schieberegister der Abtastansteuerschaltung 103 und der Emissionsansteuerschaltung 104 erzeugt wird. Das Schieberegister beginnt, angesteuert zu werden, wenn der Startimpuls eingegeben wird, und erzeugt ein erstes Ausgangssignal zu einem ersten Taktzeitpunkt. Der Schiebetakt steuert eine Ausgangsschiebe-Zeitsteuerung des Schieberegisters.
  • Eine Periode, während der das Gate-Signal und das Datensignal einmal an alle im Anzeigebereich DA in der Spaltenrichtung angeordneten Pixel angelegt werden, kann als eine Rahmenperiode bezeichnet werden. Die eine Rahmenperiode kann in eine Abtastperiode, während der die Daten des Eingangsbildes durch jede der mit den Pixeln verbundenen Datenleitungen jedem der Pixel zugeführt werden, um die Daten in jedes der Pixel zu schreiben, und eine Lichtemissionsperiode, während der die Pixel gemäß dem Emissionssignal wiederholt ein- und ausgeschaltet werden, nach der Abtastperiode aufgeteilt sein. Die Abtastperiode kann eine Initialisierungsperiode, eine Abtastperiode und dergleichen enthalten. Die Abtastperiode kann eine Programmierperiode enthalten. Während der Abtastperiode werden die in der Pixelansteuerschaltung enthaltenen Knoten initialisiert, wird eine Schwellenspannung des Ansteuertransistors kompensiert und wird die Datenspannung geladen, wobei während der Lichtemissionsperiode eine Lichtemissionsoperation ausgeführt wird. Die Abtastperiode enthält nur mehrere horizontale Abtastperioden, wobei der größte Teil einer Rahmenperiode die Lichtemissionsperiode ist.
  • Wenn die Auflösung der Anzeigetafel 101 zunimmt, nimmt die Anzahl der in Spaltenrichtung angeordneten Pixel zu, so dass eine horizontale Abtastperiode (1H-Zeit) verringert wird. Wenn eine Frequenz in einer Anzeigetafel mit der gleichen Auflösung zunimmt, wird eine horizontale Abtastperiode (1H-Zeit) verringert. Die Verringerung einer horizontalen Abtastperiode (1H-Zeit) verursacht, dass die Abtastperiode verringert wird, wobei es folglich schwierig ist, die Zeit sicherzustellen, um die Schwellenspannung des Ansteuertransistors genau zu kompensieren. Entsprechend wird im Folgenden eine Pixelansteuerschaltung beschrieben, bei der die Schwellenspannung des Ansteuertransistors selbst dann genau kompensiert werden kann, wenn die Auflösung und/oder die Frequenz der Anzeigetafel zunehmen.
  • 2 veranschaulicht eine Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung. Die in 2 veranschaulichte Pixelansteuerschaltung dient der Beschreibung eines in der n-ten Zeile angeordneten Pixels.
  • In 2 enthält die Pixelansteuerschaltung zum Zuführen eines Ansteuerstroms zu einem lichtemittierenden Element EL mehrere Transistoren und mehrere Kondensatoren. Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung ist eine interne Kompensationsschaltung, in der eine Schwellenspannung eines Ansteuertransistors DT durch die Pixelansteuerschaltung kompensiert werden kann.
  • An die Pixelansteuerschaltung sind Leistungsversorgungsspannungen, die eine Hochspannung VDD, eine Niederspannung VSS, eine Referenzspannung Vref und zusätzliche Spannungen V1, V2, V3 und V5 enthalten, Gate-Signale, die ein n-tes Abtastsignal S(n), ein (n - 2)-tes Abtastsignal S(n - 2) und ein n-tes Emissionssignal EM(n) enthalten, und ein Pixelansteuersignal mit einer Datenspannung Vdata angelegt. Das n-te Abtastsignal S(n) ist ein Abtastsignal, das an die in der n-ten Zeile angeordneten Pixel angelegt ist, das (n - 2)-te Abtastsignal S(n - 2) ist ein Abtastsignal, das an die in einer (n - 2)-ten Zeile angeordneten Pixel angelegt ist, und das n-te Emissionssignal EM(n) ist ein Emissionssignal, das an die in der n-ten Zeile angeordneten Pixel angelegt ist.
  • Jedes der Abtastsignale S(n) und S(n - 2) und des Emissionssignals EM(n) weist in regelmäßigen Zeitintervallen einen Ein-Pegel-Impuls oder einen Aus-Pegel-Impuls auf. Die Transistoren gemäß einer Ausführungsform der vorliegenden Offenbarung sind als p-Typ-Metall-Oxid-Halbleiter- (PMOS-) Transistoren und n-Typ-Metall-Oxid-Halbleiter- (NMOS-) Transistoren implementiert. Eine Einschaltspannung des PMOS-Transistors ist eine tiefe Gate-Spannung (oder ein Ein-Pegel-Impuls), während eine Ausschaltspannung davon eine hohe Gate-Spannung (oder ein Aus-Pegel-Impuls) ist. Die Einschaltspannung des NMOS-Transistors ist eine hohe Gate-Spannung (oder ein Ein-Pegel-Impuls), während eine Ausschaltspannung davon eine tiefe Gate-Spannung (oder ein Aus-Pegel-Impuls) ist.
  • Das lichtemittierende Element EL emittiert durch das Empfangen eines Stroms, der durch den Ansteuertransistor DT gemäß der Datenspannung Vdata eingestellt wird, Licht, wodurch es die Helligkeit entsprechend den Graustufendaten eines Eingangsbildes darstellt. Das lichtemittierende Element EL kann eine Anode, eine Kathode und eine Schicht einer organischen Verbindung enthalten, die zwischen der Anode und der Kathode ausgebildet ist. Die Schicht einer organischen Verbindung kann eine lichtemittierende Schicht, eine Lochinjektionsschicht, eine Lochtransportschicht, eine Elektronentransportschicht und eine Elektroneninjektionsschicht enthalten, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist. Die Anode des lichtemittierenden Elements EL kann mit dem Ansteuertransistor oder einem Emissionstransistor zum Steuern der Lichtemission des lichtemittierenden Elements EL verbunden sein. Zusätzlich ist die Kathode des lichtemittierenden Elements EL mit der Niederspannungselektrode verbunden, an die die Niederspannung VSS angelegt ist.
  • Der Ansteuertransistor DT ist ein Ansteuerelement, das den zum lichtemittierenden Element EL fließenden Strom gemäß einer Gate-Source-Spannung Vgs einstellt, und ist als ein PMOS-Transistor implementiert. Der Ansteuertransistor DT enthält ein Gate, das mit einem ersten Knoten n1 verbunden ist, eine Source, die mit der Hochspannungsleitung verbunden ist, an der die Hochspannung VDD bereitgestellt wird, und einen Drain, der mit einem zweiten Knoten n2 verbunden ist.
  • Ein erster Kondensator C1 enthält zwei Elektroden, um eine erste Kapazität zu bilden. Eine Elektrode der beiden Elektroden ist mit dem ersten Knoten n1 verbunden, während deren andere Elektrode mit einem dritten Knoten n3 verbunden ist. Ein zweiter Kondensator C2 enthält zwei Elektroden, um eine zweite Kapazität zu bilden. Eine Elektrode der beiden Elektroden ist mit dem dritten Knoten n3 verbunden, während deren andere Elektrode mit einem vierten Knoten n4 verbunden ist.
  • Eine erste Schalt-Schaltung der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung wird in Reaktion auf das (n - 2)-te Abtastsignal S(n - 2) eingeschaltet, um die Anode des lichtemittierenden Elements EL zu initialisieren und den Ansteuertransistor DT während einer vorgegebenen Zeitspanne einzuschalten, wodurch ein Phänomen verringert wird, bei dem die Helligkeit eines ersten Rahmens verringert ist. Die erste Schalt-Schaltung kann einen ersten Transistor T1, einen zweiten Transistor T2 und einen dritten Transistor T3 enthalten. Die erste Schalt-Schaltung kann als NMOS-Transistoren implementiert sein, wobei der zweite Transistor T2 der ersten Schalt-Schaltung außerdem als ein PMOS-Transistor implementiert sein kann. Wenn der zweite Transistor T2 als ein PMOS-Transistor implementiert ist, ist eine zusätzliche Abtastansteuerschaltung zum Zuführen eines Abtastsignals zu dem zweiten Transistor T2 erforderlich, weil das dem zweiten Transistor T2 bereitgestellte Abtastsignal von einem dem ersten Transistor T1 und dem dritten Transistor T3 bereitgestellten Abtastsignal verschieden sein muss.
  • Der erste Transistor T1 wird in Reaktion auf das (n - 2)-te Abtastsignal S(n - 2) eingeschaltet, um dem ersten Knoten n1 eine V1-Spannung V1 bereitzustellen. Der erste Transistor T1 ist mit dem ersten Knoten n1 und einer V1-Spannungsleitung verbunden, an der die V1-Spannung V1 bereitgestellt wird.
  • Der zweite Transistor T2 wird in Reaktion auf das (n - 2)-te Abtastsignal S(n - 2) eingeschaltet, um einem fünften Knoten n5 eine V2-Spannung V2 bereitzustellen. Der zweite Transistor T2 ist mit einer V2-Spannungsleitung und dem fünften Knoten n5 verbunden.
  • Der dritte Transistor T3 wird in Reaktion auf das (n - 2)-te Abtastsignal S(n - 2) eingeschaltet, um dem dritten Knoten n3 eine V3-Spannung V3 bereitzustellen. Der dritte Transistor T3 ist mit dem dritten Knoten n3 und einer V3-Spannungsleitung verbunden, an der die V3-Spannung V3 bereitgestellt wird.
  • Eine zweite Schalt-Schaltung der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung wird in Reaktion auf das n-te Abtastsignal S(n) eingeschaltet, um die Datenspannung Vdata zu programmieren und die Schwellenspannung des Ansteuertransistors DT abzutasten. Durch das Implementieren der in der zweiten Schalt-Schaltung enthaltenen Transistoren als NMOS-Transistoren kann die zweite Schalt-Schaltung außerdem das Abtastsignal von der Abtastansteuerschaltung empfangen, die das Abtastsignal der ersten Schalt-Schaltung bereitstellt. Die zweite Schalt-Schaltung kann einen vierten Transistor T4, einen fünften Transistor T5 und einen sechsten Transistor T6 enthalten. Die zweite Schalt-Schaltung kann als NMOS-Transistoren implementiert sein, wobei der sechste Transistor T6 der zweiten Schalt-Schaltung außerdem als ein PMOS-Transistor implementiert sein kann. Wenn der sechste Transistor T6 als ein PMOS-Transistor implementiert ist, ist eine zusätzliche Abtastansteuerschaltung zum Zuführen eines Abtastsignals zu dem sechsten Transistor T6 erforderlich, weil das dem sechsten Transistor T6 bereitgestellte Abtastsignal von einem dem vierten Transistor T4 und dem fünften Transistor T5 bereitgestellten Abtastsignal verschieden sein muss.
  • Der vierte Transistor T4 wird in Reaktion auf das n-te Abtastsignal S(n) eingeschaltet, um das Gate und den Drain des Ansteuertransistors DT zu verbinden. Der vierte Transistor T4 ist mit dem ersten Knoten n1 und dem zweiten Knoten n2 verbunden.
  • Der fünfte Transistor T5 wird in Reaktion auf das n-te Abtastsignal S(n) eingeschaltet, um dem dritten Knoten n3 eine V5-Spannung V5 bereitzustellen. Der fünfte Transistor T5 ist mit dem dritten Knoten n3 und einer V5-Spannungsleitung verbunden, an der die V5-Spannung V5 bereitgestellt wird.
  • Der sechste Transistor T6 wird in Reaktion auf das n-te Abtastsignal S(n) eingeschaltet, um dem vierten Knoten n4 die Datenspannung Vdata bereitzustellen. Der sechste Transistor T6 ist mit dem vierten Knoten n4 und einer Datenspannungsleitung verbunden, an der die Datenspannung Vdata bereitgestellt wird.
  • Das n-te Abtastsignal S(n) und das (n - 2)-te Abtastsignal S(n - 2), die der ersten Schalt-Schaltung und der zweiten Schalt-Schaltung bereitgestellt werden, sind Signale, die von verschiedenen Stufen ausgegeben werden, die in derselben Abtastansteuerschaltung enthalten sind.
  • Ein Leckstrom, der am Gate des Ansteuertransistors DT erzeugt werden kann, kann durch das Implementieren des ersten Transistors T1, des dritten Transistors T3, des vierten Transistors T4 und des fünften Transistors T5, die mit dem ersten Kondensator C1 und dem Gate des Ansteuertransistors DT verbunden sind, zwischen der ersten Schalt-Schaltung und der zweiten Schalt-Schaltung als NMOS-Transistoren verringert werden, so dass das lichtemittierende Element EL die gleiche Helligkeit für einen Rahmen aufrechterhalten kann. Ein aktiver Kanal des NMOS-Transistors kann z. B. ein Oxid-Halbleiter sein, der hauptsächlich wenigstens eines von Indium, Gallium und Zink enthält. Zusätzlich ist durch das Implementieren des zweiten Transistors T2 und des sechsten Transistors T6 als NMOS-Transistoren keine zusätzliche Abtastansteuerschaltung erforderlich, wobei folglich die Konfiguration der Gate-Ansteuerschaltung vereinfacht und ein Nicht-Anzeigebereich NDA einer Elektrolumineszenz-Anzeigetafel verringert werden kann.
  • Eine Emissionssteuerschaltung der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung wird in Reaktion auf das n-te Emissionssignal EM(n) eingeschaltet, um dem vierten Knoten n4 die Referenzspannung Vref bereitzustellen und dem lichtemittierenden Element EL einen Ansteuerstrom bereitzustellen. Die Emissionssteuerschaltung ist als PMOS-Transistoren implementiert und enthält einen siebenten Transistor T7 und einen achten Transistor T8.
  • Der siebente Transistor T7 wird in Reaktion auf das n-te Emissionssignal EM(n) eingeschaltet, um dem vierten Knoten n4 die Referenzspannung Vref bereitzustellen. Der siebente Transistor T7 ist mit dem vierten Knoten n4 und einer Referenzspannungsleitung verbunden, an der die Referenzspannung Vref bereitgestellt wird.
  • Der achte Transistor T8 wird in Reaktion auf das n-te Emissionssignal EM(n) eingeschaltet, um den vom Ansteuertransistor DT bereitgestellten Ansteuerstrom der Anode des lichtemittierenden Elements EL bereitzustellen. Der achte Transistor T8 ist mit dem zweiten Knoten n2 und dem fünften Knoten n5 verbunden. Der achte Transistor T8 kann als ein Emissionstransistor bezeichnet werden.
  • Die 3A, 4A, 5A und 6A sind graphische Darstellungen, die jeweils einen Ansteuerprozess der Pixelansteuerschaltung veranschaulichen, während die 3B, 4B, 5B und 6B graphische Darstellungen von Signalformen sind, die jeweils die Signale veranschaulichen, die während des entsprechenden Ansteuerprozesses eingegeben oder ausgegeben werden. Eine Ansteuerperiode der Pixelansteuerschaltung kann in eine Initialisierungsperiode ①, eine Abtastperiode ②, eine Halteperiode ③ und eine Lichtemissionsperiode ④ aufgeteilt sein.
  • 3A ist eine graphische Darstellung, die die Initialisierungsperiode ① im Ansteuerprozess der Pixelansteuerschaltung veranschaulicht, und 3B ist eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die während der Initialisierungsperiode ① eingegeben oder ausgegeben werden. Die Initialisierungsperiode ① weist zwei horizontale Abtastperioden (2H-Zeit) auf und ist durch das (n - 2)-te Abtastsignal S(n - 2) gesteuert. Das (n - 2)-te Abtastsignal S(n - 2) weist während der Initialisierungsperiode ① einen Ein-Pegel-Impuls und während der anderen Perioden als der Initialisierungsperiode ① einen Aus-Pegel-Impuls auf. Während das (n - 2)-te Abtastsignal S(n - 2) den Ein-Pegel-Impuls aufweist, weisen das n-te Abtastsignal S(n) und das n-te Emissionssignal EM(n) den Aus-Pegel-Impuls auf. Um zu verhindern, dass das n-te Emissionssignal EM(n) und das (n - 2)-te Abtastsignal S(n - 2) gemischt und in die Pixelansteuerschaltung eingegeben werden und das lichtemittierende Element EL veranlassen, Licht zu emittieren, wird in diesem Fall das n-te Emissionssignal EM(n) mit einer Spielraumperiode M vor der Initialisierungsperiode ① in den Zustand des Aus-Pegel-Impulses geschaltet. Die Spielraumperiode M kann z. B. zwei horizontale Abtastperioden (2H-Zeit) betragen, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist und die Spielraumperiode M größer als eine oder gleich einer horizontalen Abtastperiode (1H-Zeit) sein kann.
  • Während der Initialisierungsperiode ① sind die erste Schalt-Schaltung (T1, T2 und T3) und der Ansteuertransistor DT eingeschaltet, während die zweite Schalt-Schaltung (T4, T5 und T6) und die Emissionssteuerschaltung (T7 und T8) ausgeschaltet sind.
  • Während der Initialisierungsperiode ① ist der erste Transistor T1 eingeschaltet, um dem Gate des Ansteuertransistors DT die V1-Spannung bereitzustellen, um den Ansteuertransistor DT einzuschalten. Die Source des Ansteuertransistors DT ist mit der Leitung verbunden, an der die Hochspannung VDD angelegt ist, so dass die Hochspannung VDD immer an der Source aufrechterhalten wird. Entsprechend ist eine an den Ansteuertransistor DT angelegte Belastungsspannung gemäß der an das Gate des Ansteuertransistors DT angelegten V1-Spannung V1 bestimmt. Während der Initialisierungsperiode ① wird der Zustand der V1-Spannung V1 am ersten Knoten n1 aufrechterhalten, um den Ansteuertransistor DT einzuschalten und eine konstante Belastung an den Ansteuertransistor DT anzulegen. Weil die Belastung aufgrund der V1-Spannung VI, die durch den ersten Transistor T1 dem ersten Knoten n1 bereitgestellt wird, während einer vorgegebenen Zeitspanne an den Ansteuertransistor DT angelegt ist, kann ein Phänomen, bei dem die Helligkeit eines ersten Rahmens verringert ist, das aufgrund der Hysterese des Ansteuertransistors DT auftritt, verringert werden. In diesem Fall ist die V1-Spannung V1 eine feste Spannung, die das Gate des Ansteuertransistors DT initialisiert, während sie den Ansteuertransistor DT einschaltet. Je tiefer die V1-Spannung V1 ist, desto größer ist der Bereich einer Schwellenspannung Vth des Ansteuertransistors DT, der abgetastet werden kann. Während der Initialisierungsperiode ① ist die Gate-Source-Spannung Vgs des Ansteuertransistors DT ein Unterschied zwischen der V1-Spannung V1 und der Hochspannung VDD. In der Abtastperiode ② steigt die Gate-Source-Spannung Vgs des Ansteuertransistors DT von dem Unterschied zwischen der V1-Spannung V1 und der Hochspannung VDD bis zur Schwellenspannung Vth des Ansteuertransistors DT. Wenn der Unterschied zwischen der V1-Spannung V1 und der Hochspannung VDD höher als die Schwellenspannung Vth des Ansteuertransistors DT ist, kann die Schwellenspannung Vth des Ansteuertransistors DT nicht abgetastet werden. Folglich ist die V1-Spannung V1 eine Spannung, die höher als die Summe aus der Schwellenspannung Vth und der Hochspannung VDD des Ansteuertransistors DT ist. Mit anderen Worten, obwohl es bevorzugt ist, dass die V1-Spannung V1 eine tiefe Spannung aufweist, um den Ansteuertransistor DT einzuschalten, so dass der Ansteuertransistor DT während einer vorgegebenen Zeitspanne in einen belasteten Zustand versetzt ist, kann die V1-Spannung V1 auf eine Spannung gesetzt sein, die höher als die Summe aus der Schwellenspannung Vth und der Hochspannung VDD des Ansteuertransistors DT ist, um die Schwellenspannung Vth des Ansteuertransistors DT abzutasten. Die ausführliche Beschreibung der Abtastperiode ② wird im Folgenden gegeben.
  • Zusätzlich kann die Zeit, während der die Belastung am Ansteuertransistor DT angelegt ist, durch das Einstellen der Initialisierungsperiode ① verändert werden. Um die Hysterese des Ansteuertransistors DT zu verbessern, sollte der Ansteuertransistor DT während einer vorgegebenen Zeitspanne in einem eingeschalteten Zustand aufrechterhalten werden, wobei die erste Schalt-Schaltung gemäß einer Ausführungsform der vorliegenden Offenbarung die Zeit, während der der Ansteuertransistor DT eingeschaltet ist, unter Verwendung des (n - 2)-ten Abtastsignals S(n - 2) einstellen kann, um den Einfluss aufgrund der Hysterese des Ansteuertransistors DT zu verringern. Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung kann zwei horizontale Abtastperioden (2H-Zeit) oder mehr als die Abtastperiode ② sicherstellen, so dass es möglich ist, die Zeit einzustellen, während der die Belastung an den Ansteuertransistor DT angelegt ist, ohne die Abtastansteuerschaltung, die die Initialisierungsperiode ① steuert, von der Abtastansteuerschaltung, die die Abtastperiode ② steuert, zu trennen. In diesem Fall ist die Initialisierungsperiode ① so festgelegt, dass sie die Abtastperiode ② nicht überlappt.
  • Wie oben beschrieben worden ist, ist das Phänomen, bei dem die Helligkeit des ersten Rahmens verringert ist, während des Ansteuerns mit niedriger Geschwindigkeit bemerkbar. Um das Ansteuern mit niedriger Geschwindigkeit zu implementieren, um die Leistungsaufnahme zu verringern, muss ein Phänomen der Helligkeitsungleichmäßigkeit aufgrund der Helligkeitsverschlechterung gelöst werden. Entsprechend kann durch Anlegen einer Belastung an den Ansteuertransistor DT während einer vorgegebenen Zeitspanne während der Initialisierungsperiode ①, um ein Phänomen zu verringern, bei dem die Helligkeit verringert ist, eine Anzeigetafel implementiert werden, die mit einer niedrigen Geschwindigkeit angesteuert werden kann.
  • Während der Initialisierungsperiode ① ist der zweite Transistor T2 eingeschaltet, um der Anode des lichtemittierenden Elements EL die V2-Spannung V2 bereitzustellen, so dass die Anode des lichtemittierenden Elements EL entladen wird, so dass sie die V2-Spannung V2 aufweist. Weil die V2-Spannung V2 eine Spannung ist, die tiefer als die oder gleich der Niederspannung VSS ist, emittiert das lichtemittierende Element EL kein Licht. Beim Ansteuern mit hoher Geschwindigkeit tritt periodisch eine Periode zum Abtasten der Schwellenspannung Vth des Ansteuertransistors DT auf, wobei während dieser Periode das lichtemittierende Element EL kein Licht emittiert. Mit anderen Worten, jeder Rahmen wird angezeigt, indem der Kompensationsschaltung erlaubt wird, im Ansteuern mit hoher Geschwindigkeit zu arbeiten. In diesem Fall kann jeder Rahmen als ein Auffrischungsrahmen bezeichnet werden. Beim Ansteuern mit 60 Hz wird der Auffrischungsrahmen z. B. 60 Mal während einer Sekunde erzeugt. Andererseits wird beim Ansteuern mit niedriger Geschwindigkeit die Operation des Abtastens der Schwellenspannung Vth des Ansteuertransistors DT nicht ausgeführt, wobei aber die Operation des Verursachens, dass das lichtemittierende Element EL Licht emittiert, ausgeführt wird. In diesem Fall kann jeder Rahmen als ein Übersprungrahmen bezeichnet werden. Wenn das lichtemittierende Element EL im Auffrischungsrahmen periodisch ausgeschaltet wird und im Übersprungrahmen kontinuierlich Licht emittiert, kann dies als Flimmern erkannt werden, wobei folglich der Emissionstransistor verwendet werden kann, um die Wahrscheinlichkeit zu verringern, dass das lichtemittierende Element EL selbst im Übersprungrahmen periodisch Licht emittiert. Wenn mit einer niedrigen Geschwindigkeit von 1 Hz an einer Anzeigetafel für 60-Hz-Ansteuerung angesteuert wird, erscheint z. B. der Auffrischungsrahmen während einer Sekunde im ersten Rahmen, während der Übersprungrahmen in den verbleibenden 59 Rahmen erscheint. Wenn jedoch nur der Emissionstransistor ausgeschaltet ist, wird ein Flimmern erzeugt, weil die Startspannung der Anode des lichtemittierenden Elements EL im Auffrischungsrahmen und im Übersprungrahmen verschieden ist. Durch das Bereitstellen der V2-Spannung V2 durch den zweiten Transistor T2 an dem fünften Knoten n5, um die der Anode des lichtemittierenden Elements EL bereitgestellte Spannung einzustellen, kann das Flimmern, das bei einer niedrigen Gradation erkannt werden kann, verringert werden.
  • Zusätzlich ist während der Initialisierungsperiode ① der dritte Transistor T3 eingeschaltet, um dem dritten Knoten n3 die V3-Spannung V3 bereitzustellen, so dass eine Elektrode des ersten Kondensators C1 initialisiert wird, so dass sie die V3-Spannung V3 aufweist. Die V3-Spannung V3 ist eine feste Spannung, die höher als die oder gleich der V5-Spannung V5 ist. Die dem Gate des Ansteuertransistors DT bereitgestellte Spannung wird zum Zeitpunkt des Startens des Abtastens verringert, indem die V3-Spannung V3 höher als die oder gleich der V5-Spannung V5 gemacht wird, wodurch der Bereich, in dem die Schwellenspannung Vth des Ansteuertransistors DT abgetastet werden kann, vergrößert wird.
  • (4A ist eine graphische Darstellung, die die Abtastperiode ② bei dem Ansteuerprozess der Pixelansteuerschaltung veranschaulicht, und 4B ist eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die während der Abtastperiode eingegeben oder ausgegeben werden. Die Abtastperiode ② weist zwei horizontale Abtastperioden (2H-Zeit) auf und ist durch das n-te Abtastsignal S(n) gesteuert. Das n-te Abtastsignal S(n) weist während der Abtastperiode ② einen Ein-Pegel-Impuls und während der anderen Perioden als der Abtastperiode ② einen Aus-Pegel-Impuls auf.
  • Während der Abtastperiode ② sind die zweite Schalt-Schaltung (T4, T5 und T6) und der Ansteuertransistor DT eingeschaltet, während die erste Schalt-Schaltung (T1, T2 und T3) und die Emissionssteuerschaltung (T7 und T8) ausgeschaltet sind. Zusätzlich kann die Abtastperiode ② eine erste Abtastperiode ②-1 und eine zweite Abtastperiode ②-2 enthalten. Die erste Abtastperiode ②-1 und die zweite Abtastperiode ②-2 können jeweils eine horizontale Abtastperiode (1H-Zeit) aufweisen.
  • Während der ersten Abtastperiode ②-1 ist der vierte Transistor T4 eingeschaltet, um das Gate und den Drain des Ansteuertransistors DT zu verbinden, so dass eine Diodenverbindung des Ansteuertransistors DT erreicht wird, wodurch der Ansteuertransistor DT eingeschaltet wird. Die Spannung des ersten Knotens n1, der ein Gate-Knoten des eingeschalteten Ansteuertransistors DT ist, steigt an, bis die Gate-Source-Spannung Vgs des Ansteuertransistors DT die Schwellenspannung Vth des Ansteuertransistors DT erreicht.
  • Während der ersten Abtastperiode ②-1 ist der fünfte Transistor T5 eingeschaltet, um dem dritten Knoten n3 die V5-Spannung V5 bereitzustellen. Die V5-Spannung V5 ist eine Spannung, die tiefer als die oder gleich der V3-Spannung V3 ist, und ist eine feste Spannung, die die Spannung des dritten Knotens n3 während der Abtastperiode ② fixiert.
  • Zusätzlich ist während der ersten Abtastperiode ②-1 der sechste Transistor T6 eingeschaltet, um dem vierten Knoten n4 die Datenspannung Vdata bereitzustellen. Weil der vierte Knoten n4 mit einer Elektrode des zweiten Kondensators C2 verbunden ist, speichert der zweite Kondensator C2 die Datenspannung Vdata.
  • Während der zweiten Abtastperiode ②-2, die der ersten Abtastperiode ②-1 folgt, steigt die Spannung des ersten Knotens n1 weiter an, um die Summe aus der Hochspannung VDD und der Schwellenspannung Vth des Ansteuertransistors DT zu sein, wobei der erste Kondensator C1 die Schwellenspannung Vth des Ansteuertransistors DT abtastet. In diesem Fall ist die Spannung, die die Summe aus der Hochspannung VDD und der Schwellenspannung Vth ist, in einer Elektrode des ersten Kondensators C1 gespeichert, während die V5-Spannung V5 in der anderen Elektrode des ersten Kondensators C1 gespeichert ist. Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung ist so implementiert, dass sie die zweite Abtastperiode ②-2 enthält, so dass die Zeit zum Abtasten der Schwellenspannung Vth des Ansteuertransistors DT ausreichend sichergestellt ist, um die Zuverlässigkeit der Pixelansteuerschaltung zu vergrößern.
  • Der dritte Knoten n3 ist ein Knoten, der durch den ersten Kondensator C1 und den zweiten Kondensator C2 gemeinsam benutzt wird. Während der Abtastperiode ② ist die Spannung des dritten Knotens n3 auf der V5-Spannung V5 fest, so dass das Abtasten der Schwellenspannung Vth des Ansteuertransistors DT unabhängig von der Eingabe der Datenspannung Vdata ausgeführt werden kann. In diesem Fall speichern der erste Kondensator C1 und der zweite Kondensator C2 die Schwellenspannung Vth des Ansteuertransistors DT bzw. die Datenspannung Vdata.
  • Weil die Abtastsignale S(n - 2) und S(n), die die Initialisierungsperiode ① und die Abtastperiode ② steuern, von der gleichen Abtastansteuerschaltung bereitgestellt werden, kann die Initialisierungsperiode ① die gleiche Zeit wie die Abtastperiode ② aufweisen. Wenn jedoch vorgesehen ist, dass sowohl die Zeit, während der die Belastung an den Ansteuertransistor DT angelegt ist, als auch die Zeit, während der die Schwellenspannung Vth des Ansteuertransistors DT abgetastet wird, festgelegt werden, indem sie eingestellt werden, kann die Gate-Ansteuerschaltung so implementiert sein, dass das Abtastsignal, das die Initialisierungsperiode ① steuert, und das Abtastsignal, das die Abtastperiode ② steuert, in unterschiedlichen Abtastansteuerschaltungen bereitgestellt werden.
  • 5A ist eine graphische Darstellung, die die Halteperiode ③ im Ansteuerprozess der Pixelansteuerschaltung veranschaulicht, und 5B ist eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die während der Halteperiode eingeben und ausgegeben werden. Die Halteperiode ③ kann durch das n-te Emissionssignal EM(n) gesteuert sein. Während der Halteperiode ③ weisen das (n - 2)-te Abtastsignal S(n - 2), das n-te Abtastsignal S(n) und das n-te Emissionssignal EM(n) einen Aus-Pegel-Impuls auf, wobei die Halteperiode ③ aufrechterhalten wird, bis das n-te Emissionssignal EM(n) auf einen Ein-Pegel-Impuls geschaltet wird. Das Emissionssignal EM(n) erhält den Aus-Pegel-Impuls während wenigstens vier horizontaler Abtastperioden aufrecht, die das (n - 2)-te Abtastsignal S(n - 2) und das n-te Abtastsignal S(n) überlappen. Wie die oben beschriebene Spielraumperiode M verhindert die Halteperiode ③, dass das n-te Emissionssignal EM(n) und das n-te Abtastsignal S(n), die den Ein-Pegel-Impuls aufweisen, miteinander vermischt werden. Die Halteperiode ③ ist in (b) in 5 mit zwei horizontalen Abtastperioden (2H-Zeit) veranschaulicht, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist und die Halteperiode ③ größer als eine oder gleich einer horizontalen Abtastperiode (1H-Zeit) sein kann.
  • 6A ist eine graphische Darstellung, die die Lichtemissionsperiode ④ im Ansteuerprozess der Pixelansteuerschaltung veranschaulicht, und 6B ist eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die während der Lichtemissionsperiode eingeben oder ausgegeben werden. Die Lichtemissionsperiode ④ nimmt das meiste einer Rahmenperiode ein und ist durch das n-te Emissionssignal EM(n) gesteuert. Das n-te Emissionssignal EM(n) weist während der Lichtemissionsperiode ④ einen Ein-Pegel-Impuls und während der anderen Perioden als der Lichtemissionsperiode ④ einen Aus-Pegel-Impuls auf. Während der Lichtemissionsperiode ④ weisen sowohl das (n - 2)-te Abtastsignal S(n - 2) als auch das n-te Abtastsignal S(n) einen Aus-Pegel-Impuls auf.
  • Während der Lichtemissionsperiode ④ sind die erste Schalt-Schaltung (T1, T2 und T3) und die zweite Schalt-Schaltung (T4, T5 und T6) ausgeschaltet, während die Emissionssteuerungsschaltung (T7 und T8) und der Ansteuertransistor DT eingeschaltet sind.
  • Während der Lichtemissionsperiode ④ ist der siebente Transistor T7 eingeschaltet, um dem vierten Knoten n4 die Referenzspannung Vref bereitzustellen. Wenn sich die Spannung des vierten Knotens n4 von der Datenspannung Vdata zur Referenzspannung Vref ändert, wird die Spannung des dritten Knotens n3 aufgrund des Kopplungsphänomens des zweiten Kondensators C2, der mit dem vierten Knoten n4 verbunden ist, die Spannung, die durch das Subtrahieren der Datenspannung Vdata von der Summe aus der V5-Spannung V5 und der Referenzspannung Vref erhalten wird. Zusätzlich ändert die Spannungsänderung am dritten Knoten n3, die durch das Kopplungsphänomen des ersten Kondensators C1 verursacht wird, die Spannung des ersten Knotens n1. Die Spannung des ersten Knotens n1 wird durch das Addieren des Unterschieds zwischen der Referenzspannung Vref und der Datenspannung Vdata zu der Summe aus der Schwellenspannung Vth des Ansteuertransistors DT und der Hochspannung VDD erhalten. Die Referenzspannung Vref kann als eine feste Spannung innerhalb eines Bereich eines Zwischenwertes im Bereich der Datenspannung Vdata bestimmt sein. Wenn die Referenzspannung Vref die Referenz wird, kann eine hohe Gradation mit der Datenspannung Vdata, die höher als die Referenzspannung Vref ist, ausgedrückt werden, während eine niedrige Gradation mit der Datenspannung Vdata, die tiefer als die Referenzspannung Vref ist, ausgedrückt werden kann.
  • Zusätzlich ist während der Lichtemissionsperiode ④ der Ansteuertransistor DT durch die Spannung des ersten Knotens n1 eingeschaltet, um den Ansteuerstrom der Anode des lichtemittierenden Elements EL bereitzustellen. In diesem Fall ist ein Ansteuerstrom Ioled wie in Gleichung 1 im Folgenden ausgedrückt. I oled = K ( V g s V t h ) 2 = K ( V r e f V d a t a ) 2 ,
    Figure DE102020132136A1_0001
    wobei K eine Konstante ist, die die Eigenschaften des Ansteuertransistors DT, wie z. B. eine Länge eines Kanals, eine Breite des Kanals, eine parasitäre Kapazität zwischen dem Gate und dem aktiven Kanal und die Beweglichkeit, widerspiegelt.
  • In Gleichung 1 ist die Schwellenspannung Vth des Ansteuertransistors DT aus der Gleichung des Ansteuerstroms Ioled entfernt, wobei folglich der Ansteuerstrom Ioled nicht von der Schwellenspannung Vth des Ansteuertransistors DT abhängig ist und außerdem nicht durch die Änderung der Schwellenspannung Vth beeinflusst wird. Zusätzlich wird der Ansteuerstrom Ioled außerdem nicht durch die Hochspannung VDD beeinflusst, wobei folglich die Variabilität des Ansteuerstroms aufgrund des Spannungsabfalls der Hochspannungsleitung außerdem verringert ist.
  • Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung kann den Leckstrom am Gate-Knoten des Ansteuertransistors DT, der während der Ansteuerung mit hoher Geschwindigkeit (normalen Ansteuerung) erzeugt werden kann, verringern und die Helligkeitsverschlechterung, die während des Ansteuerns mit niedriger Geschwindigkeit auftreten kann, verringern, so dass eine Elektrolumineszenz-Anzeigevorrichtung, auf die die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung angewendet wird, die Leistungsaufnahme verringern kann, während sie gleichzeitig die Bildqualität verbessert.
  • Die 7A, 7B und 7C veranschaulichen Schaltungen, die von der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung modifiziert worden sind, wobei folglich duplizierte Komponenten der Pixelansteuerschaltung, die bezüglich 2 veranschaulicht worden ist, kurz beschrieben werden können oder deren Beschreibung weggelassen werden kann.
  • In 7A sind der erste Transistor T1, der zweite Transistor T2 und der fünfte Transistor T5 der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung, die in 2 gezeigt ist, alle mit einer V125-Spannungsleitung verbunden, an der eine V125-Spannung V125 bereitgestellt wird, wobei die Verbindungsbeziehung zwischen den verbleibenden Komponenten im Wesentlichen die gleiche wie die in 2 ist. In diesem Fall sind die Spannung, die während der Initialisierungsperiode ① am ersten Knoten n1 bereitgestellt wird, und die Spannung, die am fünften Knoten n5 bereitgestellt wird, und die Spannung, die in der Abtastperiode ② am dritten Knoten n3 bereitgestellt wird, die gleichen wie die V125-Spannung V125. Die V125-Spannung V125 kann eine negative Spannung sein, die tiefer als die Hochspannung VDD, die Niederspannung VSS und die Referenzspannung Vref und höher als die Summe aus der Hochspannung VDD und der Schwellenspannung Vth des Ansteuertransistors DT ist, und kann als eine Initialisierungsspannung bezeichnet werden.
  • In 7B sind der erste Transistor T1 und der zweite Transistor T2 der Pixelansteuerschaltung gemäß einer in 2 gezeigten Ausführungsform der vorliegenden Offenbarung mit einer V12-Spannungsleitung verbunden, an der eine V12-Spannung V12 bereitgestellt wird, ist der fünfte Transistor T5 mit der V5-Spannungsleitung verbunden und ist die Verbindungsbeziehung zwischen den verbleibenden Komponenten im Wesentlichen die gleiche wie die in 2. In diesem Fall sind in der Initialisierungsperiode ① die am ersten Knoten n1 bereitgestellte Spannung und die am fünften Knoten n5 bereitgestellte Spannung die gleiche wie die V12-Spannung V12. Die V5-Spannung V5 kann eine Spannung, die kleiner als die oder gleich der V3-Spannung V3 ist, oder eine negative Spannung, die tiefer als die Hochspannung VDD, die Niederspannung VSS und die Referenzspannung Vref ist, sein und kann als eine Initialisierungsspannung bezeichnet werden. Zusätzlich kann die V12-Spannung V12 eine Spannung sein, die tiefer als die oder gleich der Niederspannung VSS ist. Wie in der Beschreibung der V2-Spannung V2 erwähnt worden ist, kann durch das Bereitstellen der V12-Spannung V12 am fünften Knoten n5 durch den zweiten Transistor T2, um die der Anode des lichtemittierenden Elements EL bereitgestellte Spannung einzustellen, das Flimmern, das bei einer niedrigen Gradation erkannt werden kann, verringert werden.
  • In 7C sind der zweite Transistor T2 und der fünfte Transistor T5 der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung, die in 2 gezeigt ist, mit einer V25-Spannungsleitung verbunden, an der eine V25-Spannung V25 bereitgestellt wird, ist der erste Transistor T1 mit der VI-Spannungsleitung verbunden und ist die Verbindungsbeziehung zwischen den verbleibenden Komponenten im Wesentlichen die gleiche wie die in 2. In diesem Fall sind die in der Initialisierungsperiode ① dem fünften Knoten n5 bereitgestellte Spannung und die in der Abtastperiode ② dem dritten Knoten n3 bereitgestellte Spannung die gleiche wie die V25-Spannung V25. Die V1-Spannung V1 kann eine negative Spannung sein, die tiefer als die Hochspannung VDD, die Niederspannung VSS und die Referenzspannung Vref ist und kann als eine Initialisierungsspannung bezeichnet werden. Zusätzlich kann die V25-Spannung V25 eine Spannung sein, die tiefer als die oder gleich der Niederspannung VSS ist. Wie in der Beschreibung der V2-Spannung V2 erwähnt worden ist, kann durch das Bereitstellen der V25-Spannung V25 durch den zweiten Transistor T2 am fünften Knoten n5, um die an die Anode des lichtemittierenden Elements EL bereitgestellte Spannung einzustellen, ein Flimmern, das bei einer niedrigen Gradation erkannt werden kann, verringert werden.
  • 8A veranschaulicht eine Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung.
  • 8A veranschaulicht eine Schaltung, die von der in 2 gezeigten Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung modifiziert worden ist. 8B ist eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die eingegeben oder ausgegeben werden, wenn die Pixelansteuerschaltung nach 8A mit einer hohen Geschwindigkeit angesteuert wird. 8C ist eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die eingegeben oder ausgegeben werden, wenn die Pixelansteuerschaltung nach 8A mit einer niedrigen Geschwindigkeit angesteuert wird. Die Komponenten in den 8A, 8B und 8C, die von den in den 2 bis 6 gezeigten Pixelansteuerschaltungen und Ansteuerprozessen der Pixelansteuerschaltungen duplizierte Inhalte aufweisen, können kurz beschrieben werden oder deren Beschreibungen können weggelassen werden.
  • In 8A ist die Verbindungsbeziehung zwischen den anderen Komponenten mit Ausnahme des ersten Transistors T1, des zweiten Transistors T2 und des fünften Transistors T5 der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung, die in 2 gezeigt ist, im Wesentlichen die gleiche wie die in 2. In der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung sind ein erster Transistor T1 und ein fünfter Transistor T5 mit einer V51-Spannungsleitung verbunden, an der eine V51-Spannung V51 bereitgestellt wird, und ist ein zweiter Transistor T2 mit einer V2-Spannungsleitung verbunden. Die V51-Spannung V51 kann tiefer als eine oder gleich einer V3-Spannung V3 sein oder kann eine negative Spannung sein, die tiefer als eine Hochspannung VDD, eine Niederspannung VSS und eine Referenzspannung Vref ist. In diesem Fall kann die V51-Spannung V51 als eine Initialisierungsspannung bezeichnet werden. Zusätzlich kann die V2-Spannung V2 eine Spannung sein, die tiefer als die oder gleich der Niederspannung VSS ist.
  • Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung enthält eine erste Schalt-Schaltung, eine zweite Schalt-Schaltung, eine Emissionssteuerschaltung und eine dritte Schalt-Schaltung. Die erste Schalt-Schaltung enthält einen dritten Transistor T3, der durch ein (n - 2)-tes scanl-Signal S1(n - 2) gesteuert wird. Der zweite Schalt-Schaltung enthält einen vierten Transistor T4, den fünften Transistor T5 und einen sechsten Transistor T6, die durch ein n-tes scanl-Signal S1(n) gesteuert sind. Zusätzlich enthält die dritte Schalt-Schaltung den ersten Transistor T1 und den zweiten Transistor T2, die durch ein n-tes scan2-Signal S2(n) gesteuert sind. In diesem Fall sind das n-te scanl-Signal S1(n) und das (n - 2)-te scanl-Signal S1(n-2) Signale, die von einer ersten Abtastansteuerschaltung ausgegeben werden, während das n-te scan2-Signal S2(n) ein Signal ist, das von einer zweiten Abtastansteuerschaltung ausgegeben wird. Die erste Abtastansteuerschaltung und die zweite Abtastansteuerschaltung sind Abtastansteuerschaltungen, die unterschiedliche Abtastsignale ausgeben.
  • 8B ist eine graphische Darstellung, die die Signalformen der Signale bei jedem Ansteuerprozess der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung beim Ansteuern mit hoher Geschwindigkeit (normalen Ansteuern) veranschaulicht. Eine Ansteuerperiode der Pixelansteuerschaltung kann in eine Initialisierungsperiode ①, eine Abtastperiode ②, eine Halteperiode ③ und eine Lichtemissionsperiode ④ aufgeteilt sein. Die Initialisierungsperiode ① weist zwei horizontale Abtastperioden (2H-Zeit) auf und ist durch das (n - 2)-te scanl-Signal S1(n-2) und das n-te scan2-Signal S2(n) gesteuert. Das (n - 2)-te scanl-Signal S1(n - 2) weist während der Initialisierungsperiode ① einen Ein-Pegel-Impuls und während der anderen Perioden als der Initialisierungsperiode ① einen Aus-Pegel-Impuls auf. Während das (n - 2)-te scanl-Signal S1(n-2) den Ein-Pegel-Impuls aufweist, weisen das n-te scanl-Signal S1(n) und das n-te Emissionssignal EM(n) den Aus-Pegel-Impuls auf. Um zu verhindern, dass das n-te Emissionssignal EM(n) und die Abtastsignale S1(n- 2) und S(n) gemischt und in die Pixelansteuerschaltung eingegeben werden, wird in diesem Fall das n-te Emissionssignal EM(n) mit einer Spielraumperiode M vor der Initialisierungsperiode ① in den Zustand des Aus-Pegel-Impulses geschaltet. Die Spielraumperiode M kann z. B. zwei horizontale Abtastperioden (2H-Zeit) aufweisen, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist und die Spielraumperiode M größer als eine oder gleich einer horizontalen Abtastperiode (1H-Zeit) sein kann.
  • Während der Initialisierungsperiode ① sind die erste Schalt-Schaltung (T3), die dritte Schalt-Schaltung (T1 und T2) und ein Ansteuertransistor DT eingeschaltet, während die zweite Schalt-Schaltung (T4, T5 und T6) und die Emissionssteuerschaltung (T7 und T8) ausgeschaltet sind.
  • Während der Initialisierungsperiode ① ist der erste Transistor T1 eingeschaltet, um die V51-Spannung V51 einem Gate des Ansteuertransistors DT bereitzustellen, um den Ansteuertransistor DT einzuschalten. Eine Source des Ansteuertransistors DT ist mit einer Leitung verbunden, an die die Hochspannung VDD angelegt ist, so dass die Hochspannung VDD immer an der Source aufrechthalten wird. Entsprechend ist eine an den Ansteuertransistor DT angelegte Belastungsspannung gemäß der an das Gate des Ansteuertransistors DT angelegten V51-Spannung V51 bestimmt. Während der Initialisierungsperiode ① wird der Zustand der V51-Spannung V51 an einem ersten Knoten n1 aufrechterhalten, um den Ansteuertransistor DT einzuschalten, wobei eine konstante Belastung an den Ansteuertransistor DT angelegt ist. Weil die Belastung während einer vorgegebenen Zeitspanne aufgrund der V51-Spannung V51, die durch den ersten Transistor T1 dem ersten Knoten n1 bereitgestellt wird, an den Ansteuertransistor DT angelegt ist, kann ein Phänomen, bei dem die Helligkeit eines ersten Rahmens verringert ist, das aufgrund der Hysterese des Ansteuertransistors DT auftritt, verringert werden. In diesem Fall ist die V51-Spannung V51 eine feste Spannung, die das Gate des Ansteuertransistors DT initialisiert, während der Ansteuertransistor DT eingeschaltet wird. Je tiefer die V51-Spannung V51 ist, desto größer ist der Bereich einer Schwellenspannung Vth des Ansteuertransistors DT, der abgetastet werden kann. Obwohl es bevorzugt ist, dass die V51-Spannung V51 eine tiefe Spannung aufweist, um den Ansteuertransistor DT einzuschalten, so dass der Ansteuertransistor DT während einer vorgegebenen Zeitspanne in einen belasteten Zustand versetzt ist, kann die V51-Spannung V51 auf eine Spannung gesetzt sein, die höher als die Summe aus der Schwellenspannung Vth und der Hochspannung VDD des Ansteuertransistors DT ist, um die Schwellenspannung Vth des Ansteuertransistors DT abzutasten.
  • Zusätzlich kann die Zeit, während der die Belastung an den Ansteuertransistor DT angelegt ist, durch das Einstellen der Initialisierungsperiode ① geändert werden. Um die Hysterese des Ansteuertransistors DT zu verbessern, sollte der Ansteuertransistor DT während einer vorgegebenen Zeitspanne in einem eingeschalteten Zustand aufrechterhalten werden, wobei die erste Schalt-Schaltung gemäß einer Ausführungsform der vorliegenden Offenbarung die Zeit, während der der Ansteuertransistor DT eingeschaltet ist, unter Verwendung des (n - 2)-ten scanl-Signals S1(n - 2) einstellen kann, so dass der Einfluss aufgrund der Hysterese des Ansteuertransistors DT verringert werden kann. In diesem Fall ist die Initialisierungsperiode ① so festgelegt, dass sie die Abtastperiode ② nicht überlappt.
  • Wie oben beschrieben worden ist, ist das Phänomen, bei dem die Helligkeit des ersten Rahmens verringert ist, während des Ansteuerns mit niedriger Geschwindigkeit bemerkbar. Um das Ansteuern mit niedriger Geschwindigkeit zu implementieren, um die Leistungsaufnahme zu verringern, muss das Phänomen der Helligkeitsungleichmäßigkeit aufgrund der Helligkeitsverschlechterung gelöst werden. Entsprechend kann durch das Anlegen einer konstanten Belastung an den Ansteuertransistor DT während der Initialisierungsperiode ①, um das Phänomen, bei dem die Helligkeit verringert ist, zu verringern, eine Anzeigetafel implementiert werden, die mit einer niedrigen Geschwindigkeit angesteuert werden kann
  • Während der Initialisierungsperiode ① ist der zweite Transistor T2 eingeschaltet, um die V2-Spannung V2 einer Anode des lichtemittierenden Elements EL bereitzustellen, so dass die Anode des lichtemittierenden Elements EL entladen wird, um die V2-Spannung V2 aufzuweisen. Weil die V2-Spannung V2 eine Spannung ist, die tiefer als die oder gleich der Niederspannung VSS ist, emittiert das lichtemittierende Element EL kein Licht.
  • Zusätzlich ist während der Initialisierungsperiode ① der dritte Transistor T3 eingeschaltet, um die V3-Spannung V3 einem dritten Knoten n3 bereitzustellen, so dass eine Elektrode eines ersten Kondensators C1 initialisiert wird, um die V3-Spannung V3 aufzuweisen. Die V3-Spannung V3 ist eine feste Spannung, die höher als die oder gleich der V51-Spannung V51 ist. Die dem Gate des Ansteuertransistors DT bereitgestellte Spannung wird zum Zeitpunkt des Startens des Abtastens verringert, indem die V3-Spannung V3 höher als die oder gleich der V51-Spannung V51 gemacht wird, wodurch der Bereich vergrößert wird, in dem die Schwellenspannung Vth des Ansteuertransistors DT abgetastet werden kann.
  • Die der Initialisierungsperiode ① folgende Abtastperiode ② weist zwei horizontale Abtastperioden (2H-Zeit) auf und ist durch das n-te scanl-Signal S1(n) gesteuert. Das n-te scan1-Signal S1(n) weist während der Abtastperiode ② einen Ein-Pegel-Impuls und während der anderen Perioden als der Abtastperiode ② einen Aus-Pegel-Impuls auf.
  • Während der Abtastperiode ② sind die zweite Schalt-Schaltung (T4, T5 und T6) und der Ansteuertransistor DT eingeschaltet, während die erste Schalt-Schaltung (T3), die dritte Schalt-Schaltung (T1 und T2) und die Emissionssteuerschaltung (T7 und T8) ausgeschaltet sind. Zusätzlich kann die Abtastperiode ② eine erste Abtastperiode ②-1 und eine zweite Abtastperiode ②-2 enthalten. Die erste Abtastperiode ②-1 und die zweite Abtastperiode ②-2 können jeweils eine horizontale Abtastperiode (1H-Zeit) aufweisen.
  • Während der ersten Abtastperiode ②-1 ist ein vierter Transistor T4 eingeschaltet, um das Gate und einen Drain des Ansteuertransistors DT zu verbinden, so dass eine Diodenverbindung des Ansteuertransistors DT erreicht wird, wodurch der Ansteuertransistor DT eingeschaltet wird. Die Spannung des ersten Knotens n1, der ein Gate-Knoten des eingeschalteten Ansteuertransistors DT ist, steigt an, bis die Gate-Source-Spannung Vgs des Ansteuertransistors DT die Schwellenspannung Vth des Ansteuertransistors DT erreicht.
  • Während der ersten Abtastperiode ②-1 ist der fünfte Transistor T5 eingeschaltet, um die V51-Spannung V51 dem dritten Knoten n3 bereitzustellen. Die V51-Spannung V51 ist eine Spannung, die tiefer als die oder gleich der V3-Spannung V3 ist, und ist eine feste Spannung, die die Spannung des dritten Knotens n3 während der Abtastperiode ② fixiert.
  • Zusätzlich ist während der ersten Abtastperiode ②-1 der sechste Transistor T6 eingeschaltet, um dem vierten Knoten n4 eine Datenspannung Vdata bereitzustellen. Weil der vierte Knoten n4 mit einer Elektrode eines zweiten Kondensators C2 verbunden ist, speichert der zweite Kondensator C2 die Datenspannung Vdata.
  • Während der zweiten Abtastperiode ②-2, die der ersten Abtastperiode ②-1 folgt, steigt die Spannung des ersten Knotens n1 weiter an, bis sie die Summe aus der Hochspannung VDD und der Schwellenspannung Vth des Ansteuertransistors DT ist, wobei der erste Kondensator C1 die Schwellenspannung Vth des Ansteuertransistors DT abtastet. In diesem Fall ist die Spannung, die die Summe aus der Hochspannung VDD und der Schwellenspannung Vth ist, in einer Elektrode des ersten Kondensators C1 gespeichert, während die V51-Spannung V51 in der anderen Elektrode des ersten Kondensators C1 gespeichert ist. Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung ist so implementiert, dass sie die zweite Abtastperiode ②-2 enthält, so dass die Zeit zum Abtasten der Schwellenspannung Vth des Ansteuertransistors DT ausreichend sichergestellt ist, um die Zuverlässigkeit der Pixelansteuerschaltung zu vergrößern.
  • Der dritte Knoten n3 ist ein Knoten, der durch den ersten Kondensator C1 und den zweiten Kondensator C2 gemeinsam benutzt wird. Während der Abtastperiode ② ist die Spannung des dritten Knotens n3 auf der V51-Spannung V51 fest, so dass das Abtasten der Schwellenspannung Vth des Ansteuertransistors DT unabhängig von der Eingabe der Datenspannung Vdata ausgeführt werden kann. In diesem Fall speichern der erste Kondensator C1 und der zweite Kondensator C2 die Schwellenspannung Vth des Ansteuertransistors DT bzw. die Datenspannung Vdata.
  • Die der Abtastperiode ② folgende Halteperiode ③ kann zwei horizontale Abtastperioden (2H-Zeit) aufweisen und kann durch das n-te Emissionssignal EM(n) gesteuert sein. Während der Halteperiode ③ weisen das (n - 2)-te scanl-Signal S1(n - 2), das n-te scanl-Signal S1(n), das n-te scan2-Signal S2(n) und das n-te Emissionssignal EM(n) einen Aus-Pegel-Impuls auf, wobei die Halteperiode ③ aufrechterhalten wird, bis das n-te Emissionssignal EM(n) umgeschaltet wird, so dass es einen Ein-Pegel-Impuls aufweist. Das Emissionssignal EM(n) erhält den Aus-Pegel-Impuls während wenigstens vier horizontalen Abtastperioden aufrecht, die das ((n - 2)-te scan1-Signal S1(n - 2), das n-te scanl-Signal S1(n) und das n-te scan2-Signal S2(n) überlappen. Wie die oben beschriebene Spielraumperiode M verhindert die Halteperiode ③, dass das n-te Emissionssignal EM(n) und das n-te scanl-Signal S1(n), die den Ein-Pegel-Impuls aufweisen, miteinander vermischt werden. Die Halteperiode ③ ist in 8B mit zwei horizontalen Abtastperioden (2H-Zeit) veranschaulicht, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist und die Halteperiode ③ größer als eine oder gleich einer horizontalen Abtastperiode (1H-Zeit) sein kann.
  • Die der Halteperiode ③ folgende Lichtemissionsperiode ④ nimmt das meiste einer Rahmenperiode ein und ist durch das n-te Emissionssignal EM(n) gesteuert. Das n-te Emissionssignal EM(n) weist während der Lichtemissionsperiode © einen Ein-Pegel-Impuls und während der anderen Perioden als der Lichtemissionsperiode ④ einen Aus-Pegel-Impuls auf. Während der Lichtemissionsperiode ④ weisen alle des (n - 2)-ten scanl-Signals S1(n - 2), des n-ten scan1-Signals S1(n) und des n-ten scan2-Signals S2(n) einen Aus-Pegel-Impuls auf.
  • Während der Lichtemissionsperiode ④ sind die erste Schalt-Schaltung (T3), die zweite Schalt-Schaltung (T4, T5 und T6) und die dritte Schalt-Schaltung (T1 und T2) ausgeschaltet, während die Emissionssteuerungsschaltung (T7 und T8) und der Ansteuertransistor DT eingeschaltet sind.
  • Während der Lichtemissionsperiode ④ ist ein siebenter Transistor T7 eingeschaltet, um dem vierten Knoten n4 die Referenzspannung Vref bereitzustellen. Wenn sich die Spannung des vierten Knotens n4 von der Datenspannung Vdata zur Referenzspannung Vref ändert, wird die Spannung des dritten Knotens n3 aufgrund des Kopplungsphänomens des zweiten Kondensators C2, der mit dem vierten Knoten n4 verbunden ist, die Spannung, die durch das Subtrahieren der Datenspannung Vdata von der Summe aus der V51-Spannung V51 und der Referenzspannung Vref erhalten wird. Zusätzlich ändert die Spannungsänderung im dritten Knoten n3, die durch das Kopplungsphänomen des ersten Kondensators C1 verursacht wird, die Spannung des ersten Knotens n1. Die Spannung des ersten Knotens n1 wird durch das Addieren des Unterschieds zwischen der Referenzspannung Vref und der Datenspannung Vdata zu der Summe aus der Schwellenspannung Vth des Ansteuertransistors DT und der Hochspannung VDD erhalten. Die Referenzspannung Vref kann als eine feste Spannung innerhalb eines Bereichs eines Zwischenwertes im Bereich der Datenspannung Vdata bestimmt sein. Wenn die Referenzspannung Vref die Referenz wird, kann eine hohe Gradation mit der Datenspannung Vdata, die höher als die Referenzspannung Vref ist, ausgedrückt werden und kann eine niedrige Gradation mit der Datenspannung Vdata, die tiefer als die Referenzspannung Vref ist, ausgedrückt werden.
  • Zusätzlich ist während der Lichtemissionsperiode ④ der Ansteuertransistor DT durch die Spannung des ersten Knotens n1 eingeschaltet, um der Anode des lichtemittierenden Elements EL einen Ansteuerstrom bereitzustellen. In diesem Fall ist ein Ansteuerstrom Ioled wie in Gleichung 1 ausgedrückt. Wie aus Gleichung 1 ersichtlich ist, ist die Schwellenspannung Vth des Ansteuertransistors DT aus der Gleichung des Ansteuerstroms Ioled entfernt, wobei folglich der Ansteuerstrom Ioled nicht von der Schwellenspannung Vth des Ansteuertransistors DT abhängig ist und außerdem nicht durch die Änderung der Schwellenspannung Vth beeinflusst wird. Zusätzlich wird der Ansteuerstrom Ioled außerdem nicht durch die Hochspannung VDD beeinflusst, wobei folglich außerdem die Variabilität des Ansteuerstroms aufgrund des Spannungsabfalls der Hochspannungsleitung verringert ist.
  • 8C ist eine graphische Darstellung, die die Signalformen der Signale bei jedem Ansteuerprozess der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung beim Ansteuern mit niedriger Geschwindigkeit veranschaulicht.
  • Wie oben beschrieben worden ist, wird beim Ansteuern mit hoher Geschwindigkeit die Schwellenspannung Vth des Ansteuertransistors DT abgetastet, um einen Schirm in einem Auffrischungsrahmen anzuzeigen. Im Auffrischungsrahmen tritt eine Periode zum Abtasten der Schwellenspannung Vth des Ansteuertransistors DT periodisch auf, wobei das lichtemittierende Element EL während dieser Periode kein Licht emittiert. Wenn z. B. mit 60 Hz angesteuert wird, wird der Auffrischungsrahmen 60 Mal während einer Sekunde erzeugt. Andererseits wird beim Ansteuern mit niedriger Geschwindigkeit die Operation des Abtastens der Schwellenspannung Vth des Ansteuertransistors DT nicht ausgeführt, wobei aber die Operation, das lichtemittierende Element EL zu veranlassen, um Licht zu emittieren, ausgeführt wird. In diesem Fall kann jeder Rahmen als ein Übersprungrahmen bezeichnet werden. Wenn das lichtemittierende Element EL im Auffrischungsrahmen periodisch ausgeschaltet wird und im Übersprungrahmen kontinuierlich Licht emittiert, kann es als Flimmern erkannt werden, wobei folglich ein Emissionstransistor verwendet werden kann, um die Wahrscheinlichkeit zu verringern, dass das lichtemittierende Element EL sogar im Übersprungrahmen periodisch Licht emittiert. Wenn mit einer niedrigen Geschwindigkeit von 1 Hz an einer Anzeigetafel mit 60-Hz-Ansteuerung angesteuert wird, erscheint z. B. der Auffrischungsrahmen während einer Sekunde im ersten Rahmen, während der Übersprungrahmen in den verbleibenden 59 Rahmen erscheint. Wenn jedoch nur der Emissionstransistor ausgeschaltet ist, wird ein Flimmern erzeugt, weil die Startspannung der Anode des lichtemittierenden Elements EL im Auffrischungsrahmen und im Übersprungrahmen unterschiedlich ist. Entsprechend kann durch Bereitstellen der V2-Spannung V2 am fünften Knoten n5 durch den zweiten Transistor T2, um die der Anode des lichtemittierenden Elements EL bereitgestellte Spannung einzustellen, das Flimmern, das bei einer niedrigen Gradation erkannt werden kann, verringert werden. Mit anderen Worten, in dem Übersprungrahmen setzt die Pixelansteuerschaltung durch das Bereitstellen der V2-Spannung V2 am fünften Knoten n5 die Anodenspannung des lichtemittierenden Elements EL periodisch zurück. 8B veranschaulicht die Signalformen der Signale zum Ansteuern der Pixelansteuerschaltung im Auffrischungsrahmen, und 8C veranschaulicht die Signalformen der Signale zum Ansteuern der Pixelansteuerschaltung im Übersprungrahmen. Im Folgenden wird ein Ansteuerprozess der Pixelansteuerschaltung, der auf den Übersprungrahmen angewendet werden kann, beschrieben.
  • In 8C kann eine Ansteuerperiode der Pixelansteuerschaltung in eine Initialisierungsperiode ①', eine Halteperiode ③' und eine Lichtemissionsperiode ④' aufgeteilt sein.
  • Die Initialisierungsperiode ①' weist zwei horizontale Abtastperioden (2H-Zeit) auf und ist durch das n-te scan2-Signal S2(n) gesteuert. Das n-te scan2-Signal S2(n) weist während der Initialisierungsperiode ①' einen Ein-Pegel-Impuls und während der anderen Perioden als der Initialisierungsperiode ①' einen Aus-Pegel-Impuls auf. Während das n-te scan2-Signal S2(n) den Ein-Pegel-Impuls aufweist, weisen das n-te scanl-Signal S1(n), das (n - 2)-te scanl-Signal S1(n - 2) und das n-te Emissionssignal EM(n) den Aus-Pegel-Impuls auf. Um in diesem Fall zu verhindern, dass das n-te Emissionssignal EM(n) und das n-te scan2-Signal S2(n) gemischt und in die Pixelansteuerschaltung eingegeben werden, wird das n-te Emissionssignal EM(n) mit einer Spielraumperiode M vor der Initialisierungsperiode ①' in den Zustand des Aus-Pegel-Impulses geschaltet. Die Spielraumperiode M kann z. B. zwei horizontale Abtastperioden (2H-Zeit) betragen, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist und die Spielraumperiode M größer als eine oder gleich einer horizontalen Abtastperiode (1H-Zeit) sein kann.
  • Während der Initialisierungsperiode ①' sind die dritte Schalt-Schaltung (T1 und T2) und der Ansteuertransistor DT eingeschaltet und sind die erste Schalt-Schaltung (T3), die zweite Schalt-Schaltung (T4, T5 und T6) und die Emissionssteuerschaltung (T7 und T8) ausgeschaltet.
  • Während der Initialisierungsperiode ①' ist der erste Transistor T1 eingeschaltet, um die V51-Spannung V51 dem Gate des Ansteuertransistors DT bereitzustellen, um den Ansteuertransistor DT einzuschalten. Die Source des Ansteuertransistors DT ist mit der Leitung verbunden, an die die Hochspannung VDD angelegt ist, so dass die Hochspannung VDD immer an der Source aufrechterhalten wird. Entsprechend ist eine an den Ansteuertransistor DT angelegte Belastungsspannung gemäß der an das Gate des Ansteuertransistors DT angelegten V51-Spannung V51 bestimmt. Während der Initialisierungsperiode ①' wird der Zustand der V51-Spannung V51 am ersten Knoten n1 aufrechterhalten, um den Ansteuertransistor DT einzuschalten, wobei eine konstante Belastung an den Ansteuertransistor DT angelegt ist. Weil die Belastung aufgrund der durch den ersten Transistor T1 dem ersten Knoten n1 bereitgestellten V51-Spannung V51 während einer vorgegebenen Zeitspanne an den Ansteuertransistor DT angelegt ist, kann ein Phänomen, bei dem die Helligkeit eines ersten Rahmens verringert ist, das aufgrund der Hysterese des Ansteuertransistors DT auftritt, verringert werden. In diesem Fall ist die V51-Spannung V51 eine feste Spannung, die eine Spannung ist, die das Gate des Ansteuertransistors DT initialisiert, während der Ansteuertransistor DT eingeschaltet wird. Je tiefer die V51-Spannung V51 ist, desto größer ist der Bereich der Schwellenspannung Vth des Ansteuertransistors DT, der abgetastet werden kann.
  • Zusätzlich kann die Zeit, während der die Belastung an den Ansteuertransistor DT angelegt ist, durch das Einstellen der Initialisierungsperiode ①' verändert werden. Um die Hysterese des Ansteuertransistors DT zu verbessern, sollte der Ansteuertransistor DT während einer vorgegebenen Zeitspanne in einem eingeschalteten Zustand aufrechterhalten werden, wobei die erste Schalt-Schaltung gemäß einer Ausführungsform der vorliegenden Offenbarung die Zeit, während der der Ansteuertransistor DT eingeschaltet ist, unter Verwendung des (n - 2)-ten scanl-Signals S1(n - 2) einstellen kann, so dass der Einfluss aufgrund der Hysterese des Ansteuertransistors DT verringert werden kann.
  • Wie oben beschrieben worden ist, ist das Phänomen, bei dem die Helligkeit des ersten Rahmens verringert ist, während des Ansteuerns mit niedriger Geschwindigkeit bemerkbar. Um das Ansteuern mit niedriger Geschwindigkeit zu implementieren, um die Leistungsaufnahme zu verringern, muss das Phänomen der Helligkeitsungleichmäßigkeit aufgrund der Helligkeitsverschlechterung gelöst werden. Entsprechend kann durch das Anlegen einer konstanten Belastung an den Ansteuertransistor DT während der Initialisierungsperiode ①', um das Phänomen zu verringern, bei dem die Helligkeit verringert ist, eine Anzeigetafel implementiert werden, die mit einer niedrigen Geschwindigkeit angesteuert werden kann. Um die Variation des Ansteuerstroms aufgrund der Hysterese des Ansteuertransistors DT zu verringern, ist der Ansteuertransistor DT sowohl im Übersprungrahmen als auch im Auffrischungsrahmen während einer vorgegebenen Zeitspanne eingeschaltet.
  • Wie oben beschrieben worden ist, ist während der Initialisierungsperiode ①' der zweite Transistor T2 eingeschaltet, um die V2-Spannung V2 der Anode des lichtemittierenden Elements EL bereitzustellen, um die Anode periodisch rückzusetzen und dadurch das Flimmern zu verringern, das bei einer niedrigen Gradation erkannt werden kann.
  • In der Lichtemissionsperiode ④' vor der Initialisierungsperiode ①' befindet sich der erste Knoten n1 im Zustand einer Spannung, damit der Ansteuertransistor DT den Ansteuerstrom Ioled dem lichtemittierenden Element EL bereitstellt, wobei diese Spannung als eine Sollspannung definiert ist. Zusätzlich befindet sich der vierte Knoten n4 im Zustand der Referenzspannung Vref. Da sich die Spannung des ersten Knotens n1 während der Initialisierungsperiode ①' auf die V51-Spannung V51 ändert, wird der Unterschied zwischen der V51-Spannung V51 und der Sollspannung an dem vierten Knoten n4 widergespiegelt, so dass die Spannung des vierten Knotens n4 die Spannung wird, die sich durch das Addieren des Unterschieds zwischen der V51-Spannung V51 und der Sollspannung zur Referenzspannung Vref erhalten wird.
  • Im Übersprungrahmen wird die Abtastperiode ausgelassen, wobei die Halteperiode ③' nach der Initialisierungsperiode ①' weitergeht. Die Halteperiode ③' kann vier horizontale Abtastperioden (4H-Zeit) aufweisen und kann durch das n-te Emissionssignal EM(n) gesteuert sein. Während der Halteperiode ③' weisen das (n - 2)-te scanl-Signal S1(n-2), das n-te scanl-Signal S1(n), das n-te scan2-Signal S2(n) und das n-te Emissionssignal EM(n) einen Aus-Pegel-Impuls auf, wobei die Halteperiode ③' aufrechthalten wird, bis das n-te Emissionssignal EM(n) umgeschaltet wird, so dass es einen Ein-Pegel-Impuls aufweist. Das Emissionssignal EM(n) erhält den Aus-Pegel-Impuls während wenigstens zwei horizontalen Abtastperioden aufrecht, die das n-te scan2-Signal S2(n) überlappen. Die Halteperiode ③' verhindert wie die oben beschriebene Spielraumperiode M, dass das n-te Emissionssignal EM(n) und das n-te scan2-Signal S2(n), die den Ein-Pegel-Impuls aufweisen, miteinander vermischt werden. Die Halteperiode ③' kann während vier horizontalen Abtastperioden (4H-Zeit) aufrechterhalten werden, so dass sie die gleiche wie die Lichtemissionsperiode im Auffrischungsrahmen ist, ist aber nicht darauf eingeschränkt und kann für mehr als eine horizontale Abtastperiode aufrechterhalten werden.
  • Die Lichtemissionsperiode ④', die der Halteperiode ③' folgt, nimmt das meiste einer Rahmenperiode ein und ist durch das n-te Emissionssignal EM(n) gesteuert. Das n-te Emissionssignal EM(n) weist während der Lichtemissionsperiode ④' einen Ein-Pegel-Impuls und während der anderen Perioden als der Lichtemissionsperiode ④' einen Aus-Pegel-Impuls auf. Während der Lichtemissionsperiode ④' weisen alle des (n - 2)-ten scanl-Signals S1(n - 2), des n-ten scan1-Signals S1(n) und des n-ten scan2-Signals S2(n) einen Aus-Pegel-Impuls auf.
  • Während der Lichtemissionsperiode ④' sind die erste Schalt-Schaltung (T3), die zweite Schalt-Schaltung (T4, T5 und T6) und die dritte Schalt-Schaltung (T1 und T2) ausgeschaltet, während die Emissionssteuerungsschaltung (T7 und T8) und der Ansteuertransistor DT eingeschaltet sind.
  • Während der Lichtemissionsperiode ④' ist der siebente Transistor T7 eingeschaltet, um dem vierten Knoten n4 die Referenzspannung Vref bereitzustellen. Die Spannungsänderung am dritten Knoten n3, die durch das Kopplungsphänomen des zweiten Kondensators C2 und des ersten Kondensators C1 verursacht wird, das auftritt, wenn der vierte Knoten n4 von der Datenspannung Vdata zur Referenzspannung Vref wechselt, ändert die Spannung des ersten Knotens n1. Die Spannung des ersten Knotens n1 wird abermals die Sollspannung. Zusätzlich ist der durch den Ansteuertransistor DT während der Lichtemissionsperiode ④' bereitgestellte Ansteuerstrom Ioled durch Gleichung 1 ausgedrückt.
  • Entsprechend kann die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung den Leckstrom am Gate-Knoten des Ansteuertransistors DT, der während des Ansteuerns mit hoher Geschwindigkeit (normalen Ansteuerns) erzeugt werden kann, verringern und die Helligkeitsverschlechterung, die während des Ansteuerns mit niedriger Geschwindigkeit auftreten kann, verringern, so dass eine Elektrolumineszenz-Anzeigevorrichtung, auf die die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung angewendet wird, die Leistungsaufnahme verringern kann, während sie gleichzeitig die Bildqualität verbessert.
  • 9A veranschaulicht eine Schaltung, die von der in 2 gezeigten Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung modifiziert worden ist. 9B ist eine graphische Darstellung von Signalformen, die die Signale veranschaulicht, die eingegeben oder ausgegeben werden, wenn die Pixelansteuerschaltung nach 9A mit hoher Geschwindigkeit angesteuert wird. Die Komponenten in 9, die die duplizierten Inhalte der in den 2 bis 6 gezeigten Pixelansteuerschaltungen und Ansteuerprozesse der Pixelansteuerschaltungen aufweisen, können kurz beschrieben werden oder deren Beschreibungen kann weggelassen werden.
  • Die Verbindungsbeziehung zwischen den Komponenten, die in der Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung, die in 2 gezeigt ist, enthalten sind, gilt gleichermaßen für 9A. In der in 9A gezeigten Pixelansteuerschaltung sind jedoch alle Transistoren, die in einer ersten Schalt-Schaltung und einer zweiten Schalt-Schaltung enthalten sind, p-Typ-Transistoren. Zusätzlich weist in 9B ein Ein-Pegel-Impuls jedes eines (n - 2)-ten Abtastsignals und eines n-ten Abtastsignals eine tiefe Gate-Spannung auf.
  • Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung arbeitet, indem sie in eine Initialisierungsperiode ①, eine Abtastperiode ②, eine Halteperiode (3) und eine Lichtemissionsperiode ④ aufgeteilt ist.
  • Die Initialisierungsperiode ① weist zwei horizontale Abtastperioden (2H-Zeit) auf und ist durch ein (n - 2)-tes Abtastsignal S(n - 2) gesteuert. Das (n - 2)-te Abtastsignal S(n - 2) weist während der Initialisierungsperiode ① einen Ein-Pegel-Impuls und während der anderen Perioden als der Initialisierungsperiode ① einen Aus-Pegel-Impuls auf. Um zu verhindern, dass das n-te Emissionssignal EM(n) und die Abtastsignale S1(n - 2) und S(n) gemischt und in die Pixelansteuerschaltung eingegeben werden, wird in diesem Fall das n-te Emissionssignal EM(n) vor der Initialisierungsperiode ① mit einer Spielraumperiode M in den Zustand des Aus-Pegel-Impulses geschaltet. Die Spielraumperiode M kann z. B. zwei horizontale Abtastperioden (2H-Zeit) aufweisen, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist und die Spielraumperiode M größer als eine oder gleich einer horizontalen Abtastperiode (1H-Zeit) sein kann.
  • Während der Initialisierungsperiode ① sind eine erste Schalt-Schaltung (T1, T2 und T3) und ein Ansteuertransistor DT eingeschaltet, während eine zweite Schalt-Schaltung (T4, T5 und T6) und eine Emissionssteuerschaltung (T7 und T8) ausgeschaltet sind.
  • Während der Initialisierungsperiode ① ist ein erster Transistor T1 eingeschaltet, um eine V1-Spannung V1 einem Gate des Ansteuertransistors DT bereitzustellen, um den Ansteuertransistor DT einzuschalten. Eine Source des Ansteuertransistors DT ist mit einer Leitung verbunden, an die eine Hochspannung VDD angelegt ist, so dass die Hochspannung VDD immer an der Source aufrechterhalten wird. Entsprechend ist eine an den Ansteuertransistor DT angelegte Belastungsspannung gemäß der an das Gate des Ansteuertransistors DT angelegten V1-Spannung V1 bestimmt. Während der Initialisierungsperiode ① wird der Zustand der V1-Spannung V1 an einem ersten Knoten n1 aufrechterhalten, um den Ansteuertransistor DT einzuschalten, wobei eine konstante Belastung an den Ansteuertransistor DT angelegt ist. Weil die Belastung aufgrund der V1-Spannung VI, die durch den ersten Transistor T1 dem ersten Knoten n1 bereitgestellt wird, während einer vorgegebenen Zeitspanne an den Ansteuertransistor DT angelegt ist, kann ein Phänomen, bei dem die Helligkeit eines ersten Rahmens verringert ist, das aufgrund der Hysterese des Ansteuertransistors DT auftreten kann, verringert werden. In diesem Fall ist die V1-Spannung V1 eine feste Spannung, die das Gate des Ansteuertransistors DT initialisiert, während der Ansteuertransistor DT eingeschaltet wird. Je tiefer die V1-Spannung V1 ist, desto größer ist der Bereich einer Schwellenspannung Vth des Ansteuertransistors DT, der abgetastet werden kann. Obwohl es bevorzugt ist, dass die V1-Spannung V1 eine tiefe Spannung aufweist, um den Ansteuertransistor DT einzuschalten, so dass der Ansteuertransistor DT während einer vorgegebenen Zeitspanne in einen belasteten Zustand versetzt ist, um die Schwellenspannung Vth des Ansteuertransistors DT abzutasten, kann die V1-Spannung V1 auf eine Spannung gesetzt sein, die höher als die Summe aus der Schwellenspannung Vth und der Hochspannung VDD des Ansteuertransistors DT ist.
  • Zusätzlich kann die Zeit, während der die Belastung an den Ansteuertransistor DT angelegt ist, durch das Einstellen der Initialisierungsperiode ① verändert werden. Um die Hysterese des Ansteuertransistors DT zu verbessern, sollte der Ansteuertransistor DT während einer vorgegebenen Zeitspanne in einem eingeschalteten Zustand aufrechterhalten werden, wobei die erste Schalt-Schaltung gemäß einer Ausführungsform der vorliegenden Offenbarung die Zeit, während der der Ansteuertransistor DT eingeschaltet ist, unter Verwendung des (n - 2)-ten Abtastsignals S(n - 2) einstellen kann, um den Einfluss aufgrund der Hysterese des Ansteuertransistors DT zu verringern. In diesem Fall ist die Initialisierungsperiode ① so festgelegt, dass sie die Abtastperiode ② nicht überlappt.
  • Während der Initialisierungsperiode ① ist ein zweiter Transistor T2 eingeschaltet, um eine V2-Spannung V2 einer Anode eines lichtemittierenden Elements EL bereitzustellen, so dass die Anode des lichtemittierenden Elements EL entladen wird, um die V2-Spannung V2 aufzuweisen. Weil die V2-Spannung V2 eine Spannung ist, die tiefer als eine oder gleich einer Niederspannung VSS ist, emittiert das lichtemittierende Element EL kein Licht.
  • Zusätzlich ist während der Initialisierungsperiode ① ein dritter Transistor T3 eingeschaltet, um einem dritten Knoten n3 eine V3-Spannung V3 bereitzustellen, so dass eine Elektrode eines ersten Kondensators C1 initialisiert wird, um die V3-Spannung V3 aufzuweisen. Die V3-Spannung V3 ist eine feste Spannung, die höher als eine oder gleich einer V5-Spannung V5 ist. Die dem Gate des Ansteuertransistors DT bereitgestellte Spannung wird zum Zeitpunkt des Startens des Abtastens verringert, indem die V3-Spannung V3 höher als die oder gleich der V5-Spannung V5 gemacht wird, wodurch der Bereich, in dem die Schwellenspannung Vth des Ansteuertransistors DT abgetastet werden kann, vergrößert wird.
  • Die der Initialisierungsperiode ① folgende Abtastperiode ② weist zwei horizontale Abtastperioden (2H-Zeit) auf und ist durch ein n-tes Abtastsignal S(n) gesteuert. Das n-te Abtastsignal S(n) weist während der Abtastperiode ② einen Ein-Pegel-Impuls und während der anderen Perioden als der Abtastperiode ② einen Aus-Pegel-Impuls auf,
  • Während der Abtastperiode ② sind die zweite Schalt-Schaltung (T4, T5 und T6) und der Ansteuertransistor DT eingeschaltet und sind die erste Schalt-Schaltung (T1, T2 und T3) und die Emissionssteuerschaltung (T7 und T8) ausgeschaltet. Zusätzlich kann die Abtastperiode ② eine erste Abtastperiode ②-1 und eine zweite Abtastperiode ②-2 enthalten. Die erste Abtastperiode ②-1 und die zweite Abtastperiode ②-2 können jeweils eine horizontale Abtastperiode (1H-Zeit) aufweisen.
  • Während der ersten Abtastperiode ②-1 ist ein vierter Transistor T4 eingeschaltet, um das Gate und einen Drain des Ansteuertransistors DT zu verbinden, so dass eine Diodenverbindung des Ansteuertransistors DT erreicht wird, wodurch der Ansteuertransistor DT eingeschaltet wird. Die Spannung des ersten Knotens n1, der ein Gate-Knoten des eingeschalteten Ansteuertransistors DT ist, steigt an, bis die Gate-Source-Spannung Vgs des Ansteuertransistors DT die Schwellenspannung Vth des Ansteuertransistors DT erreicht.
  • Während der ersten Abtastperiode ②-1 ist der fünfte Transistor T5 eingeschaltet, um die V5-Spannung V5 dem dritten Knoten n3 bereitzustellen. Die V5-Spannung V5 ist eine Spannung, die tiefer als die oder gleich der V3-Spannung V3 ist, und ist eine feste Spannung, die die Spannung des dritten Knotens n3 während der Abtastperiode ② fixiert.
  • Zusätzlich ist während der ersten Abtastperiode ②-1 ein sechster Transistor T6 eingeschaltet, um eine Datenspannung Vdata einem vierten Knoten n4 bereitzustellen. Weil der vierte Knoten n4 mit einer Elektrode eines zweiten Kondensators C2 verbunden ist, speichert der zweite Kondensator C2 die Datenspannung Vdata.
  • Während der zweiten Abtastperiode ②-2, die der ersten Abtastperiode ②-1 folgt, steigt die Spannung des ersten Knotens n1 weiter an, so dass sie die Summe aus der Hochspannung VDD und der Schwellenspannung Vth des Ansteuertransistors DT ist, wobei der erste Kondensator C1 die Schwellenspannung Vth des Ansteuertransistors DT abtastet. In diesem Fall ist die Spannung, die die Summe aus der Hochspannung VDD und der Schwellenspannung Vth ist, in einer Elektrode des ersten Kondensators C1 gespeichert, während die V5-Spannung V5 in der anderen Elektrode des ersten Kondensators C1 gespeichert ist. Die Pixelansteuerschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung ist so implementiert, dass sie die zweite Abtastperiode ②-2 enthält, so dass die Zeit zum Abtasten der Schwellenspannung Vth des Ansteuertransistors DT ausreichend sichergestellt ist, um die Zuverlässigkeit der Pixelansteuerschaltung zu vergrößern.
  • Der dritte Knoten n3 ist ein Knoten, der durch den ersten Kondensator C1 und den zweiten Kondensator C2 gemeinsam benutzt wird. Während der Abtastperiode ② ist die Spannung des dritten Knotens n3 auf der V5-Spannung V5 fest, so dass das Abtasten der Schwellenspannung Vth des Ansteuertransistors DT unabhängig von der Eingabe der Datenspannung Vdata ausgeführt werden kann. In diesem Fall speichern der erste Kondensator C1 und der zweite Kondensator C2 die Schwellenspannung Vth des Ansteuertransistors DT bzw. die Datenspannung Vdata.
  • Die der Abtastperiode ② folgende Halteperiode ③ kann zwei horizontale Abtastperioden (2H-Zeit) aufweisen und kann durch das n-te Emissionssignal EM(n) gesteuert sein. Während der Halteperiode ③ weisen das (n - 2)-te Abtastsignal S(n - 2), das n-te Abtastsignal S(n) und das n-te Emissionssignal EM(n) einen Aus-Pegel-Impuls auf, wobei die Halteperiode ③ aufrechterhalten wird, bis das n-te Emissionssignal EM(n) auf einen Ein-Pegel-Impuls geschaltet wird. Das Emissionssignal EM(n) erhält den Aus-Pegel-Impuls während wenigstens vier horizontalen Abtastperioden aufrecht, die das (n - 2)-te Abtastsignal S(n - 2) und das n-te Abtastsignal S(n) überlappen. Wie die oben beschriebene Spielraumperiode M verhindert die Halteperiode ③, dass das n-te Emissionssignal EM(n) und das n-te scanl-Signal S1(n), die den Ein-Pegel-Impuls aufweisen, miteinander vermischt werden. Die Halteperiode ③ ist in 9B mit zwei horizontalen Abtastperioden (2H-Zeit) veranschaulicht, wobei aber die vorliegende Offenbarung nicht darauf eingeschränkt ist und die Halteperiode ③ größer als eine oder gleich einer horizontalen Abtastperiode (1H-Zeit) sein kann.
  • Die der Halteperiode ③ folgende Lichtemissionsperiode ④ nimmt das meiste einer Rahmenperiode ein und ist durch das n-te Emissionssignal EM(n) gesteuert. Das n-te Emissionssignal EM(n) weist während der Lichtemissionsperiode ④ einen Ein-Pegel-Impuls und während der anderen Perioden als der Lichtemissionsperiode ④ einen Aus-Pegel-Impuls auf. Während der Lichtemissionsperiode ④ weisen sowohl das (n - 2)-te Abtastsignal S(n - 2) als auch das n-te Abtastsignal S(n) einen Aus-Pegel-Impuls auf.
  • Während der Lichtemissionsperiode ④ sind die erste Schalt-Schaltung (T1, T2 und T3) und die zweite Schalt-Schaltung (T4, T5 und T6) ausgeschaltet, während die Emissionssteuerschaltung (T7 und T8) und der Ansteuertransistor DT eingeschaltet sind.
  • Während der Lichtemissionsperiode ④ ist ein siebenter Transistor T7 eingeschaltet, um dem vierten Knoten n4 eine Referenzspannung Vref bereitzustellen. Zusätzlich ist der Ansteuertransistor DT durch die Spannung des ersten Knotens n1 eingeschaltet, um der Anode des lichtemittierenden Elements EL einen Ansteuerstrom bereitzustellen. In diesem Fall wird ein Ansteuerstrom Ioled wie in Gleichung 1 ausgedrückt. Wie aus Gleichung 1 ersichtlich ist, ist die Schwellenspannung Vth des Ansteuertransistors DT aus der Gleichung des Ansteuerstroms Ioled entfernt, wobei folglich der Ansteuerstrom Ioled nicht von der Schwellenspannung Vth des Ansteuertransistors DT abhängig ist und außerdem nicht durch die Änderung der Schwellenspannung Vth beeinflusst wird. Zusätzlich wird der Ansteuerstrom Ioled außerdem nicht durch die Hochspannung VDD beeinflusst, wobei folglich außerdem die Variabilität des Ansteuerstroms aufgrund des Spannungsabfalls der Hochspannungsleitung verringert ist.
  • Eine Elektrolumineszenz-Anzeigevorrichtung, die die Pixelansteuerschaltung gemäß der Ausführungsform der vorliegenden Offenbarung enthält, wird wie folgt beschrieben.
  • Mehrere Pixel, die in einer n-ten Zeile (hier ist n eine natürliche Zahl) der Elektrolumineszenz-Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung enthalten sind, enthalten jeweils ein lichtemittierendes Element und eine Pixelansteuerschaltung.
  • Das lichtemittierende Element enthält eine Anode, eine Schicht einer organischen Verbindung und eine lichtemittierende Schicht.
  • Die Pixelansteuerschaltung enthält einen Ansteuertransistor, der ein Gate, das mit einem ersten Knoten verbunden ist, einen Drain, der mit einem zweiten Knoten verbunden ist, und eine Source, die mit einer Hochspannungsleitung verbunden ist, die eine Hochspannung bereitstellt, enthält.
  • Die Pixelansteuerschaltung enthält einen ersten Kondensator, der mit dem ersten Knoten und einem dritten Knoten verbunden ist.
  • Die Pixelansteuerschaltung enthält einen zweiten Kondensator, der mit einem dritten Knoten und einem vierten Knoten verbunden ist.
  • Die Pixelansteuerschaltung enthält eine erste Schalt-Schaltung, die durch ein (n - 2)-tes Abtastsignal gesteuert wird und in Reaktion auf das (n - 2)-te Abtastsignal eingeschaltet wird, um dem ersten Knoten eine V1-Spannung bereitzustellen, dem dritten Knoten eine V3-Spannung bereitzustellen und der Anode eine V2-Spannung bereitzustellen.
  • Die Pixelansteuerschaltung enthält eine zweite Schalt-Schaltung, die durch ein n-tes Abtastsignal gesteuert wird und in Reaktion auf das n-te Abtastsignal eingeschaltet wird, um den ersten Knoten mit dem zweiten Knoten elektrisch zu verbinden, dem dritten Knoten eine V5-Spannung bereitzustellen und dem vierten Knoten eine Datenspannung bereitzustellen.
  • Die Pixelansteuerschaltung enthält eine Emissionssteuerungsschaltung, die durch das n-te Emissionssignal gesteuert wird und in Reaktion auf ein n-tes Emissionssignal eingeschaltet wird, um den zweiten Knoten mit der Anode elektrisch zu verbinden und dem vierten Knoten eine Referenzspannung bereitzustellen.
  • Entsprechend kann in der Elektrolumineszenz-Anzeigevorrichtung, auf die ein Ansteuern mit niedriger Geschwindigkeit angewendet wird, ein Phänomen der Helligkeitsungleichmäßigkeit, das bei einer niedrigen Gradation erkannt werden kann, verringert werden, wobei eine Periode zum Abtasten der Schwellenspannung des Ansteuertransistors ausreichend sichergestellt ist, wodurch die Genauigkeit der Pixelansteuerschaltung verbessert wird.
  • Gemäß einem weiteren Aspekt der vorliegenden Offenbarung können die erste Schalt-Schaltung und die zweite Schalt-Schaltung NMOS-Transistoren enthalten, während der Ansteuertransistor und die Emissionssteuerungsschaltung PMOS-Transistoren enthalten können.
  • Gemäß einem weiteren Aspekt der vorliegenden Offenbarung können die V1-Spannung, die V2-Spannung, die V3-Spannung, die V5-Spannung und die Referenzspannung feste Spannungen sein, die voneinander verschieden sind, und kann die Datenspannung eine Spannung mit einem Bereich sein.
  • In diesem Fall kann die V3-Spannung eine Spannung sein, die höher als die oder gleich der V5-Spannung ist.
  • Die V1-Spannung kann eine Spannung sein, die höher als die Summe aus einer Schwellenspannung eines Ansteuertransistors und einer Hochspannung ist.
  • Die Pixelansteuerschaltung kann mit unterschiedlichen Ansteuerprozessen beim Ansteuern mit hoher Geschwindigkeit und beim Ansteuern mit niedriger Geschwindigkeit angesteuert werden.
  • Die Pixelansteuerschaltung kann mit Prozessen angesteuert werden, die beim Ansteuern mit hoher Geschwindigkeit eine Initialisierungsperiode, eine Abtastperiode, eine Halteperiode und eine Lichtemissionsperiode aufweisen, und kann mit Prozessen angesteuert werden, die beim Ansteuern mit niedriger Geschwindigkeit eine Initialisierungsperiode, eine Halteperiode und eine Lichtemissionsperiode aufweisen.
  • In diesem Fall kann die V2-Spannung eine Spannung sein, die tiefer als eine an eine Kathode angelegte Niederspannung ist.
  • Das (n - 2)-te Abtastsignal kann in der Initialisierungsperiode einen Ein-Pegel-Impuls aufweisen, das n-te Abtastsignal kann in der Abtastperiode einen Ein-Pegel-Impuls aufweisen und das n-te Emissionssignal kann in der Lichtemissionsperiode einen Ein-Pegel-Impuls aufweisen.
  • Eine Periode, während der das n-te Emissionssignal einen Aus-Pegel-Impuls aufweist, kann vor der Initialisierungsperiode und nach der Abtastperiode vorhanden sein.
  • Die V1-Spannung, die V2-Spannung und die V5-Spannung können die gleiche Spannung sein und können eine negative Spannung sein, die tiefer als die an die Kathode angelegte Niederspannung ist.
  • Die erste Schalt-Schaltung kann einen ersten Transistor, der die V1-Spannung an den ersten Knoten anlegt, einen zweiten Transistor, der die V2-Spannung an die Anode anlegt, und einen dritten Transistor, der die V3-Spannung an den dritten Knoten anlegt, enthalten, die in Reaktion auf das (n - 2)-te Abtastsignal eingeschaltet werden.
  • Die zweite Schalt-Schaltung kann einen vierten Transistor, der den ersten Knoten mit dem zweiten Knoten elektrisch verbindet, einen fünften Transistor, der die V5-Spannung an den dritten Knoten anlegt, und einen sechsten Transistor, der die Datenspannung an den vierten Knoten anlegt, enthalten, die in Reaktion auf das n-te Abtastsignal eingeschaltet werden.
  • Die Emissionssteuerschaltung kann einen siebenten Transistor, der die Referenzspannung an den vierten Knoten anlegt, und einen achten Transistor, der den zweiten Knoten mit der Anode elektrisch verbindet, enthalten, die in Reaktion auf das n-te Emissionssignal eingeschaltet werden.
  • Der erste Kondensator kann die Schwellenspannung des Ansteuertransistors speichern, während der zweite Kondensator die Datenspannung speichern kann.
  • Gemäß den Ausführungsformen der vorliegenden Offenbarung kann der Leckstrom, der an einem Gate-Knoten eines Ansteuertransistors erzeugt werden kann, verringert werden, indem Transistoren, die mit dem Gate-Knoten des Ansteuertransistors verbunden sind, und ein Kondensator, der dem Gate-Knoten des Ansteuertransistors benachbart ist, als NMOS-Transistoren implementiert werden, so dass die gleiche Helligkeit für einen Rahmen aufrechterhalten werden kann.
  • Zusätzlich kann gemäß den Ausführungsformen der vorliegenden Offenbarung durch das Ansteuern einer Pixelansteuerschaltung, so dass ein Ansteuertransistor eingeschaltet ist, um sich während einer vorgegebenen Zeitspanne in einem Belastungszustand zu befinden, ein Phänomen verringert werden, bei dem die Helligkeit eines ersten Rahmens verringert ist, wenn ein Schirm einer Anzeigetafel umgeschaltet wird.
  • Zusätzlich ist gemäß den Ausführungsformen der vorliegenden Offenbarung eine Pixelansteuerschaltung implementiert, in der eine Kompensationszeit zum Kompensieren einer Schwellenspannung eines Ansteuertransistors ausreichend sichergestellt sein kann, so dass die Genauigkeit einer Pixelansteuerschaltung verbessert werden kann.
  • Weil der Inhalt der vorliegenden Offenbarung, der bei den zu lösenden Problemen beschrieben ist, die Problemlösungsmittel und die Wirkungen keine wesentlichen Merkmale der Ansprüche spezifizieren, ist der Schutzumfang der Ansprüche nicht auf die im Inhalt der Offenbarung beschriebenen Sachen eingeschränkt.
  • Während die Ausführungsformen der vorliegenden Offenbarung oben bezüglich der beigefügten Zeichnungen ausführlich beschrieben worden sind, ist die vorliegende Offenbarung nicht notwendigerweise auf diese Ausführungsformen eingeschränkt, wobei verschiedene Änderungen und Modifikationen vorgenommen werden können, ohne von der technischen Idee der vorliegenden Offenbarung abzuweichen. Entsprechend sind die hier offenbarten Ausführungsformen als den technischen Erfindungsgedanken der vorliegenden Offenbarung beschreibend und nicht einschränkend zu betrachten, wobei der Schutzumfang der technischen Idee der vorliegenden Offenbarung durch diese Ausführungsformen nicht eingeschränkt ist. Deshalb sollten die oben beschriebenen Ausführungsformen in jedem Aspekt als beispielhaft und nicht als einschränkend verstanden werden. Der Schutzumfang der vorliegenden Offenbarung sollte durch die beigefügten Ansprüche ausgelegt werden, wobei alle technischen Ideen innerhalb der Schutzumfänge ihrer Äquivalente so ausgelegt werden sollten, dass sie im Schutzumfang der vorliegenden Offenbarung enthalten sind.
  • ZITATE ENTHALTEN IN DER BESCHREIBUNG
  • Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
  • Zitierte Patentliteratur
    • KR 1020190163746 [0001]

Claims (14)

  1. Pixelansteuerschaltung, die umfasst: einen Ansteuertransistor (DT), der ein Gate, das mit einem ersten Knoten (n1) verbunden ist, einen Drain, der mit einem zweiten Knoten (n2) verbunden ist, und eine Source, die mit einer Hochspannungsleitung (VDD) verbunden ist, durch die eine Hochspannung bereitgestellt wird, enthält; einen ersten Kondensator (C1), der mit dem ersten Knoten (n1) und einem dritten Knoten (n3) verbunden ist; einen zweiten Kondensator (C2), der mit dem dritten Knoten (n3) und einem vierten Knoten (n4) verbunden ist; eine erste Schalt-Schaltung (T1, T2, T3), die in Reaktion auf ein (n - 2)-tes Abtastsignal (S(n - 2)) eingeschaltet wird, um dem ersten Knoten (n1) eine erste Spannung (V1) bereitzustellen, dem dritten Knoten (n3) eine dritte Spannung (V3) bereitzustellen und einer Anode eines lichtemittierenden Elements (EL) eine zweite Spannung (V2) bereitzustellen; eine zweite Schalt-Schaltung (T4, T5, T6), die in Reaktion auf ein n-tes Abtastsignal (S(n)) eingeschaltet wird, um den ersten Knoten (n1) mit dem zweiten Knoten (n2) elektrisch zu verbinden, dem dritten Knoten (n3) eine fünfte Spannung (V5) bereitzustellen und dem vierten Knoten (n4) eine Datenspannung (Vdata) bereitzustellen; und eine Emissionssteuerschaltung (T7, T8), die in Reaktion auf ein n-tes Emissionssignal (EM(n)) eingeschaltet wird, um den zweiten Knoten (N2) mit der Anode des lichtemittierenden Elements (EL) elektrisch zu verbinden und dem vierten Knoten (n4) eine Referenzspannung (Vref) bereitzustellen.
  2. Pixelansteuerschaltung, die umfasst: einen Ansteuertransistor (DT), der ein Gate, das mit einem ersten Knoten (n1) verbunden ist, einen Drain, der mit einem zweiten Knoten (n2) verbunden ist, und eine Source, die mit einer Hochspannungsleitung (VDD) verbunden ist, durch die eine Hochspannung bereitgestellt wird, enthält; einen ersten Kondensator (C1), der mit dem ersten Knoten (n1) und einem dritten Knoten (n3) verbunden ist; einen zweiten Kondensator (C2), der mit dem dritten Knoten (n3) und einem vierten Knoten (n4) verbunden ist; eine erste Schalt-Schaltung (T1, T2, T3), die einen dritten Transistor (T3) enthält, die durch ein (n - 2)-tes Abtastsignal (S(n - 2)) von einer ersten Abtastansteuerschaltung (103) gesteuert wird; eine zweite Schalt-Schaltung (T4, T5, T6), die einen vierten Transistor (T4), einen fünften Transistor (T5) und einen sechsten Transistor (T6) enthält, die durch ein n-tes Abtastsignal (S(n)) von der ersten Abtastansteuerschaltung (103) gesteuert wird; eine dritte Schalt-Schaltung, die einen ersten Transistor (T1) und einen zweiten Transistor (T2) enthält, die durch das n-te Abtastsignal (S(n)) von einer zweiten Abtastansteuerschaltung (104) gesteuert wird; und eine Emissionssteuerschaltung (T7, T8), die in Reaktion auf ein n-tes Emissionssignal (EM(n)) eingeschaltet wird, um den zweiten Knoten (n2) mit einer Anode eines Lichtemissionselements (EL) elektrisch zu verbinden und dem vierten Knoten (n4) eine Referenzspannung (Vref) bereitzustellen.
  3. Pixelansteuerschaltung nach Anspruch 1 oder 2, wobei die erste Schalt-Schaltung (T1, T2, T3) und die zweite Schalt-Schaltung (T4, T5, T6) n-Typ-Metall-Oxid-Halbleiter- (NMOS-) Transistoren enthalten und der Ansteuertransistor (DT) und die Emissionssteuerschaltung (T7, T8) p-Typ-Metall-Oxid-Halbleiter- (PMOS-) Transistoren enthalten.
  4. Pixelansteuerschaltung nach Anspruch 1, 2 oder 3, wobei die erste Spannung (VI), die zweite Spannung (V2), die dritte Spannung (V3), die fünfte Spannung (V5) und die Referenzspannung (Vref) feste Spannungen sind, die voneinander verschieden sind, und die Datenspannung (Vdata) eine Spannung ist, die einen Bereich enthält.
  5. Pixelansteuerschaltung nach Anspruch 1, 2, 3 oder 4, wobei die dritte Spannung (V3) eine Spannung ist, die höher als die oder gleich der fünften Spannung (V5) ist, und/oder die erste Spannung (V1) eine Spannung ist, die höher als eine Summe aus einer Schwellenspannung des Ansteuertransistors (DT) und der Hochspannung ist.
  6. Pixelansteuerschaltung nach einem der vorhergehenden Ansprüche, wobei die Pixelansteuerschaltung mit unterschiedlichen Ansteuerprozessen beim Ansteuern mit hoher Geschwindigkeit und beim Ansteuern mit niedriger Geschwindigkeit angesteuert wird.
  7. Pixelansteuerschaltung nach einem der vorhergehenden Ansprüche, wobei die Pixelansteuerschaltung mit Prozessen angesteuert wird, die beim Ansteuern mit hoher Geschwindigkeit eine Initialisierungsperiode, eine Abtastperiode, eine Halteperiode und eine Lichtemissionsperiode aufweisen, und mit Prozessen angesteuert wird, die beim Ansteuern mit niedriger Geschwindigkeit eine Initialisierungsperiode, eine Halteperiode und eine Lichtemissionsperiode aufweisen.
  8. Pixelansteuerschaltung nach Anspruch 7, wobei während der Initialisierungsperiode die erste Schalt-Schaltung (T1, T2, T3) und der Ansteuertransistor (DT) eingeschaltet sind und die zweite Schalt-Schaltung (T4, T5, T6) und die Emissionssteuerungsschaltung (T7, T8) ausgeschaltet sind, und/oder während der Abtastperiode die zweite Schalt-Schaltung (T4, T5, T6) und der Ansteuertransistor (DT) eingeschaltet sind und die erste Schalt-Schaltung (T1, T2, T3) und die Emissionssteuerschaltung (T7, T8) ausgeschaltet sind, und/oder während der Halteperiode das (n - 2)-te Abtastsignal S(n - 2), das n-te Abtastsignal S(n) und das n-te Emissionssignal EM(n) einen Aus-Pegel-Impuls aufweisen, und/oder während der Lichtemissionsperiode die erste Schalt-Schaltung (T1, T2, T3) und die zweite Schalt-Schaltung (T4, T5, T6) ausgeschaltet sind und die Emissionssteuerschaltung (T7, T8) und der Ansteuertransistor (DT) eingeschaltet sind.
  9. Pixelansteuerschaltung nach einem der vorhergehenden Ansprüche, wobei die zweite Spannung (V2) eine Spannung ist, die tiefer als eine an eine Kathode des lichtemittierenden Elements (EL) angelegte Niederspannung ist.
  10. Pixelansteuerschaltung nach einem der vorhergehenden Ansprüche 8 oder 9, wobei das (n - 2)-te Abtastsignal (S(n - 2)) in der Initialisierungsperiode einen Ein-Pegel-Impuls aufweist, das n-te Abtastsignal (S(n)) in der Abtastperiode einen Ein-Pegel-Impuls aufweist und das n-te Emissionssignal (EM(n)) in der Lichtemissionsperiode einen Ein-Pegel-Impuls aufweist.
  11. Pixelansteuerschaltung nach Anspruch 8, 9 oder 10, wobei eine Periode, während der das n-te Emissionssignal (S(n)) einen Aus-Pegel-Impuls aufweist, vor der Initialisierungsperiode und nach der Abtastperiode vorhanden ist.
  12. Pixelansteuerschaltung nach einem der vorhergehenden Ansprüche, wobei die erste Spannung (VI) und die zweite Spannung (V2) eine gleiche Spannung sind und jeweils eine negative Spannung sind, die tiefer als eine an eine Kathode des lichtemittierenden Elements (EL) angelegte Niederspannung ist; und/oder die zweite Spannung (V2) und die fünfte Spannung (V5) eine gleiche Spannung sind und jeweils eine negative Spannung sind, die tiefer als eine an eine Kathode des lichtemittierenden Elements (EL) angelegte Niederspannung ist.
  13. Pixelansteuerschaltung nach einem der vorhergehenden Ansprüche, wobei die erste Schalt-Schaltung (T1, T2, T3) einen ersten Transistor (T1), der die erste Spannung (V1) an den ersten Knoten (n1) anlegt, einen zweiten Transistor (T2), der die zweite Spannung (V2) an die Anode des lichtemittierenden Elements anlegt, und einen dritten Transistor (T3), der die dritte Spannung (V3) an den dritten Knoten (n3) anlegt, enthält, die in Reaktion auf das (n - 2)-te Abtastsignal (S(n - 2)) eingeschaltet werden und/oder die zweite Schalt-Schaltung (T4, T5, T6) einen vierten Transistor (T4), der den ersten Knoten (n1) mit dem zweiten Knoten (n2) elektrisch verbindet, einen fünften Transistor (T5), der die fünfte Spannung (V5) an den dritten Knoten (n3) anlegt, und einen sechsten Transistor (T6), der die Datenspannung (Vdata) an den vierten Knoten (n4) anlegt, enthält, die in Reaktion auf das n-te Abtastsignal (S(n)) eingeschaltet werden; und/oder die Emissionssteuerschaltung (T7, T8) einen siebenten Transistor (T7), der die Referenzspannung (Vref) an den vierten Knoten (n4) anlegt, und einen achten Transistor (T8), der den zweiten Knoten (n2) mit der Anode des lichtemittierenden Elements (EL) elektrisch verbindet, enthält, die in Reaktion auf das n-te Emissionssignal (EM(n)) eingeschaltet werden; und/oder der erste Kondensator (C1) eine Schwellenspannung des Ansteuertransistors (DT) speichert und der zweite Kondensator (C2) die Datenspannung speichert.
  14. Elektrolumineszenz-Anzeigevorrichtung, die mehrere Pixel, die in einer n-ten Zeile davon enthalten sind (hier ist n eine natürliche Zahl),, wobei jedes der Pixel ein lichtemittierendes Element (EL) enthält, das eine Anode, eine Schicht einer organischen Verbindung und eine Kathode umfasst; und die Pixelansteuerschaltung nach einem der vorhergehenden Ansprüche umfasst.
DE102020132136.8A 2019-12-10 2020-12-03 Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält Pending DE102020132136A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190163746A KR102632710B1 (ko) 2019-12-10 2019-12-10 화소 구동 회로를 포함한 전계발광 표시장치
KR10-2019-0163746 2019-12-10

Publications (1)

Publication Number Publication Date
DE102020132136A1 true DE102020132136A1 (de) 2021-06-10

Family

ID=75963175

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102020132136.8A Pending DE102020132136A1 (de) 2019-12-10 2020-12-03 Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält

Country Status (4)

Country Link
US (2) US11270644B2 (de)
KR (1) KR102632710B1 (de)
CN (1) CN113053281B (de)
DE (1) DE102020132136A1 (de)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110827730B (zh) * 2019-11-28 2022-12-13 京东方科技集团股份有限公司 一种检测ltpsamoled显示基板像素区晶体管特性的电路与方法
KR102632710B1 (ko) * 2019-12-10 2024-02-02 엘지디스플레이 주식회사 화소 구동 회로를 포함한 전계발광 표시장치
KR102804993B1 (ko) * 2020-08-05 2025-05-12 삼성디스플레이 주식회사 유기 발광 표시 장치의 표시 패널, 및 유기 발광 표시 장치
JP7697783B2 (ja) * 2020-12-23 2025-06-24 武漢天馬微電子有限公司 表示装置
KR102851053B1 (ko) * 2021-04-26 2025-08-29 삼성디스플레이 주식회사 표시 장치
KR102830514B1 (ko) * 2021-06-28 2025-07-08 삼성디스플레이 주식회사 화소 및 표시 장치
CN113674695A (zh) * 2021-08-26 2021-11-19 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
WO2023039891A1 (zh) * 2021-09-18 2023-03-23 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
WO2023039893A1 (zh) * 2021-09-18 2023-03-23 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
KR102891656B1 (ko) * 2021-12-20 2025-11-27 엘지디스플레이 주식회사 자발광 소자들을 포함한 표시장치
KR20230096204A (ko) 2021-12-22 2023-06-30 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
KR102897528B1 (ko) * 2021-12-27 2025-12-08 엘지디스플레이 주식회사 보상부를 포함하는 유기발광다이오드 표시장치 및 그 구동방법
KR102855926B1 (ko) * 2021-12-27 2025-09-04 엘지디스플레이 주식회사 화소 회로 및 이를 포함하는 표시 장치
KR102870635B1 (ko) * 2021-12-31 2025-10-13 엘지디스플레이 주식회사 화소 구동 회로를 포함하는 표시 장치
US12361873B2 (en) 2022-02-28 2025-07-15 Chengdu Boe Optoelectronics Technology Co., Ltd. Drive control circuit, gate drive circuit, display substrate and display apparatus
KR20230139206A (ko) * 2022-03-25 2023-10-05 엘지디스플레이 주식회사 화소 회로 및 화소 회로를 포함하는 표시 장치
CN117529769A (zh) * 2022-04-07 2024-02-06 京东方科技集团股份有限公司 像素驱动电路、显示基板和显示装置
KR102751107B1 (ko) * 2022-05-31 2025-01-06 엘지디스플레이 주식회사 화소 회로 및 화소 회로를 포함하는 표시 장치
CN115064118B (zh) * 2022-06-23 2023-06-02 合肥维信诺科技有限公司 显示面板的驱动方法、驱动装置及显示装置
US20240274073A1 (en) * 2022-06-30 2024-08-15 Boe Technology Group Co., Ltd. Pixel driving circuit, control method thereof, and display device
KR20240005264A (ko) * 2022-07-04 2024-01-12 삼성디스플레이 주식회사 화소, 드라이버 및 이를 포함하는 표시 장치
WO2024043558A1 (ko) * 2022-08-23 2024-02-29 삼성디스플레이주식회사 표시장치
EP4593000A1 (de) * 2022-09-19 2025-07-30 Samsung Display Co., Ltd. Anzeigevorrichtung
WO2024065614A1 (zh) * 2022-09-30 2024-04-04 京东方科技集团股份有限公司 像素驱动电路、驱动方法及其显示装置
KR20240098368A (ko) 2022-12-21 2024-06-28 엘지디스플레이 주식회사 픽셀 회로와 이를 포함한 표시장치
CN119173937A (zh) * 2023-04-18 2024-12-20 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板、显示装置
WO2025025073A1 (zh) * 2023-07-31 2025-02-06 京东方科技集团股份有限公司 像素电路、驱动方法及显示装置
KR20250064214A (ko) 2023-11-02 2025-05-09 엘지디스플레이 주식회사 픽셀 회로와 이를 포함한 표시장치
WO2025115415A1 (ja) * 2023-11-28 2025-06-05 ソニーセミコンダクタソリューションズ株式会社 表示装置および電子機器
CN118471147A (zh) * 2024-05-27 2024-08-09 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6809719B2 (en) * 2002-05-21 2004-10-26 Chi Mei Optoelectronics Corporation Simultaneous scan line driving method for a TFT LCD display
JP2008257086A (ja) * 2007-04-09 2008-10-23 Sony Corp 表示装置、表示装置の製造方法および電子機器
KR101435527B1 (ko) * 2007-07-25 2014-08-29 삼성디스플레이 주식회사 표시 장치
KR101058116B1 (ko) * 2009-12-08 2011-08-24 삼성모바일디스플레이주식회사 화소 회로 및 유기 전계 발광 표시 장치
KR101097325B1 (ko) * 2009-12-31 2011-12-23 삼성모바일디스플레이주식회사 화소 회로 및 유기 전계 발광 표시 장치
US8912989B2 (en) * 2010-03-16 2014-12-16 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
KR101859474B1 (ko) * 2011-09-05 2018-05-23 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 화소 회로
KR102077661B1 (ko) * 2013-05-07 2020-02-17 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
US9406705B2 (en) * 2014-02-25 2016-08-02 Lg Display Co., Ltd. Display backplane having multiple types of thin-film-transistors
CN103971636A (zh) * 2014-04-22 2014-08-06 上海和辉光电有限公司 有源矩阵有机发光二极管驱动电路
CN104021757A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
KR102351337B1 (ko) * 2014-12-10 2022-01-13 엘지디스플레이 주식회사 Oled 표시 장치
CN104882099B (zh) * 2015-06-10 2017-08-25 京东方科技集团股份有限公司 一种像素驱动电路、阵列基板和显示装置
KR102433316B1 (ko) * 2015-08-06 2022-08-17 삼성디스플레이 주식회사 유기 발광 표시 장치
US10438532B2 (en) * 2015-12-25 2019-10-08 Tianma Japan, Ltd. Display apparatus and method of manufacturing display apparatus with branch source wirings
CN109074296B (zh) * 2016-04-15 2023-09-12 株式会社半导体能源研究所 半导体装置、电子构件及电子设备
KR102561294B1 (ko) * 2016-07-01 2023-08-01 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
KR101856378B1 (ko) * 2016-10-31 2018-06-20 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
KR102814741B1 (ko) * 2016-11-29 2025-05-30 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
KR102650339B1 (ko) * 2016-12-27 2024-03-21 엘지디스플레이 주식회사 전계 발광 표시 장치
KR102617966B1 (ko) * 2016-12-28 2023-12-28 엘지디스플레이 주식회사 전계 발광 표시 장치와 그 구동 방법
KR102663039B1 (ko) * 2017-02-28 2024-05-07 엘지디스플레이 주식회사 전계 발광 표시장치
KR102570824B1 (ko) * 2017-10-31 2023-08-24 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함한 전계발광 표시장치
CN109817156A (zh) * 2017-11-20 2019-05-28 上海视涯信息科技有限公司 Oled像素电路及图像显示装置
KR102439226B1 (ko) * 2017-11-30 2022-08-31 엘지디스플레이 주식회사 전계발광 표시장치
KR102477977B1 (ko) * 2018-04-16 2022-12-19 삼성디스플레이 주식회사 표시 장치
CN108877680A (zh) * 2018-08-30 2018-11-23 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板及显示装置
KR102663527B1 (ko) * 2019-07-31 2024-05-09 삼성디스플레이 주식회사 저주파 구동을 수행하는 유기 발광 표시 장치
KR102718156B1 (ko) * 2019-11-06 2024-10-18 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR102632710B1 (ko) * 2019-12-10 2024-02-02 엘지디스플레이 주식회사 화소 구동 회로를 포함한 전계발광 표시장치

Also Published As

Publication number Publication date
US11270644B2 (en) 2022-03-08
US20220157246A1 (en) 2022-05-19
KR20210073188A (ko) 2021-06-18
CN113053281A (zh) 2021-06-29
CN113053281B (zh) 2024-03-08
KR102632710B1 (ko) 2024-02-02
US12190819B2 (en) 2025-01-07
US20210174743A1 (en) 2021-06-10

Similar Documents

Publication Publication Date Title
DE102020132136A1 (de) Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält
DE102020133304B4 (de) Elektrolumineszenzanzeigevorrichtung
DE102020115386B4 (de) Anzeigevorrichtung und Ansteuerverfahren dafür
DE102017128819B4 (de) Anzeigefeld und elektrolumineszenz-anzeige unter verwendung desselben
DE102020116090A1 (de) Elektrolumineszenzanzeigefeld mit einer Pixelansteuerschaltung
DE102018132322B4 (de) Gate-in-panel-gatetreiber und organische lichtemittierende anzeigevorrichtung, die selbigen hat
DE102021131610A1 (de) Organische lichtemittierende anzeigeeinrichtung
DE102013114348B4 (de) Organische lichtemittierende Diode Anzeigevorrichtung und Verfahren zum Betreiben derselben
DE102020125417B4 (de) Anzeigevorrichtung und verfahren zu ihrer ansteuerung
DE102014112933B4 (de) Pixel-Kompensationsschaltung, Anzeigefeld und Anzeigegerät für organische Leuchtdioden
DE602004007457T2 (de) Pixelschaltung zur Zeitmultiplexansteuerung von zwei Unterpixel in einer flachen Anzeigetafel
DE102020120794A1 (de) Anzeigevorrichtung und steuerverfahren derselben
DE102019123019A1 (de) Lichtemissionsanzeigevorrichtung und Verfahren zu ihrer Ansteuerung
DE102012112534B4 (de) Lichtemittierende Anzeigevorrichtung
DE102015200022B4 (de) Pixelschaltung
DE102021133244A1 (de) Gate-Ansteuerschaltung und Elektrolumineszenzanzeigevorrichtung, die sie verwendet
DE102015107326A1 (de) Organische Leuchtdiodenanzeigevorrichtung und Ansteuerverfahren dafür
DE102011078864A1 (de) Organische Lichtemittierende Anzeige mit einem Pixel und Verfahren zu ihrer Ansteuerung
DE102006054510A1 (de) Display mit organischen Leuchtdioden und Verfahren zu dessen Ansteuerung
DE102019121211A1 (de) Datentreiberschaltung, Steuereinheit, Anzeigevorrichtung und Verfahren zu deren Ansteuerung
DE102014117298A1 (de) Organische Elektrolumineszenzanzeige und Ansteuerverfahren dafür
DE102017115538A1 (de) Organisches Lichtanzeigefeld mit dazugehörigem Ansteuerungsverfahren und eine organische Lichtanzeigevorrichtung
DE102021133258A1 (de) Anzeigevorrichtung
DE102020127610A1 (de) Lichtemittierende anzeigevorrichtung und verfahren zum ansteuern derselben
DE112021004157T5 (de) Anzeigeeinrichtung und ansteuerungsverfahren dafür

Legal Events

Date Code Title Description
R012 Request for examination validly filed