CN119173937A - 像素电路及其驱动方法、显示面板、显示装置 - Google Patents
像素电路及其驱动方法、显示面板、显示装置 Download PDFInfo
- Publication number
- CN119173937A CN119173937A CN202380008682.8A CN202380008682A CN119173937A CN 119173937 A CN119173937 A CN 119173937A CN 202380008682 A CN202380008682 A CN 202380008682A CN 119173937 A CN119173937 A CN 119173937A
- Authority
- CN
- China
- Prior art keywords
- node
- terminal
- transistor
- coupled
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0435—Change or adaptation of the frame rate of the video stream
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种像素电路及其驱动方法、显示面板、显示装置,属于显示技术领域。该像素电路中,数据写入电路(01)可以控制数据端(Vdt)与第一节点(N1)的通断。复位电路(02)可以控制第一初始电源端(Vinit1)与第二节点(N2)的通断、第二初始电源端(Vinit2)和发光元件(L1)的通断,并控制第一参考电源端(Vref1)与第一节点(N1)的通断。电位调节电路(03)可以控制驱动电源端(VDD)与第三节点(N3)的通断、控制第二节点(N2)与第四节点(N4)的通断,且可以通过耦合作用,调节第一节点(N1)、第二节点(N2)和第三节点(N3)的电位。发光控制电路(04)可以控制第二参考电源端(Vref2)与第一节点(N1)的通断,并控制第四节点(N4)与发光元件(L1)的通断。驱动电路(05)可以基于第二节点(N2)的电位和驱动电源信号,向第四节点(N4)传输驱动信号,以驱动发光元件(L1)发光。如此,可以实现对驱动电路(05)中驱动晶体管阈值电压的可靠补偿,确保显示效果较好。
Description
本公开涉及显示技术领域,特别涉及一种像素电路及其驱动方法、显示面板、显示装置。
显示面板一般包括衬底,以及位于衬底上的多个像素。每个像素包括像素电路和发光元件,像素电路与发光元件耦接,并用于驱动发光元件发光。
相关技术中,像素电路一般包括发光控制电路和发光驱动电路。发光控制电路包括多个控制晶体管,发光驱动电路包括驱动晶体管。并且,多个控制晶体管分别与多个信号端(如,栅极信号端和数据端)耦接,且还与驱动晶体管的栅极耦接,以用于控制驱动晶体管的栅极的电位。驱动晶体管的第一极用于接收驱动电源信号,驱动晶体管的第二极与发光元件耦接,以用于基于栅极的电位和驱动电源信号,向发光元件传输驱动信号,从而驱动发光元件发光。
但是,受工艺和材料等因素影响,驱动晶体管的阈值电压或是迁移率等半导体特性的均一性和稳定性较差,从而导致无法可靠生成驱动信号,以驱动发光元件发光,造成显示面板的显示效果较差。
发明内容
提供了一种像素电路及其驱动方法、显示面板、显示装置。所述技术方案如下:
一方面,提供了一种像素电路,所述像素电路包括:
数据写入电路,分别与栅极信号端、数据端和第一节点耦接,并用于基于所述栅极信号端提供的栅极驱动信号,控制所述数据端与所述第一节点的通断;
复位电路,分别与复位信号端、扫描信号端、第一参考电源端、第一初始电源端、第二初始电源端、所述第一节点、第二节点和发光元件耦接,并用于基于所述复位信号端提供的复位信号,控制所述第一初始电源端与所述第二节
点的通断,以及基于所述扫描信号端提供的扫描信号,控制所述第一参考电源端与所述第一节点的通断,并控制所述第二初始电源端与所述发光元件的通断;
电位调节电路,分别与第一补偿端、第二补偿端、驱动电源端、所述第一节点、所述第二节点、第三节点和第四节点耦接,并用于基于所述第一补偿端提供第一补偿信号,控制所述驱动电源端与所述第三节点的通断,基于所述第二补偿端提供的第二补偿信号,控制所述第二节点与所述第四节点的通断,以及通过耦合作用,调节所述第一节点、所述第二节点和所述第三节点的电位;
发光控制电路,分别与发光控制端、第二参考电源端、所述第一节点、所述第四节点和所述发光元件耦接,并用于基于所述发光控制端提供的发光控制信号,控制所述第二参考电源端与所述第一节点的通断,并控制所述第四节点与所述发光元件的通断,所述第二参考电源端提供的第二参考电源信号的电位小于所述第一参考电源端提供的第一参考电源信号的电位;
驱动电路,分别与所述第二节点、所述驱动电源端和所述第四节点耦接,并用于基于所述第二节点的电位和所述驱动电源信号,向所述第四节点传输驱动信号。
可选的,所述复位电路包括:
第一复位子电路,分别与所述复位信号端、所述第一初始电源端和所述第二节点耦接,并用于基于所述复位信号,控制所述第一初始电源端与所述第二节点的通断;
第二复位子电路,分别与所述扫描信号端、所述第一参考电源端和所述第一节点耦接,并用于基于所述扫描信号,控制所述第一参考电源端与所述第一节点的通断;
第三复位子电路,分别与所述扫描信号端、所述第二初始电源端和所述发光元件耦接,并用于基于所述扫描信号,控制所述第二初始电源端与所述发光元件的通断。
可选的,所述第一复位子电路包括:第一晶体管;所述第二复位子电路包括:第二晶体管;所述第三复位子电路包括:第三晶体管;
所述第一晶体管的栅极与所述复位信号端耦接,所述第一晶体管的第一极与所述第一初始电源端耦接,所述第一晶体管的第二极与所述第二节点耦接;
所述第二晶体管的栅极与所述扫描信号端耦接,所述第二晶体管的第一极
与所述第一参考电源端耦接,所述第二晶体管的第二极与所述第一节点耦接;
所述第三晶体管的栅极与所述扫描信号端耦接,所述第三晶体管的第一极与所述第二初始电源端耦接,所述第三晶体管的第二极与所述发光元件耦接。
可选的,所述电位调节电路包括:
开关子电路,分别与所述第一补偿端、所述驱动电源端和所述第三节点耦接,并用于基于所述第一补偿信号,控制所述驱动电源端与所述第三节点的通断;
补偿子电路,分别与所述第二补偿端、所述第二节点和所述第四节点耦接,并用于基于所述第二补偿信号,控制所述第二节点与所述第四节点的通断;
调节子电路,分别与所述第一节点、所述第二节点和所述第三节点耦接,并用于通过耦合作用,调节所述第一节点、所述第二节点和所述第三节点的电位。
可选的,所述开关子电路包括:第四晶体管;所述补偿子电路包括:第五晶体管;所述调节子电路包括:第一电容和第二电容;
所述第四晶体管的栅极与所述第一补偿端耦接,所述第四晶体管的第一极与所述驱动电源端耦接,所述第四晶体管的第二极与所述第三节点耦接;
所述第五晶体管的栅极与所述第二补偿端耦接,所述第五晶体管的第一极与所述第四节点耦接,所述第五晶体管的第二极与所述第二节点耦接;
所述第一电容串联于所述第一节点与所述第三节点之间;
所述第二电容串联于所述第三节点与所述第二节点之间。
可选的,所述发光控制电路包括:
第一发光控制子电路,分别与所述发光控制端、所述第二参考电源端和所述第一节点耦接,并用于基于所述发光控制信号,控制所述第二参考电源端与所述第一节点的通断;
第二发光控制子电路,分别与所述发光控制端、所述第四节点和所述发光元件耦接,并用于基于所述发光控制信号,控制所述第四节点与所述发光元件的通断。
可选的,所述第一发光控制子电路包括:第六晶体管;所述第二发光控制子电路包括:第七晶体管;
所述第六晶体管的栅极与所述发光控制端耦接,所述第六晶体管的第一极
与所述第二参考电源端耦接,所述第六晶体管的第二极与所述第一节点耦接;
所述第七晶体管的栅极与所述发光控制端耦接,所述第七晶体管的第一极与所述第四节点耦接,所述第七晶体管的第二极与所述发光元件耦接。
可选的,所述像素电路还包括:
防漏电电路,分别与所述第一补偿端、所述第二节点和第五节点耦接,并用于基于所述第一补偿信号,控制所述第二节点与所述第五节点的通断;
其中,所述电位调节电路还与所述第五节点耦接,且所述驱动电路通过所述第五节点与所述第二节点耦接。
可选的,所述防漏电电路包括:第八晶体管;
所述第八晶体管的栅极与所述第一补偿端耦接,所述第八晶体管的第一极与所述第五节点耦接,所述第八晶体管的第二极与所述第二节点耦接。
可选的,所述复位电路中,控制所述第一初始电源端与所述第二节点通断的晶体管,以及所述电位调节电路中控制所述第四节点与所述第二节点通断的晶体管的材料均包括:低温多晶硅材料;所述防漏电电路中的晶体管的材料包括:氧化物材料。
可选的,所述数据写入电路包括:第九晶体管;所述驱动电路包括:第十晶体管;
所述第九晶体管的栅极与所述栅极信号端耦接,所述第九晶体管的第一极与所述驱动电源端耦接,所述第九晶体管的第二极与所述第一节点耦接;
所述第十晶体管的栅极与所述第二节点耦接,所述第十晶体管的第一极与所述驱动电源端耦接,所述第十晶体管的第二极与所述第四节点耦接。
另一方面,提供了一种像素电路的驱动方法,应用于如上述一方面所述的像素电路中,所述方法包括:
第一阶段,复位电路基于复位信号端提供的复位信号,控制第一初始电源端与第二节点导通,基于扫描信号端提供的扫描信号,控制第一参考电源端与第一节点导通,并控制第二初始电源端与发光元件导通,电位调节电路基于第一补偿端提供的第一补偿信号,控制驱动电源端与第三节点导通;
第二阶段,所述复位电路基于所述扫描信号,控制所述第一参考电源端与所述第一节点导通,并控制所述第二初始电源端与所述发光元件导通,所述电位调节电路基于所述第一补偿信号,控制所述驱动电源端与所述第三节点导通,
且基于第二补偿端提供的第二补偿信号,控制所述第二节点与第四节点导通;
第三阶段,数据写入电路基于栅极信号端提供的栅极驱动信号,控制数据端与所述第一节点导通,所述电位调节电路基于所述第一补偿信号,控制所述驱动电源端与所述第三节点导通,且基于所述第二补偿信号,控制所述第二节点与第四节点导通;
第四阶段,发光控制电路基于发光控制端提供的发光控制信号,控制第二参考电源端与所述第一节点导通,并控制所述第四节点与所述发光元件导通,驱动电路基于所述第二节点的电位和所述驱动电源端提供的驱动电源信号,向所述第四节点传输驱动信号,以驱动所述发光元件发光;
第五阶段,所述复位电路基于所述扫描信号,控制所述第一参考电源端与所述第一节点导通,且控制所述第二初始电源端与所述发光元件导通;
其中,所述第二参考电源端提供的第二参考电源信号的电位小于所述第一参考电源端提供的第一参考电源信号的电位;
并且,所述第一阶段、所述第二阶段、所述第三阶段、所述第四阶段和所述第五阶段依次执行;以及,在每个阶段中,所述电位调节电路均通过耦合作用,调节所述第一节点、所述第二节点和所述第三节点的电位。
可选的,所述像素电路还包括:防漏电电路;所述方法还包括:在所述第一阶段至所述第三阶段,所述防漏电电路基于所述第一补偿信号,控制所述第二节点与第五节点导通;
其中,所述电位调节电路还与所述第五节点耦接,且所述驱动电路通过所述第五节点与所述第二节点耦接。
又一方面,提供了一种显示面板,所述显示面板包括:衬底,以及位于所述衬底一侧的多个像素;
其中,所述像素包括:发光元件,以及如上述一方面所述的像素电路,所述像素电路与所述发光元件耦接,并用于驱动所述发光元件发光。
再一方面,提供了一种显示装置,所述显示装置包括:信号提供电路,以及如上述又一方面所述的显示面板;
其中,所述信号提供电路与所述显示面板中像素电路耦接的多个信号端耦接,并用于向所述多个信号端提供信号,以控制所述像素电路驱动耦接的发光元件发光。
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种像素电路的结构示意图;
图2是本公开实施例提供的另一种像素电路的结构示意图;
图3是本公开实施例提供的又一种像素电路的结构示意图;
图4是本公开实施例提供的再一种像素电路的结构示意图;
图5是本公开实施例提供的再一种像素电路的结构示意图;
图6是本公开实施例提供的再一种像素电路的结构示意图;
图7是本公开实施例提供的再一种像素电路的结构示意图;
图8是本公开实施例提供的一种像素电路的驱动方法流程图;
图9是本公开实施例提供的一种图6所示像素电路基础上的信号时序图;
图10是本公开实施例提供的一种图7所示像素电路基础上的信号时序图;
图11是本公开实施例提供的一种显示面板的结构示意图;
图12是本公开实施例提供的一种显示装置的结构示意图。
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。
需要说明的是,本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极和漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,将源极称为第一极,漏极称为第二极。按附图中的形态规定晶体管的中间端为控制极,也可以称为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以包括P型开关晶体管和N型开关晶体管中的任一种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。此外,本公开各个实施例
中的多个信号都对应有第一电位和第二电位。第一电位和第二电位仅代表该信号的电位有2个状态量,不代表全文中第一电位或第二电位具有特定的数值。
有机发光二极管(organic light emitting diode,OLED)显示器是目前显示器研究领域的热点之一,与液晶显示器(liquid crystal display,LCD)相比,OLED显示器具有低能耗、成本低、自发光、宽视角及响应速度快等优点。OLED显示器中一般采用像素电路来驱动OLED发光。并且,随着显示技术的发展,OLED显示的应用范围已逐渐从中小尺寸的手表、手机和平板等领域扩展到大尺寸的个人电脑(personal computer,PC)和监视器(monitor)等领域。大尺寸显示器的特点就是每英寸包括的像素数量(per pixel inch,PPI),即分辨率较高。此外,因大尺寸显示器所需面临的场景差异较大,故对于刷新率的要求差异也较大。如,文字阅读或是省电模式下,所需刷新率一般低于10赫兹(Hz);而网页浏览或是视频观看等模式下,所需刷新率一般则位于48Hz至60Hz之间;以及,游戏场景下,所需刷新率甚至需要达到120Hz至144Hz,甚至240Hz及以上。由此,需要显示器能够在几Hz至几百Hz的刷新率均具有较好显示效果。
目前,常见的像素电路均为7T1C(即,包括7个晶体管和1个电容)结构,数据写入和补偿阈值电压Vth由像素电路中相同的器件同时完成。如此,导致在较短的时间内(如,高帧频)下,无法对Vth进行可靠补偿。同时,像素电路中驱动晶体管特性的不均匀性对数据写入的影响也被放大,导致显示器的显示品质明显下降。因此,亟需找到其他补偿方式以提升数据写入的准确性和补偿时间,从而提升显示器的显示画质。
本公开实施例提供了一种新的像素电路,该像素电路可以通过数据写入和Vth补偿分离的方式驱动发光元件发光,使对Vth的补偿不再受数据写入时间的限制,可以在较短时间下(如,大分辨率高帧频)实现较好的补偿效果。同时,本公开实施例提供的像素电路还可以灵活调整驱动晶体管的栅极的电位,在低帧频下对驱动晶体管进行可靠的关态复位,确保低帧频下显示的稳定性较好。
图1是本公开实施例提供的一种像素电路的结构示意图。如图1所示,该像素电路包括:数据写入电路01,复位电路02,电位调节电路03,发光控制电路04,以及驱动电路05。
其中,数据写入电路01分别与栅极信号端Sn、数据端Vdt和第一节点N1
耦接。数据写入电路01用于基于栅极信号端Sn提供的栅极驱动信号,控制数据端Vdt与第一节点N1的通断。
例如,数据写入电路01可以在栅极信号端Sn提供的栅极驱动信号的电位为第一电位时,控制数据端Vdt与第一节点N1导通,以使得数据端Vdt提供的数据信号可以传输至第一节点N1,对第一节点N1充电。以及,数据写入电路01可以在栅极信号端Sn提供的栅极驱动信号的电位为第二电位时,控制数据端Vdt与第一节点N1断开耦接。
可选的,在本公开实施例中,第一电位可以为有效电位,第二电位可以为无效电位,且第一电位相对于第二电位可以为低电位。当然,在一些其他实施例中,第一电位相对于第二电位可以为高电位。
复位电路02分别与复位信号端Re、扫描信号端Scan、第一参考电源端Vref1、第一初始电源端Vinit1、第二初始电源端Vinit2、第一节点N1、第二节点N2和发光元件L1耦接。复位电路02用于基于复位信号端Re提供的复位信号,控制第一初始电源端Vinit1与第二节点N2的通断,以及基于扫描信号端Scan提供的扫描信号,控制第一参考电源端Vref1与第一节点N1的通断,并控制第二初始电源端Vinit2与发光元件L1的通断。
例如,复位电路02可以在复位信号端Re提供的复位信号的电位为第一电位时,控制第一初始电源端Vinit1与第二节点N2导通,以使得第一初始电源端Vinit1提供的第一初始电源信号可以传输至第二节点N2,对第二节点N2复位。以及,复位电路02可以在复位信号端Re提供的复位信号的电位为第二电位时,控制第一初始电源端Vinit1与第二节点N2断开耦接。
同理,复位电路02可以在扫描信号端Scan提供的扫描信号的电位为第一电位时,控制第一参考电源端Vref1与第一节点N1导通,以使得第一参考电源端Vref1提供的第一参考电源信号可以传输至第一节点N1,对第一节点N1复位;并控制第二初始电源端Vinit2与发光元件L1导通,以使得第二初始电源端Vinit2提供的第二初始电源信号可以传输至发光元件L1,对发光元件L1复位。以及,复位电路02可以在扫描信号端Scan提供的扫描信号的电位为第一电位时,控制第一参考电源端Vref1与第一节点N1断开耦接,并控制第二初始电源端Vinit2与发光元件L1断开耦接。
电位调节电路03分别与第一补偿端AZ1、第二补偿端AZ2、驱动电源端
VDD、第一节点N1、第二节点N2、第三节点N3和第四节点N4耦接。电位调节电路03用于基于第一补偿端AZ1提供第一补偿信号,控制驱动电源端VDD与第三节点N3的通断,基于第二补偿端AZ2提供的第二补偿信号,控制第二节点N2与第四节点N4的通断,以及通过耦合作用,调节第一节点N1、第二节点N2和第三节点N3的电位。
例如,电位调节电路03可以在第一补偿端AZ1提供的第一补偿信号的电位为第一电位时,控制驱动电源端VDD与第三节点N3导通,以使驱动电源端VDD提供的驱动电源信号可以传输至第三节点N3,对第三节点N3充电。以及,电位调节电路03可以在第一补偿端AZ1提供的第一补偿信号的电位为第二电位时,控制驱动电源端VDD与第三节点N3断开耦接。
同理,电位调节电路03可以在第二补偿端AZ2提供的第二补偿信号的电位为第一电位时,控制第二节点N2与第四节点N4导通,以使第二节点N2的电位与第四节点N4的电位相互影响,即根据第二节点N2和第四节点N4中,一个节点的电位调节另一个节点的电位。以及,电位调节电路03可以在第二补偿端AZ2提供的第二补偿信号的电位为第二电位时,控制第二节点N2与第四节点N4断开耦接。
发光控制电路04分别与发光控制端EM、第二参考电源端Vref2、第一节点N1、第四节点N4和发光元件L1耦接。发光控制电路04用于基于发光控制端EM提供的发光控制信号,控制第二参考电源端Vref2与第一节点N1的通断,并控制第四节点N4与发光元件L1的通断。
例如,发光控制电路04可以在发光控制端EM提供的发光控制信号的电位为第一电位时,控制第二参考电源端Vref2与第一节点N1导通,以使第二参考电源端Vref2提供的第二参考电源信号的电位传输至第一节点N1,对第一节点N1复位;并控制第四节点N4与发光元件L1导通,以使第四节点N4的电位可以传输至发光元件L1,驱动发光元件L1可靠发光。以及,发光控制电路04可以在发光控制端EM提供的发光控制信号的电位为第二电位时,控制第二参考电源端Vref2与第一节点N1断开耦接,并控制第四节点N4与发光元件L1断开耦接。
驱动电路05分别与第二节点N2、驱动电源端VDD和第四节点N4耦接。驱动电路05用于基于第二节点N2的电位和驱动电源信号,向第四节点N4传
输驱动信号(如,驱动电流)。在发光控制电路04控制第四节点N4与发光元件L1导通时,传输至第四节点N4的驱动信号可以进一步传输至发光元件L1,从而驱动发光元件L1发光。
可选的,参考图1可以看出,复位电路02和驱动电路05均可以与发光元件L1的第一极耦接,此外,发光元件L1的第二极还可以与下拉电源端VSS耦接。发光元件L1可以在第一极与第二极的电位压差作用下发光。并且,发光元件L1的第一极和第二极中,一极可以为阳极,另一极可以为阴极。图1示出的结构中,发光元件L1的第一极为阳极,第二极为阴极。
结合上述各个电路的工作原理可知,在本公开实施例中,可以通过数据写入电路01基于栅极驱动信号,向第一节点N1写入数据信号,并通过电位调节电路03基于补偿信号,向第三节点N3写入驱动电源信号,控制第二节点N2与第四节点N4通断,以及通过耦合作用,调节第一节点N1、第二节点N2和第三节点N3的电位,使得可以将驱动电路05中驱动晶体管的阈值电压Vth可靠写入至第二节点N2,进而使得后续驱动电路05生成的驱动信号与阈值电压Vth可以无关,实现对阈值电压Vth的补偿。结合图1可以看出,本公开实施例记载的像素电路中,进行数据写入的电路和进行阈值电压Vth补偿的电路之间可以相互独立,即可以通过不同的电路进行数据写入和阈值电压Vth的补偿。在此基础上,可以通过灵活设置各个信号端提供的信号,将数据写入和补偿阈值电压的动作可靠分离。进而,对阈值电压Vth的补偿时间不再受数据写入时间的限制,可以在较短时间内实现较好的补偿效果,确保显示效果可以较好。
此外,在本公开实施例中,第二参考电源端Vref2提供的第二参考电源信号的电位可以小于第一参考电源端Vref1提供的第一参考电源信号的电位。
例如,第一参考电源信号的电位Vref10可以约为5伏特(V)至7V;第二参考电源信号的电位Vref20可以约为2V至4V。
需要说明的是,在显示过程中,需要对发光元件L1和驱动电路05包括的驱动晶体管进行较高频率的复位,以弥补在发光元件L1发光过程中,因器件老化而产生的亮度差异。并且,在低帧频下该复位动作也需要进行。相应的,目前通常将一帧画面刷新划分为依次执行的刷新帧阶段和保持帧阶段。在刷新帧阶段,可以进行数据信号的写入,以及还可以进行阈值电压Vth的补偿和驱动发光元件L1发光等;在保持帧阶段,可以仅对发光元件L1和驱动晶体管复位。
如此,在设置第一参考电源端Vref1提供的第一参考电源信号的电位Vref10大于第二参考电源端Vref2提供的第二参考电源信号的电位Vref20的基础上,可以通过在保持帧阶段,置高发光控制端EM(即,控制发光控制信号的电位为无效电位);并置低扫描信号端Scan(即,控制扫描信号的电位为有效电位)。由发光控制电路04控制第四节点N4与发光元件L1断开耦接,并控制第二参考电源端Vref2与第一节点N1断开耦接。由复位电路02控制第一参考电源端Vref1与第一节点N1导通,并控制第二初始电源端Vinit2与发光元件L1导通。进而,可以使得第一参考电源端Vref1和第二参考电源端Vref2中,所提供电位足够大的第一参考电源端Vref1向第一节点N1传输第一参考电源信号Vref10,然后在电位调节电路03的调节作用,拉高第二节点N2的电位,确保驱动晶体管能够可靠关闭,实现对驱动晶体管的关态复位;以及可以使得第二初始电源端Vinit2向发光元件L1传输第二初始电源信号,实现对发光元件L1的可靠复位。该控制方式可以确保发光元件在低帧频下的显示稳定性较好。
之后,当发光元件L1需要正常发光开始时,可以置低发光控制端EM(即,控制发光控制信号的电位为有效电位),并置高扫描信号端Scan(即,控制扫描信号的电位为无效电位)。由发光控制电路04控制第二参考电源端Vref2与第一节点N1导通,并控制第四节点N4与发光元件L1导通。由复位电路02控制第一参考电源端Vref1与第一节点N1断开耦接,且控制第二初始电源端Vinit2与发光元件L1断开耦接。进而,可以使得第一参考电源端Vref1和第二参考电源端Vref2中,所提供电位较小的第二参考电源端Vref2向第一节点N1传输第二参考电源信号,即第一节点N1的电位可以恢复至第二参考电源信号的电位Vref20。此外,由于仅第一节点N1的电位发生变化,故根据电荷守恒定律,在电位调节电路03的控制下,第二节点N2的电位可以快速恢复至正常发光的电位,确保驱动电路05基于该第二节点N2的电位可靠驱动发光元件L1发光。
综上所述,本公开实施例提供了一种像素电路,该像素电路中数据写入电路可以基于栅极驱动信号控制数据端与第一节点的通断。复位电路可以基于复位信号和扫描信号控制初始电源端与第二节点和发光元件的通断,并控制参考电源端与第一节点的通断。电位调节电路可以基于补偿信号控制驱动电源端与第三节点的通断,并控制第二节点与第四节点的通断,且可以通过耦合作用调节第一节点、第二节点和第三节点的电位。发光控制电路可以基于发光控制信
号控制参考电源端与第一节点的通断,并控制第四节点与发光元件的通断。驱动电路可以基于第二节点的电位和驱动电源信号,向第四节点传输驱动信号,以驱动发光元件发光。如此,可以通过灵活设置各个信号端提供的信号,实现对驱动电路中驱动晶体管阈值电压的可靠补偿,确保显示效果较好。
此外,因数据写入是在电位调节电路的耦合作用下,直接写入第二节点,而无需通过驱动电路再写入第二节点,故可以使得数据写入和对阈值电压的补偿经不同路径,通过不同电路实现,进而可以使得数据写入和对阈值电压的补偿相互分离,彼此互不影响,确保实现对阈值电压的有效补偿,进一步确保显示效果可以较好。再者,在灵活设置第一参考电源端和第二参考电源端所提供参考电源信号的基础上,还可以在保持帧,向驱动电路中驱动晶体管的栅极写入较大电位的参考电源信号,确保对驱动晶体管的可靠关态复位,从而确保显示稳定性较好,尤其确保了低帧频下的显示稳定性可以较好。
图2是本公开实施例提供的另一种像素电路的结构示意图。如图2所示,复位电路02可以包括:第一复位子电路021,第二复位子电路022,以及第三复位子电路023。
其中,第一复位子电路021可以分别与复位信号端Re、第一初始电源端Vinit1和第二节点N2耦接。第一复位子电路021可以用于基于复位信号,控制第一初始电源端Vinit1与第二节点N2的通断。
例如,第一复位子电路021可以在复位信号的电位为第一电位时,控制第一初始电源端Vinit1与第二节点N2导通,以及可以在复位信号的电位为第二电位时,控制第一初始电源端Vinit1与第二节点N断开耦接。
第二复位子电路022可以分别与扫描信号端Scan、第一参考电源端Vref1和第一节点N1耦接。第二复位子电路022可以用于基于扫描信号,控制第一参考电源端Vref1与第一节点N1的通断。
例如,第二复位子电路022可以在扫描信号的电位为第一电位时,控制第一参考电源端Vref1与第一节点N1导通,以及可以在扫描信号的电位为第二电位时,控制第一参考电源端Vref1与第一节点N1断开耦接。
第三复位子电路023可以分别与扫描信号端Scan、第二初始电源端Vinit2和发光元件L1耦接。第三复位子电路023可以用于基于扫描信号,控制第二初
始电源端Vinit2与发光元件L1的通断。可选的,如上述实施例记载,这里第三复位子电路023可以是与发光元件L1的阳极耦接,并控制第二初始电源端Vinit2与发光元件L1的阳极的通断。
例如,第三复位子电路023可以在扫描信号的电位为第一电位时,控制第二初始电源端Vinit2与发光元件L1导通,以及可以在扫描信号的电位为第二电位时,控制第二初始电源端Vinit2与发光元件L1断开耦接。
图3是本公开实施例提供的又一种像素电路的结构示意图。如图3所示,电位调节电路03可以包括:开关子电路031,补偿子电路032,以及调节子电路033。
其中,开关子电路031可以分别与第一补偿端AZ1、驱动电源端VDD和第三节点N3耦接。开关子电路031可以用于基于第一补偿信号,控制驱动电源端VDD与第三节点N3的通断。
例如,开关子电路031可以在第一补偿信号的电位为第一电位时,控制驱动电源端VDD与第三节点N3导通,以及可以在第一补偿信号的电位为第二电位时,控制驱动电源端VDD与第三节点N3断开耦接。
补偿子电路032可以分别与第二补偿端AZ2、第二节点N2和第四节点N4耦接。补偿子电路032可以用于基于第二补偿信号,控制第二节点N2与第四节点N4的通断。
例如,补偿子电路032可以在第二补偿信号的电位为第一电位时,控制第二节点N2与第四节点N4导通,以及可以在第二补偿信号的电位为第二电位时,控制第二节点N2与第四节点N4断开耦接。
调节子电路033可以分别与第一节点N1、第二节点N2和第三节点N3耦接。调节子电路033可以用于通过耦合作用,调节第一节点N1、第二节点N2和第三节点N3的电位。
图4是本公开实施例提供的再一种像素电路的结构示意图。如图4所示,发光控制电路04可以包括:第一发光控制子电路041和第二发光控制子电路042。
其中,第一发光控制子电路041可以分别与发光控制端EM、第二参考电源端Vref2和第一节点N1耦接。第一发光控制子电路041可以用于基于发光控制信号,控制第二参考电源端Vref2与第一节点N1的通断。
例如,第一发光控制子电路041可以在发光控制信号的电位为第一电位时,控制第二参考电源端Vref2与第一节点N1导通,以及可以在发光控制信号的电位为第二电位时,控制第二参考电源端Vref2与第一节点N1断开耦接。
第二发光控制子电路042可以分别与发光控制端EM、第四节点N4和发光元件L1耦接。第二发光控制子电路042可以用于基于发光控制信号,控制第四节点N4与发光元件L1的通断。可选的,如上述实施例记载,这里第二发光控制子电路042可以是与发光元件L1的阳极耦接,并控制第四节点N4与发光元件L1的阳极的通断。
例如,第二发光控制子电路042可以在发光控制信号的电位为第一电位时,控制第四节点N4与发光元件L1导通,以及可以在发光控制信号的电位为第二电位时,控制第四节点N4与发光元件L1断开耦接。
图5是本公开实施例提供的再一种像素电路的结构示意图。如图5所示,本公开实施例记载的像素电路还可以包括:防漏电电路06。
防漏电电路06可以分别与第一补偿端AZ1、第二节点N2和第五节点N5耦接。防漏电电路06可以用于基于第一补偿信号,控制第二节点N2与第五节点N5的通断。
例如,防漏电电路06可以在第一补偿信号的电位为第一电位时,控制第二节点N2与第五节点N5导通,以及可以在第一补偿信号的电位为第二电位时,控制第二节点N2与第五节点N5断开耦接。
在此基础上,继续参考图5可以看出,电位调节电路03还可以与第五节点N5耦接。例如,可以是电位调节电路03中的补偿子电路032和调节子电路033与第五节点N5耦接。并且,驱动电路05可以是通过第五节点N5与第二节点N2耦接。即,驱动电路05可以通过防漏电电路06与第二节点N2间接耦接。
以及,电位调节电路03可以在第二补偿信号的电位为第一电位时,控制第四节点N4与第二节点N2导通,在此基础上,当防漏电电路06控制第二节点N2与第五节点N5导通时,第四节点N4即可以与第五节点N5间接导通。同理,当防漏电电路06控制第二节点N2与第五节点N5导通时,第一初始电源端Vinit1即可以与第五节点N5间接导通。电位调节电路03可以在第二补偿信号的电位为第二电位时,控制第四节点N4与第五节点N5断开耦接。以及,电位调节电路03可以调节第一节点N1、第三节点N3和第五节点N5的电位。
基于上述实施例记载可知,通过设置防漏电电路06,可以使得驱动电路05与第二节点N2间接耦接,且可以使得第一初始电源端Vinit1和第四节点N4均通过第二节点N2与第五节点N5间接通断。如此,可以防止第五节点N5(如,驱动晶体管的栅极)的电位发生漏电,即提高第五节点N5的电位稳定性。
以图4所示结构为例,图6示出了一种像素电路的电路结构示意图。以图5所示结构为例,图7示出了另一种像素电路的电路结构示意图。
参考图6和图7可以看出,在本公开实施例中,第一复位子电路021可以包括:第一晶体管T1。第二复位子电路022可以包括:第二晶体管T2。第三复位子电路023可以包括:第三晶体管T3。
第一晶体管T1的栅极可以与复位信号端Re耦接,第一晶体管T1的第一极可以与第一初始电源端Vinit1耦接,第一晶体管T1的第二极可以与第二节点N2耦接。
第二晶体管T2的栅极可以与扫描信号端Scan耦接,第二晶体管T2的第一极可以与第一参考电源端Vref1耦接,第二晶体管T2的第二极可以与第一节点N1耦接。
第三晶体管T3的栅极可以与扫描信号端Scan耦接,第三晶体管T3的第一极可以与第二初始电源端Vinit2耦接,第三晶体管T3的第二极可以与发光元件L1耦接。可选的,如上述实施例记载,这里第三晶体管T3的第二极可以是与发光元件L1的阳极耦接。
可选的,继续参考图6和图7可以看出,开关子电路031可以包括:第四晶体管T4。补偿子电路032可以包括:第五晶体管T5。调节子电路033可以包括:第一电容C1和第二电容C2。
第四晶体管T4的栅极可以与第一补偿端AZ1耦接,第四晶体管T4的第一极可以与驱动电源端VDD耦接,第四晶体管T4的第二极可以与第三节点N3耦接。
第五晶体管T5的栅极可以与第二补偿端AZ2耦接,第五晶体管T5的第一极可以与第四节点N4耦接,第五晶体管T5的第二极可以与第二节点N2耦接。
第一电容C1可以串联于第一节点N1与第三节点N3之间。第一电容C1也可以称为节点电位存储电容Cst。
第二电容C2可以串联于第三节点N3与第二节点N2之间。第二电容C2也
可以称为阈值电压存储电容Cvth。
其中,在第一参考电源端Vref1通过第二晶体管T2向第一节点N 1传输电位相对较大的第一参考电源信号时,可以通过节点电位存储电容Cst,同步拉升第三节点N3的电位,并可以再通过阈值电压存储电容Cvth提高驱动晶体管(即,第十晶体管T10)的栅极电位,从而确保对驱动晶体管的可靠关态复位,提高低帧频下显示面板的显示稳定性。
可选的,继续参考图6和图7可以看出,第一发光控制子电路041可以包括:第六晶体管T6。第二发光控制子电路042可以包括:第七晶体管T7。
第六晶体管T6的栅极可以与发光控制端EM耦接,第六晶体管T6的第一极可以与第二参考电源端Vref2耦接,第六晶体管T6的第二极可以与第一节点N1耦接。
第七晶体管T7的栅极可以与发光控制端EM耦接,第七晶体管T7的第一极可以与第四节点N4耦接,第七晶体管T7的第二极可以与发光元件L1耦接。可选的,如上述实施例记载,这里第七晶体管T7的第二极可以是与发光元件L1的阳极耦接。
可选的,继续参考图6和图7可以看出,数据写入电路01可以包括:第九晶体管T9。驱动电路05可以包括:第十晶体管T10(即,驱动晶体管)。
第九晶体管T9的栅极可以与栅极信号端Sn耦接,第九晶体管T9的第一极可以与驱动电源端VDD耦接,第九晶体管T9的第二极可以与第一节点N1耦接。
第十晶体管T10的栅极可以与第二节点N2耦接,第十晶体管T10的第一极可以与驱动电源端VDD耦接,第十晶体管T10的第二极可以与第四节点N4耦接。
可选的,继续参考图7可以看出,防漏电电路06可以包括:第八晶体管T8。
第八晶体管T8的栅极可以与第一补偿端AZ1耦接,第八晶体管T8的第一极可以与第五节点N5耦接,第八晶体管T8的第二极可以与第二节点N2耦接。
对比图6和图7可知,在不包括防漏电电路06的基础上,第二电容C2的另一端和第十晶体管T10的栅极均可以与第二节点N2直接耦接。在包括防漏电电路06的基础上,第二电容C2的另一端和第十晶体管T10的栅极均可以通过第八晶体管T8与第二节点N2间接耦接。
可选的,在本公开实施例中,在设置防漏电电路06的基础上,复位电路02中,控制第一初始电源端Vinit1与第二节点N2通断的晶体管(即,第一晶体管T1),电位调节电路03中控制第四节点N4与第二节点N2通断的晶体管(即,第五晶体管T5)的材料均可以包括:低温多晶硅(low temperature poly-silicon,LTPS)材料。防漏电电路06中的晶体管(即,第八晶体管T8)的材料可以包括:氧化物(oxide)材料。此外,同第八晶体管T8,与第一补偿端AZ1耦接的第四晶体管T4的材料也可以包括氧化物材料。需要说明的是,这里晶体管的材料均是指晶体管所包括的有源层的材料。
可选的,继续参考图7可以看出,为LTPO材料的第一晶体管T1和第五晶体管T5均可以为P型晶体管;为氧化物材料的第八晶体管T8和第四晶体管T4均可以为N型晶体管。此外,除第一晶体管T1、第四晶体管T4、第五晶体管T5和第八晶体管T8外的其余各个晶体管均可以为P型晶体管。以及,继续参考图6可以看出,其示出的像素电路中的每个晶体管可以均为P型晶体管。P型晶体管的材料可以为上述实施例记载的LTPS材料。也即是,图6示出的像素电路可以为LTPS结构的电路。而图7示出的像素电路可以为LTPO结构的电路。对于P型晶体管而言,第一电位可以为低电位;第二电位可以为高电位。而对于N型晶体管而言,第一电位可以为高电位;第二电位可以为低电位。
因氧化物材料制成的N型晶体管相对于LTPS材料制成的P型晶体管而言,防漏电能力较好,故结合图7,通过在设置第一晶体管T1和第五晶体管T5均为LTPS材料制成的P型晶体管的基础上,新增氧化物材料制成的N型晶体管(即,第八晶体管T8),可以在无需设置第一晶体管T1和第五晶体管T5为氧化物材料制成的N型晶体管,简化工艺的前提下,可靠防止第二节点N2的电位发生漏电。
综上所述,本公开实施例提供了一种像素电路,该像素电路中数据写入电路可以基于栅极驱动信号控制数据端与第一节点的通断。复位电路可以基于复位信号和扫描信号控制初始电源端与第二节点和发光元件的通断,并控制参考电源端与第一节点的通断。电位调节电路可以基于补偿信号控制驱动电源端与第三节点的通断,并控制第二节点与第四节点的通断,且可以通过耦合作用调节第一节点、第二节点和第三节点的电位。发光控制电路可以基于发光控制信号控制参考电源端与第一节点的通断,并控制第四节点与发光元件的通断。驱
动电路可以基于第二节点的电位和驱动电源信号,向第四节点传输驱动信号,以驱动发光元件发光。如此,可以通过灵活设置各个信号端提供的信号,实现对驱动电路中驱动晶体管阈值电压的可靠补偿,确保显示效果较好。
此外,因数据写入是在电位调节电路的耦合作用下,直接写入第二节点,而无需通过驱动电路再写入第二节点,故可以使得数据写入和对阈值电压的补偿经不同路径,通过不同电路实现,进而可以使得数据写入和对阈值电压的补偿相互分离,彼此互不影响,确保实现对阈值电压的有效补偿,进一步确保显示效果可以较好。再者,在灵活设置第一参考电源端和第二参考电源端所提供参考电源信号的基础上,还可以在保持帧,向驱动电路中驱动晶体管的栅极写入较大电位的参考电源信号,确保对驱动晶体管的可靠关态复位,从而确保显示稳定性较好,尤其确保了低帧频下的显示稳定性可以较好。
图8是本公开实施例提供的一种像素电路的驱动方法,可以应用于如图1至图7任一所示的像素电路中。如图8所示,该驱动方法包括:
步骤801、第一阶段,复位电路基于复位信号端提供的复位信号,控制第一初始电源端与第二节点导通,基于扫描信号端提供的扫描信号,控制第一参考电源端与第一节点导通,并控制第二初始电源端与发光元件导通,电位调节电路基于第一补偿端提供的第一补偿信号,控制驱动电源端与第三节点导通。
步骤802、第二阶段,复位电路基于扫描信号,控制第一参考电源端与第一节点导通,并控制第二初始电源端与发光元件导通,电位调节电路基于第一补偿信号,控制驱动电源端与第三节点导通,且基于第二补偿端提供的第二补偿信号,控制第二节点与第四节点导通。
步骤803、第三阶段,数据写入电路基于栅极信号端提供的栅极驱动信号,控制数据端与第一节点导通,电位调节电路基于第一补偿信号,控制驱动电源端与第三节点导通,且基于第二补偿信号,控制第二节点与第四节点导通。
步骤804、第四阶段,发光控制电路基于发光控制端提供的发光控制信号,控制第二参考电源端与第一节点导通,并控制第四节点与发光元件导通,驱动电路基于第二节点的电位和驱动电源端提供的驱动电源信号,向第四节点传输驱动信号,以驱动发光元件发光。
步骤805、第五阶段,复位电路基于扫描信号,控制第一参考电源端与第一
节点导通,且控制第二初始电源端与发光元件导通。
其中,第二参考电源端提供的第二参考电源信号的电位小于第一参考电源端提供的第一参考电源信号的电位。并且,第一阶段、第二阶段、第三阶段、第四阶段和第五阶段依次执行。以及,在每个阶段中,电位调节电路均通过耦合作用,调节第一节点、第二节点和第三节点的电位。
需要说明的是,其中第一阶段至第四阶段可以为上述实施例记载的刷新帧阶段;第五阶段可以为上述实施例记载的保持帧阶段。
可选的,继续参考图5和图7可以看出,在本公开的一种实施例中,像素电路还可以包括:防漏电电路06。在此基础上,本公开实施例记载的方法还可以包括:在第一阶段至第三阶段,防漏电电路基于第一补偿信号,控制第二节点与第五节点导通。并且,参考图5和图7还可以看出,在包括防漏电电路06的基础上,电位调节电路03还可以与第五节点N5耦接,且驱动电路05可以通过第五节点N5与第二节点N2耦接。
可选的,在图6和图7所示结构基础上,图9和图10分别一一对应的示出了两种像素电路的工作时序图,包括刷新帧和保持帧两个阶段。其中,参考图9和图10还可以看出,刷新帧可以包括四个阶段:第一阶段t1、第二阶段t2、第三阶段t3和第四阶段t4。保持帧可以包括:第五阶段t5。
首先,在第一阶段t1:
对于图6和图7所示结构而言,复位信号端Re提供的复位信号的电位和扫描信号端Scan提供的扫描信号的电位均为低电位;第二补偿端AZ2提供的第二补偿信号的电位,栅极信号端Sn提供的栅极驱动信号的电位,以及发光控制端EM提供的发光控制信号的电位均为高电位。以及,对于图6所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为低电位;对于图7所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为高电位。也即是,对于图6所示结构,可以将复位信号端Re、扫描信号端Scan和第一补偿端AZ1均置低,并将第二补偿端AZ2、栅极信号端Sn和发光控制端EM均置高。而对于图7所示结构,可以将复位信号端Re和扫描信号端Scan均置低,并将第二补偿端AZ2、栅极信号端Sn、发光控制端EM和第一补偿端AZ1均置高。相应的,图6和图7所示结构中,第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4均开启;而第五晶体管T5、第六晶体管T6、第七晶体管T7和第九晶体管
T9均关断。且图7所示结构中,第八晶体管T8开启。
进而,图6和图7所示结构中,第一初始电源端Vinit1提供的第一初始电源信号可以经开启的第一晶体管T1传输至第二节点N2。第一参考电源端Vref1提供的第一参考电源信号可以经开启的第二晶体管T2传输至第一节点N1。第二初始电源端Vinit2提供的第二初始电源信号可以经开启的第三晶体管T3传输至发光元件L1的阳极。驱动电源端VDD提供的驱动电源信号可以经开启的第四晶体管T4传输至第三节点N3。并且,图7所示结构中,传输至第二节点N2的第一初始电源信号可以继续经开启的第八晶体管T8传输至第五节点N5。
示例的,假设第一初始电源信号的电位为Vinit10,第二初始电源信号的电位为Vinit20,第一参考电源信号的电位为Vref10,驱动电源信号的电位为Vdd。则可知,在第一阶段t1,可以控制第一节点N1的电位为Vref10,控制第二节点N2的电位和第五节点N5的电位均为Vinit10,控制第三节点N3的电位为Vdd,以及控制发光元件L1的阳极的电位为Vinit20。实现对第一节点N1、第二节点N2、第五节点N5和发光元件L1的阳极的复位,使得第十晶体管T10开启。也即是,在第一阶段t1,第一电容C1两端的电位可以为Vref10和Vdd,第二电容C2两端的电位可以为Vdd和Vinit10。第一阶段t1也可以称为复位阶段。
其次,在第二阶段:
对于图6和图7所示结构而言,第二补偿端AZ2提供的第二补偿信号的电位和扫描信号端Scan提供的扫描信号的电位均为低电位;复位信号端Re提供的复位信号的电位,栅极信号端Sn提供的栅极驱动信号的电位,以及发光控制端EM提供的发光控制信号的电位均为高电位。以及,对于图6所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为低电位;对于图7所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为高电位。也即是,对于图6所示结构,可以将第一补偿端AZ1、第二补偿端AZ2和扫描信号端Scan均置低,并将复位信号端Re、栅极信号端Sn和发光控制端EM均置高。而对于图7所示结构,可以将第二补偿端AZ2和扫描信号端Scan均置低,并将第一补偿端AZ1、复位信号端Re、栅极信号端Sn和发光控制端EM均置高。相应的,图6和图7所示结构中,第二晶体管T2、第三晶体管T3、第四晶体管T4和第五晶体管T5均开启,而第一晶体管T1、第六晶体管T6、第七晶体管T7和第九晶体管T9均关断。且,图7所示结构中,第八晶体管T8开启。以及,在第二电容C2的
耦合作用下,第二节点N2可以保持为第一阶段的第一初始电源信号,第十晶体管T10开启。
进而,图6和图7所示结构中,第一参考电源端Vref1提供的第一参考电源信号可以继续经开启的第二晶体管T2传输至第一节点N1。第二初始电源端Vinit2提供的第二初始电源信号可以继续经开启的第三晶体管T3传输至发光元件L1的阳极。驱动电源端VDD提供的驱动电源信号可以继续经开启的第四晶体管T4传输至第三节点N3。以及,第四节点N4与第二节点N2可以连通,第二节点N2与第五节点N5可以保持连通。驱动电源端VDD提供的驱动电源信号可以经开启的第十晶体管T10和第五晶体管T5(即,T10-T5路径)传输至第二节点N2,使得第二节点N2的电位与驱动电源信号和第十晶体管T10(即,驱动晶体管)的阈值电压Vth相关。并且,图7所示结构中,传输至第二节点N2的电位可以继续经开启的第八晶体管T8传输至第五节点N5。
示例的,依然假设第一初始电源信号的电位为Vinit10,第二初始电源信号的电位为Vinit20,第一参考电源信号的电位为Vref10,驱动电源信号的电位为Vdd。则可知,在第二阶段t2,可以控制第一节点N1的电位为Vref10,控制第二节点N2的电位和第五节点N5的电位均为Vdd+Vth,控制第三节点N3的电位为Vdd,以及控制发光元件L1的阳极的电位为Vinit20。也即是,在第二阶段t2,第一电容C1两端的电位可以为Vref10和Vdd,第二电容C2两端的电位可以为Vdd和Vdd+Vth。第二阶段t2也可以称为补偿阶段。
然后,在第三阶段t3:
对于图6和图7所示结构而言,第二补偿端AZ2提供的第二补偿信号的电位和栅极信号端Sn提供的栅极驱动信号的电位均为低电位;复位信号端Re提供的复位信号的电位,扫描信号端Scan提供的扫描信号的电位,以及发光控制端EM提供的发光控制信号的电位均为高电位。以及,对于图6所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为低电位;对于图7所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为高电位。也即是,对于图6所示结构,可以将第一补偿端AZ1、第二补偿端AZ2和栅极信号端Sn均置低,并将复位信号端Re、扫描信号端Scan和发光控制端EM均置高。而对于图7所示结构,可以将第二补偿端AZ2和栅极信号端Sn均置低,并将第一补偿端AZ1、复位信号端Re、扫描信号端Scan和发光控制端EM均置高。相应的,图6和图
7所示结构中,第四晶体管T4、第五晶体管T5和第九晶体管T9均开启,而第一晶体管T1、第二晶体管T2、第三晶体管T3、第六晶体管T6和第七晶体管T7均关断。且,图7所示结构中,第八晶体管T8开启。
进而,图6和图7所示结构中,驱动电源端VDD提供的驱动电源信号可以继续经开启的第四晶体管T4传输至第三节点N3。第四节点N4与第二节点N2可以保持连通,第二节点N2与第五节点N5可以保持连通。驱动电源端VDD提供的驱动电源信号可以经开启的第十晶体管T10和第五晶体管T5(即,T10-T5路径)继续传输至第二节点N2。并且,图7所示结构中,传输至第二节点N2的电位可以继续经开启的第八晶体管T8传输至第五节点N5。以及,数据端Vdt提供的数据信号可以经开启的第九晶体管T9传输至第一节点N1。
示例的,依然假设第一初始电源信号的电位为Vinit10,第二初始电源信号的电位为Vinit20,第一参考电源信号的电位为Vref10,驱动电源信号的电位为Vdd,且假设数据信号的电位为Vdt0,则在第三阶段t3,第一节点N1的电位可以为Vdt0。第三节点N3的电位可以保持为Vdd。第二节点N2的电位和第五节点N5的电位可以均保持为Vdd+Vth。也即是,在第三阶段t3,第一电容C1两端的电位可以为Vdt0和Vdd。第二电容C2两端的电位可以为Vdd和Vdd+Vth。第三阶段t3也可以称为数据写入阶段。
最后,在第四阶段t4:
对于图6和图7所示结构而言,发光控制端EM提供的发光控制信号的电位为低电位,而第二补偿端AZ2提供的第二补偿信号的电位,栅极信号端Sn提供的栅极驱动信号的电位,复位信号端Re提供的复位信号的电位,以及扫描信号端Scan提供的扫描信号的电位均为高电位。以及,对于图6所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为高电位;对于图7所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为低电位。也即是,对于图6所示结构,可以将发光控制端EM置低,并将第一补偿端AZ1、第二补偿端AZ2、栅极信号端Sn、复位信号端Re和扫描信号端Scan置高。而对于图7所示结构,可以将发光控制端EM和第一补偿端AZ1置低,而将第二补偿端AZ2、栅极信号端Sn、复位信号端Re和扫描信号端Scan置高。相应的,图6和图7所示结构中,第六晶体管T6和第七晶体管T7均开启;而第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5和第九晶体管T9均关断。
且,图7所示结构中,第八晶体管T8关断。以及,在第二电容C2的自举作用下,第十晶体管T10保持开启。
进而,图6和图7所示结构中,第二参考电源端Vref2提供的第二参考电源信号可以经开启的第六晶体管T6传输至第一节点N1。
示例的,依然假设第一初始电源信号的电位为Vinit10,第二初始电源信号的电位为Vinit20,第一参考电源信号的电位为Vref10,驱动电源信号的电位为Vdd,数据信号的电位为Vdt0,且假设第二参考电源信号的电位为Vref20,则在第四阶段t4,第一电容C1两端的电位可以为Vref20和Vdd+Vref20-Vdt。驱动晶体管的栅极的电位可以为Vdd+Vref20-Vdt+Vth。驱动电源端VDD与下拉电源端VSS之间可以形成通路,第十晶体管T10可以基于第二节点N2的电位和驱动电源端VDD提供的驱动电源信号,向第四节点N4传输驱动信号。该驱动信号可以继续经开启的第七晶体管T7传输至发光元件L1的阳极。发光元件L1能够在该驱动信号与下拉电源端VSS提供的下拉电源信号的压差作用下发光。第四阶段t4也可以称为发光阶段。结合驱动晶体管(即,第十晶体管T10)生成驱动信号(如,驱动电流I0)的公式:I0=1/2μnCox(W/L)*(Vgs-Vth)2可知:在第二阶段t2,将驱动晶体管的阈值电压Vth写入第二节点N2,使得在第四阶段t4中,驱动晶体管的栅源电压差Vgs=Vg-Vs=(Vdd+Vref20-Vdt+Vth)-Vdd=Vref20-Vdt+Vth的基础上,驱动晶体管生成的驱动电流I0可以满足:I0=1/2μnCox(W/L)*(Vref20-Vdt+Vth-Vth)=1/2μnCox(W/L)*(Vdt0-Vref0),与阈值电压Vth无关,从而实现对阈值电压Vth的补偿。其中,μn为驱动晶体管的载流子迁移率,Cox为驱动晶体管的栅极绝缘层的电容,W/L为驱动晶体管的宽长比,均为在显示面板制造工艺确定后的常数。
再继续参考图9和图10可以看出,在保持帧内:
对于图6和图7所示结构而言,扫描信号端Scan提供的扫描信号的电位为低电位,发光控制端EM提供的发光控制信号的电位为高电位。且,复位信号端Re提供的复位信号的电位,第二补偿端AZ2提供的第二补偿信号的电位,以及栅极信号端Sn提供的栅极驱动信号的电位均为高电位。以及,对于图6所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为高电位;对于图7所示结构而言,第一补偿端AZ1提供的第一补偿信号的电位为低电位。也即是,对于图6所示结构,可以将扫描信号端Scan置低,并将除此之外的其他信号端
均置高。而对于图7所示结构,可以将扫描信号端Scan和第一补偿端AZ1均置低,并将除此之外的其他信号端均置高。相应的,图6和图7所示结构中,第二晶体管T2和第三晶体管T3可以均开启,而除第二晶体管T2和第三晶体管T3外的其余晶体管均关断。
进而,第一参考电源端Vref1提供的第一参考电源信号可以经开启的第二晶体管T2传输至第一节点N1,使得第一节点N1的电位由前一发光阶段t4的第二参考电源信号上升至第一参考电源信号,即由较小的第二参考电源信号的电位Vref20提升至较大的第一参考电源信号的电位Vref10。在第一电容C1和第二电容C2的调节作用下,可以进一步使得驱动晶体管T10的栅极(如,图6所示的第二节点N2或图7所示的第五节点N5)的电位提升约Vref10-Vref20的电位。若第一参考电源信号的电位Vref10足够高,即可在显示任何画面的情况下确保将第十晶体管T10(即,驱动晶体管)可靠关断,实现对驱动晶体管的关态复位。以及,第二初始电源端Vinit2提供的第二初始电源信号可以经开启的第三晶体管T3传输至发光元件L1的阳极,实现对发光元件L1的复位。
也即是,在本公开实施例中,可以在保持帧阶段,对发光元件L1的阳极和驱动晶体管的阈值电压Vth进行复位,使得驱动晶体管的栅源电压差Vgs快速下降至约等于Vth。因补偿子电路032包括的第五晶体管T5关断,故驱动晶体管的栅极电位不会受影响。在发光元件L1恢复发光之前,显示面板的发光亮度可以保持不变。如此,即可以在低频刷新状态下,实现较好的低帧频显示。
之后,当发光元件L1需要再次正常发光开启时,可以将发光控制端EM置低,并将扫描控制端Scan置高,使得第二晶体管T2和第三晶体管T3均关断,而第六晶体管T6和第七晶体管T7均开启。进而,第二参考电源端Vref2提供的第二参考电源信号可以经开启的第二晶体管T2传输至第一节点N1,使得第一节点N1的电位由较大的第一参考电源信号的电位Vref10恢复至较低的第二参考电源信号的电位Vref20。以及,使得第四节点N4与发光元件L1的阳极导通,从而可靠驱动发光元件L1再次发光。此外,因从保持帧到发光元件L1再次发光阶段,仅第一节点N1的电位跳变,其余器件和电容均无电荷充放,故根据电荷守恒可知,在进入正常发光之后,驱动晶体管的栅极电位可以快速回到正常发光时的电压,进一步确保可以可靠驱动发光元件L1发光。
综上所述,本公开实施例提供了一种像素电路的驱动方法。该方法中,数
据写入电路可以基于栅极驱动信号控制数据端与第一节点的通断。复位电路可以基于复位信号和扫描信号控制初始电源端与第二节点和发光元件的通断,并控制参考电源端与第一节点的通断。电位调节电路可以基于补偿信号控制驱动电源端与第三节点的通断,并控制第二节点与第四节点的通断,且可以通过耦合作用调节第一节点、第二节点和第三节点的电位。发光控制电路可以基于发光控制信号控制参考电源端与第一节点的通断,并控制第四节点与发光元件的通断。驱动电路可以基于第二节点的电位和驱动电源信号,向第四节点传输驱动信号,以驱动发光元件发光。如此,可以通过灵活设置各个信号端提供的信号,实现对驱动电路中驱动晶体管阈值电压的可靠补偿,确保显示效果较好。
此外,因数据写入是在电位调节电路的耦合作用下,直接写入第二节点,而无需通过驱动电路再写入第二节点,故可以使得数据写入和对阈值电压的补偿经不同路径,通过不同电路实现,进而可以使得数据写入和对阈值电压的补偿相互分离,彼此互不影响,确保实现对阈值电压的有效补偿,进一步确保显示效果可以较好。再者,在灵活设置第一参考电源端和第二参考电源端所提供参考电源信号的基础上,还可以在保持帧,向驱动电路中驱动晶体管的栅极写入较大电位的参考电源信号,确保对驱动晶体管的可靠关态复位,从而确保显示稳定性较好,尤其确保了低帧频下的显示稳定性可以较好。
图11是本公开实施例提供的一种显示面板的结构示意图。如图11所示,该显示面板包括:衬底10,以及位于衬底10一侧的多个像素20。
其中,像素20可以包括:发光元件L1,以及如图1至图7任一所示的像素电路00。像素电路00可以与发光元件L1耦接,并用于驱动发光元件L1发光。
图12是本公开实施例提供的一种显示装置的结构示意图。如图12所示,该显示装置包括:信号提供电路000,以及如图11所示的显示面板100。
其中,结合图11,信号提供电路000可以与显示面板100中,像素电路00耦接的多个信号端耦接,并用于向多个信号端提供信号,以控制像素电路00驱动耦接的发光元件L1发光。可选的,如上述实施例记载,这里的多个信号端可以包括:栅极信号端Sn、扫描信号端Scan、发光控制端EM、第一补偿端AZ1、第二补偿端AZ2和复位端Re。以栅极信号端Sn为例,向其提供栅极驱动信号
的信号提供电路000可以为栅极驱动电路。
可选的,本公开实施例记载的显示装置可以为:OLED显示装置、手机、平板电脑、柔性显示装置、电视机和显示器等任何具有显示功能的产品或部件。
需要指出的是,本公开实施方式部分使用的术语仅用于对本公开的实施例进行解释,而非旨在限定本公开。除非另作定义,本公开的实施方式使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。
如,在本公开实施例中,术语“第一”和“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性。术语“多个”指两个或两个以上,除非另有明确的限定。
同样,“一个”或者“一”等类似词语也不表示数量限制,而是表示存在至少一条。
“包括”或者“包含”等类似的词语意指出现在“包括”或者“包含”前面的元件或者物件涵盖出现在“包括”或者“包含”后面列举的元件或者物件及其等同,并不排除其他元件或者物件。
“上”、“下”、“左”或者“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则所述相对位置关系也可能相应地改变。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
Claims (15)
- 一种像素电路,所述像素电路包括:数据写入电路,分别与栅极信号端、数据端和第一节点耦接,并用于基于所述栅极信号端提供的栅极驱动信号,控制所述数据端与所述第一节点的通断;复位电路,分别与复位信号端、扫描信号端、第一参考电源端、第一初始电源端、第二初始电源端、所述第一节点、第二节点和发光元件耦接,并用于基于所述复位信号端提供的复位信号,控制所述第一初始电源端与所述第二节点的通断,以及基于所述扫描信号端提供的扫描信号,控制所述第一参考电源端与所述第一节点的通断,并控制所述第二初始电源端与所述发光元件的通断;电位调节电路,分别与第一补偿端、第二补偿端、驱动电源端、所述第一节点、所述第二节点、第三节点和第四节点耦接,并用于基于所述第一补偿端提供第一补偿信号,控制所述驱动电源端与所述第三节点的通断,基于所述第二补偿端提供的第二补偿信号,控制所述第二节点与所述第四节点的通断,以及通过耦合作用,调节所述第一节点、所述第二节点和所述第三节点的电位;发光控制电路,分别与发光控制端、第二参考电源端、所述第一节点、所述第四节点和所述发光元件耦接,并用于基于所述发光控制端提供的发光控制信号,控制所述第二参考电源端与所述第一节点的通断,并控制所述第四节点与所述发光元件的通断,所述第二参考电源端提供的第二参考电源信号的电位小于所述第一参考电源端提供的第一参考电源信号的电位;驱动电路,分别与所述第二节点、所述驱动电源端和所述第四节点耦接,并用于基于所述第二节点的电位和所述驱动电源信号,向所述第四节点传输驱动信号。
- 根据权利要求1所述的像素电路,其中,所述复位电路包括:第一复位子电路,分别与所述复位信号端、所述第一初始电源端和所述第二节点耦接,并用于基于所述复位信号,控制所述第一初始电源端与所述第二节点的通断;第二复位子电路,分别与所述扫描信号端、所述第一参考电源端和所述第 一节点耦接,并用于基于所述扫描信号,控制所述第一参考电源端与所述第一节点的通断;第三复位子电路,分别与所述扫描信号端、所述第二初始电源端和所述发光元件耦接,并用于基于所述扫描信号,控制所述第二初始电源端与所述发光元件的通断。
- 根据权利要求2所述的像素电路,其中,所述第一复位子电路包括:第一晶体管;所述第二复位子电路包括:第二晶体管;所述第三复位子电路包括:第三晶体管;所述第一晶体管的栅极与所述复位信号端耦接,所述第一晶体管的第一极与所述第一初始电源端耦接,所述第一晶体管的第二极与所述第二节点耦接;所述第二晶体管的栅极与所述扫描信号端耦接,所述第二晶体管的第一极与所述第一参考电源端耦接,所述第二晶体管的第二极与所述第一节点耦接;所述第三晶体管的栅极与所述扫描信号端耦接,所述第三晶体管的第一极与所述第二初始电源端耦接,所述第三晶体管的第二极与所述发光元件耦接。
- 根据权利要求1至3任一所述的像素电路,其中,所述电位调节电路包括:开关子电路,分别与所述第一补偿端、所述驱动电源端和所述第三节点耦接,并用于基于所述第一补偿信号,控制所述驱动电源端与所述第三节点的通断;补偿子电路,分别与所述第二补偿端、所述第二节点和所述第四节点耦接,并用于基于所述第二补偿信号,控制所述第二节点与所述第四节点的通断;调节子电路,分别与所述第一节点、所述第二节点和所述第三节点耦接,并用于通过耦合作用,调节所述第一节点、所述第二节点和所述第三节点的电位。
- 根据权利要求4所述的像素电路,其中,所述开关子电路包括:第四晶体管;所述补偿子电路包括:第五晶体管;所述调节子电路包括:第一电容和第二电容;所述第四晶体管的栅极与所述第一补偿端耦接,所述第四晶体管的第一极 与所述驱动电源端耦接,所述第四晶体管的第二极与所述第三节点耦接;所述第五晶体管的栅极与所述第二补偿端耦接,所述第五晶体管的第一极与所述第四节点耦接,所述第五晶体管的第二极与所述第二节点耦接;所述第一电容串联于所述第一节点与所述第三节点之间;所述第二电容串联于所述第三节点与所述第二节点之间。
- 根据权利要求1至5任一所述的像素电路,其中,所述发光控制电路包括:第一发光控制子电路,分别与所述发光控制端、所述第二参考电源端和所述第一节点耦接,并用于基于所述发光控制信号,控制所述第二参考电源端与所述第一节点的通断;第二发光控制子电路,分别与所述发光控制端、所述第四节点和所述发光元件耦接,并用于基于所述发光控制信号,控制所述第四节点与所述发光元件的通断。
- 根据权利要求6所述的像素电路,其中,所述第一发光控制子电路包括:第六晶体管;所述第二发光控制子电路包括:第七晶体管;所述第六晶体管的栅极与所述发光控制端耦接,所述第六晶体管的第一极与所述第二参考电源端耦接,所述第六晶体管的第二极与所述第一节点耦接;所述第七晶体管的栅极与所述发光控制端耦接,所述第七晶体管的第一极与所述第四节点耦接,所述第七晶体管的第二极与所述发光元件耦接。
- 根据权利要求1至7任一所述的像素电路,其中,所述像素电路还包括:防漏电电路,分别与所述第一补偿端、所述第二节点和第五节点耦接,并用于基于所述第一补偿信号,控制所述第二节点与所述第五节点的通断;其中,所述电位调节电路还与所述第五节点耦接,且所述驱动电路通过所述第五节点与所述第二节点耦接。
- 根据权利要求8所述的像素电路,其中,所述防漏电电路包括:第八晶体管;所述第八晶体管的栅极与所述第一补偿端耦接,所述第八晶体管的第一极 与所述第五节点耦接,所述第八晶体管的第二极与所述第二节点耦接。
- 根据权利要求8所述的像素电路,其中,所述复位电路中,控制所述第一初始电源端与所述第二节点通断的晶体管,以及所述电位调节电路中控制所述第四节点与所述第二节点通断的晶体管的材料均包括:低温多晶硅材料;所述防漏电电路中的晶体管的材料包括:氧化物材料。
- 根据权利要求1至10任一所述的像素电路,其中,所述数据写入电路包括:第九晶体管;所述驱动电路包括:第十晶体管;所述第九晶体管的栅极与所述栅极信号端耦接,所述第九晶体管的第一极与所述驱动电源端耦接,所述第九晶体管的第二极与所述第一节点耦接;所述第十晶体管的栅极与所述第二节点耦接,所述第十晶体管的第一极与所述驱动电源端耦接,所述第十晶体管的第二极与所述第四节点耦接。
- 一种像素电路的驱动方法,应用于如权利要求1至11任一所述的像素电路中,所述方法包括:第一阶段,复位电路基于复位信号端提供的复位信号,控制第一初始电源端与第二节点导通,基于扫描信号端提供的扫描信号,控制第一参考电源端与第一节点导通,并控制第二初始电源端与发光元件导通,电位调节电路基于第一补偿端提供的第一补偿信号,控制驱动电源端与第三节点导通;第二阶段,所述复位电路基于所述扫描信号,控制所述第一参考电源端与所述第一节点导通,并控制所述第二初始电源端与所述发光元件导通,所述电位调节电路基于所述第一补偿信号,控制所述驱动电源端与所述第三节点导通,且基于第二补偿端提供的第二补偿信号,控制所述第二节点与第四节点导通;第三阶段,数据写入电路基于栅极信号端提供的栅极驱动信号,控制数据端与所述第一节点导通,所述电位调节电路基于所述第一补偿信号,控制所述驱动电源端与所述第三节点导通,且基于所述第二补偿信号,控制所述第二节点与第四节点导通;第四阶段,发光控制电路基于发光控制端提供的发光控制信号,控制第二参考电源端与所述第一节点导通,并控制所述第四节点与所述发光元件导通, 驱动电路基于所述第二节点的电位和所述驱动电源端提供的驱动电源信号,向所述第四节点传输驱动信号,以驱动所述发光元件发光;第五阶段,所述复位电路基于所述扫描信号,控制所述第一参考电源端与所述第一节点导通,且控制所述第二初始电源端与所述发光元件导通;其中,所述第二参考电源端提供的第二参考电源信号的电位小于所述第一参考电源端提供的第一参考电源信号的电位;并且,所述第一阶段、所述第二阶段、所述第三阶段、所述第四阶段和所述第五阶段依次执行;以及,在每个阶段中,所述电位调节电路均通过耦合作用,调节所述第一节点、所述第二节点和所述第三节点的电位。
- 根据权利要求12所述的方法,其中,所述像素电路还包括:防漏电电路;所述方法还包括:在所述第一阶段至所述第三阶段,所述防漏电电路基于所述第一补偿信号,控制所述第二节点与第五节点导通;其中,所述电位调节电路还与所述第五节点耦接,且所述驱动电路通过所述第五节点与所述第二节点耦接。
- 一种显示面板,所述显示面板包括:衬底,以及位于所述衬底一侧的多个像素;其中,所述像素包括:发光元件,以及如权利要求1至11任一所述的像素电路,所述像素电路与所述发光元件耦接,并用于驱动所述发光元件发光。
- 一种显示装置,所述显示装置包括:信号提供电路,以及如权利要求14所述的显示面板;其中,所述信号提供电路与所述显示面板中像素电路耦接的多个信号端耦接,并用于向所述多个信号端提供信号,以控制所述像素电路驱动耦接的发光元件发光。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/CN2023/088842 WO2024216483A1 (zh) | 2023-04-18 | 2023-04-18 | 像素电路及其驱动方法、显示面板、显示装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN119173937A true CN119173937A (zh) | 2024-12-20 |
Family
ID=93151690
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202380008682.8A Pending CN119173937A (zh) | 2023-04-18 | 2023-04-18 | 像素电路及其驱动方法、显示面板、显示装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US12327523B2 (zh) |
| CN (1) | CN119173937A (zh) |
| WO (1) | WO2024216483A1 (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN119832858B (zh) * | 2025-03-17 | 2025-06-27 | 上海和辉光电股份有限公司 | 像素驱动电路以及显示面板 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR101073353B1 (ko) * | 2009-10-19 | 2011-10-14 | 삼성모바일디스플레이주식회사 | 화소 및 그를 이용한 유기전계발광표시장치 |
| KR101113430B1 (ko) * | 2009-12-10 | 2012-03-02 | 삼성모바일디스플레이주식회사 | 화소 및 그를 이용한 유기전계발광표시장치 |
| KR101135534B1 (ko) * | 2010-02-10 | 2012-04-13 | 삼성모바일디스플레이주식회사 | 화소, 이를 이용한 표시 장치, 및 그들의 구동 방법 |
| CN112309332B (zh) * | 2019-07-31 | 2022-01-18 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板和显示面板 |
| KR102632710B1 (ko) * | 2019-12-10 | 2024-02-02 | 엘지디스플레이 주식회사 | 화소 구동 회로를 포함한 전계발광 표시장치 |
| CN111243479B (zh) * | 2020-01-16 | 2024-05-14 | 京东方科技集团股份有限公司 | 显示面板、像素电路及其驱动方法 |
| US11688343B2 (en) * | 2021-01-27 | 2023-06-27 | Boe Technology Group Co., Ltd. | Pixel driving circuit and method of driving the same, display substrate and display device |
| CN113674695A (zh) * | 2021-08-26 | 2021-11-19 | 京东方科技集团股份有限公司 | 像素电路、显示面板及显示装置 |
| CN115662355A (zh) * | 2022-10-25 | 2023-01-31 | 北京京东方技术开发有限公司 | 像素电路、驱动方法、显示面板及显示装置 |
-
2023
- 2023-04-18 CN CN202380008682.8A patent/CN119173937A/zh active Pending
- 2023-04-18 US US18/577,653 patent/US12327523B2/en active Active
- 2023-04-18 WO PCT/CN2023/088842 patent/WO2024216483A1/zh active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| US20250124862A1 (en) | 2025-04-17 |
| US12327523B2 (en) | 2025-06-10 |
| WO2024216483A1 (zh) | 2024-10-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US12236872B2 (en) | Display panel and display device | |
| US12260799B2 (en) | Pixel circuit, driving method thereof and display device | |
| US12165581B2 (en) | Pixel circuit, driving method therefor, and display apparatus | |
| US11386844B2 (en) | Display device and method for driving the same | |
| CN108206008B (zh) | 像素电路、驱动方法、电致发光显示面板及显示装置 | |
| CN110751927B (zh) | 像素驱动电路及其驱动方法、显示面板和显示装置 | |
| CN115565493B (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
| US12027114B2 (en) | Pixel driving circuit, method for driving the same and display device | |
| WO2021238470A1 (zh) | 像素电路及其驱动方法、显示面板 | |
| CN113838420A (zh) | 像素电路、显示装置和驱动方法 | |
| CN107452338B (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
| CN109801592B (zh) | 像素电路及其驱动方法、显示基板 | |
| WO2020052287A1 (zh) | 像素电路及其驱动方法、显示装置 | |
| WO2021043102A1 (zh) | 驱动电路及其驱动方法、显示装置 | |
| US11568815B2 (en) | Pixel driving circuit, manufacturing method thereof, and display device | |
| WO2019205671A1 (zh) | 像素电路及其驱动方法、显示面板和显示设备 | |
| CN116364013A (zh) | 像素电路及其驱动方法、显示面板、显示装置 | |
| CN112837654A (zh) | 一种像素电路及其驱动方法、显示面板和显示装置 | |
| CN114627817A (zh) | 像素电路、像素驱动方法及显示装置 | |
| CN116434701B (zh) | 像素电路、驱动方法及显示面板 | |
| CN115662348B (zh) | 像素电路及其驱动方法、显示面板 | |
| US12327523B2 (en) | Pixel circuit and method for driving same, display panel, and display device | |
| CN117037702B (zh) | 像素电路及其驱动方法、显示面板 | |
| CN117546225B (zh) | 像素电路及其驱动方法、显示装置 | |
| CN117079598A (zh) | 像素电路及其驱动方法、显示面板、显示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication |