CN203367266U - 用于缓冲芯片表面焊料用量的封装结构 - Google Patents
用于缓冲芯片表面焊料用量的封装结构 Download PDFInfo
- Publication number
- CN203367266U CN203367266U CN2013204159588U CN201320415958U CN203367266U CN 203367266 U CN203367266 U CN 203367266U CN 2013204159588 U CN2013204159588 U CN 2013204159588U CN 201320415958 U CN201320415958 U CN 201320415958U CN 203367266 U CN203367266 U CN 203367266U
- Authority
- CN
- China
- Prior art keywords
- welding surface
- area
- welding
- solder
- bend
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H10W72/60—
-
- H10W72/076—
-
- H10W72/07636—
-
- H10W72/07651—
-
- H10W72/631—
-
- H10W72/646—
-
- H10W90/766—
Landscapes
- Electric Connection Of Electric Components To Printed Circuits (AREA)
Abstract
本实用新型一种用于缓冲芯片表面焊料用量的封装结构,其第一引线条一端的支撑区连接到整流芯片下表面,该整流芯片下表面通过焊锡膏与该第一引线条的支撑区电连接;位于第二引线条一端的焊接区与连接片的第一焊接面连接;连接片的第一焊接面和第二焊接面之间具有一中间区,此中间区与第一焊接面和第二焊接面之间分别设有第一折弯处和第二折弯处,所述连接片的第二焊接面相对的两侧端面均具有条状缺口,一第二通孔位于第二折弯处、第二焊接面、中间区上,此第二通孔横跨第二折弯处并延伸到第二焊接面、中间区边缘区域。本实用新型封装结构可以自适应吸收多余的焊料,既保证了焊接区域铺展有足够面积的焊料,又避免了因为焊料量多而溢出可焊接区造成产品失效,提高了产品电性、可靠性和良率。
Description
技术领域
本实用新型涉及一种半导体封装器件,尤其涉及一种用于缓冲芯片表面焊料用量的封装结构。
背景技术
整流器是利用二极管的单向导电特性对交流电进行整流,故被广泛应用于交流电转换成直流电的电路中。
在设计开发连接片结构半导体产品时,为了提升大功率器件芯片表面的导电性能暨提升器件的关键电特性,需要把连接片与芯片焊接部分的面积设计的足够大。连接片与芯片上表面通过焊料焊接在一起。受限于连接片-芯片焊接区域和芯片上表面面积的匹配,焊料用量的控制成为关键工艺参数。焊料偏少会导致器件电特性不良,焊料过多会导致器件短路或早期可靠性失效。现有技术往往存在随着时间的延长,会出现各种电性能下降。尤其是
因此,如何研发一种整流芯片封装结构,能解决上述问题,便成为本领域技术人员努力的方向。
发明内容
本实用新型目的是提供一种用于缓冲芯片表面焊料用量的封装结构,该用于缓冲芯片表面焊料用量的封装结构可以自适应吸收多余的焊料,既保证了焊接区域铺展有足够面积的焊料,又避免了因为焊料量多而溢出可焊接区造成产品失效,提高了产品电性、可靠性和良率。
为达到上述目的,本实用新型采用的技术方案是:一种用于缓冲芯片表面焊料用量的封装结构,包括位于环氧封装体内的第一引线条、第二引线条、连接片和整流芯片,该第一引线条一端的支撑区连接到所述整流芯片下表面,该整流芯片下表面通过焊锡膏与该第一引线条的支撑区电连接,第一引线条另一端作为器件电流传输的引脚区;
位于所述第二引线条一端的焊接区与连接片的第一焊接面连接,该第二引线条另一端作为器件电流传输的引脚区;所述连接片第二焊接面与整流芯片上表面通过焊锡膏电连接;
所述连接片的第一焊接面和第二焊接面之间具有一中间区,此中间区与第一焊接面和第二焊接面之间分别设有第一折弯处和第二折弯处,从而使得中间区高度高于第一焊接面和第二焊接面,所述连接片的第二焊接面相对的两侧端面均具有条状缺口;所述第二焊接面均匀分布有若干个第一通孔,一第二通孔位于第二折弯处、第二焊接面、中间区上,此第二通孔横跨第二折弯处并延伸到第二焊接面、中间区边缘区域。
上述技术方案中进一步改进的方案如下:
1. 上述方案中,所述连接片的第一焊接面高度低于所述第二焊接面高度。
2. 上述方案中,所述第一折弯处、第二折弯处与中间区夹角为125°~145°。
由于上述技术方案运用,本实用新型与现有技术相比具有下列优点和效果:
1. 本实用新型用于缓冲芯片表面焊料用量的封装结构,其连接片的第一焊接面和第二焊接面之间具有一中间区,此中间区与第一焊接面和第二焊接面之间分别设有第一折弯处和第二折弯处,从而使得中间区高度高于第一焊接面和第二焊接面,所述连接片的第二焊接面相对的两侧端面均具有条状缺口,在保证不降低接触面积和增加电阻的情况下,可以自适应吸收多余的焊料,从而防止焊料进入非焊接区,既保证了焊接区域铺展有足够面积的焊料,又避免了因为焊料量多而溢出可焊接区造成产品失效、短路,提高了产品电性和可靠性大大提高了良率。
2. 本实用新型用于缓冲芯片表面焊料用量的封装结构,其连接片的第一焊接面和第二焊接面之间具有一中间区,此中间区与第一焊接面和第二焊接面之间分别设有第一折弯处和第二折弯处,从而使得中间区高度高于第一焊接面和第二焊接面,所述连接片的第二焊接面相对的两侧端面均具有条状缺口;所述第二焊接面均匀分布有若干个第一通孔;既可防止焊料进入非焊接区,避免了因为焊料量多而溢出可焊接区造成产品失效、短路,提高了产品电性和可靠性大大提高了良率,第二焊接面均匀分布有若干个第一通孔由于第一通孔覆盖溢出的焊料,防止焊料在焊接面边缘溢出,利用了连接片中第一通孔的侧面积,减小了接触电阻和响应时间,降低了功耗,也加强了连接片与整流芯片的连接强度。
3. 本实用新型用于缓冲芯片表面焊料用量的封装结构,其连接片的第二焊接面相对的两侧端面均具有条状缺口;所述第二焊接面均匀分布有若干个第一通孔,一第二通孔位于第二折弯处、第二焊接面、中间区上,此第二通孔横跨第二折弯处并延伸到第二焊接面、中间区边缘区域;进一步防止焊料进入非焊接区,避免了因为焊料量多而溢出可焊接区造成产品失效、短路,提高了产品电性和可靠性大大提高了良率,第二焊接面均匀分布有若干个第一通孔由于通孔覆盖溢出的焊料,防止焊料在焊接面边缘溢出,减小了接触电阻和响应时间,降低了功耗。
附图说明
附图1为现有技术封装结构示意图一;
附图2为现有技术封装结构示意图二;
附图3为本实用新型用于缓冲芯片表面焊料用量的封装结构示意图;
附图4为附图3中A-A剖面结构示意图。
以上附图中:1、第一引线条;11、支撑区;2、第二引线条;21、焊接区;3、连接片;31、第一焊接面;32、第二焊接面;33、中间区;34、第一折弯处;35、第二折弯处;4、整流芯片;5、引脚区;6、条状缺口;7、第一通孔;8、焊料;9、第二通孔。
具体实施方式
下面结合附图及实施例对本实用新型作进一步描述:
实施例:一种用于缓冲芯片表面焊料用量的封装结构,包括位于环氧封装体内的第一引线条1、第二引线条2、连接片3和整流芯片4,该第一引线条1一端的支撑区11连接到所述整流芯片4下表面,该整流芯片4下表面通过焊锡膏与该第一引线条1的支撑区11电连接,第一引线条1另一端作为器件电流传输的引脚区5;
位于所述第二引线条2一端的焊接区21与连接片3的第一焊接面31连接,该第二引线条2另一端作为器件电流传输的引脚区5;所述连接片3第二焊接面32与整流芯片4上表面通过焊锡膏电连接;
所述连接片3的第一焊接面31和第二焊接面32之间具有一中间区33,此中间区33与第一焊接面31和第二焊接面32之间分别设有第一折弯处34和第二折弯处35,从而使得中间区33高度高于第一焊接面31和第二焊接面32,所述连接片3的第二焊接面相对的两侧端面均具有条状缺口6;所述第二焊接面32均匀分布有若干个第一通孔7,一第二通孔9位于第二折弯处35、第二焊接面32、中间区33上,此第二通孔9横跨第二折弯处35并延伸到第二焊接面32、中间区33边缘区域。
上述连接片3的第一焊接面31高度低于所述第二焊接面32高度。
上述第一折弯处34、第二折弯处35与中间区33夹角为125°~145°。
采用上述用于缓冲芯片表面焊料用量的封装结构时,其连接片的第一焊接面和第二焊接面之间具有一中间区,此中间区与第一焊接面和第二焊接面之间分别设有第一折弯处和第二折弯处,从而使得中间区高度高于第一焊接面和第二焊接面,所述连接片的第二焊接面相对的两侧端面均具有条状缺口,在保证不降低接触面积和增加电阻的情况下,可以自适应吸收多余的焊料,从而防止焊料8进入非焊接区,既保证了焊接区域铺展有足够面积的焊料8,又避免了因为焊料8量多而溢出可焊接区造成产品失效、短路,提高了产品电性和可靠性大大提高了良率;其次,其连接片的第一焊接面和第二焊接面之间具有一中间区,此中间区与第一焊接面和第二焊接面之间分别设有第一折弯处和第二折弯处,从而使得中间区高度高于第一焊接面和第二焊接面,所述连接片的第二焊接面相对的两侧端面均具有条状缺口;所述第二焊接面均匀分布有若干个第一通孔,防止焊料8在焊接面边缘溢出,利用了连接片中第一通孔的侧面积,减小了接触电阻和响应时间,降低了功耗,也加强了连接片与整流芯片的连接强度。
上述实施例只为说明本实用新型的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本实用新型的内容并据以实施,并不能以此限制本实用新型的保护范围。凡根据本实用新型精神实质所作的等效变化或修饰,都应涵盖在本实用新型的保护范围之内。
Claims (3)
1. 一种用于缓冲芯片表面焊料用量的封装结构,包括位于环氧封装体内的第一引线条(1)、第二引线条(2)、连接片(3)和整流芯片(4),该第一引线条(1)一端的支撑区(11)连接到所述整流芯片(4)下表面,该整流芯片(4)下表面通过焊锡膏与该第一引线条(1)的支撑区(11)电连接,第一引线条(1)另一端作为器件电流传输的引脚区(5);
位于所述第二引线条(2)一端的焊接区(21)与连接片(3)的第一焊接面(31)连接,该第二引线条(2)另一端作为器件电流传输的引脚区(5);所述连接片(3)第二焊接面(32)与整流芯片(4)上表面通过焊锡膏电连接;
其特征在于:所述连接片(3)的第一焊接面(31)和第二焊接面(32)之间具有一中间区(33),此中间区(33)与第一焊接面(31)和第二焊接面(32)之间分别设有第一折弯处(34)和第二折弯处(35),从而使得中间区(33)高度高于第一焊接面(31)和第二焊接面(32),所述连接片(3)的第二焊接面相对的两侧端面均具有条状缺口(6);所述第二焊接面(32)均匀分布有若干个第一通孔(7),一第二通孔(9)位于第二折弯处(35)、第二焊接面(32)、中间区(33)上,此第二通孔(9)横跨第二折弯处(35)并延伸到第二焊接面(32)、中间区(33)边缘区域。
2. 根据权利要求1所述的封装结构,其特征在于:所述连接片(3)的第一焊接面(31)高度低于所述第二焊接面(32)高度。
3. 根据权利要求1所述的封装结构,其特征在于:所述第一折弯处(34)、第二折弯处(35)与中间区(33)夹角为125°~145°。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN2013204159588U CN203367266U (zh) | 2013-07-12 | 2013-07-12 | 用于缓冲芯片表面焊料用量的封装结构 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN2013204159588U CN203367266U (zh) | 2013-07-12 | 2013-07-12 | 用于缓冲芯片表面焊料用量的封装结构 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN203367266U true CN203367266U (zh) | 2013-12-25 |
Family
ID=49814987
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN2013204159588U Expired - Lifetime CN203367266U (zh) | 2013-07-12 | 2013-07-12 | 用于缓冲芯片表面焊料用量的封装结构 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN203367266U (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103383929A (zh) * | 2013-07-12 | 2013-11-06 | 苏州固锝电子股份有限公司 | 高可靠性整流器件 |
| CN110202289A (zh) * | 2018-06-13 | 2019-09-06 | 华帝股份有限公司 | 一种焊接展料件、焊接件及焊接件的制作方法 |
-
2013
- 2013-07-12 CN CN2013204159588U patent/CN203367266U/zh not_active Expired - Lifetime
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103383929A (zh) * | 2013-07-12 | 2013-11-06 | 苏州固锝电子股份有限公司 | 高可靠性整流器件 |
| CN110202289A (zh) * | 2018-06-13 | 2019-09-06 | 华帝股份有限公司 | 一种焊接展料件、焊接件及焊接件的制作方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN102931174B (zh) | 一种微型表面贴装单相全波桥式整流器及其制造方法 | |
| CN106449540A (zh) | 高可靠性贴片式整流芯片 | |
| CN105185772B (zh) | 微型贴装整流半导体器件 | |
| CN206116387U (zh) | 一种大电流功率半导体器件的封装结构 | |
| CN203367267U (zh) | 自适应焊料用量的整流器结构 | |
| CN203367266U (zh) | 用于缓冲芯片表面焊料用量的封装结构 | |
| CN103383932A (zh) | 用于提高芯片电性能的封装结构 | |
| CN107293530B (zh) | 高精度高良率整流器件 | |
| CN103383929B (zh) | 高可靠性整流器件 | |
| CN101937898A (zh) | 一种用于防潮的整流器结构 | |
| CN204966487U (zh) | 微型贴装整流半导体器件 | |
| CN203617270U (zh) | 一种肖特基二极管的跳线 | |
| CN203659843U (zh) | 一种双台面可控硅器件封装结构 | |
| CN206789540U (zh) | Sot封装结构的半导体器件 | |
| CN105679733A (zh) | 高良率整流芯片封装结构 | |
| CN204966489U (zh) | 超薄型贴片式整流器 | |
| CN205680671U (zh) | 散热片结构超薄型表面贴装整流桥器件 | |
| CN208538848U (zh) | 整流芯片的封装结构 | |
| CN203812873U (zh) | 导线框架与无外引脚封装构造 | |
| CN202585399U (zh) | 引线框架 | |
| CN109065523B (zh) | 整流芯片的封装结构 | |
| CN201812815U (zh) | 一种防止晶粒漂移的整流器 | |
| CN207199600U (zh) | 高可靠性整流半导体器件 | |
| CN203733807U (zh) | 高可靠性表面贴装二极管 | |
| CN204441274U (zh) | 具有新型连接片的二极管器件 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CX01 | Expiry of patent term |
Granted publication date: 20131225 |
|
| CX01 | Expiry of patent term |