CN201374868Y - 电路板结构 - Google Patents
电路板结构 Download PDFInfo
- Publication number
- CN201374868Y CN201374868Y CN200920001778U CN200920001778U CN201374868Y CN 201374868 Y CN201374868 Y CN 201374868Y CN 200920001778 U CN200920001778 U CN 200920001778U CN 200920001778 U CN200920001778 U CN 200920001778U CN 201374868 Y CN201374868 Y CN 201374868Y
- Authority
- CN
- China
- Prior art keywords
- area
- circuit board
- board body
- grounding
- ground
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000013078 crystal Substances 0.000 claims description 2
- 230000000149 penetrating effect Effects 0.000 claims description 2
- 239000010453 quartz Substances 0.000 claims description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 2
- 230000002452 interceptive effect Effects 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Landscapes
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Abstract
本实用新型公开了一种电路板结构,其包括有一板体、多个接地孔以及至少一零件布局区。板体具有多个电路层、至少一电子零组件以及一接地层,接地孔贯穿板体并电性连接至接地层,且接地孔设置于电子零组件以外的位置,以防止电磁波干扰电路板的运作。本实用新型的板体的其中一电路层上还设置有一接地区域,此一接地区域对应于零件布局区的位置,且其涵盖范围与零件布局区的面积相重迭,以防止电磁波干扰电路板的运作。
Description
技术领域
本实用新型是有关于一种电路板结构,且特别是有关于一种具有接地孔及接地区域的电路板结构,以防止电磁干扰。
背景技术
近年来,随着电子产业的蓬勃发展,使得电子产品的应用广泛,需求日益增加,各种电子产品的电路设计越来越复杂。印刷电路板(Printed circuitboard,PCB)几乎会出现在每一种电子设备当中。设备中几乎所有的电子组件都是安装(mount)在大小各异的印刷电路板上。除了固定各种电子组件外,印刷电路板的主要功能是提供其上各项组件的相互电流连接。
随着印刷电路板上的电子组件与线路越来越密集,功能日益强大,电子组件的操作速度与操作频率也越来越高。因此,为了增加可以布线的面积,印刷电路板目前大多采用一种多层板(Multi-Layer Boards)结构。
然而,电子组件在运作的时候,会产生电磁波干扰附近其它电子组件的操作,造成电子组件受到干扰而导致判读错误或效能变差的情形发生。另一方面,印刷电路板上的线路在运作时也会有电磁波产生,且线路层位于整个印刷电路板结构的外层,使得电磁波容易辐射出去。而且当电子组件的操作频率提高,印刷电路板上的线路操作频率也必须跟着提高,因此印刷电路板也会有电磁干扰现象增强的问题产生。由于电磁干扰的现象会使电子产品内的电子组件之间产生相互干扰而导致效能降低的问题,所以如何有效地抑制电磁干扰的产生是一项非常重要的课题。
发明内容
鉴于以上的问题,本实用新型提供一种电路板结构,藉以解决现有的印刷电路板上产生电磁干扰现象,导致电子组件效能降低的问题。
本实用新型公开一种电路板结构,其包括有一板体、至少一零件布局区以及一接地区域。板体具有多个电路层以及至少一电子零组件。零件布局区设置于板体的一表面,以供电子零组件电性连接。接地区域设置于其中一电路层上并对应于零件布局区的位置,且接地区域的范围与零件布局区的面积相重迭。
本实用新型的电路板结构藉由设置接地区域而可有效地产生屏蔽作用,阻隔电磁干扰,因此本案相较于现有技术而言,本实用新型的电路板结构具有防止电磁干扰的优点。
以上的关于本实用新型内容的说明及以下的实施方式的说明用以示范与解释本实用新型的精神与原理,并且提供本实用新型的专利申请范围更进一步的解释。
附图说明
图1为根据本实用新型第一实施例的电路板结构示意图;
图2为图1的剖面示意图;
图3为根据本实用新型第二实施例的电路板结构示意图;
图4为图3的剖面示意图;
图5为根据本实用新型第三实施例的电路板结构示意图;
图6为根据本实用新型第四实施例的电路板结构示意图;
图7为根据本实用新型第五实施例的电路板结构示意图;以及
图8为图7的剖面示意图。
其中,附图标记:
100 电路板结构 110 板体
112 电路层 112a 接地层
112b 线路层 112c 电源层
114 电子零组件 116 无效区域
120 接地孔 210 零件布局区
220 接地区域
具体实施方式
图1为根据本实用新型第一实施例的电路板结构示意图。图2为图1的剖面示意图。根据本实用新型所公开的电路板结构用于计算机装置中的计算机主机板或其它电子设备的印刷电路基板上。电路板结构100包括有一板体110、至少一零件布局区210以及一接地区域220。在本实施例中,板体110为一多层印刷电路板,且板体110具有多个电路层112以及至少一电子零组件114。零件布局区210设置于板体110的一表面,用以电性设置电子零组件114于其上。接地区域220设置于各电路层112中的其中一电路层上,且接地区域220的位置对应于零件布局区210的位置。而各电路层112与对应的电路层上的接地区域220之间以接地孔120导通,以将各电路层112与接地区域220电性连接,增加接地的面积。此外,接地区域220的范围与零件布局区210的面积相重迭。换言之,接地区域220的面积至少大于或者等于零件布局区210的面积。
多个电路层112包括有接地层112a、线路层112b、电源层112c、以及绝缘层(图中未示)。其中,线路层112b上具有布局(layout)完成的线路(图中未示),而电子零组件114例如以表面黏着技术(Surface Mounted Technology,SMT)或其它方式设置于板体110上,并与线路层112b上的线路进行电性连接。电源层112c连接于供应板体110电力的电源,用以驱动板体110上的线路与设置于板体110上的电子零组件114。并且,在上述各层之间设置有绝缘层,用以分隔各层,且各电路层112之间利用多个接地孔120贯穿板体110而互相电性导通。此外,接地孔120内充满或涂布金属的镀层,并且利用此镀层以使连接接地孔120两端的线路层112b、电源层112c或接地层112a彼此电性连接。
本实施例中所举例的多层印刷电路板为四层结构,然而本实用新型并不局限于四层结构的多层印刷电路板,在依据本实用新型的其它实施例中,板体110亦可为六层、八层或是更多的层数的多层印刷电路板。另外,本实施例并未限制各电路层112的排列顺序,可依照实际线路设计而改变。
在实际运作时,由于计算机装置中在运用或操作上是高速的处理、读取或被读取数据,而必须使用属于高性能及高速化动作频率的电子零组件114,因此,容易产生不必要的辐射噪声而导致电磁干扰的现象。如此一来,板体110上的电子零组件114会容易受到计算机装置中其它易辐射噪声的电子零组件114所辐射出的噪声所干扰,而导致电子零组件114之间产生相互干扰而造成判读错误、效能降低的问题。
如图1与图2所示,在本实施例中,板体110上的零件布局区210内设置有电子零组件114,例如为一石英晶体振荡器,且在电路层112中的其中一电路层增加设置接地区域220,用以加以隔离电子零组件114之间相互干扰的问题。再者,电路层112的其中一层为一接地层112a,将各接地孔120设置于零件布局区210的周围,并且各接地孔120贯穿板体110,使各接地孔120与接地层112a电性连接,可将电子零组件114所辐射出的噪声经由各接地孔120导引至接地层112a,以有效地减少板体110上噪声干扰的问题。
图3为根据本实用新型第二实施例的电路板结构示意图。图4为图3的剖面示意图。如图3与图4所示,电子零组件114为一输入/输出连接器。同样地,亦可通过上述的电路板结构100,而有效地降低板体110上所产生的电磁波干扰。
图5为根据本实用新型第三实施例的电路板结构示意图。图6为根据本实用新型第四实施例的电路板结构示意图。图7为根据本实用新型第五实施例的电路板结构示意图。图8为图7的剖面示意图。第三实施例、第四实施例与第五实施例与上述实施例的部分构件大致相同,且相同或相似的组件标号代表相同或相似的组件,其配置位置及功用与上述实施例相同或相似,因此不再加以赘述,以下仅就不同之处详加说明。
请参阅图5所示,在本实施例中,板体110周围设置有多个接地孔120,亦即于板体110的板边间隔地设置接地孔120,并且避开布局的线路区域。请参阅图6所示,在本实施例中,板体110上更具有一无效区域116,此无效区域116例如为在板体110制作时已预先切除或待切除的区域,例如为一开孔,各接地孔120间隔地设置于无效区域116的周围,以防止板体110上所产生的辐射信号干扰通过此无效区域116而外泻。请参阅图7与图8所示,在本实施例中,各接地孔120间隔地围绕于板体110的周围与无效区域116的周围。
由上述可知,各接地孔120配置于板体110周围及电子零组件114以外的位置。换句话说,各接地孔120是设置于板体110上没有任何线路布局的位置。如此一来,板体110上线路运作时所产生的电磁波辐射可迅速地排除,并且解决板体110上所产生的电磁波干扰(Electro magnetic Interference,EMI)现象。
综上所述,由于本实用新型的电路板结构是借助在板体上设置接地孔以及接地区域,使板体所产生的电磁波干扰被隔离或者导出,而不会影响板体的运作效能,使整体效能提高,相较于现有技术,本实用新型的电路板结构可有效地防止电磁波的干扰。
Claims (6)
1、一种电路板结构,其特征在于,包括有:
一板体,该板体具有多个电路层与至少一电子零组件;
至少一用以供该电子零组件电性连接的零件布局区,设置于该板体的一表面;以及
一接地区域,设置于其中一该电路层上并对应于该零件布局区的位置,该接地区域的范围与该零件布局区的面积相重迭。
2、如权利要求1所述的电路板结构,其特征在于,该电子零组件为一石英晶体振荡器或一输入/输出连接器。
3、如权利要求1所述的电路板结构,其特征在于,还包括有多个接地孔,设置于该零件布局区的周围并贯穿该板体,该板体还具有一接地层,并且各该接地孔与该接地层电性连接。
4、如权利要求3所述的电路板结构,其特征在于,各该接地孔设置该板体的周围。
5、如权利要求3所述的电路板结构,其特征在于,该板体具有一无效区域,且各该接地孔设置于该无效区域的周围。
6、如权利要求3所述的电路板结构,其特征在于,各该接地孔设置该板体的周围,且该板体具有一无效区域,各该接地孔设置于该无效区域的周围。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN200920001778U CN201374868Y (zh) | 2009-02-25 | 2009-02-25 | 电路板结构 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN200920001778U CN201374868Y (zh) | 2009-02-25 | 2009-02-25 | 电路板结构 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN201374868Y true CN201374868Y (zh) | 2009-12-30 |
Family
ID=41500950
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN200920001778U Expired - Fee Related CN201374868Y (zh) | 2009-02-25 | 2009-02-25 | 电路板结构 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN201374868Y (zh) |
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102468534A (zh) * | 2010-11-04 | 2012-05-23 | 北京和协航电科技有限公司 | 一种单层双频微带天线 |
| CN103311227A (zh) * | 2012-03-09 | 2013-09-18 | 富士康(昆山)电脑接插件有限公司 | 芯片模块及电路板 |
| CN106028642A (zh) * | 2016-06-22 | 2016-10-12 | 安徽天兵电子科技有限公司 | 一种tr组件多层电路板及其加工工艺 |
| CN106061097A (zh) * | 2016-06-28 | 2016-10-26 | 广东欧珀移动通信有限公司 | 移动终端及其pcb板 |
| CN107087342A (zh) * | 2016-02-16 | 2017-08-22 | 中兴通讯股份有限公司 | 一种用于连接器压接的pcb板及其加工方法和装置 |
| CN107454744A (zh) * | 2017-07-03 | 2017-12-08 | 深圳天珑无线科技有限公司 | 电子元器件的封装及其封装方法以及电路板 |
| CN110784999A (zh) * | 2019-10-29 | 2020-02-11 | 广州兴森快捷电路科技有限公司 | Pcb制作方法、pcba制作方法、pcb和smt模板 |
-
2009
- 2009-02-25 CN CN200920001778U patent/CN201374868Y/zh not_active Expired - Fee Related
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102468534A (zh) * | 2010-11-04 | 2012-05-23 | 北京和协航电科技有限公司 | 一种单层双频微带天线 |
| CN103311227A (zh) * | 2012-03-09 | 2013-09-18 | 富士康(昆山)电脑接插件有限公司 | 芯片模块及电路板 |
| CN107087342A (zh) * | 2016-02-16 | 2017-08-22 | 中兴通讯股份有限公司 | 一种用于连接器压接的pcb板及其加工方法和装置 |
| CN106028642A (zh) * | 2016-06-22 | 2016-10-12 | 安徽天兵电子科技有限公司 | 一种tr组件多层电路板及其加工工艺 |
| CN106061097A (zh) * | 2016-06-28 | 2016-10-26 | 广东欧珀移动通信有限公司 | 移动终端及其pcb板 |
| CN107454744A (zh) * | 2017-07-03 | 2017-12-08 | 深圳天珑无线科技有限公司 | 电子元器件的封装及其封装方法以及电路板 |
| CN110784999A (zh) * | 2019-10-29 | 2020-02-11 | 广州兴森快捷电路科技有限公司 | Pcb制作方法、pcba制作方法、pcb和smt模板 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN201374868Y (zh) | 电路板结构 | |
| US4954929A (en) | Multi-layer circuit board that suppresses radio frequency interference from high frequency signals | |
| JP2001160663A (ja) | 回路基板 | |
| CN111653551B (zh) | 一种具有高抗电磁脉冲干扰能力的bga芯片封装结构 | |
| US11444363B2 (en) | Flexible cable including a transmission line having an air gap configured to prevent signals from propagating to the air gap | |
| CN106028769A (zh) | 显示面板以及显示终端 | |
| TW201444462A (zh) | 屏蔽罩與電路板固定結構 | |
| US20090213565A1 (en) | Emc shielding for printed circuits using flexible printed circuit materials | |
| JP2005333027A (ja) | 半導体装置、ノイズ軽減方法、及び、シールドカバー | |
| CN102573435B (zh) | 通讯设备的印刷电路板接地结构 | |
| CN1575522A (zh) | 用于降低电磁发射的衬底设计与工艺 | |
| CN1856242A (zh) | 防电磁干扰的电子装置 | |
| CN2682776Y (zh) | 电路基板干扰源的电磁波抑制及屏蔽结构 | |
| KR101422931B1 (ko) | 다층 인쇄회로기판 | |
| KR20100137783A (ko) | 전자기파 차단 기판 | |
| CN112188723A (zh) | 一种高速多层平面电路板 | |
| CN106332536B (zh) | 一种电磁干扰屏蔽结构 | |
| TW201611675A (zh) | 電路板結構之改良方法 | |
| JPWO2008010445A1 (ja) | 多層プリント回路基板 | |
| CN1929714A (zh) | 降低电磁干扰的屏蔽装置 | |
| CN109121293B (zh) | 印刷电路板组件及电子设备 | |
| JP2009302190A (ja) | プリント基板および画像処理装置 | |
| CN207519067U (zh) | 功率模块 | |
| CN101415317B (zh) | 多层印刷电路板的防电磁干扰结构 | |
| JP2003347692A (ja) | プリント配線板、及び該プリント配線板で用いられる電磁波シールド方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20091230 Termination date: 20160225 |