CN201134426Y - 芯片封装结构 - Google Patents
芯片封装结构 Download PDFInfo
- Publication number
- CN201134426Y CN201134426Y CNU2007201753494U CN200720175349U CN201134426Y CN 201134426 Y CN201134426 Y CN 201134426Y CN U2007201753494 U CNU2007201753494 U CN U2007201753494U CN 200720175349 U CN200720175349 U CN 200720175349U CN 201134426 Y CN201134426 Y CN 201134426Y
- Authority
- CN
- China
- Prior art keywords
- chip
- layer
- substrate
- adhesive layer
- protective adhesive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10W72/884—
-
- H10W90/734—
-
- H10W90/736—
-
- H10W90/754—
-
- H10W90/756—
Landscapes
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本实用新型公开了一种包括保护胶合层的芯片封装结构,该保护胶合层在芯片的上表面与塑封层之间形成隔离层,从而能够防止水气扩散并能有效释放由塑封层和芯片的热膨胀系数失配造成的内应力。该芯片封装结构包括:基板;芯片,设置在基板上;塑封层,形成在基板上并包封芯片;保护胶合层,形成在芯片的上表面与塑封层之间。
Description
技术领域
本实用新型涉及一种芯片封装结构,更具体地讲,涉及一种在芯片表面设置保护胶合层的芯片封装结构。
背景技术
集成电路的制造主要分为三个阶段:硅芯片的制造、集成电路的制作以及集成电路的封装。集成电路的封装是完成集成电路成品的最后步骤,封装的目的在于实现芯片与基板(通常为印刷电路板)或基板上的其它适当元件的电连接,以及更好地保护芯片。
图1是示意性地示出传统的球栅阵列(Ball Grid Array,BGA)封装或芯片尺寸封装(Chip Scale Package,CSP)的结构的剖视图。参照图1,芯片封装结构100包括基板110、芯片120、导线130、塑封层140、焊球150、底胶160和通孔170。在对芯片120进行封装的工艺中,首先用底胶160将芯片固定在基板110上,然后利用导线130使芯片120上的引出端通过通孔170电连接到焊球150,从而实现芯片120与基板110的电连接。随后,利用塑封层140将芯片120和导线130包封起来,以保护芯片120和导线130。
图2是示意性地示出传统的引线框架(Lead Frame)封装结构200的剖视图,图2中与图1中相同的标号表示相同的元件。参照图2,通过在引线框架280的内引脚和芯片120上的引出端之间焊接导线130来实现两者的电连接,这扩大了芯片120的输入输出接口,使得电信号可以通过引线框架280的外引脚到达芯片120,从而方便地实现了芯片120与基板上的其它芯片的电连接。
图3是示意性地示出传统的多芯片封装(MCP)结构300的剖视图,图3中与图1中相同的标号表示相同的元件。参照图3,多个芯片120堆叠在基板110上,每个芯片120上的引出端通过导线130电连接到基板110,从而实现芯片120和基板110或基板110上的其它芯片的电连接。在图1、图2和图3示出的封装结构中,底胶160可将芯片120固定住,从而避免芯片120在打线时滑动,另外底胶160还可以适当地缓冲由于各个元件之间的热膨胀系数失配(CTE Mismatch)引起的内应力。塑封层140可以对芯片120和导线130提供支撑保护,防止导线130在外应力下变形。
目前无论对于单芯片封装还是多芯片堆叠封装,由塑封层的吸水性而造成的芯片表面导线腐蚀(Wire Corrosion)、焊盘腐蚀(Pad Corrosion),以及由于上层芯片和塑封层热膨胀系数失配引起的芯片表面与塑封层界面的开裂分层(Delamination),进而造成开路(Open)都是常见的封装失效模式。
实用新型内容
本实用新型的一方面提供了一种包括保护胶合层的芯片封装结构,该保护胶合层在芯片的上表面与塑封层之间形成隔离层,从而能够防止水气扩散并能有效释放由塑封层和芯片的热膨胀系数失配造成的内应力。
根据本实用新型的一方面,一种芯片封装结构包括:基板;芯片,设置在所述基板上;塑封层,形成在所述基板上并包封所述芯片;保护胶合层,形成在所述芯片的上表面与所述塑封层之间。
优选地,所述保护胶合层在所述芯片的上表面与所述塑封层之间形成为隔离层。
优选地,所述保护胶合层的热膨胀系数介于所述芯片的热膨胀系数与所述塑封层的热膨胀系数之间。
优选地,所述保护胶合层不具有吸水性。
优选地,所述保护胶合层覆盖所述芯片的焊盘。
优选地,所述保护胶合层包括至少一种有机物和至少一种无机物,所述至少一种有机物包括树脂。
本实用新型另外的方面和/或优点将在随后的描述中阐明,从描述中将变得明显,或者可通过实践本实用新型而获知。
附图说明
通过参照附图详细描述本实用新型的示例性实施例,本实用新型的以上和其它特征及方面将变得更加清楚,在附图中:
图1是示意性地示出传统的BGA或CSP的结构的剖视图;
图2是示意性地示出传统的引线框架(Lead Frame)封装结构的剖视图;
图3是示意性地示出传统的多芯片封装(MCP)结构的剖视图;
图4是示出根据本实用新型的BGA封装结构的剖视图;
图5至图9是示出根据本实用新型的BGA封装结构的制造方法的顺序步骤的示意图。
具体实施方式
在下文中,将参照附图更加充分地描述本实用新型,本实用新型的优选实施例示出在附图中。本领域技术人员将意识到,在不脱离本实用新型的精神或范围的情况下,可以以各种不同的方式修改描述的实施例。
在附图中,为了清楚起见,夸大了层、膜、面板、区域等的厚度。在整个说明书中,相同的标号指代相同的元件。应该理解,当元件例如层、膜、区域或基底被称作在另一元件“上”时,该元件可以直接在该另一元件上,或者也可以存在中间元件。相反,当元件被称作“直接”在另一元件“上”时,不存在中间元件。
图4是示出根据本实用新型的BGA封装结构的剖视图。参照图4,根据本实施例的BGA封装结构400包括基板410、芯片420、塑封层440和胶合层480。芯片420设置在基板410上,用于固定芯片420的贴片胶460设置在芯片420和基板410之间,从而避免芯片420在打线时滑动。另外,贴片胶460还可以适当地缓冲由于各个元件之间的热膨胀系数失配引起的内应力。导线430将芯片420的引出端(未示出)通过通孔(未示出)电连接到焊球450,从而实现芯片420和基板410或基板410上的其它芯片的电连接。
胶合层480形成在芯片420的上表面上,塑封层440形成在基板410上,从而包封基板410、芯片420和导线430。这里,塑封层440可以由环氧塑封料(EMC)或者其它类型的塑封料形成。胶合层480可包括至少一种有机物(包括树脂)和至少一种无机物,在一个实施例中,胶合层480可包括重量百分比为40%~70%的二氧化硅填充物(Silica Filler)、重量百分比为20%~40%的丙烯酸树脂以及其它合适的材料。胶合层480的厚度范围可以为20μm~100μm。
胶合层480不具有吸水性,因此在芯片420的上表面和塑封层440之间形成一层隔离层,从而能够有效地防止来自外部的水气或塑封层440中的水气渗透到芯片420。此外,胶合层480的热膨胀系数(CTE)可介于芯片420的热膨胀系数和塑封层440的热膨胀系数之间,从而能够减小或缓解由于热膨胀而导致的芯片420与塑封层440之间的内应力。同时,胶合层480可具有较高的弹性模量,从而能够释放由塑封层440和芯片420的热膨胀系数失配造成的内应力。
图5至图9是示出图4中的BGA封装结构的制造方法的顺序步骤的示意图。
首先,参照图5,提供传统的已经完成导线连接(Wire Bonding)但未进行封模(Molding)的BGA。
随后,参照图6,利用普通点胶机在芯片420表面涂敷类似“>-<”形状的液态或者粘流态的胶合剂481。其中,胶合剂481对芯片420表面的钝化层呈润湿性(Wetting),从而有利于胶合剂481在随后的压敷工艺中在芯片420的上表面上形成均匀的厚度。
然后,参照图7,对胶合剂481执行压敷工艺。具体地讲,压敷头1先向下移动,接触胶合剂481的表面,把胶合剂481往下挤压,使胶合剂481平铺在芯片420的整个表面且覆盖住芯片420边缘的焊盘(Bond Pad),然后压敷头1向上移动,脱离胶合剂481。其中,压敷头1表面涂有一层胶合剂481在其上面不润湿(Dewetting)的材料,从而确保压敷头1能够容易地脱离胶合剂481。完成压敷工艺之后,得到如图8所示的器件。在图8中,胶合剂481已经平铺在芯片420的整个表面上。
然后,如图9所示,对胶合剂481执行固化工艺。具体地讲,将经历压敷工艺后的BGA放置在烘箱2中,使胶合剂481在125℃~175℃高温中固化5分钟~15分钟,从而形成固态、玻璃态或者高弹态的胶合层480。胶合剂481在固化后不具有吸水性,弹性优良,且热膨胀系数介于芯片的热膨胀系数与塑封层的热膨胀系数之间。
随后,可采用传统的方法对经历固化工艺后的BGA执行封模工艺和其它后续的封装工艺,以完成整个封装流程,从而获得如图4所示的BGA封装结构400。
虽然以BGA封装结构为示例描述了根据本实用新型实施例的胶合层的应用,但是如本领域技术人员将理解的,图4中示出的根据本实施例的BGA封装结构中的胶合层可容易地应用到CSP、引线框架封装和MCP中。在所述胶合层应用到MCP的情况下,胶合层设置在MCP的顶层芯片的上表面与塑封层之间,从而在MCP的顶层芯片的上表面与塑封层之间形成隔离层。
虽然已经结合当前被认为是实践性的示例性实施例的内容描述了本实用新型,但是应该理解,本实用新型不限于公开的实施例,相反,本实用新型意在覆盖包括在权利要求的精神和范围内的各种修改和等同布置。
Claims (6)
1、一种芯片封装结构,包括基板、设置在所述基板上的芯片以及形成在所述基板上并包封所述芯片的塑封层,其特征是,所述芯片封装结构还包括形成在所述芯片的上表面与所述塑封层之间的保护胶合层。
2、如权利要求1所述的芯片封装结构,其特征是,所述保护胶合层在所述芯片的上表面与所述塑封层之间形成为隔离层。
3、如权利要求1所述的芯片封装结构,其特征是,所述保护胶合层的热膨胀系数介于所述芯片的热膨胀系数与所述塑封层的热膨胀系数之间。
4、如权利要求1所述的芯片封装结构,其特征是,所述保护胶合层不具有吸水性。
5、如权利要求1所述的芯片封装结构,其特征是,所述保护胶合层覆盖所述芯片的焊盘。
6、如权利要求1所述的芯片封装结构,其特征是,所述保护胶合层包括至少一种有机物和至少一种无机物,所述至少一种有机物包括树脂。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CNU2007201753494U CN201134426Y (zh) | 2007-09-05 | 2007-09-05 | 芯片封装结构 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CNU2007201753494U CN201134426Y (zh) | 2007-09-05 | 2007-09-05 | 芯片封装结构 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN201134426Y true CN201134426Y (zh) | 2008-10-15 |
Family
ID=40062694
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CNU2007201753494U Expired - Fee Related CN201134426Y (zh) | 2007-09-05 | 2007-09-05 | 芯片封装结构 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN201134426Y (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105097722A (zh) * | 2014-05-05 | 2015-11-25 | 清华大学 | 半导体封装结构和封装方法 |
-
2007
- 2007-09-05 CN CNU2007201753494U patent/CN201134426Y/zh not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105097722A (zh) * | 2014-05-05 | 2015-11-25 | 清华大学 | 半导体封装结构和封装方法 |
| CN105097722B (zh) * | 2014-05-05 | 2019-12-13 | 清华大学 | 半导体封装结构和封装方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN103811430B (zh) | 层叠封装结构及其形成方法 | |
| TWI495021B (zh) | 半導體封裝結構的製造方法 | |
| JP3839323B2 (ja) | 半導体装置の製造方法 | |
| CN101221946B (zh) | 半导体封装、及系统级封装模块的制造方法 | |
| TW527707B (en) | Semiconductor device and its manufacturing method | |
| US8815645B2 (en) | Multi-chip stacking method to reduce voids between stacked chips | |
| TWI245350B (en) | Wafer level semiconductor package with build-up layer | |
| CN100585839C (zh) | 芯片封装结构与芯片封装工艺 | |
| TW201032300A (en) | Chip scale package and method of fabricating the same | |
| CN103531581B (zh) | 多芯片模块 | |
| US7122407B2 (en) | Method for fabricating window ball grid array semiconductor package | |
| JP2002110721A (ja) | 半導体装置の製造方法 | |
| CN1316611C (zh) | 具有增层结构的晶圆级半导体封装件及其制法 | |
| CN101656246B (zh) | 具有开口的基板的芯片堆叠封装结构及其封装方法 | |
| CN201134426Y (zh) | 芯片封装结构 | |
| CN104347612B (zh) | 集成的无源封装、半导体模块和制造方法 | |
| CN101853791B (zh) | 倒装芯片封装的制造方法、其结构及晶片涂布的结构 | |
| JP2005142452A (ja) | 半導体装置及びその製造方法 | |
| TW591727B (en) | Method for producing a protection for chip edges and arrangement for the protection of chip edges | |
| CN108281398B (zh) | 半导体封装件及其制造方法 | |
| JP2009188392A (ja) | 半導体装置及び半導体装置の製造方法 | |
| TW201330220A (zh) | 具凹槽之封裝結構及其製造方法 | |
| CN101840866A (zh) | 芯片级尺寸封装结构及其制造方法 | |
| CN100394569C (zh) | 防止封装元件溢胶的方法 | |
| TWI241003B (en) | Method and device for cavity-down package |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20081015 Termination date: 20160905 |