CN1319234A - 具有内部刷新的快擦写存储器阵列 - Google Patents
具有内部刷新的快擦写存储器阵列 Download PDFInfo
- Publication number
- CN1319234A CN1319234A CN99811093A CN99811093A CN1319234A CN 1319234 A CN1319234 A CN 1319234A CN 99811093 A CN99811093 A CN 99811093A CN 99811093 A CN99811093 A CN 99811093A CN 1319234 A CN1319234 A CN 1319234A
- Authority
- CN
- China
- Prior art keywords
- flash memory
- channel mos
- memory array
- gate
- mentioned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3418—Disturbance prevention or evaluation; Refreshing of disturbed memory data
- G11C16/3431—Circuits or methods to detect disturbed nonvolatile memory cells, e.g. which still read as programmed but with threshold less than the program verify threshold or read as erased but with threshold greater than the erase verify threshold, and to reverse the disturbance via a refreshing programming or erasing step
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
Landscapes
- Dram (AREA)
- Read Only Memory (AREA)
Abstract
在一种快擦写存储器阵列中,内部刷新周期性地重写存储在快擦写存储器的每一行存储单元中的信息。快擦写存储器阵列包括一个用来指示待刷新行的刷新指针位线。在本发明的第一实施例中,每当一次用户擦除/编程循环之后就自动执行内部刷新。在第二和第三实施例中,由快擦写存储器阵列的用户来选择何时执行内部刷新,但是由内部提供待刷新行的地址。在这三个实施例中,内部刷新都包括扫描,刷新擦除,刷新编程和增值四种操作。
Description
本发明涉及到快擦写(flash)存储器阵列。本发明具体涉及到快擦写存储器阵列的一种内部刷新方式。
在典型的快擦写存储器阵列中,存储单元被排列成行和列的矩阵。图1表示了常规快擦写存储器阵列10的一部分。在快擦写存储器阵列10中,字线12和位线14成矩阵交叉地布置,使快擦写存储单元16处在中间。在授予本发明受让人的1986年5月30日提交的美国专利US4,783,766中公开了一种适合按照本发明使用的已知的快擦写存储单元,可供本文参考。
快擦写存储器阵列10中的每个字线12代表M行之一,而这M行各有N个字。通常将快擦写存储阵列10中的M行各称作存储器的一页。快擦写存储器阵列10中位线14的数目大致等于一行中的N个字数乘以每个字的位数。例如是Atmel Corporation公司(Sun Jose,CA)生产的型号为AT45DB041的4-Megabit Serial DataFlashTM,这种已知的快擦写存储器阵列10的每一行有264个字,每个字8位。
对于处在字线12和位线14交叉点上的每个快擦写存储元件,快擦写存储元件16的漏极连接到位线14,快擦写存储元件16的源极通过一条阵列电源线20连接到阵列电源电压,而快擦写存储元件16的栅极连接到字线12。对于每条字线12,将一个P-沟道MOS隔离传递晶体管22串联连接在字线存取电路(未示出)与设在字线12和位线14交叉点上的第一快擦写存储元件16之间。将一个字线泵24连接在位于P-沟道MOS隔离传递晶体管22和每一行中的第一快擦写存储元件16的栅极之间的每一条字线12的部位,在擦除期间通过字线负泵线26将字线泵24连接到-15伏至-4伏的负电源电压,最好是-10伏。
能够在快擦写存储器阵列中的存储单元上执行的操作有编程(PROGRAM),擦除和读。按照本领域技术人员公知的方式,编程操作往往是通过用第一电压驱动连接到快擦写存储单元16的漏极区的选定位线14并且用第二高电平电压驱动连接到选定字线12上的快擦写存储单元16的栅极而执行热电子注入来执行的。
擦除操作是通过用一个电压驱动快擦写存储单元16的栅极来执行的,这一电压明显小于位线14上的电压。这样就能按照本领域技术人员公知的方式使电子通过快擦写存储单元16的浮动的栅极。对于普通的快擦写存储器阵列10来说,擦除操作是一种整块擦除,将整个快擦写存储器阵列10擦除,扇区擦除是擦除快擦写存储器阵列10的一个扇区,而页擦除可以对一个扇区中的单独一行执行擦除。如果将擦除操作仅限于扇区或整块擦除,就能减少由于在未选中的行中出现不应有的隧道效应所带来的扰乱现象。
尽管按照这样执行擦除操作的方式能够减少擦除扰乱现象,针对擦除和编程操作造成的扰乱还可以执行存储单元的外部刷新,参见Atmel型号为AT45DB041的4-Megabit Serial DataFlashTM的数据表。在外部刷新时,数据擦写用户可以采用Auto Page Rewrite指令将存储在一行中的数据读入一个缓冲器,然后将存储在缓冲器中的数据写回到同一行,从而刷新快擦写存储器阵列中的这一行。Gupta等人在属于本发明同一受让人的1997年3月26日提交的名为“Dual BufferFlash Memory Artchitecture With Multiple Operating Modes(具有多操作模式的双缓冲快闪存储器架构)”的美国专利申请08/824,175号中进一步说明了这种代表缓冲器写操作的Auto PageRewrite指令,可供本文参考。用Auto Page Rewrite(自动页改写)指令执行外部刷新需要快擦写存储器阵列的用户提供用来执行AutoPage Rewrite的指令,还需要为待刷新行提供顺序增值的页地址。要求快擦写存储器阵列的用户提供这些指令会给用户带来麻烦。
本发明的目的之一是为快擦写存储器阵列提供一种内部行刷新方式,自动滚动通过快擦写存储器阵列中的各个行,对快擦写存储器阵列的存储单元进行刷新。
本发明进一步的目的是为快擦写存储器阵列提供一种内部行刷新方式,由用户来编程,自动滚动通过快擦写存储器阵列中的各个行,在快擦写存储器阵列的每N次擦写和编程操作之后刷新存储单元当中的一行。
按照本发明,内部刷新周期性地重写存储在快擦写存储器的每一行存储单元中的信息。快擦写存储器阵列包括一个用来指示待刷新行的刷新指针位线。在本发明的第一实施例中,每当一次用户擦除/编程循环之后就自动执行内部刷新。在第二和第三实施例中,由快擦写存储器阵列的用户来选择何时执行内部刷新,但是由内部提供待刷新行的地址。在这三个实施例中,内部刷新都包括扫描(SCAN),刷新擦除(REFRESH ERASE),刷新编程(REFRESH PROGRAM)和增值(INCREMENT)四种操作。
在本发明的第一实施例中,内部刷新的扫描操作之后是用户擦除/编程循环,然后通过执行刷新擦除,刷新编程和增值操作来恢复内部刷新操作。
在本发明的第二实施例中,用户擦除/编程循环包括指针读和指针编程操作。用这些操作检查在用户擦除/编程循环中被访问的行是否也是有待内部刷新的下一行,如果是,在用户擦除/编程循环之后就维持刷新指针位线上的存储单元的状态。在由快擦写存储器阵列的用户选择的一个用户擦除/编程循环之后,利用扫描,刷新擦除,刷新编程和增值操作来执行内部刷新操作。
在本发明的第三实施例中,快擦写存储器阵列中包括一个刷新选择电路。由于有了这一刷新选择电路,在每次用户擦除/编程循环期间不用执行指针读和指针编程。在由快擦写存储器阵列的用户选择的一个用户擦除/编程循环之后,利用扫描,刷新擦除,刷新编程和增值操作来执行内部刷新操作。
图1是适合按照本发明使用的一种公知的快擦写存储器阵列中的一部分。
图2是适合按照本发明使用的一种快擦写存储器阵列的位线译码电路。
图SA-SC是YASCAN和YBSCAN信号产生电路的示意图,这些信号供图2中按照本发明的位线译码电路使用。
图4所示的表Ⅰ,Ⅱ和Ⅲ表示按照本发明的第一,第二和第三实施例所采用的信号。
图5是一种刷新选择电路的示意图,适合用于按照本发明第三实施例的快擦写存储器阵列。
图6用来产生传递门(PASSGATE)和下拉(PULLDOWN)信号的一种传递门电路的示意图,这些信号供图5中按照本发明第三实施例的刷新选择电路使用。
图7是一个表,它表示按照本发明第三实施例所采用的信号。
图8是本发明第三实施例中采用的信号的定时图。
本领域的技术人员都应该能认识到以下对本发明的描述仅仅是为了说明而没有构成任何限制。本领域技术人员自己就能提出本发明的其他实施例。
按照本发明,内部刷新周期性地重写快擦写存储器的每一行存储单元中存储的信息。本发明的刷新之所以说是“内部的”,因为它与现有技术不同,待重写页的页地址不是由快擦写存储器阵列的用户“从外部”提供的。
按照本发明,在图1的存储器阵列10中有一条专用于地址或刷新指针的位线。下文会详细说明刷新指针位线的使用。在图1所示的一部分快擦写存储器阵列10中,用标号18代表这一刷新指针位线。显而易见,图1所示的快擦写存储器阵列10可以代表整个快擦写存储器阵列或者是快擦写存储器阵列中的一个扇区,这是本领域的普通技术人员都容易理解的。
按照本发明的第一实施例采用了这样的周期性内部刷新方式,在每个用户擦写/编程循环之后就执行内部刷新。在本发明的第二和第三实施例中,由快擦写存储器阵列的用户来设置周期性的内部刷新,在用户所选择的一个用户擦除/编程循环之后响应用户的指令而执行内部刷新。每一种实施例中的内部刷新都包括扫描,刷新擦除,刷新编程和增值四种操作。
在扫描操作中,每一行的刷新指针字线18上的存储单元16被读出,直至找到一个‘0’值。快擦写存储器阵列10中在刷新指针字线18上的存储单元16具有‘0’值的行中存储的数据通过重写被刷新。同样作为扫描操作的一部分,待刷新行的地址被存储在一个扫描锁存器中。在刷新擦除和刷新编程操作之前,将待刷新行中的数据写入一个缓冲器(未示出)。然后用刷新擦除操作擦除这一行,并且用刷新编程操作将存储在缓冲器中的数据写回到这一行。在增值操作中,将扫描锁存器中的行地址递增到反映下一个待刷新行的地址,并且用编程操作将刷新指针字线18上用于下一个待刷新行的对应的存储单元16写成‘0’。
参见图2,它表示按照本发明适合用来对图1所示的快擦写存储器阵列10的位线译码的一种位线译码器40。在本发明所公开的范围内还可以采用其他类型的位线译码器40,这是本领域的普通技术人员都容易理解的。在执行诸如读或编程等指定的操作时,位线译码器40从快擦写存储器10中选定的一行中选择一个字。例如图2所示,被选定字的字宽是八位(B0-B7)。
在位线译码器40中,图1中的每一条位线14被连接到单独的一个N-沟道MOS传递门42的第一源极/漏极。N-沟道MOS传递门42被编组到一起,将同一组中每一个N-沟道MOS传递门42的第二源极/漏极连接到一起构成一个公共节点44。N-沟道MOS传递晶体管42的栅极耦合到译码信号YA<0:m>。
每个公共节点44被连接到一个N-沟道MOS传递晶体管46的第一源极/漏极。N-沟道MOS传递晶体管46被编组到一起,将同一组中每一个N-沟道MOS传递门46的第二源极/漏极连接到一起构成一个公共节点48。N-沟道MOS传递晶体管46被连接到信号YB<0:n>。公共节点48-0到48-7为快擦写存储器阵列中正在操作的字提供I/O。
按照快擦写存储器阵列10的正规操作,在准备执行一种操作时,YA<0:m>和YB<0:n>在选定的行中选择一个字。在选择过程中,YA<0:m>信号之一会处在高逻辑电平,使N个组中各有一个N-沟道MOS晶体管42-0到42-m之一导通。从位线译码器可以看出,这N个组是八组(译码的八位宽的字中每一位有一组)。来自YB<0:n>信号之一的高逻辑电平会同时导通N-沟道MOS晶体管46-0到46-n中的一个,为已经被YA<0:m>信号选中的N-沟道MOS晶体管42-0到42-m中的一个提供一个通路。
图1的刷新指针位线18被连接到N-沟道MOS传递晶体管50的第一源极/漏极,其第二源极/漏极被连接到N-沟道MOS传递晶体管52的第一源极/漏极。N-沟道MOS传递晶体管52的第二源极/漏极被连接到公共节点48-7。N-沟道MOS传递晶体管50和52的栅极分别被连接到按照下文所述的控制信号产生的信号YASCAN和YBSCAN。在对一个选中行的位线18上的存储单元16执行操作时,YASCAN和YBSCAN信号为N-沟道MOS传递晶体管50和52的栅极提供高逻辑电平使它们导通。
图3A,3B和3C分别是一个列扫描扫描电路60,一个YA扫描电路80和一个YB扫描电路100的示意图,用来响应控制信号重写模式(REWRITE),擦除循环(ERASE CYCLE),扫描模式,增值模式(increment mode),指针读模式和指针编程模式而产生列扫描,YASCAN(YA扫描)和YBSCAN(YB扫描)信号。在列扫描电路60中,与非门62的第一输入连接到重写模式控制信号,而第二输入连接到擦除循环控制信号,一个或非门64的第一输入连接到扫描模式控制信号,而第二输入连接到增值模式控制信号,第三输入连接到指针读模式控制信号,而第四输入连接到指针编程模式控制信号。
与非门62的输出通过一个反向器66连接到或非门68的第一输入,而或非门64的输出通过一个反向器70连接到或非门68的第二输入。反向器70的输出还构成了YADISABLE(YA禁用)信号。通过一个反向器72提供的或非门68的输出构成了列扫描(COLUMNSCAN)信号。列扫描信号分别被耦合到YA和YB扫描电路80和100。
在图3B的YA扫描电路80中,列扫描信号通过第一和第二反向器82和84提供给N-沟道MOS晶体管86的漏极。N-沟道MOS晶体管86的源极连接到P-沟道MOS晶体管88的源极,P-沟道MOS晶体管90的栅极以及N-沟道MOS晶体管92的栅极构成一个公共节点94。N-沟道MOS晶体管86的栅极连接到电压源Vdd。一个可变电压源VMY被连接到P-沟道MOS晶体管88和90的漏极和本体(后备栅极)。P-沟道MOS晶体管88的栅极被连接到P-沟道MOS晶体管90的源极和N-沟道MOS晶体管92的漏极之间的公共连接点。N-沟道MOS晶体管92的源极被连接到地。在公共节点94上形成的信号YASCAN被耦合到图2中N-沟道MOS晶体管50的栅极。
图3C的YB扫描电路100与图3B的YA扫描电路80相同。在YB扫描电路100中,列扫描信号通过第一和第二反向器102和104提供给N-沟道MOS晶体管106的漏极。N-沟道MOS晶体管106的源极连接到P-沟道MOS晶体管108的源极,P-沟道MOS晶体管110的栅极以及N-沟道MOS晶体管112的栅极构成一个公共节点114。N-沟道MOS晶体管106的栅极连接到电压源Vdd。一个可变电压源VMY被连接到P-沟道MOS晶体管108和110的漏极和本体(后备栅极)。P-沟道MOS晶体管108的栅极被连接到P-沟道MOS晶体管110的源极和N-沟道MOS晶体管112的漏极之间的公共连接点。N-沟道MOS晶体管112的源极被连接到地。在公共节点114上形成的信号YBSCAN被耦合到图2中N-沟道MOS晶体管52的栅极。
以下要参照图4的表来说明按照本发明第一实施例的列扫描电路60,YA扫描电路80和YB扫描电路100的工作方式。表Ⅰ中所示的信号YASCAN和YBSCAN是响应擦除循环,扫描模式和增值模式控制信号以及可变电压电平VMY而产生的。在本发明的第一实施例中没有采用重写模式,指针读模式和指针编程模式控制信号,这些信号可以省略,或者是将重写模式控制信号固定在高电平,并且将指针读模式和指针编程模式控制信号固定在低电平。
按照表Ⅰ,为了配合着每一个用户擦除/编程循环按照本发明第一实施例来执行内部刷新操作,在用户擦除/编程循环中,在执行步122和124所示的用户擦除(USER ERASE)和用户编程操作之前首先要在120执行扫描操作。在扫描操作中将一个高逻辑电平扫描模式信号提供给或非门64的输入。相应地从列扫描电路60将一个高逻辑电平列扫描信号分别耦合到YA扫描电路80和YB扫描电路100。
在图3B中,高逻辑电平列扫描信号经由N-沟道MOS传递晶体管86使N-沟道MOS晶体管92导通。结果,地电压就被提供给P-沟道MOS晶体管88的栅极使其导通并且将可变电压VMY接到公共节点94上,该电压在扫描操作期间是Vcc,对N-沟道MOS晶体管50的栅极提供YASCAN信号使其导通。在图3C中,YB扫描电路100的操作将YBSCAN信号提供给N-沟道MOS晶体管52的栅极使其导通,就象关于YA扫描电路80所述的一样。
在扫描操作期间,高逻辑电平扫描模式信号也产生一个高电平的YADISABLE信号。当YADISABLE信号是高电平时,一个低逻辑电平被施加到图2的N一沟道MOS晶体管42-0到42-m的栅极,防止快擦写存储器阵列10中的任何其他存储单元16被读出。施加到N-沟道MOS传递晶体管46栅极上的信号没有用。如果按照刷新指针列18从一个存储单元16中读出了一个‘0’值,就将这一存储单元16所属的那一行的地址存储在扫描锁存器中。适合存储行地址的扫描锁存器对于本领域技术人员来说是广泛公知的,为了避免由于繁琐的描述而妨碍对本发明的理解而省略了关于它的说明。
在步122和124中对用户选定的行分别执行用户擦除和用户编程操作。为此,在步122将扫描模式信号置于低电平,而将擦除循环信号置于高电平。如上所述,在本发明的第一实施例中不需要重写模式信号。因此,列扫描信号是高电平,和步120一样,可变电压电平VMY分别出现在YA扫描电路80和YB扫描电路100的公共节点94和114上。然而,与步120中不同,可变电压电平VMY是10伏而不是Vcc,这样就能在用户擦除操作期间使N-沟道MOS晶体管50和52导通。在用户擦除操作期间,各个N-沟道MOS晶体管42和46也是导通的,从而将选定的一行整个擦除。
在步124,擦除循环信号出现从高电平到低电平的过渡,而扫描模式和增值模式信号保持在低电平。如上所述,在按照本发明的第一实施例中不需要指针读模式和指针编程模式控制信号。因此,与非门62和或非门64的输出都是高电平。这些高电平信号通过反向器66和70供给或非门68的第一和第二输入。通过反向器72提供或非门68的高电平输出,使列扫描信号变成低电平。
在YA扫描电路80中,低的列扫描信号通过反向器82和84并经由N-沟道MOS晶体管86到达节点94,在此被P-沟道MOS晶体管88和90以及N-沟道MOS晶体管92锁存。YB扫描电路100的操作与上述YA扫描电路80的操作方式相同。由于YASCAN和YBSCAN信号都是低电平,N-沟道MOS晶体管50和52都被关断。结果,刷新指针位线18上已经在步122被擦除的存储单元16在此时不能编程。在步124中还提供用户希望在快擦写存储器阵列10中编程的那一行中适当译码的那一部分YA和YB信号。
在步126和128,从步120的扫描操作开始继续执行内部刷新操作。步126和128的刷新擦除和刷新编程操作类似于步122和124的用户擦除和用户编程操作,区别仅仅是被执行操作的那一行对应着在步120的扫描操作期间锁存在扫描锁存器中的行地址。在步126的刷新擦除之前,首先将待刷新行写入一个缓冲器。在步126将擦除循环信号置于高电平。如上所述,结果就会使列扫描信号变成高电平。
当列扫描信号处在高电平并且可变电压VMY为10伏时,YA扫描和YB扫描电路80和100的节点94和114上的电压也是10伏所述YA扫描和YB扫描80和100分别构成YASCAN和YBSCAN信号。进而,YA和YB译码信号会将所有N-沟道MOS晶体管42和46都导通。由于在图2所示的译码器40中的所有晶体管都导通,选定地址的一整行都会被擦除。在步128将擦除循环信号置于低电平。结果,就按照步124中的用户编程操作一样的方式将存储在缓冲器中的数据重写到选定的行。
在步130中用增值操作完成内部刷新循环。在增值操作中,将锁存在扫描锁存器中的行地址递增,并且将对应着增值的行地址的刷新指针位线18上的存储单元16编程,使其变成‘0’值。在步130将增值模式信号置于高电平,结果会使列扫描信号也变成高电平。当列扫描信号处在高电平,而可变电压VMY为10伏时,在YA和YB扫描电路80和100中分别用来形成YASCAN和YBSCAN信号并且耦合到N-沟道MOS晶体管50和52的公共节点94和114就被设置到编程操作需要的10伏。YA信号可以将图2的位线译码电路40全都设置到低电压电平,使选定行中的其他位不会被编程。
按照本发明的第二和第三实施例,快擦写存储器阵列10的用户可以设定内部刷新的周期,以便在用户擦除/编程循环之后根据需要执行内部刷新,对快擦写存储器阵列10提供一个“内部刷新指令”。与现有技术不同,待刷新行的地址不是由用户提供的,而是由快擦写存储器阵列10保持跟踪并且由快擦写存储器阵列10的内部提供。
在本发明的第二实施例中,内部刷新的扫描,刷新擦除,刷新编程和增值操作是由列扫描扫描电路60,YA扫描电路80和YB扫描电路100响应擦除循环,扫描模式,增值模式,指针读模式和指针编程模式控制信号来完成的。在图4的表Ⅱ中表示了与本发明第二实施例有关的YA,YB,YASCAN和YBSCAN信号以及可变电压VMY。
在表Ⅱ中,用户擦除/编程循环包括步140,142,144和146所示的指针读,用户擦除,用户编程(USER PROGRAM)和指针编程操作,而内部刷新包括在一个选定的用户擦除/编程循环之后执行的用步148,150,152和154表示的扫描,刷新擦除,刷新编程和增值。
在本发明的第二实施例中,在步140,在每个用户擦除/编程循环期间执行对待擦除和编程行的刷新指针位线18上的存储单元16执行指针读。在指针读操作中,将一个高逻辑电平指针读模式信号提供给或非门64的第三输入。相应地将一个高逻辑电平列扫描信号从列扫描扫描电路60耦合到YA扫描电路80和YB扫描电路100。
在图3B中,由N-沟道MOS传递晶体管86传递高逻辑电平列扫描信号使N-沟道MOS晶体管92导通。结果,地电压被提供给P-沟道MOS晶体管88的栅极使其导通,并且将指针读操作期间是Vcc的可变电压VMY接到公共节点94上,为N-沟道MOS晶体管50的栅极提供YASCAN信号使其导通。如图3C操作YB扫描电路100,为N-沟道MOS晶体管52的栅极提供YBSCAN信号,从而使其象上述的YA扫描电路80一样导通。
在指针读操作期间,高逻辑电平指针读模式信号还会产生一个高电平YADISABLE信号。当YADISABLE信号处在高电平时,低逻辑电平被施加到图2中N-沟道MOS晶体管42-0到42-m的栅极,防止快擦写存储器阵列10中的任何其他存储单元16被读出。施加到N-沟道MOS传递晶体管46栅极上的信号没有用。当指针读操作期间被读出的存储单元的内容处在编程状态也就是通常的‘0’值时,在快擦写存储器中设置一个内部指针读标记。标志的设置对于本领域技术人员来说是公知的,在此处无需进一步说明。
在步142和144中象本发明第一实施例中的步122和124一样保持用来执行用户擦除和用户编程操作的控制信号,对指定的行执行擦除和编程。在完成步142和144之后,当指针读标记处在设定状态时,在步146执行指针编程操作。在指针编程操作中,对应着刚刚被用户读出和编程的一行或是按照用户选择的程序设计被选定的一个增值行的刷新指针位线18上的存储单元16被编程到‘0’值。
在步146的指针编程操作中,对或非门64的第四输入施加高逻辑电平指针编程模式信号,结果使列扫描信号也变成高电平。当列扫描信号是高电平,并且可变电压VMY处在10伏时,在YA扫描和YB扫描电路80和100中分别用来形成YASCAN和YBSCAN信号并且耦合到N-沟道MOS晶体管50和52的公共节点94和114就被设置到编程操作需要的10伏。YA信号可以将图2的位线译码电路40全都设置到低电压电平,使选定行中的其他位不会被编程。
本发明第二实施例中的内部刷新步骤148,150,152和154的执行方式与本发明第一实施例中的内部刷新步骤120,126,128和130相同。
在本发明的第三实施例中,内部刷新的扫描,刷新擦除,刷新编程和增值操作是由列扫描扫描电路60,YA扫描电路80和YB扫描电路100响应重写模式,擦除循环,扫描模式和增值模式控制信号以及可变电压VMY来完成的。在图4的表Ⅲ中表示了与本发明第三实施例有关的YA,YB,YASCAN和YBSCAN信号以及可变电压VMY。
在表Ⅲ中,用户编程/擦除循环包括步156和158所示的用户擦除和用户编程操作,而内部刷新包括在一个选定的用户编程/擦除循环之后执行的用步160,162,164和166表示的扫描,刷新擦除,刷新编程和增值。值得注意的是,用户编程步骤158和用户编程步骤144是相同的,而用户擦除步骤156与用户擦除步骤142不同。
在本发明的第三实施例中没有采用本发明第二实施例的用户擦除/编程循环中的指针读和指针编程操作,而是采用了重写模式控制信号。在步156的用户擦除操作中,将耦合到与非门62的第一输入的重写模式控制信号保持低电平。由于扫描模式和增值模式信号也是低电平,列扫描信号也变成低电平。结果,YASCAN和YBSCAN信号也都是低电平。
本发明第三实施例中的内部刷新步骤160,162,164和166的操作与本发明第一实施例中的内部刷新步骤120,126,128和130类似,区别仅仅是在刷新擦除和刷新编程操作期间保持重写模式控制信号。
从这三个实施例中都可以看出,当分别由信号YA和YB对N-沟道MOS晶体管42和46的栅极施加高电平信号时,施加到N-沟道MOS晶体管42和46栅极上的电压是可变电压VMY。
本发明的第三实施例对图1的快擦写存储器阵列10进行了修改,包括了一个刷新选择电路。之所以包括这一刷新选择电路是为了在一次用户擦除/编程循环之后能够根据需要执行内部刷新,而不必在本发明的第三实施例的用户擦除/编程循环中采用指针读和指针编程操作。
参见图5,图中表示了本发明第三实施例采用的一种刷新选择电路170。在刷新选择电路170中,在每一条第一和第二字线12-1和12-2中,在快擦写存储器阵列10的最后一条位线14上的存储单元16和刷新指针位线18上的存储单元16之间设有一个P-沟道MOS传递晶体管172和一个P-沟道MOS下拉晶体管174。值得注意的是,在快擦写存储器阵列10的每一行中都按照相同的方式设有P-沟道MOS传递晶体管172和P-沟道MOS下拉晶体管174。
在每一行中,P-沟道MOS传递晶体管172的漏极耦合到字线12,而P-沟道MOS传递晶体管172的源极耦合到刷新位线18上的存储单元16。由下文所述的一个传递门电路产生的传递门信号被连接到P-沟道MOS传递晶体管172的栅极。P-沟道MOS传递晶体管172的源极还耦合到P-沟道MOS下拉晶体管174漏极。P-沟道MOS下拉晶体管174的源极耦合到地,而每个P-沟道MOS下拉晶体管174的栅极被耦合到下文所述的传递门电路产生的一个下拉信号。
在图6中表示了一种传递门电路200,它响应控制信号内部刷新,编程循环,擦除循环,擦除/编程复位和复位以及偏置电压VM,VMP,NVM和VWG而产生传递门和下拉信号。在传递门电路200中,内部刷新控制信号通过一个反向器202连接到与非门204的第一输入和与非门206的第一输入。与非门204的第二输入连接到编程循环控制信号,而与非门206的第二输入连接到擦除循环控制信号。编程循环控制信号还通过反向器208连接到N-沟道MOS晶体管210的栅极,擦除循环控制信号还连接到或非门212的第一输入,并且通过一个反向器216连接到与非门214的第一输入。擦除/编程复位控制信号连接到或非门218的第一输入,而复位控制信号连接到或非门218的第二输入。与非门204的输出通过一个反向器220连接到或非门218的第三输入,还连接到或非门212的第二输入和与非门214的第二输入。
或非门218的输出被连接到N-沟道MOS传递晶体管222的漏极和N-沟道MOS晶体管224和226的栅极。N-沟道MOS传递晶体管222的栅极连接到电压源Vdd。N-沟道MOS传递晶体管222的源极连接到P-沟道MOS晶体管228的源极,P-沟道MOS晶体管230的栅极以及P-沟道MOS晶体管232的栅极。P-沟道MOS晶体管228,230和232的漏极和本体(后备栅极)被连接到连接着N-沟道MOS晶体管234的二极管的源极。N-沟道MOS晶体管234的栅极和漏极连接到可变电压源VM。P-沟道MOS晶体管228的栅极和P-沟道MOS晶体管230的源极被连接到N-沟道MOS晶体管224的漏极。P-沟道MOS晶体管232的源极被连接到N-沟道MOS晶体管226的漏极。N-沟道MOS晶体管224和226的源极被连接到地。P-沟道MOS晶体管232的源极和N-沟道MOS晶体管226的漏极的公共连接点被连接到P-沟道MOS晶体管传递门236的漏极。P-沟道MOS晶体管236的栅极连接到地。
与非门206的输出通过一个反向器238连接到与非门240和242的第一输入。与非门240的第二输入被连接到一个内部时钟振荡器,而与非门240的输出连接到与非门242的第二输入,并且通过电容244连接到P-沟道MOS晶体管246的栅极和漏极以及P-沟道MOS晶体管248的源极。与非门242的输出通过电容250连接到P-沟道MOS晶体管246的源极,P-沟道MOS晶体管248的栅极,P-沟道MOS晶体管252的源极,以及P-沟道MOS晶体管254的栅极和漏极。一个负电压倍乘(NEGATIVE VOLTAGEMULTIPLIER(NVM))偏置电压被连接到P-沟道MOS晶体管248和252的漏极。
N-沟道MOS晶体管210的漏极连接到P-沟道MOS晶体管256的源极。N-沟道MOS晶体管210的源极和P-沟道MOS晶体管256的栅极都连接到地。P-沟道MOS晶体管256,254,252,248,246和236的后备栅极都连接到P-沟道MOS晶体管232的源极,N-沟道MOS晶体管226的漏极以及P-沟道MOS晶体管传递门236的漏极的公共连接点上。P-沟道MOS晶体管258,260,262和264的栅极和后备栅极以及P-沟道MOS晶体管266,268,270,272,274,276,278和280的后备栅极也都连接到这一公共连接点上。
P-沟道MOS晶体管258,260,262和264的漏极被耦合到地,而P-沟道MOS晶体管258,260,262和264的源极分别被连接到P-沟道MOS晶体管266,268,270和272的漏极和栅极,并且分别连接到电容282,284,286和288的第一极板。P-沟道MOS晶体管260,262和264的源极还分别被连接到P-沟道MOS晶体管266,268和270的源极。P-沟道MOS晶体管272的源极连接到P-沟道MOS晶体管274和280的漏极和栅极。P-沟道MOS晶体管274的源极连接到P-沟道MOS晶体管276的栅极和漏极,P-沟道MOS晶体管276的源极连接到P-沟道MOS晶体管278的栅极和漏极,而P-沟道MOS晶体管278的源极被连接到地。
内部刷新控制信号也通过一个反向器290连接到或非门292的第一输入。或非门292的第二输入连接到擦除/编程复位控制信号,而或非门292的输出连接到与非门294的第一输入和与非门296的第一输入。与非门294的第二输入连接到内部时钟振荡器,而与非门294的输出连接到与非门296的第二输入以及电容282和286的第二极板。与非门电路296的输出连接到电容284和288的第二极板。
P-沟道MOS晶体管236的源极,P-沟道MOS晶体管252的栅极,P-沟道MOS晶体管254的源极,P-沟道MOS晶体管256的漏极以及P-沟道MOS晶体管280的源极被连接在一个公共节点,形成传递门200的传递门信号。
与非门214的输出连接到N-沟道MOS晶体管298的漏极和N-沟道MOS晶体管300的栅极。N-沟道MOS晶体管298的源极连接到P-沟道MOS晶体管302的源极,P-沟道MOS晶体管304的栅极和P-沟道MOS晶体管306的栅极。一个可变电压源VMP被耦合到P-沟道MOS晶体管302,304和306的漏极和本体(后备栅极)。P-沟道MOS晶体管302的栅极,P-沟道MOS晶体管304的源极以及N-沟道MOS晶体管300的漏极形成一个公共连接点。N-沟道MOS晶体管300的源极被耦合到地。
或非门212的输出被耦合到N-沟道MOS晶体管308的栅极。N-沟道MOS晶体管308的源极被耦合到地,而N-沟道MOS晶体管308的漏极被连接到P-沟道MOS晶体管306的源极。N-沟道MOS晶体管310的栅极被耦合到擦除循环控制信号,而N-沟道MOS晶体管310的漏极被耦合到可变偏置电压VWG。N-沟道MOS晶体管308的漏极,N-沟道MOS晶体管310的源极和P-沟道MOS晶体管306的源极的公共连接点构成传递门电路200的PULL DOWN信号。
在图8中,表Ⅳ表示用于本发明各种模式的传递门和下拉信号的电压,而表Ⅴ表示用于本发明各种模式的电压源VM,VMP,VWG和NVM的电压。
关于图7的传递门电路200,按照本发明第三实施例的操作方式,在按照图4的表Ⅲ中步160,162,164和166所示的扫描,刷新擦除,刷新编程和增值操作执行内部刷新操作时,提供给传递门电路200的控制信号内部刷新处在高逻辑电平,而在按照图4的表Ⅲ中步156和158所示的用户擦除和用户编程操作执行用户擦除和编程循环操作时,提供给传递门电路200的内部刷新控制信号处在低逻辑电平。
在扫描操作期间,擦除循环和编程循环控制信号都处在低逻辑电平。结果,施加到图5中P-沟道MOS传递晶体管172栅极上的传递门信号是-2伏,而施加到图5中P-沟道MOS下拉晶体管174栅极上的下拉信号是大约5伏(VMP)。
在刷新擦除操作期间,控制信号擦除循环处在高电平,而编程循环控制信号处在低电平,如图8中的标号350所示。结果,施加到图5中P-沟道MOS传递晶体管172栅极上的传递门信号大约是-10伏,而施加到图5中P-沟道MOS下拉晶体管174栅极上的下拉信号是大约1.5伏(VWG)。
在刷新编程操作期间,擦除循环控制信号处在低电平,而编程循环控制信号处在高电平,如图8中的标号352所示。擦除/编程复位控制信号也会出现简短的脉冲高电平,如标号354所示。结果,施加到图5中P-沟道MOS传递晶体管172栅极上的传递门信号是-2伏,而施加到图5中P-沟道MOS下拉晶体管174栅极上的下拉信号是大约10伏(VMP)。
在增值操作期间,擦除循环控制信号处在低电平,而编程循环控制信号处在高电平。结果,施加到图5中P-沟道MOS传递晶体管172栅极上的传递门信号是-2伏,而施加到图5中P-沟道MOS下拉晶体管174栅极上的下拉信号是大约10伏(VMP)。在结束增值操作时,复位控制信号会出现简短的脉冲高电平,如标号356所示,将传递门电路200复位。
在用户擦除操作期间,内部刷新控制信号是低电平,擦除循环控制信号是高电平,而编程循环控制信号是低电平,如图8中标号350所示。结果,施加到图5中P-沟道MOS传递晶体管172栅极上的传递门信号低于1伏,而施加到图5中P-沟道MOS下拉晶体管174栅极上的下拉信号是大约1.5伏(VWG)。
在用户编程操作期间,内部刷新控制信号是低电平,擦除循环控制信号是低电平,而编程循环控制信号是高电平,如图8中标号352所示。擦除/编程复位控制信号也会出现简短的脉冲高电平,如标号354所示。结果,施加到图5中P-沟道MOS传递晶体管172栅极上的传递门信号是大约10伏,而施加到图5中P-沟道MOS下拉晶体管174栅极上的下拉信号是大约0伏。
尽管本发明是用实施例来表示和说明的,本领域的技术人员无需脱离本发明的原理就能够对其作出许多进一步的修改。本发明是由权利要求书来限定的。
Claims (6)
1.快擦写存储器阵列的一种操作方法包括以下步骤:
a)扫描上述快擦写存储器阵列的一个待刷新行;
b)擦除上述快擦写存储器阵列中的上述待刷新行;
c)对上述快擦写存储器阵列中的上述待刷新行编程;以及
d)将上述快擦写存储器阵列中的上述待刷新行的地址增值。
2.按照权利要求1的快擦写存储器阵列操作方法,其特征是进一步包括以下步骤:
擦除上述快擦写存储器阵列中选定的一行;以及
对上述快擦写存储器阵列中的上述选定行编程。
3.按照权利要求2的快擦写存储器阵列操作方法,其特征是在步骤a)之前执行权利要求2的步骤。
4.按照权利要求2的快擦写存储器阵列操作方法,其特征是在步骤a)和b)之间执行权利要求2的步骤。
5.快擦写存储器阵列的一种操作方法包括以下步骤:
a)读出上述快擦写存储器阵列中选定的一行,并且在上述选定行中存储一个选定位的状态;
b)擦除上述快擦写存储器阵列中的上述选定行;
c)对上述快擦写存储器阵列中的上述选定行编程;以及
d)如果在步骤a)中存储的上述选定位的上述状态处在第一状态,就按照上述第一状态对上述选定位编程。
6.按照权利要求5的快擦写存储器阵列操作方法,其特征是进一步包括以下步骤:
扫描上述快擦写存储器阵列的一个待刷新行;
擦除上述快擦写存储器阵列中的上述待刷新行;
对上述快擦写存储器阵列中的上述待刷新行编程;以及
将上述快擦写存储器阵列中的上述待刷新行的地址增值。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US09/156,213 US6088268A (en) | 1998-09-17 | 1998-09-17 | Flash memory array with internal refresh |
| US09/156,213 | 1998-09-17 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1319234A true CN1319234A (zh) | 2001-10-24 |
| CN1221981C CN1221981C (zh) | 2005-10-05 |
Family
ID=22558602
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CNB998110930A Expired - Fee Related CN1221981C (zh) | 1998-09-17 | 1999-09-14 | 具有内部刷新的快闪存储器阵列 |
Country Status (12)
| Country | Link |
|---|---|
| US (2) | US6088268A (zh) |
| EP (1) | EP1147521B1 (zh) |
| JP (1) | JP2002525778A (zh) |
| KR (1) | KR100554605B1 (zh) |
| CN (1) | CN1221981C (zh) |
| AU (1) | AU6388199A (zh) |
| CA (1) | CA2341706A1 (zh) |
| DE (1) | DE19983565B4 (zh) |
| HK (1) | HK1041554B (zh) |
| NO (1) | NO20011274L (zh) |
| RU (1) | RU2224303C2 (zh) |
| WO (1) | WO2000016338A1 (zh) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN100472492C (zh) * | 2003-09-29 | 2009-03-25 | 英特尔公司 | 集成刷新的存储器缓冲装置 |
| CN102347075A (zh) * | 2010-07-30 | 2012-02-08 | 海力士半导体有限公司 | 半导体器件 |
| CN1779853B (zh) * | 2004-11-05 | 2013-04-03 | 三星电子株式会社 | 自动刷新的易失存储器设备及相关存储器系统和操作方法 |
| CN103426475A (zh) * | 2013-08-06 | 2013-12-04 | 广东博观科技有限公司 | 一种降低芯片块擦除时间的方法和装置 |
| CN104714757A (zh) * | 2013-12-17 | 2015-06-17 | 京瓷办公信息系统株式会社 | 更新装置和电子设备 |
Families Citing this family (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6088268A (en) * | 1998-09-17 | 2000-07-11 | Atmel Corporation | Flash memory array with internal refresh |
| US6662263B1 (en) | 2000-03-03 | 2003-12-09 | Multi Level Memory Technology | Sectorless flash memory architecture |
| US7079422B1 (en) * | 2000-04-25 | 2006-07-18 | Samsung Electronics Co., Ltd. | Periodic refresh operations for non-volatile multiple-bit-per-cell memory |
| FR2816750B1 (fr) | 2000-11-15 | 2003-01-24 | St Microelectronics Sa | Memoire flash comprenant des moyens de controle de la tension de seuil de cellules memoire |
| US6466476B1 (en) | 2001-01-18 | 2002-10-15 | Multi Level Memory Technology | Data coding for multi-bit-per-cell memories having variable numbers of bits per memory cell |
| EP1233421B1 (en) | 2001-02-19 | 2007-07-11 | STMicroelectronics S.r.l. | Method for refreshing stored data in an electrically erasable and programmable non-volatile memory |
| DE10126486A1 (de) * | 2001-05-31 | 2002-12-05 | Abb Patent Gmbh | Verfahren und Einrichtung zur Vermeidung von Langzeitdatenverlusten in geräteinternen oder -externen Speichermedien |
| US6421276B1 (en) * | 2001-08-09 | 2002-07-16 | Tower Semiconductor Ltd. | Method and apparatus for controlling erase operations of a non-volatile memory system |
| US6751127B1 (en) | 2002-04-24 | 2004-06-15 | Macronix International, Co. Ltd. | Systems and methods for refreshing non-volatile memory |
| US6633500B1 (en) | 2002-04-26 | 2003-10-14 | Macronix International Co., Ltd. | Systems and methods for refreshing a non-volatile memory using a token |
| US7512975B2 (en) * | 2002-08-16 | 2009-03-31 | Intel Corporation | Hardware-assisted credential validation |
| US7010644B2 (en) * | 2002-08-29 | 2006-03-07 | Micron Technology, Inc. | Software refreshed memory device and method |
| US20040153902A1 (en) * | 2003-01-21 | 2004-08-05 | Nexflash Technologies, Inc. | Serial flash integrated circuit having error detection and correction |
| FR2856186A1 (fr) * | 2003-06-12 | 2004-12-17 | St Microelectronics Sa | Memoire flash comprenant des moyens de controle et de rafraichissement de cellules memoire dans l'etat efface |
| RU2319229C1 (ru) * | 2004-01-19 | 2008-03-10 | ТРЕК 2000 Интернейшнл Лтд. | Портативное устройство хранения данных с использованием таблицы отображения адресов памяти |
| US7238569B2 (en) * | 2005-04-25 | 2007-07-03 | Spansion Llc | Formation method of an array source line in NAND flash memory |
| US7319617B2 (en) * | 2005-05-13 | 2008-01-15 | Winbond Electronics Corporation | Small sector floating gate flash memory |
| US7362610B1 (en) | 2005-12-27 | 2008-04-22 | Actel Corporation | Programming method for non-volatile memory and non-volatile memory-based programmable logic device |
| KR100673027B1 (ko) | 2006-01-31 | 2007-01-24 | 삼성전자주식회사 | 고온 스트레스로 인해 감소된 읽기 마진을 보상할 수 있는불 휘발성 메모리 장치 |
| US7616508B1 (en) * | 2006-08-10 | 2009-11-10 | Actel Corporation | Flash-based FPGA with secure reprogramming |
| KR20100134375A (ko) * | 2009-06-15 | 2010-12-23 | 삼성전자주식회사 | 리프레쉬 동작을 수행하는 메모리 시스템 |
| US8767450B2 (en) * | 2007-08-21 | 2014-07-01 | Samsung Electronics Co., Ltd. | Memory controllers to refresh memory sectors in response to writing signals and memory systems including the same |
| US8161355B2 (en) * | 2009-02-11 | 2012-04-17 | Mosys, Inc. | Automatic refresh for improving data retention and endurance characteristics of an embedded non-volatile memory in a standard CMOS logic process |
| US8243525B1 (en) | 2009-09-30 | 2012-08-14 | Western Digital Technologies, Inc. | Refreshing non-volatile semiconductor memory by reading without rewriting |
| RU2428754C1 (ru) * | 2010-03-02 | 2011-09-10 | Федеральное государственное унитарное предприятие "Центральный научно-исследовательский радиотехнический институт имени академика А.И. Берга" | Устройство стирания записанной информации |
| KR101577721B1 (ko) | 2010-07-09 | 2015-12-29 | 삼성전자주식회사 | 메모리 시스템 및 그것의 리프레쉬 방법 |
| US9361986B2 (en) | 2011-09-19 | 2016-06-07 | Sandisk Technologies Inc. | High endurance non-volatile storage |
| KR101991437B1 (ko) | 2012-08-30 | 2019-06-20 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그의 동작방법 |
| TWI503843B (zh) * | 2014-01-08 | 2015-10-11 | Winbond Electronics Corp | 適應性刷新裝置與方法 |
| US9772901B2 (en) | 2015-05-08 | 2017-09-26 | Nxp Usa, Inc. | Memory reliability using error-correcting code |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4783766A (en) * | 1986-05-30 | 1988-11-08 | Seeq Technology, Inc. | Block electrically erasable EEPROM |
| JP2633252B2 (ja) * | 1987-06-11 | 1997-07-23 | 沖電気工業株式会社 | 半導体記憶装置 |
| KR960002006B1 (ko) * | 1991-03-12 | 1996-02-09 | 가부시끼가이샤 도시바 | 2개의 기준 레벨을 사용하는 기록 검증 제어기를 갖는 전기적으로 소거 가능하고 프로그램 가능한 불휘발성 메모리 장치 |
| JP2870328B2 (ja) * | 1992-11-12 | 1999-03-17 | 日本電気株式会社 | 不揮発性半導体記憶装置 |
| US5365486A (en) * | 1992-12-16 | 1994-11-15 | Texas Instruments Incorporated | Method and circuitry for refreshing a flash electrically erasable, programmable read only memory |
| US5511020A (en) * | 1993-11-23 | 1996-04-23 | Monolithic System Technology, Inc. | Pseudo-nonvolatile memory incorporating data refresh operation |
| US5606532A (en) * | 1995-03-17 | 1997-02-25 | Atmel Corporation | EEPROM array with flash-like core |
| US5699297A (en) * | 1995-05-30 | 1997-12-16 | Kabushiki Kaisha Toshiba | Method of rewriting data in a microprocessor additionally provided with a flash memory |
| KR100192430B1 (ko) * | 1995-08-21 | 1999-06-15 | 구본준 | 비휘발성 메모리 및 이 비휘발성 메모리를 프로그램하는 방법 |
| KR0172831B1 (ko) * | 1995-09-18 | 1999-03-30 | 문정환 | 비휘발성 메모리를 프로그램하는 방법 |
| FR2745114B1 (fr) * | 1996-02-20 | 1998-04-17 | Sgs Thomson Microelectronics | Memoire non volatile multiniveau modifiable electriquement avec rafraichissement autonome |
| US5777923A (en) * | 1996-06-17 | 1998-07-07 | Aplus Integrated Circuits, Inc. | Flash memory read/write controller |
| US5764568A (en) * | 1996-10-24 | 1998-06-09 | Micron Quantum Devices, Inc. | Method for performing analog over-program and under-program detection for a multistate memory cell |
| US5822245A (en) * | 1997-03-26 | 1998-10-13 | Atmel Corporation | Dual buffer flash memory architecture with multiple operating modes |
| US6088268A (en) * | 1998-09-17 | 2000-07-11 | Atmel Corporation | Flash memory array with internal refresh |
-
1998
- 1998-09-17 US US09/156,213 patent/US6088268A/en not_active Expired - Lifetime
-
1999
- 1999-09-14 KR KR1020017003406A patent/KR100554605B1/ko not_active Expired - Fee Related
- 1999-09-14 WO PCT/US1999/021018 patent/WO2000016338A1/en not_active Ceased
- 1999-09-14 RU RU2001110372/09A patent/RU2224303C2/ru not_active IP Right Cessation
- 1999-09-14 AU AU63881/99A patent/AU6388199A/en not_active Abandoned
- 1999-09-14 JP JP2000570786A patent/JP2002525778A/ja not_active Withdrawn
- 1999-09-14 CN CNB998110930A patent/CN1221981C/zh not_active Expired - Fee Related
- 1999-09-14 EP EP99951442A patent/EP1147521B1/en not_active Expired - Lifetime
- 1999-09-14 CA CA002341706A patent/CA2341706A1/en not_active Abandoned
- 1999-09-14 DE DE19983565T patent/DE19983565B4/de not_active Expired - Fee Related
- 1999-09-14 HK HK02102912.9A patent/HK1041554B/zh not_active IP Right Cessation
-
2000
- 2000-04-13 US US09/548,504 patent/US6166959A/en not_active Expired - Lifetime
-
2001
- 2001-03-13 NO NO20011274A patent/NO20011274L/no not_active Application Discontinuation
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN100472492C (zh) * | 2003-09-29 | 2009-03-25 | 英特尔公司 | 集成刷新的存储器缓冲装置 |
| CN1779853B (zh) * | 2004-11-05 | 2013-04-03 | 三星电子株式会社 | 自动刷新的易失存储器设备及相关存储器系统和操作方法 |
| CN102347075A (zh) * | 2010-07-30 | 2012-02-08 | 海力士半导体有限公司 | 半导体器件 |
| CN103426475A (zh) * | 2013-08-06 | 2013-12-04 | 广东博观科技有限公司 | 一种降低芯片块擦除时间的方法和装置 |
| CN104714757A (zh) * | 2013-12-17 | 2015-06-17 | 京瓷办公信息系统株式会社 | 更新装置和电子设备 |
| CN104714757B (zh) * | 2013-12-17 | 2018-01-12 | 京瓷办公信息系统株式会社 | 更新装置和电子设备 |
Also Published As
| Publication number | Publication date |
|---|---|
| RU2224303C2 (ru) | 2004-02-20 |
| CA2341706A1 (en) | 2000-03-23 |
| EP1147521A1 (en) | 2001-10-24 |
| US6088268A (en) | 2000-07-11 |
| DE19983565T1 (de) | 2001-09-27 |
| WO2000016338A1 (en) | 2000-03-23 |
| EP1147521B1 (en) | 2006-12-27 |
| AU6388199A (en) | 2000-04-03 |
| US6166959A (en) | 2000-12-26 |
| CN1221981C (zh) | 2005-10-05 |
| KR20010103582A (ko) | 2001-11-23 |
| HK1041554B (zh) | 2006-07-07 |
| NO20011274D0 (no) | 2001-03-13 |
| HK1041554A1 (zh) | 2002-07-12 |
| DE19983565B4 (de) | 2007-06-28 |
| NO20011274L (no) | 2001-03-13 |
| WO2000016338A9 (en) | 2000-08-17 |
| KR100554605B1 (ko) | 2006-02-24 |
| JP2002525778A (ja) | 2002-08-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1221981C (zh) | 具有内部刷新的快闪存储器阵列 | |
| US7180778B2 (en) | Semiconductor storage device having page copying function | |
| US6735116B2 (en) | NAND-type flash memory device with multi-page program, multi-page read, multi-block erase operations | |
| TWI443661B (zh) | 具有多層列解碼之反及閘快閃架構 | |
| US7095657B2 (en) | Nonvolatile semiconductor memory device capable of realizing optimized erasing operation in a memory array | |
| US20120221779A1 (en) | Programming memory devices | |
| CN1267929C (zh) | 非易失性半导体存储装置 | |
| CN1120231A (zh) | 半导体非易失性存储器件 | |
| JPH09274799A (ja) | 半導体記憶装置 | |
| US20040208059A1 (en) | Flash memory device capable of preventing program disturbance according to partial programming | |
| US6868009B1 (en) | Flash memory device with byte erase | |
| JP2694205B2 (ja) | 不揮発性半導体記憶装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| C17 | Cessation of patent right | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20051005 Termination date: 20091014 |