CN1287454C - 半导体装置及其制造方法 - Google Patents
半导体装置及其制造方法 Download PDFInfo
- Publication number
- CN1287454C CN1287454C CN03104707.6A CN03104707A CN1287454C CN 1287454 C CN1287454 C CN 1287454C CN 03104707 A CN03104707 A CN 03104707A CN 1287454 C CN1287454 C CN 1287454C
- Authority
- CN
- China
- Prior art keywords
- potential well
- conductivity type
- voltage transistor
- semiconductor device
- high voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 64
- 238000000034 method Methods 0.000 title claims description 13
- 239000012535 impurity Substances 0.000 claims abstract description 68
- 239000000758 substrate Substances 0.000 claims abstract description 29
- 238000004519 manufacturing process Methods 0.000 claims abstract description 26
- 230000015572 biosynthetic process Effects 0.000 claims description 15
- 238000010438 heat treatment Methods 0.000 claims description 8
- 238000009792 diffusion process Methods 0.000 claims description 5
- 238000005468 ion implantation Methods 0.000 claims description 2
- 239000012212 insulator Substances 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- -1 phosphonium ion Chemical class 0.000 description 8
- 229910052814 silicon oxide Inorganic materials 0.000 description 8
- 229910052581 Si3N4 Inorganic materials 0.000 description 7
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 7
- 230000004888 barrier function Effects 0.000 description 5
- 238000000926 separation method Methods 0.000 description 5
- 229910052796 boron Inorganic materials 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000003064 anti-oxidating effect Effects 0.000 description 1
- 239000003963 antioxidant agent Substances 0.000 description 1
- 230000003078 antioxidant effect Effects 0.000 description 1
- 235000006708 antioxidants Nutrition 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/859—Complementary IGFETs, e.g. CMOS comprising both N-type and P-type wells, e.g. twin-tub
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0191—Manufacturing their doped wells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Element Separation (AREA)
Abstract
本发明提供一种能够在同一个衬底上具有不同驱动电压的高压晶体管和低压晶体管的半导体装置及其制造方法。该半导体装置包括具有第一导电型的半导体衬底(10);在半导体衬底上形成的具有第二导电型的第一势阱(20);在第一势阱内形成的具有第一导电型的第二势阱(30);在第一势阱内形成的具有第二导电型的第三势阱(40);在第二势阱形成的具有第二导电型的低压晶体管(100NL);在第三势阱形成的具有第一导电型的低压晶体管(200PL);以及在第一势阱形成的具有第一导电型的高压晶体管(400PH)。第二势阱(30)及第三势阱(40)中的杂质浓度比第一势阱(20)中的杂质浓度高。
Description
技术领域
本发明涉及一种在同一个半导体衬底上具有高压晶体管和低压晶体管的半导体装置及其制造方法。
背景技术
例如液晶面板驱动器LSI和CCD驱动器LSI等都由10V以上的电源电压操作,所以通常需要耐压20V以上的高压晶体管。另一方面,要求小型化和高速化的内部控制逻辑部分则使用低压晶体管。为了确保势阱的耐压能力,需要加深形成高压晶体管的势阱。与此相对,为使元件小型化、高速化,形成低压晶体管的势阱应变浅。为此,高压晶体管与低压晶体管要在不同的芯片上形成,即已知的所谓外附电路。
发明内容
本发明的目的在于提供一种在同一衬底上具有不同驱动电压的高压晶体管和低压晶体管的半导体装置及其制造方法。
根据本发明的半导体装置包括:
具有第一导电型的半导体衬底;
在该半导体衬底上形成的具有第二导电型的第一势阱;
在该第一势阱内形成的具有第一导电型的第二势阱;
在该第一势阱内形成的具有第二导电型的第三势阱;
在该第二势阱形成的具有第二导电型的低压晶体管;
在该第三势阱形成的具有第一导电型的低压晶体管;以及
在该第一势阱形成的具有第一导电型的高压晶体管,
其中,该第二势阱和该第三势阱中的杂质浓度比该第一势阱中的杂质浓度高。
根据本发明的半导体装置,由于用于形成低压晶体管的该第二势阱和第三势阱是在用于形成高压晶体管的该第一势阱内形成的,所以,相对于该第一势阱,可以独立地设计该第二势阱以及该第三势阱。其结果是,即使是含有高压晶体管的半导体装置,也可以适应低压晶体管的小型化和高速化要求,提高该第二势阱和该第三势阱的表面浓度。尤其是第三势阱,虽然和第一势阱是同一导电型,但是其杂质浓度能与第一势阱的浓度很好区分开,并且能够控制势阱的旁向膨胀。因此,可以缩小第二和第三势阱的面积,从而提高这些势阱的集成度。
另外,该第二势阱和第三势阱中的杂质浓度比该第一势阱的浓度设定得要高。这样,便可以根据各晶体管的驱动电压及耐压能力,恰当地设定各势阱的杂质浓度。而且,根据本发明的半导体装置可以具有被例如10V以上,特别是在20~60V的电源电压驱动的高压晶体管;以及被例如1.8~5V的电源电压驱动的低压晶体管。
另外,由于在该第一势阱内形成第二势阱和第三势阱,所以在该第二和第三势阱内形成的低压晶体管不受衬底电位的限制,可由所希望的任何电源电压操作。
根据本发明的半导体装置还包括在该半导体衬底上形成的具有第一导电型的第四势阱和在该第四势阱内形成的具有第二导电型的高压晶体管。
在根据本发明的半导体装置中该低压晶体管和该高压晶体管的耐压能力之比可以为3~60,另外,该高压晶体管还可以具有补偿栅结构。
根据本发明的半导体装置制造方法包括:
(a)在具有第一导电型的半导体衬底上形成具有第二导电型的第一势阱;
(b)通过离子注入法分别将具有第一导电型和第二导电型的杂质注入第一势阱的特定区域内,以形成第一杂质层和第二杂质层;以及
(c)通过热处理分别使第一杂质层和第二杂质层中的杂质扩散,以形成具有第一导电型的第二势阱和具有第二导电型的第三势阱。
根据本发明的制造方法,由于形成高压晶体管的该第一势阱和形成低压晶体管的该第二势阱和第三势阱是在不同的步骤完成的,所以相对于第一势阱,第二势阱和第二势阱可以独立地设计。
另外,通过根据本发明制造方法,可以通过热处理分别使该第一杂质层及该第二杂质层中的杂质扩散,并同时形成具有第一导电型的第二势阱及具有第二导电型的第三势阱。
在根据本发明的制造方法中,该第二势阱及该第三势阱中的杂质浓度高于该第一势阱中的杂质浓度。
根据本发明的制造方法还可以包括:
在该第二势阱内形成具有第二导电型的低压晶体管;
在该第三势阱内形成具有第一导电型的低压晶体管;以及
在该第一势阱内形成第一导电型的高压晶体管。
在根据本发明的制造方法中,可以在该半导体衬底上形成具有第一导电型的第四势阱,在该第四势阱形成具有第二导电型的高压晶体管。
附图说明
图1示意性地显示了根据本发明一个实施例的半导体装置主要部分的剖面图;
图2是根据本发明一个实施例的半导体装置制造方法按步骤顺序表示的剖面图;
图3是根据本发明实施例的半导体装置制造方法按步骤顺序表示的剖面图;
图4是根据本发明实施例的半导体装置制造方法按步骤顺序表示的剖面图;
图5是根据本发明实施例的半导体装置制造方法按步骤顺序表示的剖面图;
图6是根据本发明实施例的半导体装置制造方法按步骤顺序表示的剖面图;
图7是根据本发明实施例的半导体装置制造方法按步骤顺序表示的剖面图;
图8是根据本发明一个实施例的半导体装置的高压晶体管的示例结构的剖面图;
图9是图8所示的高压晶体管主要部分的平面图;以及
图10是图1所示的半导体装置各晶体管之间的驱动电压关系图。
具体实施方式
以下参照附图将对根据本发明的一个实施例进行说明。
1.半导体装置
图1示意性地显示了根据本发明的半导体装置的剖面图。
图1所示的半导体装置包括具有第一导电型(该例中为P型)半导体(硅)衬底10,在其内形成的具有第二导电型(该例中为N型)的第一势阱20和P型第四势阱50。然后,由第一势阱20和第四势阱50构成所谓的双重势阱结构。
在第一势阱20内形成P型第二势阱30和N型第三势阱40。在比第一势阱20浅的第二势阱30及第三势阱40中形成低压晶体管,并在第一势阱20及第四势阱50中形成高压晶体管。
具体而言,在第二势阱30内形成N沟道型低压晶体管100NL。低压晶体管100NL包括由N型杂质层构成的源极/漏极层32a和32b,以及栅极绝缘层34和栅极36。
在第三势阱40内形成P沟道型低压晶体管200PL。低压晶体管200PL包括由P型杂质层构成的源极/漏极层42a和42b,以及栅极绝缘层44和栅极46。
在第四势阱50内形成N沟道型高压晶体管300NH,高压晶体管300NH包括由N型杂质层构成的源极/漏极层52a和52b和栅极绝缘层54以及栅极56。
在第一势阱20内形成P沟道型高压晶体管400PH,高压晶体管400PH包括由P型杂质层构成的22a和22b,以及栅极绝缘层24和栅极26。
根据本实施例,低压晶体管100NL和200PL被例如1.8~5V的驱动电压下驱动。与低压晶体管100NL和200PL相比,高压晶体管300NH和400PH的驱动电压相当高,例如为20~60V。低压晶体管100NL和200PL与高压晶体管300NH和400PH的耐压能力之比,即(高压晶体管耐压)/(低压晶体管耐压)之比为例如3~60。这里的“耐压”主要是指漏极耐压。
设定各个势阱的结构要考虑设置在各势阱内的晶体管的耐压和阈值,以及各势阱间的结耐压和击穿耐压等因素。
首先就势阱的杂质浓度进行说明。形成低压晶体管的第二势阱30及第三势阱40的杂质浓度比形成高耐压晶体管的第一势阱20及第四势阱50的杂质浓度设定得要高。第二势阱30以及第三势阱40的杂质浓度,例如表面浓度,是4.0×1016~7.0×1017atoms/cm3。另外,第一势阱20以及第四势阱50的杂质浓度,例如表面浓度,是8.0×1015~4.0×1016atoms/cm3。
关于势阱的深度,如果考虑势阱耐压能力,形成低压晶体管的第二势阱30和第三势阱40的深度比形成高压晶体管的第一势阱20和第四势阱50要浅。例如,第一势阱20的深度为10~20μm,第二势阱30和第三势阱40的深度为3~10μm。将第一势阱20的深度与第二势阱30和第三势阱40的深度相比,二者深度的比值分别为例如2~5。
图1所示的各晶体管被未在图中表示的元件隔离绝缘层所隔离。并且各高压晶体管300NH和400PH可以具有所谓补偿栅极结构,其中,栅极与源极/漏极层不重合。在以下所述的例子中,各高压晶体管具有LOCOS补偿结构。具体而言,在各高压晶体管中,在栅极与源极/漏极层之间设置补偿区。该补偿区由设定在半导体衬底的特定区域的补偿LOCOS层下的低浓度杂质层构成。
图8示出了作为补偿栅极结构的一个示例的高压晶体管400PH结构的剖面图。图9示出了高压晶体管400PH的主要部分的平面图。
P沟道型高压晶体管400PH包括设置在N型第一势阱20上的栅极绝缘层24;在该栅极绝缘层24上形成的栅极26;设置在栅极绝缘层24周围的补偿LOCOS层65a;在该补偿LOCOS层65a下面形成的由P型低浓度杂质层构成的补偿杂质层57a;以及设置在补偿LOCOS层65a外侧的源极/漏极层22a和22b。
通过元件隔离LOCOS层(元件隔离绝缘层)65b将高压晶体管400PH与其相邻的晶体管电隔离。进而,在如图所示的N型第一势阱20内的元件隔离LOCOS层65b的下面形成由N型低浓度杂质层构成的沟道阻挡层63c。势阱接触层27通过LOCOS层65c与源极/漏极层22b隔离。在LOCOS层65c的下面,可以形成图中未示出的沟道阻挡层。
根据本实施例,各高压晶体管具有LOCOS补偿结构,从而具有高漏极耐压,从而构成耐高压的MOSFET。换言之,通过在补偿LOCOS层65a下面设置由低浓度杂质层构成的补偿杂质层57a,与没有补偿LOCOS层的情况相比,补偿杂质层57a相对沟道区可以较深。其结果是,当晶体管处于OFF状态时,由于该补偿杂质层57a,可以形成较深的耗尽层,能够缓解漏极近旁的电场,提高漏极耐压。
在根据本实施例的半导体装置中,在用于形成高压晶体管400PH的第一势阱20内形成用于形成低压晶体管100NL和200PL的第二势阱30以及第三势阱40。因此,如下所述,第一势阱20、第二势阱30和第三势阱40是在不同的热处理扩散步骤中形成的。因此,相对于第一势阱20,第二势阱30以及第三势阱40可以独立地设计。其结果是,为适应低压晶体管的小型化和高速化,第二势阱30以及第三势阱40的沿横向的膨胀量可被减小,并且这些势阱的面积也可随之缩小,从而提高第二势阱30和第三势阱40的集成度。
另外,第二势阱30及第三势阱40中的杂质浓度比第一势阱20中的杂质浓度设定得要高。因此,能够根据各晶体管的驱动电压及耐压能力恰当地设定各势阱的杂质浓度。
另外,由于在第一势阱20内形成的第二势阱30和第三势阱40分别与半导体衬底10电隔离。其结果是可以独立地设定第二势阱30和第三势阱40的偏置条件。换言之,相对于半导体衬底10的衬底电位Vsub,可以独立地设定第二势阱30以及第三势阱40的驱动电压。因此,例如图10所示,将低压晶体管100NL和200PL的驱动电压V1和V2由于被设定在高压晶体管300NH和400PH的驱动电压V3和V4之间,从低压晶体管的驱动电压电平变换到高压晶体管的驱动电压电平的电平转换电路的设计可以做到高效且容易。
2.制造方法
接下来,举例说明根据本发明的半导体装置的制造方法,图2~图7示意性地显示了与图1所示的半导体装置制造方法有关的剖面图。
(A)如图2所示,通过对P型半导体(硅)衬底10进行热氧化处理,在半导体衬底10的表面上形成厚约40nm的氧化硅层12。然后,在该氧化硅层12上形成厚度为140~160nm的作为抗氧化层的氮化硅层14。接着,在该氮化硅层14上形成抗蚀层R100。为在对应N型第一势阱20(参照图1)的位置上形成开口部分,在抗蚀层R100上形成图案。然后,利用抗蚀层R100作为掩膜,蚀刻氮化硅层14。接着,利用抗蚀层R100和氮化硅层14作为掩膜,向半导体衬底10内,例如注入磷离子,形成N型杂质层20a。在这种情况下,可以在120keV的加速电压下注入磷离子。
(B)如图2和图3所示,去除抗蚀层R100之后,利用氮化硅层14作为抗氧化掩膜,通过对半导体衬底10进行热氧化处理,在N型的杂质层20a上形成厚500nm的LOCOS层16。接着,在去除氮化硅层14后,利用LOCOS层16作为掩膜,向半导体衬底10内注入硼离子,形成P型杂质层50a。在这种情况下,例如可以在60keV的加速电压下注入硼离子。
(C)如图3和图4所示,通过热处理使N型杂质层20a和P型的杂质层50a中的杂质扩散(受迫),以自对准的方式形成N型第一势阱20和P型第四势阱50。然后,在去除氧化硅层12和LOCOS层16后,通过热氧化,在半导体衬底10上形成氧化硅层18。
(D)如图5所示,在氧化硅层18上形成抗蚀层R200,该抗蚀层在对应第三势阱40(参照图1)的位置上设有开口部分。利用该抗蚀层R200作为掩膜,向N型第一势阱20的特定区域内注入磷离子,形成N型杂质层(第二杂质层)40a。在这种情况下,例如可以在120keV的加速电压下注入磷离子。
(E)如图6所示,去除抗蚀层R200之后,在氧化硅层18上形成抗蚀层R300,该抗蚀层在对应第二势阱30(参照图1)的位置上设有开口部分。利用抗蚀层R300作为掩膜,向第一势阱20的特定的区域内,注入硼离子,形成P型杂质层(第一杂质层)30a。在这种情况下,例如可以在60keV的加速电压下注入硼离子。然后,去除抗蚀层R300。
(F)如图6和图7所示,通过热处理使P型杂质层30a和N型杂质层40a的杂质同时扩散(受迫),形成P型第二势阱30和N型第三势阱40。在这种情况下,第一势阱20和第四势阱50的杂质也同时扩散。
如此,在P型半导体衬底10上,形成N型第一势阱20,并在第一势阱20内形成P型第二势阱30和N型第三势阱40。进而,形成与第一势阱20相邻的P型第三势阱50。上述步骤(D)和步骤(E)的顺序可以相反。
然后,采用众所周知的方法形成元件隔离绝缘层、栅极绝缘层、栅极以及源极/漏极层等,以形成特定的晶体管。具体而言,如图1所示,在第二势阱30内形成N沟道型低压晶体管100NL;在第三势阱40内形成P沟道型低压晶体管200PL。此外,在第一势阱20内还形成P沟道型高压晶体管400PH;在第四势阱50内形成N沟道型高压晶体管300NH。
根据本实施例的制造方法,由于形成高压晶体管400PH的第一势阱20和形成低压晶体管100NL和200PL的第二势阱30以及第三势阱40是分别在不同步骤中形成的。其结果是,相对于第一势阱20可以独立地设计第二势阱30及第三势阱40。
根据本实施例的制造方法,通过步骤(F)的热处理使杂质层30a和杂质层40a中的杂质分别扩散,同时形成P型第二势阱30和N型第三势阱40。另外,根据本实施例的制造方法,通过步骤(C)的热处理使杂质层20a和杂质层50a中的杂质分别扩散,同时形成N型第二势阱20和P型第四势阱50。
本发明并不仅限于上述实施例,在本发明的主题范围之内可以有各种变形。例如,也可采用与该实施例所述的第一导电型为P型、第二导电型为N型相反的导电型。势阱并不限定于三重势阱,根据需要也可以设置单重势阱以及双重势阱。此外,半导体装置的层结构或是平面结构,根据装置的设计也可以采取与上述实施例不同的结构。
尽管本发明已经参照附图和优选实施例进行了说明,但是,对于本领域的技术人员来说,本发明可以有各种更改和变化。本发明的各种更改、变化、和等同物由所附的权利要求书的内容涵盖。
附图标记说明
10 半导体衬底
12 氧化硅层
14 氮化硅层
16 LOCOS层
18 氧化硅层
20 第一势阱
22a,22b 源极/漏极层
24 栅极绝缘层
26 栅极
30 第二势阱
32a,32b 源极/漏极层
34 栅极绝缘层
36 栅极
40 第三势阱
42a,42b 源极/漏极层
44 栅极绝缘层
46 栅极
50 第四势阱
52a,52b 源极/漏极层
54 栅极绝缘层
56 栅极
100NL,200PL 低压晶体管
300NH,400PH 高压晶体管
R100~R300 抗蚀层
Claims (10)
1.一种半导体装置,包括:
具有第一导电型的半导体衬底;
在所述半导体衬底上形成的具有第二导电型的第一势阱;
在所述第一势阱内形成的具有所述第一导电型的第二势阱;
在所述第一势阱内形成的具有所述第二导电型的第三势阱;
在所述第二势阱形成的具有所述第二导电型的低压晶体管;
在所述第三势阱形成的具有所述第一导电型的低压晶体管;以及
在所述第一势阱形成的具有所述第一导电型的高压晶体管,
其中,所述第二势阱及所述第三势阱中的杂质浓度高于所述第一势阱中的杂质浓度。
2.根据权利要求1所述的半导体装置,还包括在所述半导体衬底上形成的具有所述第一导电型的第四势阱和在所述第四势阱形成的具有所述第二导电型的高压晶体管。
3.根据权利要求1或2所述的半导体装置,其中,所述低压晶体管和所述高压晶体管的耐压能力之比为3~60。
4.根据权利要求3所述的半导体装置,其中,所述第二势阱和所述第三势阱分别与所述第一势阱的深度之比为2~5。
5.根据权利要求4所述的半导体装置,其中,所述高压晶体管具有补偿栅结构。
6.一种半导体装置的制造方法,包括:
(a)在具有第一导电型半导体衬底上形成具有第二导电型的第一势阱;
(b)通过离子注入法分别将具有所述第一导电型和所述第二导电型的杂质注入所述第一势阱的特定区域内,以形成第一杂质层和第二杂质层;以及
(c)通过热处理分别使所述第一杂质层和所述第二杂质层中的杂质扩散,以形成具有所述第一导电型的第二势阱和具有所述第二导电型的第三势阱;
其中,所述方法还包括以下步骤:
在所述第二势阱形成具有所述第二导电型的低压晶体管;
在所述第三势阱形成具有所述第一导电型的低压晶体管;以及
在所述第一势阱形成具有所述第一导电型的高压晶体管。
7.根据权利要求6所述的半导体装置制造方法,其中,所述第二势阱和所述第三势阱中的杂质浓度比所述第一势阱中的杂质浓度高。
8.根据权利要求6或7所述的半导体装置制造方法,还包括步骤:在所述半导体衬底上形成具有所述第一导电型的第四势阱。
9.根据权利要求8所述的半导体装置制造方法,还包括步骤:在所述第四势阱形成具有所述第二导电型的高压晶体管。
10.根据权利要求9所述的半导体装置制造方法,其中,所述第二势阱和所述第三势阱分别与所述第一势阱的深度之比为2~5。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002063537 | 2002-03-08 | ||
| JP2002063537A JP2003264244A (ja) | 2002-03-08 | 2002-03-08 | 半導体装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1444280A CN1444280A (zh) | 2003-09-24 |
| CN1287454C true CN1287454C (zh) | 2006-11-29 |
Family
ID=28034856
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN03104707.6A Expired - Fee Related CN1287454C (zh) | 2002-03-08 | 2003-02-25 | 半导体装置及其制造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US6853038B2 (zh) |
| JP (1) | JP2003264244A (zh) |
| CN (1) | CN1287454C (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101401294B (zh) * | 2006-03-17 | 2013-04-17 | 英捷电力技术有限公司 | 具有激励器设备和不连接至电网的功率变换器的变速风机 |
| US7425771B2 (en) * | 2006-03-17 | 2008-09-16 | Ingeteam S.A. | Variable speed wind turbine having an exciter machine and a power converter not connected to the grid |
| US20080128762A1 (en) * | 2006-10-31 | 2008-06-05 | Vora Madhukar B | Junction isolated poly-silicon gate JFET |
| US7622815B2 (en) * | 2006-12-29 | 2009-11-24 | Ingeteam Energy, S.A. | Low voltage ride through system for a variable speed wind turbine having an exciter machine and a power converter not connected to the grid |
| JP2009302194A (ja) * | 2008-06-11 | 2009-12-24 | Sony Corp | 電源遮断トランジスタを有する半導体装置 |
| DE102008047850B4 (de) * | 2008-09-18 | 2015-08-20 | Austriamicrosystems Ag | Halbleiterkörper mit einer Schutzstruktur und Verfahren zum Herstellen derselben |
| JP5375402B2 (ja) * | 2009-07-22 | 2013-12-25 | 富士通セミコンダクター株式会社 | 半導体装置とその製造方法 |
| US8587071B2 (en) * | 2012-04-23 | 2013-11-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Electrostatic discharge (ESD) guard ring protective structure |
| CN104157570B (zh) * | 2013-05-15 | 2017-07-21 | 中芯国际集成电路制造(上海)有限公司 | 一种高压晶体管及其制备方法 |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2788269B2 (ja) * | 1988-02-08 | 1998-08-20 | 株式会社東芝 | 半導体装置およびその製造方法 |
| JPH0770717B2 (ja) | 1988-04-20 | 1995-07-31 | 三菱電機株式会社 | 半導体装置 |
| US5473183A (en) * | 1992-02-21 | 1995-12-05 | Sony Corporation | Semiconductor device of a first conductivity type which has a first well of a second conductivity type formed therein and a second well of the first conductivity type formed in the first well and a pair of MOSFET formed in the first and second wells |
| JPH0778881A (ja) | 1993-09-08 | 1995-03-20 | Fuji Electric Co Ltd | 半導体装置 |
| US5475335A (en) * | 1994-04-01 | 1995-12-12 | National Semiconductor Corporation | High voltage cascaded charge pump |
| JPH08274268A (ja) | 1995-03-31 | 1996-10-18 | Sanyo Electric Co Ltd | Cmos半導体装置の製造方法 |
| US6750527B1 (en) * | 1996-05-30 | 2004-06-15 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit device having a plurality of wells, test method of testing the semiconductor integrated circuit device, and test device which executes the test method |
| US6133077A (en) * | 1998-01-13 | 2000-10-17 | Lsi Logic Corporation | Formation of high-voltage and low-voltage devices on a semiconductor substrate |
| JP4068746B2 (ja) * | 1998-12-25 | 2008-03-26 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
| JP2000286346A (ja) | 1999-01-27 | 2000-10-13 | Seiko Epson Corp | 半導体装置およびその製造方法 |
| JP2000294742A (ja) | 1999-04-06 | 2000-10-20 | Seiko Epson Corp | 半導体装置の製造方法 |
| JP2001291786A (ja) | 2000-04-06 | 2001-10-19 | Seiko Epson Corp | 半導体装置及びその製造方法 |
| JP2001291679A (ja) | 2000-04-06 | 2001-10-19 | Seiko Epson Corp | 半導体装置の製造方法 |
| JP2001291678A (ja) | 2000-04-06 | 2001-10-19 | Seiko Epson Corp | 半導体装置の製造方法 |
| US7115946B2 (en) * | 2000-09-28 | 2006-10-03 | Kabushiki Kaisha Toshiba | MOS transistor having an offset region |
| JP2002170888A (ja) * | 2000-11-30 | 2002-06-14 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
-
2002
- 2002-03-08 JP JP2002063537A patent/JP2003264244A/ja not_active Withdrawn
-
2003
- 2003-02-25 CN CN03104707.6A patent/CN1287454C/zh not_active Expired - Fee Related
- 2003-03-06 US US10/383,167 patent/US6853038B2/en not_active Expired - Fee Related
-
2004
- 2004-11-05 US US10/983,239 patent/US20050064649A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| JP2003264244A (ja) | 2003-09-19 |
| US6853038B2 (en) | 2005-02-08 |
| US20030209742A1 (en) | 2003-11-13 |
| CN1444280A (zh) | 2003-09-24 |
| US20050064649A1 (en) | 2005-03-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1303689C (zh) | 半导体器件 | |
| CN1079996C (zh) | 高压金属氧化物硅场效应晶体管结构 | |
| CN1194414C (zh) | 纵型半导体器件 | |
| CN1254867C (zh) | 半导体装置及其制造方法 | |
| CN1215570C (zh) | Mos晶体管组件 | |
| CN1734786A (zh) | 晶体管及其形成方法 | |
| CN1625313A (zh) | 电流驱动型发光显示装置及其制造方法 | |
| CN1534795A (zh) | 半导体器件及其制造方法 | |
| CN101060133A (zh) | 半导体装置及其制造方法 | |
| CN1823424A (zh) | 半导体装置制造方法和半导体装置 | |
| CN1290192C (zh) | 半导体装置 | |
| CN1287454C (zh) | 半导体装置及其制造方法 | |
| CN1291494C (zh) | 半导体装置 | |
| CN100341140C (zh) | 半导体器件及其制造方法 | |
| CN1658391A (zh) | 纵向双极型晶体管及其制造方法 | |
| CN1258818C (zh) | 半导体器件及其制造方法 | |
| CN1761071A (zh) | 半导体器件及其制造方法 | |
| CN1540742A (zh) | 半导体装置及其制造方法 | |
| CN1601756A (zh) | 半导体装置及其制造方法 | |
| CN101055880A (zh) | 非易失性半导体存储装置 | |
| CN1848437A (zh) | 半导体装置及其制造方法 | |
| CN1828936A (zh) | 高电压晶体管及其制造方法 | |
| CN1767196A (zh) | 半导体器件 | |
| CN1444267A (zh) | 半导体装置的制造方法 | |
| CN1198018A (zh) | 缩短沟道长度的半导体器件 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20061129 Termination date: 20170225 |
|
| CF01 | Termination of patent right due to non-payment of annual fee |