CN1280884C - 半导体装置及其制造方法、电路板以及电子机器 - Google Patents
半导体装置及其制造方法、电路板以及电子机器 Download PDFInfo
- Publication number
- CN1280884C CN1280884C CNB031037771A CN03103777A CN1280884C CN 1280884 C CN1280884 C CN 1280884C CN B031037771 A CNB031037771 A CN B031037771A CN 03103777 A CN03103777 A CN 03103777A CN 1280884 C CN1280884 C CN 1280884C
- Authority
- CN
- China
- Prior art keywords
- electrode
- wire
- lead
- projection
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10W90/811—
-
- H10W72/20—
-
- H10W90/00—
-
- H10W72/01225—
-
- H10W72/01551—
-
- H10W72/07141—
-
- H10W72/073—
-
- H10W72/075—
-
- H10W72/07511—
-
- H10W72/07521—
-
- H10W72/07533—
-
- H10W72/251—
-
- H10W72/29—
-
- H10W72/536—
-
- H10W72/5363—
-
- H10W72/5434—
-
- H10W72/547—
-
- H10W72/5473—
-
- H10W72/5522—
-
- H10W72/59—
-
- H10W72/884—
-
- H10W72/932—
-
- H10W72/9445—
-
- H10W72/952—
-
- H10W74/00—
-
- H10W90/724—
-
- H10W90/732—
-
- H10W90/734—
-
- H10W90/736—
-
- H10W90/752—
-
- H10W90/753—
-
- H10W90/754—
-
- H10W90/756—
Landscapes
- Wire Bonding (AREA)
Abstract
一种半导体装置的制造方法,将第1引线(120)的前端部(122)焊接在第1电极(52)上。将第1引线(120)从第1电极(52)引出到第2电极(12)上的凸块(40)。将第1引线(120)的一部分压扁焊接在凸块40上。使第2引线(220)中形成为球状的前端部(222),通过工具(230),至少一部分与第1引线(120)重叠,焊接在凸块(40)上。利用第2引线(220)的前端部(222)以及工具(230)不将第1引线(120)中在焊接时没有被压扁的部分压扁。从而实现将多个引线以可靠并且稳定的状态焊接在凸块上的目的。
Description
技术领域
本发明涉及一种半导体装置及其制造方法、电路板以及电子机器
背景技术
在半导体装置的制造中,周知的有在电极上的凸块上使多个引线重叠进行焊接。这样,不需要多余增大凸块,可以制造小型半导体装置。另一方面,重叠引线进行焊接时,在上侧进行引线焊接的工序中,不使下侧的引线和凸块之间产生接触不良现象是很重要的。
发明内容
本发明的目的在于可以在可靠并且稳定的状态下将多个引线焊接在凸块上。
(1)有关本发明的半导体装置的制造方法,包括(a)将第1引线的前端部焊接在第1电极上的工序、(b)将上述第1引线从上述第1电极引出到第2电极上的凸块的工序、(c)将上述第1引线的一部分压扁后焊接到上述凸块上的工序、(d)利用工具使第2引线中形成为球状的前端部与上述第1引线中的至少一部分重叠后焊接在上述凸块上的工序,
在上述(d)工序中,利用上述第2引线的上述前端部以及上述工具,在不将上述第1引线中在焊接时没有被压扁的部分压扁的情况下实施焊接工序。
依据本发明,由于利用第2引线的前端部以及工具,在不将第1引线中在焊接时没有被压扁的部分压扁的情况下实施焊接工序,所以可以在不发生第1引线和凸块之间接触不良的情况下,将第2引线焊接在凸块上。因此,可以将多个引线以可靠并且稳定的状态焊接在凸块上。
(2)在该半导体装置的制造方法中,也可以在上述(d)工序中,将上述第2引线的上述前端部的中心配置在沿上述第1引线的引出方向越过上述凸块的中心的部分上后实施焊接工序。
这样,例如如果凸块在第1引线的引出方向上被加宽,可以确保凸块和第2引线有较宽的连接区域。并且,如果凸块在第1引线的引出方向上逐渐降低,容易将第2引线载置在凸块上。因此,可以以可靠并且稳定的状态将第2引线的前端部焊接在凸块上。
(3)在该半导体装置的制造方法中,也可以在上述(d)工序中,在使上述第2引线的上述前端部以及上述工具与上述第1引线的直径在1/2以下的除了被压扁部分以外的部分不接触的情况下实施焊接工序。
这样,可以更加可靠地防止第1引线和凸块之间产生接触不良地情况。
(4)在该半导体装置的制造方法中,也可以在上述(d)工序中,在使上述第2引线的上述前端部以及上述工具与上述第1引线的直径在1/3以下的除了被压扁部分以外的部分不接触的情况下实施焊接工序。
这样,可以更加可靠地防止第1引线和凸块之间产生接触不良地情况。
(5)在该半导体装置的制造方法中,也可以进一步包括在第3电极上设置其它凸块的工序,
在上述(d)工序之后,进一步包括将上述第2引线从上述第2电极引出到第3电极上的凸块、焊接在上述第3电极的凸块上的工序。
(6)在该半导体装置的制造方法中,也可以使上述工具具有使上述第2引线贯穿的孔,
在上述(d)工序中,利用上述工具中的上述孔的开口端部实施焊接工序。
(7)在该半导体装置的制造方法中,也可以在上述(c)工序中,将上述第1引线的一部分焊接在上述凸块的中心、或者沿上述第1引线的引出方向越过上述中心的部分上。
这样,例如,可以避免按压第1引线中从凸块向第1电极侧凸出地部分。因此,可以防止第1引线的垂下。
(8)在该半导体装置的制造方法中,也可以在上述(c)工序中,将上述凸块的一部分压扁。
这样,可以以凸块中没有被压扁的部分作为支点将第1引线向与第2电极相反的方向(上方)提升。为此,可以防止第1引线和形成第2电极的部件之间的接触。
(9)在该半导体装置的制造方法中,也可以在上述(c)工序中,将上述凸块在上述第1引线的引出方向上加宽形成。
这样,可以容易将第2引线焊接在凸块上。
(10)在该半导体装置的制造方法中,也可以在上述(c)工序中,将上述凸块从上述第1引线沿其引出方向离开过程中逐渐降低形成。
这样,可以容易将第2引线焊接在凸块上。
(11)在该半导体装置的制造方法中,也可以在上述(a)工序之前,进一步包括(e)将第3引线中形成为球状的前端部焊接在上述第2电极上的工序、(f)将上述第3引线的一部分从焊接后的上述前端部引出的工序、(g)将上述第3引线中与上述前端部连接的部分在上述前端部上压扁后在上述第2电极上形成上述凸块的工序、以及(h)在上述第2电极上留下上述凸块并将上述第3引线切断的工序。
这样,可以在电极上简单形成具有大致平面的凸块。
(12)在该半导体装置的制造方法中,也可以在上述(g)工序中,将上述凸块形成为具有连接在上述第2电极上的下端部、和大致平坦面的上端部。
(13)在该半导体装置的制造方法中,也可以在上述(g)工序中,使将上述凸块的上述上端部在连接在上述凸块上的上述第1引线向上述凸块引出的方向上加宽形成。
这样,可以容易将第1引线焊接在凸块的上端部上。
(14)在该半导体装置的制造方法中,也可以在上述(g)工序中,使将上述凸块的上述上端部从上述第1引线沿其引出方向离开过程中逐渐降低形成。
这样,可以容易将第1引线焊接在凸块的上端部上。
(15)有关本发明的半导体装置,采用上述方法制造。
(16)有关本发明的半导体装置,包括具有成为第1电极的部分的引出脚、具有集成电路和第2电极、并且在上述第2电极上具有凸块的半导体芯片、具有集成电路和第3电极的半导体芯片、第1端部与上述第1电极电连接同时第2端部与上述凸块电连接的第1引线、使第1端部的至少一部分与上述第1引线重叠那样将上述第1端部连接在上述凸块上、并且第2端部与上述第3电极电连接的第2引线,
将上述第2引线的上述第1端部中心配置在沿上述第1引线的引出方向越过上述凸块的中心的部分上。
依据本发明,可以在不发生第1引线和凸块之间接触不良的情况下,将第2引线焊接在凸块上。另外,例如如果凸块在第1引线的引出方向上被加宽,可以确保凸块和第2引线有较宽的连接区域。进一步,如果凸块在第1引线的引出方向上逐渐降低,容易将第2引线载置在凸块上。因此,可以以可靠并且稳定的状态将多个引线焊接在凸块上。
(17)有关本发明的半导体装置,包括具有集成电路和第1电极的半导体芯片、具有集成电路和第2电极、并且在上述第2电极上具有凸块的半导体芯片、具有集成电路和第3电极的半导体芯片、电连接在任一上述半导体芯片上引出脚、第1端部与上述第1电极电连接同时第2端部与上述凸块电连接的第1引线、使第1端部的至少一部分与上述第1引线重叠那样将上述第1端部连接在上述凸块上、并且第2端部与上述第3电极电连接的第2引线,
将上述第2引线的上述第1端部中心配置在沿上述第1引线的引出方向越过上述凸块的中心的部分上。
依据本发明,可以在不发生第1引线和凸块之间接触不良的情况下,将第2引线焊接在凸块上。另外,例如如果凸块在第1引线的引出方向上被加宽,可以确保凸块和第2引线有较宽的连接区域。进一步,如果凸块在第1引线的引出方向上逐渐降低,容易将第2引线载置在凸块上。因此,可以以可靠并且稳定的状态将多个引线焊接在凸块上。
(18)在该半导体装置中,也可以将上述第1引线的上述第2端部焊接在上述凸块的中心上,或者焊接在沿上述第1引线的引出方向越过上述中心的部分上。
这样,由于将第1引线的第2端部焊接在凸块中第1引线的引出方向的中心上,或者焊接越过该中心的部分上。可以防止第1引线中从凸块向第1电极侧凸出的部分垂下。
(19)在该半导体装置中,上述凸块的一部分也可以被压扁。
这样,可以以凸块中没有被压扁的部分作为支点将第1引线向与电极相反的方向(上方)提升。为此,可以防止第1引线和半导体芯片之间的接触。
(20)在该半导体装置中,也可以使上述凸块具有连接在上述第2电极上的下端部、和大致平坦面的上端部,
上述凸块的至少上述上端部在上述第1引线的引出方向上被加宽形成。
这样,容易将引线焊接在凸块的上端部,可以提高两者电连接的可靠性。
(21)在该半导体装置中,也可以使上述凸块具有连接在上述第2电极上的下端部、和大致平坦面的上端部,
上述凸块的上述上端部从上述第1引线沿其引出方向离开过程中逐渐降低形成。
这样,容易将引线焊接在凸块的上端部,可以提高两者电连接的可靠性。
(22)有关本发明的电路板,安装了上述半导体装置。
(23)有关本发明的电子机器,具有上述半导体装置。
附图说明
图1A~图1C表示有关本发明第1实施方案的凸块的形成方法以及带凸块的半导体元件的制造方法。
图2A以及图2B表示有关本发明第1实施方案的凸块的形成方法以及带凸块的半导体元件的制造方法。
图3表示有关本发明第1实施方案的带凸块的半导体元件及其制造方法。
图4表示图3的IV-IV线的截面图。
图5表示有关本发明第1实施方案的带凸块的半导体元件及其制造方法。
图6表示有关本发明第1实施方案的带凸块的半导体元件及其制造方法。
图7表示有关本发明第1实施方案的带凸块的半导体元件及其制造方法。
图8表示图7的VIII-VIII线的截面图。
图9表示有关本发明第2实施方案的半导体装置的制造方法。
图10表示有关本发明第2实施方案的半导体装置及其制造方法。
图11表示有关本发明第2实施方案的半导体装置及其制造方法。
图12表示有关本发明第2实施方案的半导体装置及其制造方法。
图13A以及图13B表示有关本发明第2实施方案的变形例的半导体装置及其制造方法。
图14表示有关本发明第2实施方案的半导体装置。
图15A以及图15B表示有关本发明第3实施方案的半导体装置及其制造方法。
图16表示图15的部分放大图。
图17表示有关本发明第3实施方案的半导体装置及其制造方法。
图18表示有关本发明第3实施方案的半导体装置及其制造方法。
图19表示有关本发明第3实施方案的半导体装置。
图20表示有关本发明第3实施方案的半导体装置。
图21表示有关本发明的实施方案的电路板。
图22表示有关本发明的实施方案的电子机器。
图23表示有关本发明的实施方案的电子机器。
具体实施方式
以下参照附图说明本发明的实施方案。但是,本发明并不限定于以下的实施方案。
(第1实施方案)
图1A~图8表示本实施方案的带凸块的半导体元件的制造方法。在本实施方案中,在半导体元件10的电极12上形成凸块40。凸块40,通过使用工具30将引线20焊接在电极12上形成。凸块40作为引线键合用的端子使用。
此外,本实施方案的带凸块的半导体元件的制造方法,包括图1A~图2B所示的凸块的形成方法。
首先,如图1A所示,准备好半导体元件10。半导体元件10可以是半导体晶圆14(参见图5)或者半导体芯片16(参见图6)中的任一种。即,凸块形成过程可以在晶圆状态下统一处理,也可以在芯片状态下处理。半导体元件10包括集成电路,例如多在直方体(包括立方体或者板状)上形成。集成电路多在任意一个面(例如最宽的面)上形成。
半导体元件10具有1个或者多个电极12。电极12是在半导体元件10的面上薄薄平坦形成的焊盘。电极12在半导体元件10的具有集成电路的面上形成。这时,电极12也可以在集成电路区域的外侧上形成。使用半导体芯片16时,电极12多在半导体芯片16的面的端部(例如外形的2边或者4边的端部)上形成。同样,使用半导体晶圆14时,电极12多在半导体晶圆14的包含1个集成电路的区域15(参见图5)的端部(例如区域的2边或者4边的端部)上形成。电极12采用铝系或者铜系金属形成。
在半导体元件10上,在避开各电极12的至少一部分的位置上形成钝化膜(图中未画出)。钝化膜,例如可以采用SiO2、SiN或者聚酰亚胺树脂等形成。
如图1A所示,准备好支撑引线20的工具30。引线20由金等导电材料构成。工具30使引线20的轴方向相对于电极12的面垂直那样支撑引线20。在图1A所示的例中,工具30包括孔32,引线20贯穿孔32的内侧中。孔32的宽度(直径)比引线20的宽度(直径)要大。这样,可以在孔32的轴方向上将引线20送出。工具30也可以是半导体装置的制造中所使用的毛细管。工具也可以采用孔以外的引导装置支撑引线20。此外,工具30由图中未画出的支撑体(例如超声波喇叭)被支撑在图中未画出的制造装置的本体(引线焊接机)上。
引线20由夹具36夹持。夹具26配置在工具30的上方,即电极12相反侧。打开夹具36后,可以由工具30对引线20进行操作。此外,在图1A所示的例中,工具30以及夹具36虽然分别独立构成,也可以将工具30以及夹具36一体构成,例如也可以使工具30具有夹具36的功能。
引线20的前端部22,从孔32中从电极12侧的开口部伸出到外部。孔32的开口端部(或者按压部)34,可以按压住引线20的一部分(参见图1B、图2A以及图2B)。如图所示,开口端部34的一部分(工具的外周附近)也可以倾斜。或者开口端部34也可以是平坦面。
如图1A所示,工具30配置在半导体元件10的电极12侧(详细讲在电极12的上方)。然后,引线20的前端部22形成为球状(或者块状)。可以通过热能(例如放电或者燃气火焰)将其前端部22熔化后形成为球状。也可以使图中未画出的电焊矩接近前端部22,进行高压放电将前端部22熔化。
如图1B所示,引线20的前端部22配置在任意一个电极12的上方,在夹具36开放的状态下,降下工具30。这样,将引线30的前端部22焊接在电极12上。详细讲,通过工具30的开口端部34按压引线20的前端部22。优选在按压前端部22的期间施加超声波振动或者热等。这样,可以使前端部22和电极12以良好的状态连接。此外,通过开口端部34的按压,在引线20的前端部22上形成上端部以及比上端部面积大(或者宽度宽)的下端部。
然后,如图1C所示,将引线20的一部分24从焊接后的前端部22引出。由于前端部22连接在电极12上,通过使工具30朝离开电极12的方向移动,可以将引线20的一部分24从前端部22引出。
在图1C所示的例中,将引线20的一部分24弯曲引出。这样,引线20中与前端部22连接的部分在前端部22上容易压扁。例如,可以使工具30先向前端部22的高度方向移动,向电极12的上方引出引线20,然后向前端部22的宽度方向移动使引线20的一部分24弯曲。引线20的一部分24的弯曲方式(形状以及方法)并不限定于上述方式。
如图2A所示,用工具20将与前端部22连接的部分压扁。详细讲,在引线20中从前端部22引出的部分(引线20的一部分24)中至少将与前端部22连接的部分压扁。如图2A所示,开口端部34中用以孔32为基准的一边侧的部分(与工具30移动侧相反一侧的部分)将引线20压扁。引线20中与前端部22连接的部分在前端部22上压扁后成平坦面。在进行压扁时,优选施加超声波振动。这样,在电极12上形成凸块40。在此,凸块40具有与电极12连接的下端部44和具有大致平坦面(削掉引线的突起的面)的上端部42(参见图4)。
如图2A所示,使工具30向前端部22加压的同时,在前端部22上向前端部22的宽度方向(图2A的箭头所示方向)移动。换言之,使工具30向前端部22加压的同时,向与半导体元件10的面平行的方向上滑动。这样,可以形成图3以及图4所示的最佳形状的凸块40。在此,图3表示凸块形成后的半导体元件的平面图,图4表示图3的的IV-IV线的截面图。
在使工具30向前端部22的宽度方向(图3以及图4的箭头所示方向)移动的过程中,也可以在工具30的移动方向上加宽凸块40的上端部42。换言之,在凸块42的平面视图中,使凸块40的上端部42形成为椭圆形状。
这样,在后续工序中,容易将其它引线120焊接在凸块40的上端部42上(参见图7以及图8)。详细讲,通过在凸块40加宽的方向上引出引线120,可以确保引线120和凸块40有较宽的连接区域。因此,可以在可靠并且稳定的状态下将引线120焊接在凸块40上。
在使工具30向前端部22的宽度方向(图3以及图4的箭头所示方向)移动的过程中,也可以在工具30的移动方向上降低(减薄)形成凸块40的上端部42。换言之,凸块40的高度也可以在工具30的移动方向上降低倾斜形成。
这样,在后续工序中,容易将其它引线120焊接在凸块40的上端部42上(参见图7以及图8)。详细讲,通过从凸块40较高侧向凸块40引出引线120,可以增大引线120和半导体元件10之间的距离。为此,可以防止引线120和半导体元件10接触。另外,由于可以避免引线120和半导体元件10接触,在引线120的环形状、环高度、电极12和半导体芯片16的角部(边缘)之间的距离等的设计上没有限制,可以自由进行设计(例如引线的低环化以及短环化)。
图7以及图8表示工具30的移动方向(前端部22的宽度方向的移动方向)的图。详细讲,图7表示凸块形成后的半导体芯片的平面图,图8表示图7的VIII-VIII线的截面图。图7的箭头所示方向是指在后续工序中所连接的引线120向凸块40引出的方向。引线120用于将半导体芯片16的电极12和其它电子部件(例如电路板的布线或者其它半导体芯片)电连接。
如图7所示,也可以使工具30向连接在凸块40上的引线120向凸块40引出的方向移动。此外,因袭120的引出方向并不限定与图7的箭头所示方向,可以根据凸块40(或者电极12)的位置自由确定。
多个电极12在半导体芯片16的端部(图7中外形的4边的端部)上形成时,也可以使工具30从半导体芯片16的端部向中央部的方向移动。如图7所示,多个电极12在半导体芯片16的端部上形成时,引线120多从半导体芯片16的端部向中央部的方向引出。例如,多个中2个以上的引线120从聚焦在半导体芯片16的中央部的1点(图中未画出)的方向延伸从凸块40引出。
这样,如图7以及图8所示,凸块40的上端部可以在引线120的引出方向上加宽(细长)。另外,如图8所示,凸块40的上端部42也可以在引线120的引出方向上逐步降低(减薄)形成。即,凸块40中半导体芯片16的端部侧比中央部侧高。其效果如上所述。
此外,上述工具30的移动方向的说明,并不限定于半导体芯片16,也可以适用于半导体晶圆14中。详细讲,如图5以及图6所示,如果用半导体晶圆14中包含任意一个集成电路的区域15替代半导体芯片16,就可以适用上述工具30的移动方向的说明。
在图2A以及图2B所示的例中,通过使工具30向前端部22的宽度方向移动,将引线20拉薄引出后切断。这时,工具30在使引线20中贯穿工具30的孔32中的部分从前端部22离开的方向(图2A的箭头所示方向)上移动。这样,可以使凸块40的上端部42成最佳形状,同时将引线20切断。另外,可以在施加超声波振动的同时使工具30在前端部22的宽度方向上移动,在给定位置上切断引线20。即,形成多个凸块时,每次可以在一定的位置上切断引线20。为此,引线20中凸出到工具30的外部的部分的长度每次都是一定的,这样,可以使球状的前端部22的直径大小每次都相同。因此,可以稳定连续进行引线20的加工。
此外,当半导体元件10具有多个电极12时,反复进行上述各工序(图1A~图2B所示工序),可以在各电极12上形成凸块40。即,凸出到图2B所示的工具30的外部的前端部,如图1A所示再次形成球状,并焊接到半导体元件10的其它电极上。
在上述的例中,虽然示出的是在半导体元件10的电极12上形成凸块的例子,在本实施方案的凸块形成方法中,并不限定电极的方式,例如也可以在引出脚(电路板上的布线或者引出脚板的内引出脚)的一部分上形成凸块。
依据有关本实施方案的带凸块的半导体元件的制造方法,可以在电极12上简单形成具有大致平坦面的凸块40。另外,利用焊接时使用的工具30在电极12上形成凸块40,并且使凸块40的面平坦,制造过程简单并且快捷。这样,例如没有必要专门进行使凸块40的面平坦的工序(例如平坦化工序)。
另外,由于可以将凸块40形成为在后续工序中所进行的焊接中最适合的形状,可以防止引线120偏离凸块40位置,或者引线120弯曲的状态下焊接。
此外,有关本实施方案的凸块形成方法,可以选择适用根据上述制造方法中说明的内容引导出的任何事项(构成、作用以及效果)。
图3~图8表示本实施方案的带凸块的半导体元件。该带凸块的半导体元件,可以采用上述方法制造。另外,在以下的说明中,将省略根据上述方法的内容所引导出的事项。
半导体元件10,可以是图5所示的半导体晶圆14,也可以是图6所示的半导体芯片16。
如图3所示,凸块40的上端部42,在半导体元件10的平面视图中,在某一方向上被加宽。详细讲,如图7所示,上端部42在引线120的向凸块40引出的方向上被加宽。或者,上端部42在从半导体芯片16(或者半导体晶圆14的区域15(参见图5))的端部向中央部的方向上被加宽。
如图4所示,凸块40的上端部42在某一方向上倾斜。可以象图4那样上端部42的一部分倾斜,也可以整体倾斜。上端部42至少一部分为大致平坦面。如图8所示,上端部42在引线120的向凸块40引出的方向上逐渐降低而倾斜。或者,上端部42在从半导体芯片16(或者半导体晶圆14的区域15(参见图5))的端部向中央部的方向上逐渐降低而倾斜
依据有关本实施方案的带凸块的半导体元件,在凸块40的上端部42上容易将引线(例如引线120)焊接。
(第2实施方案)
图9~图14表示有关本实施方案的半导体装置及其制造方法。在本实施方案中,在凸块40上进行引线120的第2次焊接。
在以下所示的例子中,使用上述实施方案中说明的带凸块半导体芯片(包含采用上述方法制造的半导体芯片),制造半导体装置。此外,半导体芯片16也可以将上述带凸块半导体晶圆14分割成多个单片后形成。
或者也可以对与上述实施方案不同的半导体芯片(例如周知的半导体芯片)实施本实施方案的内容。
图9~图12表示引线的第2次焊接工序。图10表示图9的半导体芯片的部分平面图,图12表示图11的半导体芯片的部分平面图。此外,在图10中工具用2点虚线表示。
首先,如图9所示,在半导体芯片16的外侧配置电极52。在图9所示的例中,电极52是由基板50支撑的引出脚(或者布线)的一部分。电极52也可以是焊盘。通过将半导体芯片16搭载在基板50上,将电极52配置在半导体芯片16的外侧。
基板50可以采用有机系(聚酰亚胺树脂等可挠性基板)或者无机系(陶瓷基板、玻璃基板)的任一种材料形成,也可以采用这些材料的复合机构(玻璃环氧树脂基板)构成。基板50可以是单层基板,也可以是多层基板。
作为变形例,电极52也可以是板材的引出脚板上支撑的引出脚的一部分(例如内引出脚)。这时,引出脚是不被支撑的自由端。引出脚具有内引出脚以及外引出脚,内引出脚的部分面向半导体芯片16的电极12配置。通过将半导体芯片16搭载在图中未画出的裸片衬垫(或者散热片)上,将电极52配置半导体芯片16的外侧。
如图9所示,准备好支撑引线120的工具130。然后,将引线120的前端部122形成为球状,用工具130将引线120的前端部122焊接在电极52上。引线120、工具130以及夹具136的事项,可以适用上述内容。工具130具有孔132以及开口部134。另外,引线120的前端部122形成为球状的方法也和上述相同。
如图9所示,在将前端部122焊接在电极52上之后,将引线120引出到电极12上的凸块40。详细讲,如图10所示,引线120被引出到越过凸块40的中心线L的位置。在此,中心线L,如图10所示,是指在引线120的引出方向上通过凸块40的宽度的中心的假想线,和引线120的引出方向垂直的假想线。
然后,将引线120的一部分焊接在凸块40上。这时,工具130(详细讲开口端部134)中使用在引线120的引出方向上第1电极侧的部分进行焊接。引线120的一部分,如图9以及图10所示,也可以焊接在凸块40中引线120的引出方向的中心(与图10的中心线L重叠的部分)位置上,或者也可以焊接在越过中心的部分(图10的中心线L的右侧部分)上。在图9以及图10所示的例中,通过开口端部134按压凸块40中包含引线120的引出方向的中心的区域。如图9以及图10所示,可以将凸块40以及引线120重叠部分的一部分焊接,也可以全部焊接。在前者,优选对引线120中,凸块40中没有越过引线120的引出方向中心的部分(图10的中心线L的左侧部分)的至少一部分不进行按压。这样,可以由没有被按压的部分支撑(上拉)引线120。即,可以防止引线120和半导体芯片16接触。
在向凸块40的焊接工序中,优选在施加超声波振动的状态下进行。超声波振动通过工具130施加在凸块40上。这样,可以使引线120和凸块40以良好的状态连接。
在图9所示的例中,对工具130加压将引线120的一部分压扁,同时使工具130在凸块40上沿凸块40的宽度方向移动。换言之,在按压凸块40的同时,使工具130在与半导体芯片16的面平行的方向上滑动。这时,也可以使工具130沿引线120向凸块40的引出方向(图9或者图10的箭头所示方向)移动。
这样,凸块40(特别是上端部42)可以加宽(变细长)引线120的引出方向。这样,在后续工序中,可以容易将其它引线220焊接在凸块40上(参见图15A)。详细讲,可以确保引线220和凸块40有较宽的连接区域。因此,可以在可靠并且稳定的状态下将引线220焊接在凸块40上。另外,凸块40,由于可以在引线120的引出方向上加宽,可以防止相邻凸块40之间相互短路。进一步,由于在工具130的移动方向上可以加宽凸块40,对由超声波振动加宽凸块40在方向上没有限制,可以在自由方向上加宽凸块40。
另外,通过工具130的移动,可以在引线120向凸块40的引出方向上将凸块40的上端部42逐渐降(减薄)。
这样,在后续工序中,可以容易将其它引线220焊接在凸块40上(参见图15A)。详细讲,可以容易将引线220的形成了球状的前端部222焊接在偏离凸块40的中心的位置上。
在图9以及图11所示的例子中,通过使工具130在前端部122的宽度方向上移动,将引线120拉薄引出后切断。这时,这时,工具130在使引线120中贯穿工具130的孔132中的部分从凸块40离开的方向(图9的箭头所示方向)上移动。这样,可以凸块40成最佳形状,同时将引线120切断。另外,可以在施加超声波振动的同时使工具130在凸块40的宽度方向上移动,在给定位置上切断引线120。即,在多个凸块40上焊接时,每次可以在一定的位置上切断引线120。为此,引线120中凸出到工具130的外部的部分的长度每次都是一定的,这样,可以使球状的前端部122的直径大小每次都相同。因此,可以稳定连续进行引线120的加工。
这样,如图11以及图12所示,在凸块40上形成引线120的连接部126。如图11所示,使引线120的连接部126比焊接前的引线120的直径要小的情况下扯断。此外,半导体芯片16具有多个凸块40时,反复进行上述各工序,形成多个引线120。
在上述例中,虽然示出的是用引线120将基板50的电极52(引出脚的一部分)和半导体芯片16的电极12电连接的例子,本实施方案的半导体装置的制造方法,并不限定于上述的例子,例如,也可以适用于用引线120将多个半导体芯片的电极之间电连接的情况。
依据有关本实施方案的半导体装置的制造方法,将引线120的一部分焊接在凸块40中引线120的引出方向的中心位置或者越过中心位置的部分上。这样,例如,可以避免工具130按压引线120中在引线120的引出方向的电极52侧凸出的部分。这样,可以防止引线120垂下。因此,可以在可靠并且稳定的状态下将引线120和凸块40焊接。
进一步,由于凸块40在引线120的引出方向被加宽,并且在引线120的引出方向逐渐降低而倾斜,可以在更可靠并且更稳定的状态下焊接引线120。
然后,说明本实施方案的变形例。如图13A以及图13B所示,在本变形例中,在将引线120的一部分焊接在凸块40上的工序中,将凸块40的一部分压扁。即,如图13A所示,向凸块40的方向上对工具130的开口端部134加压,使凸块40的一部分塑性变形。在凸块40的平面视图中,凸块40的被压扁的区域与开口端部134接触的区域重叠。凸块40的被压扁的区域也可以就是上述引线120和凸块40的焊接区域。
另外,也可以在使凸块40的一部分压扁而对工具130加压的同时,使工具130在凸块40上凸块40的宽度方向(图13A的箭头所示方向)上移动。工具130的移动方式以及所产生的效果和已经说明的情况相同。
这样,如图13B所示,可以在引线120中与凸块40的连接部126中,将凸块40的一部分压扁。
依据本变形例,可以以凸块40中没有被压扁的部分作为支点将引线120向和半导体芯片16相反的方向(上方)提升。即,可以防止引线120和半导体芯片16接触。
此外,本变形例可以选择适用根据上述制造方法中所说明的内容引导出的任何事项(构成、作用以及效果)。
图14表示适用本实施方案的半导体装置的一例。在图14所示的例中,半导体装置包括多个半导体芯片16、18、具有电极52的基板50、封接部60、外部端子62。此外,有关本实施方案的半导体装置,并不限定于以下的例子。
在基板50上形成布线,布线的一部分成为电极52。多个半导体芯片16、18在基板50上积层。详细讲,半导体芯片18面朝下安装在基板50上,半导体芯片16配置在半导体芯片18上。半导体芯片16使具有电极12的面朝向与半导体芯片18相反侧进行配置,用引线120与基板50进行电连接。详细讲,在半导体芯片16上设置凸块40,用引线120将凸块40与基板50的电极52电连接。用引线120进行连接的方式,如上所述。
封接部60多采用树脂(例如环氧树脂)。然后,在基板50上设置多个外部端子62(例如焊锡球)。外部端子62,电连接在基板50的布线上,例如,通过基板50的过孔(图中未画出)设置在和搭载多个半导体芯片16、18的面相反一侧上。
依据有关本实施方案的半导体装置,可以实现引线120的低环化,并且可以提供电连接可靠性高的装置。
此外,有关本实施方案的半导体装置,可以选择适用根据上述制造方法中所说明的内容引导出的任何事项(构成、作用以及效果)。例如,也可以用其它半导体芯片替代上述基板50,适用本实施方案。
(第3实施方案)
图15A~图20表示有关本实施方案的半导体装置及其制造方法。在本实施方案中,在已经焊接了引线120的凸块40上,进行其它引线220的第1次焊接。
在以下所示的例中,包含在上述实施方案中说明的制造方法。或者也可以在与上述实施方案不同的工序(例如周知的引线键合工序)之后,,适用本实施方案的内容。
图15A以及图15B表示引线键合工序。图16是图15A的部分放大图。图17是图16所示连接结构的平面图,并省略了工具。图18表示与引线的接触部分。
如图15A所示,在上述实施方案中已经说明的图11所示的状态中,进一步准备其它电极112。在图15A所示的例中,多个半导体芯片16、116,使各电解51、12、112露出那样被积层在基板50上。半导体芯片116搭载在半导体芯片16上。这时,多数情况下上侧的半导体芯片116的外形比下侧半导体芯片16的外形小。
如图15A所示,准备支撑引线220的工具230,使引线220的前端部222形成为球状。引线220、工具230以及夹具236的事项,可以适用上述内容。工具230具有孔232以及开口部234。另外,引线220的前端部222形成为球状的方法也和上述相同。
然后,通过工具230的开口端部234将引线220的前端部222焊接在凸块40上。这时,如图16以及图17所示,使前端部222的至少一部分重叠在引线120上进行焊接。这样,可以有效活用凸块40的平面面积。此外,优选在超声波振动的同时进行焊接。
如图16所示,在上述焊接工序中,通过引线220的前端部222以及工具230,对连接在凸块40上的引线120中没有被压扁的部分不进行压扁。这时,优选使引线220的前端部222以及工具230与引线120中没有被压扁的部分不接触。在此,引线120的没有被压扁的部分是指在将引线120焊接在凸块40上的工序中没有被压扁的部分。即,引线120被压扁的部分是引线120的连接班126。
如果采用图18所示的例进行说明,在上述焊接工序中,引线220的前端部222以及工具230与引线120的X处附近没有被压扁的部分(X处的左侧)不接触。此外,图18的X处是指将引线120向凸块40的焊接中没有被压扁的区域的边界点。
这样,这样可以防止已经连接在凸块40撒谎那个的引线120的环形状变形。详细讲,可以防止引线120的环高度降低后与半导体芯片接触,或者引线120在横方向上倒下,或者引线120损伤的情况发生。
或者,引线220的前端部222以及工具230,也可以与图18所示的引线120的Y处附近没有被压扁的部分(Y处的左侧)不接触。图18的Y处是指将引线120的直径(厚度)降低到1/2时的边界点。这样,可以更加可靠地到达上述效果。
或者,引线220的前端部222以及工具230,也可以与图18所示的引线120的Z处附近没有被压扁的部分(Z处的左侧)不接触。图18的Z处是指将引线120的直径(厚度)降低到1/3时的边界点。这样,可以更加可靠地到达上述效果。
如图17所示,也可以将引线220的前端部222的中心(在图7中引线220中从前端部222在孔232内连续的部分)配置在凸块40中越过引线120的引出方向的中心的部分(图17的中心线L的右侧)进行焊接工序。即,使前端部222的中心偏离引线120向引线40的引出方向。这时,如果凸块40(特别是上端部42)在引线120的引出方向已经被加宽,可以确保凸块40和引线220的连接区域。加宽凸块40的方式,和上述第1以及第2实施方案中说明的方式相同。进一步,如果凸块40在引线120的引出方向逐渐降低而倾斜,容易在凸块40上载置引线220的前端部222。使凸块40倾斜的方式,和上述第1以及第2实施方案中说明的方式相同。这样,可以在可靠并且稳定的状态下将引线220的前端部222焊接在凸块40上。
如图17所示,也可以将整个前端部222配置在凸块40中越过引线120的引出方向的中心的部分(图17的中心线L的右侧),也可以包含凸块40中引线120的引出方向的中心(在图17中与中心线L重叠的部分)进行配置。此外,也可以使引线220的前端部222和凸块40,如图17所示一部分之间重叠进行焊接,或者使整个前端部222与凸块40的一部分重叠进行焊接。
如图15B所示,在上述焊接工序后,将引线220与电极112电连接。详细讲,预先在电极112上形成凸块140,将引线220向凸块140引出,将引线220的一部分焊接在凸块140上。如果凸块140和凸块40是相同的方式形成,则在向凸块140焊接的工序中,可以到达在第2实施方案中说明的效果。
依据有关本实施方案的半导体装置的制造方法,通过引线220的前端部222以及工具230,由于不将引线120的没有被压扁的部分压扁进行焊接的工序,不会出现引线120和凸块40之间的接触不良的情况,可以将新引线220焊接在凸块40上。
此外,有关本实施方案的半导体装置的制造方法,可以选择适用根据上述制造方法中所说明的内容引导出的任何事项(构成、作用以及效果)。
图19表示适用本实施方案的半导体装置的一例。在图19所示的例中,半导体装置包括多个半导体芯片16、116、216、具有电极52的基板50、封接部60、外部端子62。基板50、封接部60以及外部端子62的内容如上所述。此外,有关本实施方案的半导体装置,并不限定于以下的例子。
多个半导体芯片16、116、216在基板50上积层。详细讲,半导体芯片16面朝下安装在基板50上,半导体芯片116配置在半导体芯片16上,半导体芯片216配置在半导体芯片116上。各半导体芯片16、116、216使具有电极的面朝向与基板50相反侧进行配置,用引线与基板50进行电连接。用引线120、220进行连接的方式,如上所述。
依据有关本实施方案的半导体装置,可以实现引线120、220的低环化,并且可以提供电连接可靠性高的装置。
图20表示适用本实施方案的半导体装置的另一例。在图20所示的例中,半导体装置包括多个半导体芯片16、116、316、封接部70、搭载这些的裸片衬垫72、引出脚74。该半导体装置具有QFP(Quad Flat Packag)型的封装结构。
裸片衬垫72在其一面上载置多个半导体芯片16、116、316,其另一面从封接部70中露出。这样可以提高半导体装置的散热性能。封接部70多采用环氧树脂系的树脂。引出脚74包括与封接部70的任一半导体芯片(在图20中的半导体芯片16)电连接的内引出脚76、从封接部70露出到外部的外引出脚78。外引出脚78弯曲成给定形状(在图20中海鸥展翅形状),成为半导体装置的外部端子。如图所示,在外引出脚78上设置焊料等金属皮膜44(例如电镀皮膜)。各半导体芯片16、116、316通过引线120、220相互电连接。用引线进行连接的方式,如上所述。
依据有关本实施方案的半导体装置,可以实现引线120、220的低环化,并且可以提供电连接可靠性高的装置。
图21表示适用本实施方案的电路板。图19所示的半导体装置1被安装在电路板80上。在电路板80上,例如一般采用玻璃环氧树脂基板等有机系基板。在电路板80上形成例如由铜构成的布线图案82,形成所希望的电路,布线图案82与半导体装置的外部端子连接。
作为具有有关本实施方案的半导体装置的电子机器,如图22所示的笔记本型微机1000,图23所示的手机电话2000。
本发明并不限定于上述实施方案,可以进行各种变形。例如,本发明包含和实施方案中所说明的构成实质上相同的构成(例如在功能、方法以及结果上相同的构成,或者在目的以及结果上相同的构成)。另外,本发明包含将实施方案中所说明的构成中非本质性部分进行替换后的构成。另外,本发明包括与实施方案中所说明的构成具有相同作用效果的构成,或者可以达到同一目的的构成。另外,本发明包括在实施方案中所说明的构成中添加了公知技术的构成。
Claims (27)
1.一种半导体装置的制造方法,其特征是包含:
将第1引线的前端部焊接在第1电极上的第1引线焊接工序;
将所述第1引线从所述第1电极引出到第2电极上的凸块的引出工序;
将所述第1引线压扁焊接到所述凸块上,从而在所述第1引线上形成压扁的部分的压扁工序;及
将第2引线中形成为球状的前端部焊接在所述凸块上,并使所述前端部与所述第1引线的重叠部分仅为所述第1引线的所述压扁部分的第2引线焊接工序。
2.根据权利要求1所述的半导体装置的制造方法,其特征是在所述第2引线焊接工序中,将所述第2引线的所述前端部的中心,配置在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块的中心的部分上后,实施焊接工序。
3.根据权利要求1所述的半导体装置的制造方法,其特征是在所述第2引线焊接工序中,使所述第2引线的所述前端部与所述第1引线的重叠部分仅为所述压扁部分中直径成为1/2以下的部分来实施焊接工序。
4.根据权利要求1所述的半导体装置的制造方法,其特征是在所述第2引线焊接工序中,使所述第2引线的所述前端部与所述第1引线的重叠部分仅为所述压扁部分中直径成为1/3以下的部分来实施焊接工序。
5.根据权利要求1~4中任一项所述的半导体装置的制造方法,其特征是进一步包括在第3电极上设置其它凸块的工序,
在所述第2引线焊接工序之后,进一步包括将所述第2引线从所述第2电极引出到第3电极上的凸块、并焊接在所述第3电极的凸块上的工序。
6.根据权利要求1~4中任一项所述的半导体装置的制造方法,其特征是在所述压扁工序中,将所述第1引线焊接在所述凸块的中心、或者沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块中心的部分上。
7.根据权利要求1~4中任一项所述的半导体装置的制造方法,其特征是在所述压扁工序中,不仅将所述第1引线压扁还将所述凸块压扁。
8.根据权利要求1~4中任一项所述的半导体装置的制造方法,其特征是在所述压扁工序中,使所述凸块变形成为在所述第1引线的自所述第1电极向所述第2电极的引出方向上细长。
9.根据权利要求1~4中任一项所述的半导体装置的制造方法,其特征是在所述压扁工序中,使所述凸块变形成为沿着从所述第1引线的自所述第1电极向所述第2电极的引出方向上倾斜变低。
10.根据权利要求1~4中任一项所述的半导体装置的制造方法,其特征是进一步包括:
将第3引线中形成为球状的前端部焊接在所述第2电极上的工序、
将所述第3引线的一部分从焊接后的所述前端部引出的工序、
将所述第3引线中与所述前端部连接的部分在所述前端部上压扁后在所述第2电极上形成所述凸块的工序、以及
在所述第2电极上留下所述凸块并将所述第3引线切断的工序,
从而在所述第2电极上形成所述凸块。
11.根据权利要求10所述的半导体装置的制造方法,其特征是将所述凸块形成为具有连接在所述第2电极上的下端部、和呈平坦面的上端部。
12.根据权利要求11所述的半导体装置的制造方法,其特征是使所述凸块的所述上端部,在所述第1引线的自所述第1电极向所述第2电极的引出的方向上成为细长。
13.根据权利要求11所述的半导体装置的制造方法,其特征是在使所述凸块的所述上端部成为沿着从所述第1引线的自所述第1电极向所述第2电极的引出方向上倾斜变低。
14.一种半导体装置,其特征是包含:
第1电极;
具有集成电路和第2电极、并且在所述第2电极上具有凸块的第1半导体芯片;
具有集成电路和第3电极的第2半导体芯片;
第1端部与所述第1电极电连接同时第2端部与所述凸块电连接的第1引线;及
使第1端部与所述第1引线至少一部分重叠地电连接在所述凸块上、并且使第2端部与所述第3电极电连接的第2引线,
将所述第2引线的所述第1端部,配置在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块的中心的部分。
15.一种半导体装置,其特征是包含:
具有集成电路和第1电极的第1半导体芯片;
具有集成电路和第2电极、并且在所述第2电极上具有凸块的第2半导体芯片;
具有集成电路和第3电极的第3半导体芯片;
电连接在所述第1、第2及第3半导体芯片某一个上的引出脚;
第1端部与所述第1电极电连接同时第2端部与所述凸块电连接的第1引线;及
使第1端部与所述第1引线至少一部分重叠地电连接在所述凸块上、并且使第2端部与所述第3电极电连接的第2引线,
将所述第2引线的所述第1端部,配置在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块的中心的部分。
16.根据权利要求14所述的半导体装置,其特征是将所述第1引线的所述第2端部焊接在所述凸块的中心上,或者焊接在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述中心的部分上。
17.根据权利要求15所述的半导体装置,其特征是将所述第1引线的所述第2端部,焊接在所述凸块的中心上,或者焊接在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述中心的部分上。
18.根据权利要求14所述的半导体装置,其特征是所述凸块的一部分被压扁。
19.根据权利要求15所述的半导体装置,其特征是所述凸块的一部分被压扁。
20.根据权利要求14、16、18中任一项所述的半导体装置,其特征是所述凸块具有连接在所述第2电极上的下端部、和呈平坦面的上端部,
所述凸块的至少所述上端部,在所述第1引线的自所述第1电极向所述第2电极的引出方向上成为细长。
21.根据权利要求15、17、19中任一项所述的半导体装置,其特征是所述凸块具有连接在所述第2电极上的下端部、和呈平坦面的上端部,
所述凸块的至少所述上端部,在所述第1引线的自所述第1电极向所述第2电极的引出方向上成为细长。
22.根据权利要求14、16、18中任一项所述的半导体装置,其特征是所述凸块具有连接在所述第2电极上的下端部、和呈平坦面的上端部,
所述凸块的所述上端部,从所述第1引线的自所述第1电极向所述第2电极的引出方向上倾斜变低。
23.根据权利要求15、17、19中任一项所述的半导体装置,其特征是所述凸块具有连接在所述第2电极上的下端部、和呈平坦面的上端部,
所述凸块的所述上端部,从所述第1引线的自所述第1电极向所述第2电极的引出方向上倾斜变低。
24.一种电路板,其特征是安装了,包含:
第1电极;
具有集成电路和第2电极、并且在所述第2电极上具有凸块的第1半导体芯片;
具有集成电路和第3电极的第2半导体芯片;
第1端部与所述第1电极电连接同时第2端部与所述凸块电连接的第1引线;及
使第1端部与所述第1引线至少一部分重叠地电连接在所述凸块上、并且使第2端部与所述第3电极电连接的第2引线,并且
将所述第2引线的所述第1端部,配置在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块的中心的部分的半导体装置。
25.一种电路板,其特征是安装了,包含:
具有集成电路和第1电极的第1半导体芯片;
具有集成电路和第2电极、并且在所述第2电极上具有凸块的第2半导体芯片;
具有集成电路和第3电极的第3半导体芯片;
电连接在所述第1、第2及第3半导体芯片某一个上的引出脚;
第1端部与所述第1电极电连接同时第2端部与所述凸块电连接的第1引线;及
使第1端部与所述第1引线至少一部分重叠地电连接在所述凸块上、并且使第2端部与所述第3电极电连接的第2引线,并且
将所述第2引线的所述第1端部,配置在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块的中心的部分的半导体装置。
26.一种电子机器,其特征是具有,包含:
第1电极;
具有集成电路和第2电极、并且在所述第2电极上具有凸块的第1半导体芯片;
具有集成电路和第3电极的第2半导体芯片;
第1端部与所述第1电极电连接同时第2端部与所述凸块电连接的第1引线;及
使第1端部与所述第1引线至少一部分重叠地电连接在所述凸块上、并且使第2端部与所述第3电极电连接的第2引线,并且
将所述第2引线的所述第1端部,配置在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块的中心的部分的半导体装置。
27.一种电子机器,其特征是具有,包含:
具有集成电路和第1电极的第1半导体芯片;
具有集成电路和第2电极、并且在所述第2电极上具有凸块的第2半导体芯片;
具有集成电路和第3电极的第3半导体芯片;
电连接在所述第1、第2及第3半导体芯片某一个上的引出脚;
第1端部与所述第1电极电连接同时第2端部与所述凸块电连接的第1引线;及
使第1端部与所述第1引线至少一部分重叠地电连接在所述凸块上、并且使第2端部与所述第3电极电连接的第2引线,并且
将所述第2引线的所述第1端部,配置在沿所述第1引线的自所述第1电极向所述第2电极的引出方向越过所述凸块的中心的部分的半导体装置。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP200241680 | 2002-02-19 | ||
| JP2002041680A JP3584930B2 (ja) | 2002-02-19 | 2002-02-19 | 半導体装置及びその製造方法、回路基板並びに電子機器 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1440064A CN1440064A (zh) | 2003-09-03 |
| CN1280884C true CN1280884C (zh) | 2006-10-18 |
Family
ID=27678353
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CNB031037771A Expired - Fee Related CN1280884C (zh) | 2002-02-19 | 2003-02-19 | 半导体装置及其制造方法、电路板以及电子机器 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US7064425B2 (zh) |
| JP (1) | JP3584930B2 (zh) |
| CN (1) | CN1280884C (zh) |
Families Citing this family (28)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6854637B2 (en) * | 2003-02-20 | 2005-02-15 | Freescale Semiconductor, Inc. | Wirebonding insulated wire |
| JP2005029714A (ja) * | 2003-07-08 | 2005-02-03 | Polyplastics Co | ポリアセタール樹脂組成物 |
| JP2005159267A (ja) * | 2003-10-30 | 2005-06-16 | Shinkawa Ltd | 半導体装置及びワイヤボンディング方法 |
| WO2005052641A2 (en) | 2003-11-21 | 2005-06-09 | Sumitomo Bakelite Co., Ltd. | Optical waveguides and methods thereof |
| JP2005268497A (ja) * | 2004-03-18 | 2005-09-29 | Denso Corp | 半導体装置及び半導体装置の製造方法 |
| JP4581768B2 (ja) * | 2005-03-16 | 2010-11-17 | ソニー株式会社 | 半導体装置の製造方法 |
| JP2007019415A (ja) | 2005-07-11 | 2007-01-25 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| TWI303873B (en) * | 2005-09-23 | 2008-12-01 | Freescale Semiconductor Inc | Method of making stacked die package |
| JP2007134486A (ja) | 2005-11-10 | 2007-05-31 | Toshiba Corp | 積層型半導体装置及びその製造方法 |
| DE102006007306B3 (de) * | 2006-02-16 | 2007-09-13 | Siemens Ag | Elektrische Anordnung mit einer Drahtverbindungsanordnung und Verfahren zum Herstellen einer derartigen elektrischen Anordnung |
| JP2008034567A (ja) * | 2006-07-27 | 2008-02-14 | Fujitsu Ltd | 半導体装置及びその製造方法 |
| JP2008117888A (ja) * | 2006-11-02 | 2008-05-22 | Rohm Co Ltd | 電子部品、およびワイヤボンディング方法 |
| JP5481769B2 (ja) * | 2006-11-22 | 2014-04-23 | 日亜化学工業株式会社 | 半導体装置及びその製造方法 |
| KR101221807B1 (ko) * | 2006-12-29 | 2013-01-14 | 페어차일드코리아반도체 주식회사 | 전력 소자 패키지 |
| US7969022B1 (en) * | 2007-03-21 | 2011-06-28 | Marvell International Ltd. | Die-to-die wire-bonding |
| JP4397408B2 (ja) | 2007-09-21 | 2010-01-13 | 株式会社新川 | 半導体装置及びワイヤボンディング方法 |
| US8247272B2 (en) * | 2007-12-27 | 2012-08-21 | United Test And Assembly Center Ltd. | Copper on organic solderability preservative (OSP) interconnect and enhanced wire bonding process |
| JP4625858B2 (ja) * | 2008-09-10 | 2011-02-02 | 株式会社カイジョー | ワイヤボンディング方法、ワイヤボンディング装置及びワイヤボンディング制御プログラム |
| JP5062283B2 (ja) * | 2009-04-30 | 2012-10-31 | 日亜化学工業株式会社 | 半導体装置及びその製造方法 |
| CN102576684B (zh) * | 2009-10-09 | 2015-08-26 | 日亚化学工业株式会社 | 半导体装置及其制造方法 |
| KR20130042210A (ko) * | 2011-10-18 | 2013-04-26 | 삼성전자주식회사 | 멀티-칩 패키지 및 그의 제조 방법 |
| KR101917331B1 (ko) * | 2012-02-08 | 2018-11-13 | 삼성전자주식회사 | 반도체 패키지 및 이를 제조하는 방법 |
| JP2013191738A (ja) * | 2012-03-14 | 2013-09-26 | Toshiba Corp | 半導体装置およびその製造方法 |
| TWI541920B (zh) * | 2013-07-23 | 2016-07-11 | 矽品精密工業股份有限公司 | 打線結構之製法 |
| WO2015087705A1 (ja) * | 2013-12-10 | 2015-06-18 | ソニー株式会社 | 半導体装置、固体撮像素子、撮像装置および電子機器、並びにそれらの製造方法 |
| JP2014140074A (ja) * | 2014-04-17 | 2014-07-31 | Toshiba Corp | 半導体装置 |
| JP7052444B2 (ja) * | 2018-03-15 | 2022-04-12 | 住友大阪セメント株式会社 | 光変調器、及び光伝送装置 |
| US12142595B2 (en) * | 2020-12-23 | 2024-11-12 | Skyworks Solutions, Inc. | Apparatus and methods for tool mark free stitch bonding |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4845543A (en) * | 1983-09-28 | 1989-07-04 | Hitachi, Ltd. | Semiconductor device and method of manufacturing the same |
| US5842628A (en) * | 1995-04-10 | 1998-12-01 | Fujitsu Limited | Wire bonding method, semiconductor device, capillary for wire bonding and ball bump forming method |
| JP3762475B2 (ja) | 1995-04-10 | 2006-04-05 | 富士通株式会社 | ワイヤボンディング方法及び半導体装置 |
| JP3344235B2 (ja) | 1996-10-07 | 2002-11-11 | 株式会社デンソー | ワイヤボンディング方法 |
| JP3765952B2 (ja) | 1999-10-19 | 2006-04-12 | 富士通株式会社 | 半導体装置 |
| JP2001127246A (ja) | 1999-10-29 | 2001-05-11 | Fujitsu Ltd | 半導体装置 |
| JP2001284388A (ja) | 2000-03-30 | 2001-10-12 | Murata Mfg Co Ltd | ワイヤボンディング方法 |
| JP3631120B2 (ja) | 2000-09-28 | 2005-03-23 | 沖電気工業株式会社 | 半導体装置 |
| JP3570551B2 (ja) | 2001-03-16 | 2004-09-29 | 株式会社カイジョー | ワイヤボンディング方法 |
| US6559526B2 (en) * | 2001-04-26 | 2003-05-06 | Macronix International Co., Ltd. | Multiple-step inner lead of leadframe |
| JP3865055B2 (ja) | 2001-12-28 | 2007-01-10 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
| JP3935370B2 (ja) | 2002-02-19 | 2007-06-20 | セイコーエプソン株式会社 | バンプ付き半導体素子の製造方法、半導体装置及びその製造方法、回路基板並びに電子機器 |
| JP3573133B2 (ja) | 2002-02-19 | 2004-10-06 | セイコーエプソン株式会社 | 半導体装置及びその製造方法、回路基板並びに電子機器 |
-
2002
- 2002-02-19 JP JP2002041680A patent/JP3584930B2/ja not_active Expired - Fee Related
-
2003
- 2003-01-21 US US10/347,299 patent/US7064425B2/en not_active Expired - Fee Related
- 2003-02-19 CN CNB031037771A patent/CN1280884C/zh not_active Expired - Fee Related
-
2006
- 2006-04-25 US US11/410,129 patent/US7314818B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN1440064A (zh) | 2003-09-03 |
| US20060189117A1 (en) | 2006-08-24 |
| JP3584930B2 (ja) | 2004-11-04 |
| US7064425B2 (en) | 2006-06-20 |
| US20030155660A1 (en) | 2003-08-21 |
| US7314818B2 (en) | 2008-01-01 |
| JP2003243442A (ja) | 2003-08-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1280884C (zh) | 半导体装置及其制造方法、电路板以及电子机器 | |
| CN1267978C (zh) | 凸点的形成方法、半导体元件与半导体装置及其制造方法、电路板以及电子机器 | |
| CN1260795C (zh) | 半导体装置及其制造方法、电路板以及电子机器 | |
| CN1161834C (zh) | 半导体器件及其制造方法 | |
| CN1235286C (zh) | 一种电子装置与制作此装置的方法 | |
| CN1173400C (zh) | 板状体和半导体器件的制造方法 | |
| CN1112724C (zh) | 半导体器件及其制造方法 | |
| CN1155084C (zh) | 引线框架及其制造方法、半导体装置及其制造方法 | |
| CN1137173A (zh) | 丝焊方法,半导体器件,丝焊的毛细管及球块形成方法 | |
| CN1283004C (zh) | 半导体装置及其制造方法、线路基板及电子机器 | |
| CN1424757A (zh) | 半导体器件及其制造方法 | |
| CN1271712C (zh) | 具有从密封树脂暴露出来的散热器的半导体器件 | |
| CN1441489A (zh) | 半导体装置及其制造方法、电路板和电子仪器 | |
| CN1156910C (zh) | 引线框、使用该引线框的半导体器件及其制造方法 | |
| CN1208830C (zh) | 半导体芯片与布线基板及制法、半导体晶片、半导体装置 | |
| CN1574346A (zh) | 一种制造半导体器件的方法 | |
| CN1441472A (zh) | 半导体装置及其制造方法、电路板和电子仪器 | |
| CN1581474A (zh) | 无引线型半导体封装及其制造方法 | |
| CN1339176A (zh) | 半导体装置及其制造方法,制造装置,电路基板和电子装置 | |
| CN1430253A (zh) | 焊接方法以及焊接装置 | |
| CN1098819A (zh) | 一种用于导线连接装置的毛细管以及一种应用该毛细管形成导电连接隆起的方法 | |
| CN1700466A (zh) | 半导体封装体及其形成方法 | |
| CN1641873A (zh) | 多芯片封装、其中使用的半导体器件及其制造方法 | |
| CN1877824A (zh) | 半导体器件、层叠式半导体器件和半导体器件的制造方法 | |
| CN1638111A (zh) | 半导体元件的制造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| C17 | Cessation of patent right | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20061018 Termination date: 20130219 |