CN1244160C - 半导体器件 - Google Patents
半导体器件 Download PDFInfo
- Publication number
- CN1244160C CN1244160C CNB031086152A CN03108615A CN1244160C CN 1244160 C CN1244160 C CN 1244160C CN B031086152 A CNB031086152 A CN B031086152A CN 03108615 A CN03108615 A CN 03108615A CN 1244160 C CN1244160 C CN 1244160C
- Authority
- CN
- China
- Prior art keywords
- layer
- conductivity type
- jfet
- semiconductor device
- base layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/662—Vertical DMOS [VDMOS] FETs having a drift region having a doping concentration that is higher between adjacent body regions relative to other parts of the drift region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/663—Vertical DMOS [VDMOS] FETs having both source contacts and drain contacts on the same surface, i.e. up-drain VDMOS
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
- H10D64/117—Recessed field plates, e.g. trench field plates or buried field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
- H10D64/516—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/518—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/519—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their top-view geometrical layouts
-
- H10P30/222—
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明提供一种保持低导通阻抗仍能降低栅漏间容量的半导体器件。本发明的功率MOSFET(1),具有:在n+型低阻抗半导体衬底(10)上形成的n-型高阻抗外延层(50);在n-型高阻抗外延层(50)的表面部分选择地形成的p型基极层(14);在p型基极层(14)的表面部分选择地形成的n+型源极层(16);在n-型高阻抗外延层(50)的表面部分,在p型基极层(14)之间,选择地形成的具有比n-型高阻抗外延层(50)高的杂质浓度的Njfet层(40);隔着栅极绝缘膜(22)形成的栅电极(24);及源电极(20)和漏电极(12);在该功率MOSFET(1)中,将夹着Njfet层(40)的p型基极层(14)被配置成相互接近,以便从这些基极层(14)控制耗尽。
Description
技术领域
本发明涉及半导体器件,特别涉及具有功率MOSFET(金属氧化物半导体场效应晶体管)结构的半导体器件。
背景技术
近年来,功率MOSFET加入到大电流、高电压的开关电源的领域,在以笔记本电脑为首的移动通信设备等的节能开关领域的需求迅速增长。在这些领域中,功率MOSFET在功率控制电路或锂离子电池的安全电路等中使用较多,因此非常需要可以用电池电压直接驱动的低电压驱动化、低导通阻抗化、及为降低开关损失而使栅漏间容量QGD降低等。
参照图17的概要剖面图,说明有关已有技术的纵型功率MOSFET。并且,下面各图的相同部分都用同一参照图号,并适当省略其说明。
在图17所示的功率MOSFET100中,在n+型低阻抗半导体衬底10下面设有漏电极12,并且在n+型低阻抗半导体衬底10上形成了n-型高阻抗外延层50。在高阻抗外延层50的表面选择形成p型基极层14,在p型基极层14的表面部分选择形成n+型源极层16。另外,在p型基极层14的表面部分,与n+型源极层16邻接来选择形成高浓度p型区域18。在高阻抗外延层50的表面部分,在p型基极层14之间夹着的区域,选择形成n型杂质浓度比高阻抗外延层50高的掺杂Njfet区域90。在Njfet区域90表面、夹着该Njfet区域90的p型基极层14表面和与p型基极层14相邻接的n+型源极层16表面上,使栅极绝缘膜92介于之间来设置栅电极94。另外,在n+型源极层16的表面和高浓度p型区域18的表面,在上述栅电极94的两侧设置源电极20。
具有这种结构的功率MOSFET100,为降低栅漏间容量QGD,需要Njfet区域90易被耗尽。
然而,如果为使Njfet区域90易被耗尽而降低Njfet区域90的杂质浓度,则芯片的导通阻抗增高,结果存在耐压下降的问题。
发明内容
本发明是鉴于上述问题而提出来的,目的在于提供一种半导体器件,维持低导通阻抗不变而使Njfet区域易被耗尽,且能降低栅漏间容量。
根据本发明,提供一种半导体器件,具有:
半导体衬底,其至少表面部分成为第一导电型低阻抗漏极层;漏电极,其与上述低阻抗漏极层连接;第一导电型高阻抗外延层,其在上述低阻抗漏极层之上形成;第二导电型基极层,其在上述高阻抗外延层的表面部分选择地形成;第一导电型源极层,其在上述第二导电型基极层的表面部分选择地形成;第一导电型jfet层,其在上述高阻抗外延层的表面部分夹着上述第二导电型基极层的区域选择地形成,具有比上述高阻抗外延层高的杂质浓度;栅极绝缘膜,其在上述第一导电型jfet层表面的至少一部分、夹着上述第一导电型jfet层的第二导电型基极层的表面、以及与上述第二导电型基极层相邻的上述第一导电型源极层的表面形成;栅电极,其在上述栅极绝缘膜上形成;及源电极,其在上述栅电极的两边,在上述第一导电型源极层与第一导电型源极层邻接的上述第二导电型基极层上配置;在第一导电型jfet层两边的上述第二导电型基极层被配置成相互接近,以便从上述第二导电型基极层控制耗尽;与上述栅电极的长度方向垂直的方向上的上述第一导电型jfet层的宽度L,与相邻的上述栅电极间的宽度基本相等,或者比相邻的上述栅电极间的宽度窄。
附图说明
图1是本发明的半导体器件的第1实施例的概要剖面图。
图2是图1所示半导体器件的Njfet区域宽度L的仿真结果的曲线。
图3是图1所示半导体器件的Njfet区域表面掺杂量的仿真结果曲线。
图4是本发明的半导体器件的第2实施例的概要剖面图。
图5是本发明的半导体器件的第3实施例的概要剖面图。
图6是用于说明图5所示半导体器件的栅漏间容量QGD降低的图。
图7是图5所示半导体器件的栅漏间容量QGD降低的说明用示意图。
图8是示出通过仿真求出图5所示半导体器件LDD区域的杂质浓度的适合范围的曲线图。
图9是图5所示半导体器件栅电极平面形状的例1的俯视图。
图10是图5所示半导体器件栅电极平面形状的例2的俯视图。
图11是沿图10的切断线A-A的概要剖面图。
图12是沿图10的切断线B-B的概要剖面图。
图13是图5所示半导体器件栅电极平面形状的的例3的俯视图。
图14是图5所示半导体器件栅电极平面形状的的例4的俯视图。
图15是本发明的半导体器件的第4实施例的概要剖面图。
图16是本发明的半导体器件的第5实施例的概要剖面图。
图17是已有技术的纵型功率MOSFET例子的概要剖面图。
具体实施方式
以下,就本发明的几种实施例参照图面进行说明。
(1)第1实施例
图1是本发明的半导体器件的第1实施例的概要剖面图。本实施例的半导体器件的特征是Njfet区域40的宽度窄且浓度高。下面,详细说明本实施例的半导体器件的结构。
图1所示的功率MOSFET1是适用了本发明的纵型功率MOSFET,具有n+型低阻抗半导体衬底10、漏电极12、n-型高阻抗外延层50、p型基极层14、n+型源极层16、Njfet区域40、栅电极24、源电极20。
漏电极12设在n+型低阻抗半导体衬底10的一个表面(图1的下表面),n-型高阻抗外延层50设在n+型低阻抗半导体衬底10的另一个表面(图1的上表面)。p型基极层14是在n-型高阻抗外延层50的表面部分选择形成的,n+型源极层16是在p型基极层14的表面部分选择形成的。在p型基极层14表面部分形成高浓度p型区域18。在n-型高阻抗外延层50的表面部分,在p型基极层14之间夹着的区域选择地形成Njfet区域40。在Njfet区域40的表面、与它相邻的p型基极层14的表面和与p型基极层14相邻接的n+型源极层16表面上,隔着栅极绝缘膜22设置栅电极24。另外,在n+型源极层16的表面和高浓度p型区域18的表面,在上述栅电极24的两侧设置源电极20。
Njfet区域40是本实施例的特征部分,与图17对比可清楚看出,比已有技术的功率MOSFET的Njfet区域90的宽度更窄,其宽度大致与相邻的两个栅电极24的间隔相同或更窄。通过形成具有如上所述窄的宽度L的Njfet区域40,可得到如下构造,即在Njfet区域40耗尽时,由栅电极24对栅漏间容量QGD的贡献减少,由邻接的p型基极层14控制耗尽。Njfet区域40的宽度L通过仿真已判明,当p型基极层14的深度为Xj=1.0μm时,L≤1.0μm。
图2是示出Njfet区域40的宽度L的仿真结果的曲线图。如图所示,可以清楚当栅极绝缘膜22的膜厚大致形成为30nm时,在L≤1.0μm的区域,RONQGD大致为小于等于24〔mΩnC〕的值,特别是在Xj×0.7或以下的区域,RONQGD及耐压BV都有明显的效果。
返回图1,Njfet区域40的深度Xjfet基本上与p型基极层14的深度Xj相同,另外,与p型基极层14的接合界面如下形成,即,随着接近Njfet区域40的表面,相对该表面垂直。
另外,通过如上所述使Njfet区域40的宽度L变窄,其表面能在约1E16~约3E17〔cm-3〕的范围高浓度化,因此可以降低导通阻抗RON。
图3是示出Njfet区域40的表面掺杂量的仿真结果的曲线图。如图所示,根据仿真结果可以清楚,当Njfet区域40的宽度L=1μm时,当Njfet区域40的表面掺杂量N≤4E×12时,可得到不小于30V的耐压BV,RONQGD的值也低。
(2)第2实施例
图4是本发明的半导体器件的第2实施例的概要剖面图。与图1进行比较可以看出,本实施例的功率MOSFET3的特征不仅在于Njfet区域40窄且杂质浓度高,而且还在于使与Njfet区域40相对的区域变厚来形成栅极绝缘膜23。更具体地说,是在栅极绝缘膜23中,与Njfet区域40相对的区域23a大致具有90nm的厚度,其他区域大致具有30nm的厚度。因此,可以在与Njfet区域40相对的区域,使栅电极25与Njfet区域40隔离。
由于Njfet区域40窄且杂质浓度高,在Njfet区域40耗尽时,由p型基极层14控制耗尽,所以,可以采用这样构造的栅极绝缘膜23和栅电极25。
根据本实施例的功率MOSFET3,在与Njfet区域40相对的区域,隔着形成得比其他区域厚的栅极绝缘膜23设有栅电极25,所以可进一步降低由栅电极对栅漏间容量QGD的影响。
(3)第3实施例
图5是本发明的半导体器件的第3实施例的概要剖面图。与图1对比非常明显,本实施例的功率MOSFET5的特征是在栅电极28中将与Njfet区域40相对的部分选择性去除。
如上所述,通过采用分割栅电极28的构造,Njfet区域40的宽度L可以更加变窄,因此栅漏间容量QGD更加降低,从而器件的动作速度也就变得更快。另外,通过将被分割构造的栅电极28作为掩膜来掺入n型杂质,可自对准产生Njfet区域40。
图6及图7是用于说明本实施例中栅漏间容量QGD降低的图。图6显示的是图17所示的已有功率MOSFET100的电子密度,图7显示的是Njfet区域宽度没有变窄而只是分割了图17的功率MOSFET100的栅电极时的电子密度。图6及图7都是施加20V的Vds时的电子密度。
两图相比可以看出,仅分割已有功率MOSFET100的栅电极94,相邻p型基极14之间的区域大,所以栅极引起的耗尽比例大。其结果,栅极引起的耗尽消失,从而耐压降低。
返回图5,本实施例的功率MOSFET5还具有在Njfet区域40的表面部分形成的LDD(低掺杂漏极:Lightly Doped Drain)区域44。该LDD区域44如下形成,即以被分割的栅电极28作为掩膜,在Njfet区域40中浅浅地注入n型杂质离子后进行热扩散而自对准形成的。
图8是通过仿真求出的功率MOSFET5的LDD区域44的杂质浓度的适当范围的曲线图。如图所示,当Xj=0.8μm、L=0.4μm时,如果LDD区域44的杂质浓度Cs以5E17〔cm-3〕上限,则RONQGD的值可不大于10〔mΩnC〕。
有关本实施例的功率MOSFET5具有的栅电极的平面形状,参照图9至图14进行说明。
图9所示是栅电极28’平面形状的例1。本例的栅电极28’被分割成了两个,但与已有的功率MOSFET一样形成的是条纹形状。通过这样的电极形状,栅电极本身的阻抗变大,存在影响器件高速化的缺点。
首先,关于功率MOSFET5的Njfet区域40,不是在n-型高阻抗外延层50的表面部分沿栅电极28的长度方向形成条纹形状,而例如是像分别成矩形的平面形状那样沿长度方向周期配置,形成为各矩形区域被p型基极层14包围,然后,如图10的例2所示,将被分割的栅电极形成为在下层不存在Njfet区域40的区域周期地相互连接、且具有像梯子那样的平面形状。这样一来,由于以像围绕被周期性配置的Njfet区域40那样的平面形状来设置栅电极28,所以栅电极的阻抗也可大幅降低。还有,Njfet区域40的耗尽在图9所示的例中虽然只是沿纸面的横方向扩展,但通过周期地配置Njfet区域40,可以在全方位扩展。因此器件的动作速度更快。沿图10的切断线A-A的概要剖面图如图11所示,沿图10的切断线B-B的概要剖面图如图12所示。
图10所示的例子,被p型基极层14围住的Njfet区域40的形状为矩形,但Njfet区域40的形状不限于此,例如也可以像图13所示的例3那样为圆形,也可以像图14所示的例4那样为的多角形。
(4)第4实施例
图15是本发明的半导体器件的第4实施例的概要剖面图。如图所示功率MOSFET7的特征是还具有绝缘膜52和固定电位电极54这点,所述绝缘膜52在Njfet区域46内大致中央位置、以与p型基极层14的扩散深度大致相同的深度设置的沟道TR内设置,所述固定电位电极54设置在该绝缘层52内。
如上所述,通过在被p型基极层14夹着(或包围)的Njfet区域46内设置绝缘层52,可对晶片表面从斜方向进行离子注入。这样,就可以形成高浓度、宽度L窄的Njfet区域46。另外,通过在沟道TR内使绝缘层52介于中间来设置电极54,可使耐压只再上升5V,并且栅漏间容量QGD还能再降低20%左右。
(5)第5实施例
图16是本发明的半导体器件的第5实施例的概要剖面图。如图所示的功率MOSFET9是将上述第3实施例应用于横型功率MOSFET。也就是说,在p型基极层14的外侧区域,从n-型高阻抗外延层50的表面贯穿它而与它正下方的n+型低阻抗半导体层10接合从而形成n+型低阻抗漏极层68,在该n+型低阻抗漏极层68的表面设置漏极62,这样就构成了纵型功率MOSFET。以下几点实质上都与图5所示的功率MOSFET5相同,即,被p型基极层14夹着(或包围)的Njfet区域40形成为窄的宽度L、Njfet区域40形成为高浓度、栅电极28被分割设置、以及在Njfet区域40的表面部分形成LDD区域44。
以上,说明了本发明的几种实施例,本发明并不是局限于上述方使,也可在本技术范围内进行各种改变来进行应用。
发明的效果
根据以上的详细说明,如果采用本发明,则保持低的导通阻抗就能降低栅漏间容量,所以提供一种大致从10V系列的低耐压到大致100V系列的耐压为止,利用同样的设计就能高性能化的半导体器件。
Claims (15)
1.一种半导体器件,其特征在于,具有:
半导体衬底,其至少表面部分成为第一导电型低阻抗漏极层;
漏电极,其与上述低阻抗漏极层连接;
第一导电型高阻抗外延层,其在上述低阻抗漏极层之上形成;
第二导电型基极层,其在上述高阻抗外延层的表面部分选择地形成;
第一导电型源极层,其在上述第二导电型基极层的表面部分选择地形成;
第一导电型jfet层,其在上述高阻抗外延层的表面部分由上述第二导电型基极层夹着的区域选择地形成,具有比上述高阻抗外延层高的杂质浓度;
栅极绝缘膜,其在上述第一导电型jfet层表面的至少一部分、夹着上述第一导电型jfet层相邻的上述第二导电型基极层的表面、以及与上述第二导电型基极层的表面相邻的上述第一导电型源极层的表面形成;
栅电极,其在上述栅极绝缘膜上形成;及
源电极,其在上述栅电极的两边,在上述第一导电型源极层和与第一导电型源极层邻接的上述第二导电型基极层上配置;
在上述第一导电型jfet层两边的上述第二导电型基极层被配置成相互接近,以便从上述第二导电型基极层控制耗尽;
与上述栅电极的长度方向垂直的方向上的上述第一导电型jfet层的宽度L,与相邻的上述栅电极间的宽度基本相等,或者比相邻的上述栅电极间的宽度窄。
2.如权利要求1所述的半导体器件,其特征在于:上述第二导电型基极层的深度Xj与上述第一导电型jfet层的宽度L,满足下式L≤Xj×0.7。
3.如权利要求1所述的半导体器件,其特征在于:上述第一导电型jfet层的深度与上述第二导电型基极层的深度基本相同。
4.如权利要求1所述的半导体器件,其特征在于:上述第二导电型基极层与上述第一导电型jfet层的结合界面,随着与表面接近而相对表面垂直。
5.如权利要求1所述的半导体器件,其特征在于:上述栅极绝缘膜中与上述第一导电型jfet层相对的区域被形成为比其他区域厚。
6.如权利要求1所述的半导体器件,其特征在于:上述栅极绝缘膜和上述栅电极是选择性除去与上述第一导电型jfet层相对的区域的一部分而形成的。
7.如权利要求6所述的半导体器件,其特征在于:上述第一导电型jfet层是以上述栅电极为掩膜通过自对准而形成的。
8.如权利要求6所述的半导体器件,其特征在于:还具有第一导电型LDD层,其形成在上述第一导电型jfet层的表面部分,杂质浓度比上述高阻抗外延层的杂质浓度高、比上述第一导电型jfet层低。
9.如权利要求8所述的半导体器件,其特征在于:上述第一导电型LDD层是以上述栅电极为掩膜通过自对准而形成的。
10.如权利要求6所述的半导体器件,其特征在于:上述第一导电型jfet层的表面最高浓度,不大于5E17cm-3。
11.如权利要求6至10任一项所述的半导体器件,其特征在于:
上述第一导电型jfet层分别具有矩形的平面形状,沿上述栅电极的长度方向被周期地配置;
上述第二导电型基极层形成为包围上述各第一导电型jfet层。
12.如权利要求6至10任一项所述的半导体器件,其特征在于:
上述第一导电型jfet层分别具有圆形的平面形状,沿上述栅电极的长度方向被周期地配置;
上述第二导电型基极层形成为包围上述各第一导电型jfet层。
13.如权利要求6至10任一项所述的半导体器件,其特征在于:
上述第一导电型jfet层分别具有多角形平面形状,沿上述栅电极的长度方向被周期地配置;
上述第二导电型基极层形成为包围上述各第一导电型jfet层。
14.如权利要求6至10任一项所述的半导体器件,其特征在于:还具有在上述第一导电型jfet层内形成的绝缘层。
15.如权利要求14所述的半导体器件,其特征在于:还具有设置在上述绝缘层内、形成为被上述绝缘层覆盖、电位固定的电极。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002094361A JP3906105B2 (ja) | 2002-03-29 | 2002-03-29 | 半導体装置 |
| JP2002094361 | 2002-03-29 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1449058A CN1449058A (zh) | 2003-10-15 |
| CN1244160C true CN1244160C (zh) | 2006-03-01 |
Family
ID=28786180
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CNB031086152A Expired - Fee Related CN1244160C (zh) | 2002-03-29 | 2003-03-31 | 半导体器件 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US20030227052A1 (zh) |
| JP (1) | JP3906105B2 (zh) |
| CN (1) | CN1244160C (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106298892A (zh) * | 2015-05-27 | 2017-01-04 | 北大方正集团有限公司 | Vdmos器件的制作方法 |
Families Citing this family (47)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB0326030D0 (en) * | 2003-11-06 | 2003-12-10 | Koninkl Philips Electronics Nv | Insulated gate field effect transistor |
| DE10351932A1 (de) * | 2003-11-07 | 2005-06-16 | Infineon Technologies Ag | MOS-Feldeffekttransistor mit kleiner Miller-Kapazität |
| US6903421B1 (en) * | 2004-01-16 | 2005-06-07 | System General Corp. | Isolated high-voltage LDMOS transistor having a split well structure |
| JP4620368B2 (ja) * | 2004-03-08 | 2011-01-26 | 三菱電機株式会社 | 半導体装置の製造方法 |
| JP4832731B2 (ja) * | 2004-07-07 | 2011-12-07 | 株式会社東芝 | 電力用半導体装置 |
| KR100738070B1 (ko) * | 2004-11-06 | 2007-07-12 | 삼성전자주식회사 | 한 개의 저항체와 한 개의 트랜지스터를 지닌 비휘발성메모리 소자 |
| US7569900B2 (en) * | 2004-11-16 | 2009-08-04 | Kabushiki Kaisha Toshiba | Silicon carbide high breakdown voltage semiconductor device |
| US7498633B2 (en) * | 2005-01-21 | 2009-03-03 | Purdue Research Foundation | High-voltage power semiconductor device |
| JP2006295134A (ja) * | 2005-03-17 | 2006-10-26 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
| TWI289356B (en) * | 2005-03-17 | 2007-11-01 | Sanyo Electric Co | Semiconductor device and manufacturing method thereof |
| JP2006294990A (ja) * | 2005-04-13 | 2006-10-26 | Rohm Co Ltd | 半導体デバイス |
| JP5025935B2 (ja) * | 2005-09-29 | 2012-09-12 | オンセミコンダクター・トレーディング・リミテッド | 絶縁ゲート型電界効果トランジスタの製造方法 |
| JP4620564B2 (ja) * | 2005-10-03 | 2011-01-26 | 三菱電機株式会社 | 半導体装置 |
| GB0520057D0 (en) * | 2005-10-03 | 2005-11-09 | Ami Semiconductor Belgium Bvba | Anti junction field effect remedy for smart power integrated circuit |
| US20070134853A1 (en) * | 2005-12-09 | 2007-06-14 | Lite-On Semiconductor Corp. | Power semiconductor device having reduced on-resistance and method of manufacturing the same |
| US7378317B2 (en) * | 2005-12-14 | 2008-05-27 | Freescale Semiconductor, Inc. | Superjunction power MOSFET |
| US7829928B2 (en) * | 2006-06-26 | 2010-11-09 | System General Corp. | Semiconductor structure of a high side driver and method for manufacturing the same |
| EP2631951B1 (en) | 2006-08-17 | 2017-10-11 | Cree, Inc. | High power insulated gate bipolar transistors |
| JP2008135474A (ja) * | 2006-11-27 | 2008-06-12 | Rohm Co Ltd | 半導体装置 |
| US7851889B2 (en) * | 2007-04-30 | 2010-12-14 | Freescale Semiconductor, Inc. | MOSFET device including a source with alternating P-type and N-type regions |
| JP5098489B2 (ja) * | 2007-07-27 | 2012-12-12 | 住友電気工業株式会社 | 酸化膜電界効果トランジスタの製造方法 |
| JP2009088005A (ja) * | 2007-09-27 | 2009-04-23 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
| US8298889B2 (en) * | 2008-12-10 | 2012-10-30 | Semiconductor Components Industries, Llc | Process of forming an electronic device including a trench and a conductive structure therein |
| US7936007B2 (en) | 2009-04-16 | 2011-05-03 | Fairchild Semiconductor Corporation | LDMOS with self aligned vertical LDD backside drain |
| US20100314695A1 (en) * | 2009-06-10 | 2010-12-16 | International Rectifier Corporation | Self-aligned vertical group III-V transistor and method for fabricated same |
| US8563986B2 (en) * | 2009-11-03 | 2013-10-22 | Cree, Inc. | Power semiconductor devices having selectively doped JFET regions and related methods of forming such devices |
| JP5738653B2 (ja) * | 2011-03-31 | 2015-06-24 | セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー | 絶縁ゲート型半導体装置 |
| JP6278549B2 (ja) * | 2012-03-30 | 2018-02-14 | 富士電機株式会社 | 半導体装置 |
| JP2012156544A (ja) * | 2012-04-11 | 2012-08-16 | Rohm Co Ltd | 半導体装置およびその製造方法 |
| US20130299764A1 (en) * | 2012-05-11 | 2013-11-14 | Globalfoundries Singapore Pte. Ltd. | Localized device |
| US9087920B2 (en) | 2012-06-01 | 2015-07-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vertical power MOSFET and methods of forming the same |
| US8884369B2 (en) * | 2012-06-01 | 2014-11-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vertical power MOSFET and methods of forming the same |
| CN103594469B (zh) * | 2012-08-17 | 2017-04-12 | 台湾积体电路制造股份有限公司 | 垂直功率mosfet晶体管及其形成方法 |
| US10062759B2 (en) | 2013-03-29 | 2018-08-28 | Hitachi, Ltd. | Silicon carbide semiconductor device and method for manufacturing same |
| US10062749B2 (en) * | 2013-06-18 | 2018-08-28 | Monolith Semiconductor Inc. | High voltage semiconductor devices and methods of making the devices |
| US9991376B2 (en) * | 2013-09-20 | 2018-06-05 | Monolith Semiconductor Inc. | High voltage MOSFET devices and methods of making the devices |
| US9214572B2 (en) * | 2013-09-20 | 2015-12-15 | Monolith Semiconductor Inc. | High voltage MOSFET devices and methods of making the devices |
| US9275986B2 (en) | 2013-11-14 | 2016-03-01 | Infineon Technologies Ag | Transistor and tunable inductance |
| EP3089216B1 (en) * | 2013-12-23 | 2020-09-23 | Zhongshan Hkg Technologies Limited | Split-gate power semiconductor field-effect transistor |
| CN106158665B (zh) * | 2015-04-23 | 2019-06-11 | 北大方正集团有限公司 | 场效应晶体管的制备方法和场效应晶体管 |
| JP6696166B2 (ja) * | 2015-08-19 | 2020-05-20 | 富士電機株式会社 | 半導体装置および製造方法 |
| US10096681B2 (en) * | 2016-05-23 | 2018-10-09 | General Electric Company | Electric field shielding in silicon carbide metal-oxide-semiconductor (MOS) device cells |
| WO2018074425A1 (ja) * | 2016-10-17 | 2018-04-26 | 富士電機株式会社 | 半導体装置 |
| KR102554414B1 (ko) | 2018-11-01 | 2023-07-11 | 삼성전자주식회사 | 전력 소자 |
| JP7731660B2 (ja) * | 2019-06-21 | 2025-09-01 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
| CN113506829A (zh) * | 2021-07-05 | 2021-10-15 | 西安卫光科技有限公司 | 一种阶梯栅介质层结构及其制造方法 |
| CN115188810A (zh) * | 2022-06-22 | 2022-10-14 | 上海瞻芯电子科技有限公司 | 具有终端保护结构的碳化硅器件的制造方法 |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4455565A (en) * | 1980-02-22 | 1984-06-19 | Rca Corporation | Vertical MOSFET with an aligned gate electrode and aligned drain shield electrode |
| US4974059A (en) * | 1982-12-21 | 1990-11-27 | International Rectifier Corporation | Semiconductor high-power mosfet device |
| JPS59167066A (ja) | 1983-03-14 | 1984-09-20 | Nissan Motor Co Ltd | 縦形mosfet |
| JPS645070U (zh) | 1987-06-24 | 1989-01-12 | ||
| JP2771172B2 (ja) | 1988-04-01 | 1998-07-02 | 日本電気株式会社 | 縦型電界効果トランジスタ |
| US5510281A (en) * | 1995-03-20 | 1996-04-23 | General Electric Company | Method of fabricating a self-aligned DMOS transistor device using SiC and spacers |
| JP3166148B2 (ja) | 1995-07-11 | 2001-05-14 | 横河電機株式会社 | 半導体装置 |
| JP4192353B2 (ja) * | 1999-09-21 | 2008-12-10 | 株式会社デンソー | 炭化珪素半導体装置及びその製造方法 |
| US6475864B1 (en) * | 1999-10-21 | 2002-11-05 | Fuji Electric Co., Ltd. | Method of manufacturing a super-junction semiconductor device with an conductivity type layer |
| JP3436220B2 (ja) | 1999-12-08 | 2003-08-11 | 株式会社豊田中央研究所 | 縦型半導体装置 |
| US6784486B2 (en) * | 2000-06-23 | 2004-08-31 | Silicon Semiconductor Corporation | Vertical power devices having retrograded-doped transition regions therein |
-
2002
- 2002-03-29 JP JP2002094361A patent/JP3906105B2/ja not_active Expired - Lifetime
-
2003
- 2003-03-28 US US10/400,625 patent/US20030227052A1/en not_active Abandoned
- 2003-03-31 CN CNB031086152A patent/CN1244160C/zh not_active Expired - Fee Related
-
2008
- 2008-05-09 US US12/118,159 patent/US7663186B2/en not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106298892A (zh) * | 2015-05-27 | 2017-01-04 | 北大方正集团有限公司 | Vdmos器件的制作方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP3906105B2 (ja) | 2007-04-18 |
| CN1449058A (zh) | 2003-10-15 |
| US7663186B2 (en) | 2010-02-16 |
| US20080251838A1 (en) | 2008-10-16 |
| US20030227052A1 (en) | 2003-12-11 |
| JP2003298052A (ja) | 2003-10-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1244160C (zh) | 半导体器件 | |
| JP4198469B2 (ja) | パワーデバイスとその製造方法 | |
| US9461127B2 (en) | Vertical power MOSFET having planar channel and its method of fabrication | |
| US6849880B1 (en) | Power semiconductor device | |
| CN1215570C (zh) | Mos晶体管组件 | |
| US7408223B2 (en) | Trench insulated gate field effect transistor | |
| CN1468449A (zh) | 内含沟道型肖特基整流器的沟道型dmos晶体管 | |
| US20070126055A1 (en) | Trench insulated gate field effect transistor | |
| CN1181559C (zh) | 一种半导体器件 | |
| CN1799145A (zh) | 具有边缘终止结构的半导体器件及其制造方法 | |
| CN1695255A (zh) | 半导体部件及其制造方法 | |
| CN1540770A (zh) | 半导体器件及其制造方法 | |
| CN102723363B (zh) | 一种vdmos器件及其制作方法 | |
| JP2004095954A (ja) | 半導体装置 | |
| US20230010328A1 (en) | Shielded gate trench mosfet with multiple stepped epitaxial structures | |
| CN1909245A (zh) | 具有改善的开态电阻和击穿电压性能的半导体结构 | |
| CN1909200A (zh) | 具有改善的开态电阻和击穿电压性能的半导体结构 | |
| CN1552101A (zh) | 具有轻掺杂源结构的凹槽dmos晶体管 | |
| CN116469924A (zh) | 漂移区电场优化的屏蔽栅mosfet | |
| US7696599B2 (en) | Trench MOSFET | |
| CN1711643A (zh) | 半导体器件及其制造方法 | |
| CN109192777B (zh) | 一种深槽半超结结构功率器件及制造方法 | |
| KR100290913B1 (ko) | 고전압 소자 및 그 제조방법 | |
| CN112993021B (zh) | 横向双扩散金属氧化物半导体场效应管 | |
| CN1809930A (zh) | 具有绝缘沟槽栅电极的横向场效应晶体管 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20060301 Termination date: 20170331 |