CN111834296A - 半导体器件和方法 - Google Patents
半导体器件和方法 Download PDFInfo
- Publication number
- CN111834296A CN111834296A CN202010598629.6A CN202010598629A CN111834296A CN 111834296 A CN111834296 A CN 111834296A CN 202010598629 A CN202010598629 A CN 202010598629A CN 111834296 A CN111834296 A CN 111834296A
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- semiconductor device
- device chip
- thinning
- wafer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H10P54/00—
-
- H10W20/023—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D48/00—Individual devices not covered by groups H10D1/00 - H10D44/00
- H10D48/01—Manufacture or treatment
- H10D48/04—Manufacture or treatment of devices having bodies comprising selenium or tellurium in uncombined form
- H10D48/042—Preparation of foundation plates
-
- H10P14/29—
-
- H10W72/0198—
-
- H10W72/30—
-
- H10W80/00—
-
- H10W90/00—
-
- H10W99/00—
-
- H10P50/242—
-
- H10P50/642—
-
- H10P50/644—
-
- H10P70/20—
-
- H10W72/01904—
-
- H10W72/01951—
-
- H10W72/952—
-
- H10W80/312—
-
- H10W80/327—
-
- H10W90/792—
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Dicing (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
Abstract
本发明的实施例提供了半导体器件和制造方法。在实施例中,在半导体晶圆内形成第一半导体器件和第二半导体器件,并且图案化第一半导体器件和第二半导体器件之间的划线区。然后,在划线区内利用分割工艺以将第一半导体器件与第二半导体器件分割开。然后将第一半导体器件和第二半导体器件接合至第二半导体衬底并且被减薄以从第一半导体器件和第二半导体器件去除延伸区。本发明涉及半导体器件和方法。
Description
分案申请
本申请是2015年07月31日提交的标题为“半导体器件和方法”、专利申请号为201510464823.4的分案申请。
技术领域
本发明涉及半导体器件和方法。
背景技术
通常通过利用半导体衬底和在半导体衬底内或在半导体衬底的顶部上制造器件来制造半导体器件。一旦制造了这些器件,通过在单独的器件上方和在半导体衬底上方制造一个或多个金属化层来电连接单独的器件。这些一个或多个金属化层可以包括通过介电层分隔开的不但将单个器件彼此连接而且也连接至外部器件的导电层。
然而,不单独地制造单独的半导体管芯。相反,在单个半导体晶圆上形成多个半导体管芯。一旦已经形成管芯,分割半导体晶圆,从而使得单独的管芯彼此分离,并且可以被单独地利用。
不幸的是,分割工艺充满了可能导致灾难性的后果的潜在的危害。当将管芯分隔开时,在分离单独的管芯中可能涉及的物理和热应力可能损坏单独的管芯,使它们具有缺陷,在最坏的情况下,无法使用。
发明内容
为了解决现有技术中存在的问题,根据本发明的一个方面,提供了一种制造半导体器件的方法,所述方法包括:在第一半导体管芯和第二半导体管芯之间的第一半导体晶圆中形成第一开口,所述第一开口具有与所述第一半导体晶圆的主要表面平行的第一宽度;分割所述第一半导体晶圆以形成第二开口,其中,所述第一开口和所述第二开口将所述第一半导体管芯与所述第二半导体管芯分隔开,所述第二宽度具有与所述第一半导体晶圆的主要表面平行的第二宽度,所述第二宽度小于所述第一宽度;以及减薄所述第一半导体管芯,直到所述第一半导体管芯具有笔直侧壁。
在上述方法中,还包括:在减薄所述第一半导体管芯之前,将所述第一半导体管芯接合至半导体衬底上。
在上述方法中,还包括:在减薄所述第二半导体管芯之前,将所述第二半导体管芯接合至所述半导体衬底上。
在上述方法中,至少部分地使用化学机械抛光工艺实施减薄所述第一半导体管芯。
在上述方法中,减薄所述第一半导体管芯去除了位于所述第一半导体管芯上的延伸区。
在上述方法中,形成所述第一开口也使所述第一半导体管芯的拐角变圆。
在上述方法中,至少部分地使用干蚀刻工艺实施形成所述第一开口。
根据本发明的另一方面,还提供了一种制造半导体器件的方法,所述方法包括:在半导体衬底内至少部分地形成第一半导体管芯和第二半导体管芯;去除所述半导体衬底的第一部分,其中,所述第一部分位于所述半导体衬底的划线区内;以及使用锯片去除所述半导体衬底的第二部分,其中,去除所述半导体衬底的第一部分和去除所述半导体衬底的第二部分将所述第一半导体管芯与所述第二半导体管芯分隔开并且也在所述第一半导体管芯上形成半导体材料延伸件。
在上述方法中,还包括:从所述第一半导体管芯去除所述半导体材料延伸件。
在上述方法中,去除所述半导体材料延伸件还包括对所述第一半导体管芯实施减薄工艺。
在上述方法中,至少部分通过化学机械抛光工艺实施所述减薄工艺。
在上述方法中,还包括:在所述减薄工艺之前,将所述第一半导体管芯接合至半导体晶圆。
在上述方法中,去除所述半导体衬底的第一部分还包括:在所述第一半导体管芯上方形成掩模;以及通过所述掩模实施干蚀刻以去除所述半导体衬底的第一部分。
在上述方法中,去除所述第一部分在所述半导体衬底上形成至少部分地弯曲的侧壁。
根据本发明的又一方面,还提供了一种制造半导体器件的方法,所述方法包括:在第一半导体管芯和第二半导体管芯之间的第一半导体晶圆内形成第一开口,其中,至少部分利用蚀刻工艺实施形成所述第一开口;在所述第一半导体管芯和所述第二半导体管芯之间的所述第一半导体晶圆内形成第二开口,其中,至少部分利用锯切工艺实施形成所述第二开口,并且其中,所述第二开口比所述第一开口具有更小的宽度,并且所述第一开口和所述第二开口将所述第一半导体管芯与所述第二半导体管芯分割开;将所述第一半导体管芯和所述第二半导体管芯接合至第二半导体晶圆;以及在接合所述第一半导体管芯和所述第二半导体管芯之后,减薄所述第一半导体管芯和所述第二半导体管芯,其中,减薄所述第一半导体管芯和所述第二半导体管芯从所述第一半导体管芯和所述第二半导体管芯去除延伸区。
在上述方法中,至少部分通过化学机械抛光工艺实施所述减薄工艺。
在上述方法中,形成所述第一开口将所述第一半导体管芯的拐角图案化成圆形形状。
在上述方法中,至少部分通过湿蚀刻工艺实施形成所述第一开口。
在上述方法中,还包括:在形成所述第一开口之后并且在形成所述第二开口之前,减薄所述第一半导体管芯和所述第二半导体管芯。
在上述方法中,在形成所述第一开口之后并且在形成所述第二开口之前,至少部分利用化学机械抛光工艺实施减薄所述第一半导体管芯和所述第二半导体管芯。
附图说明
当结合附图进行阅读时,从以下详细描述可最佳理解本发明的各方面。应该注意,根据工业中的标准实践,各个部件未按比例绘制。实际上,为了清楚的讨论,各个部件的尺寸可以任意地增大或减小。
图1示出了根据一些实施例的位于半导体衬底内和半导体衬底上的第一半导体器件、第二半导体器件和第三半导体器件。
图2示出了根据一些实施例的光刻胶在半导体衬底上方的放置。
图3示出了根据一些实施例的通过光刻胶的半导体衬底的图案化。
图4A至图4B示出了根据一些实施例的光刻胶的去除。
图5示出了根据一些实施例的保护层的放置。
图6示出了根据一些实施例的半导体衬底的分割。
图7示出了根据一些实施例的将第一半导体器件、第二半导体器件和第三半导体器件接合至半导体晶圆。
图8示出了根据一些实施例的第一半导体器件、第二半导体器件和第三半导体器件的减薄。
具体实施方式
应当理解,以下公开内容提供了许多用于实现本发明的不同特征的许多不同实施例或实例。下面描述了部件和布置的具体实例以简化本发明。当然,这些仅仅是实例,而不旨在限制本发明。例如,在第二部件上方或者之上形成第一部件可以包括第一部件和第二部件以直接接触的方式形成的实施例,且也可以包括在第一部件和第二部件之间可以形成额外的部件,从而使得第一部件和第二部件可以不直接接触的实施例。此外,本发明可以在各个实例中重复参考标号和字符。这种重复是为了简化和清楚的目的,并且其本身并不表示所论述的实施例和/或结构之间的关系。
另外,为便于描述,本文中可以使用诸如“在…之下”、“在…下方”、“下”、“在…之上”、“上”等的空间相对位置术语,以描述如图中所示的一个元件或部件与另一个(另一些)元件或部件的关系。除了图中所示的方位外,空间相对位置术语旨在包括器件在使用或操作中的不同方位。装置可以以其他方式定向(旋转90度或在其他方位上),并且因此可以对本文中使用的空间相对位置描述符同样作相应的解释。
现在参考图1,示出了第一晶圆101,第一晶圆101具有在第一晶圆101内形成的第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107。在实施例中,第一晶圆101包括第一衬底109、第一有源器件层111、第一金属化层113、第一钝化层114、和第一接触焊盘115。第一衬底109可以包括掺杂或未掺杂的块状硅、或绝缘体上硅(SOI)衬底的有源层。通常,SOI衬底包括诸如硅、锗、锗硅、SOI、绝缘体上锗硅(SGOI)或它们的组合的半导体材料的层。可以使用的其他衬底包括多层衬底、梯度衬底、玻璃衬底、陶瓷衬底、或混合取向衬底。
第一有源器件层111可以包括诸如晶体管、电容器、电阻器、电感器等的各种各样的有源器件和无源器件,其可以用于生成期望用于第一晶圆101的设计的期望的结构和功能。可以在第一衬底109内或在第一衬底109上使用任何合适的方法形成第一晶圆101内的有源器件。
第一金属化层113形成在第一衬底109以及第一有源器件层111内的有源器件上方并且可以用于使例如第一有源器件层111内的有源器件互连。在实施例中,第一金属化层113由介电材料和导电材料的交替层形成并且可以通过诸如沉积、镶嵌、双镶嵌等的任何适合的工艺形成。在实施例中,可能有四个金属化层,但是介电材料和导电材料的层的确切数量取决于第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107的设计。
第一钝化层114可以由诸如氧化硅、氮化硅、诸如碳掺杂的氧化物的低k电介质、诸如多孔碳掺杂的二氧化硅的极低k电介质、诸如聚酰亚胺的聚合物、它们的组合等的一种或多种合适的介电材料制成。可以通过诸如化学汽相沉积(CVD)的工艺形成第一钝化层114,但是可以利用任何合适的工艺,并且第一钝化层114可以具有在约0.5μm和约5μm之间的厚度,诸如约
第一接触焊盘115可以形成在第一金属化层113上方并且与第一金属化层113电接触以为第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107提供外部连接。第一接触焊盘115由诸如铝的导电材料形成,但是可以可选地利用诸如铜、钨等的其他合适的材料。可以使用诸如CVD的工艺形成第一接触焊盘115,但是可以可选地利用其他合适的材料和方法。一旦已经沉积用于第一接触焊盘115的材料,可以使用例如光刻掩蔽和蚀刻工艺将材料成形为第一接触焊盘115。
在实施例中,第一半导体器件芯片103、第二半导体器件芯片105、和第三半导体器件芯片107形成在第一晶圆101内并且通过划线区(在图1中由标记为117的虚线表示)分隔开,第一晶圆101沿着划线区将被分隔开以形成单独的第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107。划线区117并不是通过将功能结构(诸如有源器件)放置在旨在用于划线区117的区域内形成的。可以将诸如用于平坦化的测试焊盘或伪金属的其他结构放置在划线区117内,但是一旦第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107已经彼此分离,诸如用于平坦化的测试焊盘或伪金属的其他结构对于第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107的功能将不是必须的。划线区117可以形成为具有在约10μm和约200μm之间的第一宽度W1,诸如约80μm。
图2示出了光刻胶201在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107上方的放置。在实施例中,光刻胶201是光敏材料并且可以使用例如旋涂技术放置在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107上以具有在约0.5μm和约15μm之间的高度,诸如约5μm。一旦放置在合适的位置,然后可以通过将光刻胶201暴露于图案化的能量源(例如,图案化的光源)以引发化学反应,从而诱导在暴露于图案化的光源的光刻胶201的那些部分中的物理变化来图案化光刻胶201。然后将显影剂应用于曝光的光刻胶201以利用物理变化和取决于所期望的图案而选择性地去除光刻胶201的曝光部分或光刻胶201的未曝光部分。
在实施例中,图案化光刻胶201以形成暴露出划线区117的第一开口203。因此,第一开口203可以形成为具有划线区117的第一宽度W1,诸如介于约10μm和约150μm之间,诸如约80μm。然而,可以可选地利用任何其他合适的宽度。
图3示出了一旦已经在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107上方放置并且图案化光刻胶201,可以实施第一蚀刻工艺(在图3中通过标记为301的箭头表示)以使第一开口203延伸穿过第一钝化层114、第一金属化层113、第一有源器件层111并且进入第一衬底109内。在实施例中,例如,第一蚀刻工艺可以是一个或多个反应离子蚀刻工艺,其利用一种或多种蚀刻剂以定向地蚀刻穿过第一金属化层113、第一有源器件层111并且进入第一衬底109内。
从而,虽然利用的精确的蚀刻剂和工艺条件将至少部分取决于选择用于每一层的材料,在第一衬底109是硅的实施例中,当蚀刻第一衬底109时,第一蚀刻工艺301可以利用诸如F-化学物质或O2的蚀刻剂,以及任选地,诸如氩气的载气,但是可以可选地利用任何合适的蚀刻剂。
此外,用于反应离子蚀刻的RF功率可以设置为介于约100W和约4000W之间,诸如约2500W,并且偏置电压可以设置为介于约10V和约500V之间,诸如约200V。最后,蚀刻腔室的压力可以设置为在约10毫托和约200毫托之间,诸如约90毫托,并且工艺的温度可以控制为在约-20℃和约50℃之间,诸如约0℃。然而,这些条件旨在用于说明,可以可选地利用任何合适的蚀刻条件,并且所有这些工艺条件预期完全包括在该实施例的范围内。
在实施例中,可以利用第一蚀刻工艺301以使第一开口203至少部分地延伸至第一衬底109内。例如,可以利用第一蚀刻工艺301以使第一开口203延伸至第一衬底109内的第一深度D1处,第一深度D1在约5μm和约100μm之间,诸如约30μm。可以可选地利用任何其他合适的深度。
然而,虽然可以利用以上描述的干蚀刻工艺以图案化第一衬底109,但是该描述旨在仅为说明性的并且不旨在限制该实施例。例如,可以可选地使用可形成弯曲侧壁的湿蚀刻工艺,在湿蚀刻工艺中,第一晶圆101浸没在诸如处于约室温和约80℃之间的温度下的HF基溶液或TMAH的液体蚀刻剂中并且持续约1分钟和约30分钟之间的时间段。可以使用图案化第一衬底109的任何合适的方法,并且所有这些方法预期完全包括在该实施例的范围内。
图4A示出了去除光刻胶201和去除后清洗工艺。在实施例中,例如,可以利用灰化工艺去除光刻胶201,由此光刻胶201的温度升高直到光刻胶201经历热分解并且可以被很容易地去除。然而,可以可选地利用任何其他适合的去除工艺。
一旦已经实施灰化,可以使用第一清洗工艺清洗该结构以协助去除光刻胶201。在实施例中,第一清洁工艺可以包括将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107浸渍在蚀刻剂内以确保在随后处理之前,光刻胶201的任何剩余部分均从第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107去除。例如,第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107可以浸渍在诸如HF的蚀刻剂内并且持续约1秒和约100秒的时间,诸如约60秒。
图4B示出了在图4A中示出的实施例的自顶向下的视图。在该实施例中,划线区117被示出为在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107之间。然而,在该自顶向下视图中可以看出,可以利用第一蚀刻工艺301(上文结合图3描述)以形成用于每个第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107的圆形拐角(在图4B中通过标记401的圆形虚线表示)。具体地,在实施例中,第一半导体器件芯片103可以具有在约1mm和约30mm之间的第二宽度W2,诸如约4mm,和在约1mm和约30mm之间的第一长度L1,诸如约4mm,弯曲的拐角可以具有在约50μm和约500μm之间的圆弧半径R1,诸如约250μm。然而,可以可选地利用任何合适的圆弧半径。
通过使用第一蚀刻工艺301以在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107的拐角处形成圆形拐角401,第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107能够更好地承受在分割工艺期间(下文结合图6进一步描述)所涉及的应力。具体地,圆形拐角401可以分布和承受锯片物理切割和分离第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107的应力。因此,在分割工艺期间将发生更少的缺陷。
图5示出了保护膜501在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107上方的放置和第一衬底109的背侧的减薄。在实施例中,保护膜501可以是背侧研磨带(BG带),它可以用来保护第一衬底109的图案化的一侧以免在第一衬底109的减薄期间被研磨成碎片。可以使用例如滚筒(未在图5中单独示出)在第一开口203上方应用保护膜501。
然而,虽然保护膜501被描述为BG带,这旨在为说明性的并且不旨在限制本实施例。相反,可以可选地利用保护第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107(包括第一开口203)的图案化的表面的任何合适的方法。所有这些保护层预期完全包括在本实施例的范围内。
一旦第一开口203已经得到保护,例如利用第一减薄工艺(在图5中通过标记为501的旋转滚筒表示)来减薄第一衬底109。在实施例中,例如,可以使用化学机械抛光来减薄第一晶圆101,由此,利用化学反应物和研磨料的组合以及一个或多个研磨垫以去除与第一接触焊盘115相对的第一衬底109的部分。然而,可以可选地利用诸如物理研磨工艺、一个或多个蚀刻工艺、这些的组合等的任何其他合适的工艺。在实施例中,将第一晶圆101减薄至在减薄后具有在约100μm和约500μm之间的第一厚度T1,诸如约200μm。
图6示出了将第一晶圆101分割成第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107。在实施例中,在分割之前,首先去除保护膜501并且将第一晶圆101附接至支撑衬底601。例如,支撑衬底601可以是诸如通常已知的蓝胶带的胶带,并且用作控制第一晶圆101的放置的工具。因此,虽然在本文中将支撑衬底601称为胶带,支撑衬底601不限制于胶带,并且可以是根据期望提供第一晶圆101的放置的任何其他介质,诸如载体晶圆、载体玻璃、金属板或陶瓷板。
一旦附接至支撑衬底601,可以通过以下步骤来实施分割:通过使用锯片(在图6中通过标记为603的虚线框表示)来切割穿划线区117以穿过第一半导体器件芯片103和第二半导体器件芯片105之间以及第二半导体器件芯片105和第三半导体器件芯片107之间的第一衬底109而形成第二开口605。
在实施例中,利用锯片603以在第一半导体器件芯片103和第二半导体器件芯片105之间以及第二半导体器件芯片105和第三半导体器件芯片107之间切割第一衬底109而不需要从第一开口203的侧壁去除额外的材料。因此,第二开口605可以形成为具有第三宽度W3,第三宽度W3小于第一宽度W1,诸如在约10μm和约300μm之间,诸如约50μm。然而,任何合适的尺寸可用于第三宽度W3。因此,第一衬底延伸件607留在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107上。
此外,本领域普通技术人员会认识到,利用锯片分割第一晶圆101仅仅是一个说明性实施例,并且不旨在用于限制。可以可选地利用用于分割第一晶圆101的可选方法,诸如利用一次或多次蚀刻以将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107分隔开。可以可选地利用这些方法和任何其他合适的方法以分割第一晶圆101。
图7示出了以晶圆上芯片(CoW)接合配置将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107接合至第二晶圆701。第二晶圆701可以包括第二衬底703、第二有源器件层705、第二金属化层707、第二钝化层708和第二接触焊盘709,其可以分别类似于第一衬底109、第一有源器件层111、第一金属化层113、第一钝化层114和第一接触焊盘115。第二衬底703、第二有源器件层705、第二金属化层707、第二钝化层708和第二接触焊盘709可以形成第四半导体器件芯片711、第五半导体器件芯片713和第六半导体器件芯片715(通过第二划线区717分隔开),将利用第四半导体器件芯片711、第五半导体器件芯片713和第六半导体器件芯片715以分别与第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107结合操作。
例如,可以利用熔融接合工艺将第一半导体器件芯片103接合到第二晶圆701。在实施例中,可以通过对第二晶圆701的期望接合的位置首先实施清洗工艺来引发熔融接合工艺。在特定的实施例中,可以使用例如诸如SC-1或SC-2清洗工序的湿清洗工序来清洗第二晶圆701以形成亲水性表面。一旦被清洗,将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107对准在第二晶圆701上的它们的相应的期望位置内并且亲水性表面放置成与第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107物理接触以开始接合工序。一旦已经将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107与第二晶圆701接触,可以利用热退火以增强接合。
然而,上文描述的熔融接合的说明仅仅是可以利用以将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107接合至第二晶圆701的一种类型的工艺的实例,并且不旨在限制该实施例。相反,可以可选地利用任何合适的接合工艺以将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107接合至第二晶圆701,并且所有这些工艺预期完全包括在本实施例的范围内。
图8示出了在已将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107接合至第二晶圆701之后,用于将第一衬底延伸件607从第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107去除的第二减薄工艺(在图8中通过标记为801的旋转滚筒表示)。在实施例中,例如,可以使用化学机械抛光减薄第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107,从而利用化学反应物和研磨料的组合以及一个或多个研磨垫以去除与第一接触焊盘115相对的第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107的部分。然而,可以可选地利用任何其他合适的工艺,诸如物理研磨工艺、一个或多个蚀刻工艺、这些的组合等。在实施例中,将第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107减薄至足以去除第一衬底延伸件607的厚度,诸如减薄至诸如在约10μm和约250μm之间的第二厚度T2,诸如约25μm。然而,可以可选地使用任何合适的厚度。
通过在分割第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107之前,利用第一蚀刻工艺301以图案化划线区117,可以更好地松弛来自分割工艺的应力,并且可以最小化任何切割引起的碎片。因此,在第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107以及第二晶圆701之间可以获得更好的界面。因此,可以实现更好的管芯-晶圆熔融接合,从而导致更强的接合和较少的缺陷。
一旦第一半导体器件芯片103、第二半导体器件芯片105和第三半导体器件芯片107已经接合至第二晶圆701并且被减薄,可以对第二晶圆701实施额外的处理。例如,可以分割第二晶圆701自身以形成准备使用的半导体器件。
根据一个实施例中,提供了一种制造半导体器件的方法,该方法包括在第一半导体管芯和第二半导体管芯之间的第一半导体晶圆中形成第一开口,第一开口具有与第一半导体晶圆的主要表面平行的第一宽度。分割第一半导体晶圆以形成第二开口,其中,第一开口和第二开口将第一半导体管芯与第二半导体管芯分隔开,第二宽度具有与第一半导体晶圆的主要表面平行的第二宽度,第二宽度小于第一宽度。减薄第一半导体管芯直到第一半导体管芯具有笔直侧壁。
根据另一个实施例中,提供了一种制造半导体器件的方法,该方法包括:在半导体衬底内至少部分地形成第一半导体管芯和第二半导体管芯。去除半导体衬底的第一部分,其中,第一部分位于半导体衬底的划线区内。使用锯片去除半导体衬底的第二部分,其中,去除半导体衬底的第一部分和去除半导体衬底的第二部分将第一半导体管芯与第二半导体管芯分隔开并且也形成位于第一半导体管芯上的半导体材料延伸件。
根据又一个实施例中,提供了一种制造半导体器件的方法,该方法包括:在第一半导体管芯和第二半导体管芯之间的第一半导体晶圆内形成第一开口,其中,至少部分利用蚀刻工艺实施形成第一开口。在第一半导体管芯和第二半导体管芯之间的第一半导体晶圆内形成第二开口,其中,至少部分利用锯切工艺实施形成第二开口,并且其中,第二开口比第一开口具有更小的宽度,并且第一开口和第二开口延伸为将第一半导体管芯与第二半导体管芯分割开。将第一半导体管芯和第二半导体管芯接合至第二半导体晶圆。在接合第一半导体管芯和第二半导体管芯之后,减薄第一半导体管芯和第二半导体管芯,其中,减薄第一半导体管芯和第二半导体管芯从第一半导体管芯和第二半导体管芯去除延伸区。
上面概述了若干实施例的特征,使得本领域技术人员可以更好地理解本发明的方面。本领域技术人员应该理解,他们可以容易地使用本发明作为基础来设计或修改用于实现与在此所介绍实施例相同的目的和/或实现相同优势的其他工艺和结构。本领域技术人员也应该意识到,这种等同构造并不背离本发明的精神和范围,并且在不背离本发明的精神和范围的情况下,在此他们可以做出多种变化、替换以及改变。
Claims (10)
1.一种制造半导体器件的方法,所述方法包括:
在半导体衬底内至少部分地形成第一半导体管芯和第二半导体管芯;
将所述第二半导体管芯与所述第一半导体管芯分离,其中,所述分离包括:
形成第一开口,其中,自顶向下看,形成所述第一开口形成弯曲的侧壁;
将所述半导体衬底第一次减薄至100μm和500μm之间的厚度,
将所述半导体衬底的附接至所述第一半导体管芯和所述第二半导体管芯的部分第二次减薄,其中,所述第二次减薄不同于所述第一次减薄,所述第二次减薄将所述半导体衬底减薄至厚度10μm和250μm之间;和
在所述第一次减薄半导体衬底和所述第二次减薄半导体衬底的部分之间,锯切所述半导体衬底。
2.根据权利要求1所述的方法,其中,所述弯曲的侧壁具有在50μm至500μm之间的弧半径。
3.根据权利要求1所述的方法,还包括:将所述第一半导体管芯结合到半导体晶圆。
4.根据权利要求3所述的方法,其中,将所述第一半导体管芯结合到所述半导体晶圆包括将所述第一半导体管芯熔融结合到所述半导体晶圆。
5.一种制造半导体器件的方法,所述方法包括:
将半导体晶圆的第一半导体器件与所述半导体晶圆的第二半导体器件部分分离,所述半导体晶圆包括第一半导体材料;
第一次减薄所述第一半导体材料以及第二次减薄所述第一半导体材料,其中,所述第一次减薄不同于所述第二次减薄,在所述第二次减薄所述第一半导体材料之后,所述第一半导体器件具有笔直的侧壁,其中,减薄所述第一半导体材料将厚度从100μm和500μm之间减小至10μm和250μm之间;以及
在所述第一次减薄所述第一半导体材料和所述第二次减薄所述第一半导体材料之间锯切所述第一半导体材料。
6.根据权利要求5所述的方法,其中,部分分离所述第一半导体器件在划线区域内形成开口,所述划线区域的宽度在10μm至200μm之间。
7.根据权利要求5所述的方法,其中,部分分离所述第一半导体器件时形成圆角。
8.一种制造半导体器件的方法,所述方法包括:
制造具有半导体晶圆的第一半导体器件和第二半导体器件;
从所述第二半导体器件中分离出所述第一半导体器件,所述分离包括:
第一化学机械抛光工艺;
第二化学机械抛光工艺;和
在第一化学机械抛光工艺和第二化学机械抛光工艺之间的锯切工艺,其中,在所述半导体晶圆的半导体衬底的厚度在100μm至500pm之间时,发生所述锯切工艺。
9.根据权利要求8所述的方法,其中,在所述第二化学机械抛光工艺之后,所述半导体衬底的厚度在10μm至250μm之间。
10.根据权利要求8所述的方法,还包括:在所述锯切工艺之后并且在所述第二化学机械抛光工艺之前,将所述第一半导体器件熔融结合至第二半导体晶圆上。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US14/622,420 | 2015-02-13 | ||
| US14/622,420 US10163709B2 (en) | 2015-02-13 | 2015-02-13 | Semiconductor device and method |
| CN201510464823.4A CN105895583A (zh) | 2015-02-13 | 2015-07-31 | 半导体器件和方法 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201510464823.4A Division CN105895583A (zh) | 2015-02-13 | 2015-07-31 | 半导体器件和方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN111834296A true CN111834296A (zh) | 2020-10-27 |
Family
ID=56551907
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202010598629.6A Pending CN111834296A (zh) | 2015-02-13 | 2015-07-31 | 半导体器件和方法 |
| CN201510464823.4A Pending CN105895583A (zh) | 2015-02-13 | 2015-07-31 | 半导体器件和方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201510464823.4A Pending CN105895583A (zh) | 2015-02-13 | 2015-07-31 | 半导体器件和方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (3) | US10163709B2 (zh) |
| KR (2) | KR20160100178A (zh) |
| CN (2) | CN111834296A (zh) |
| DE (1) | DE102015106064B4 (zh) |
| TW (1) | TWI579971B (zh) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10163709B2 (en) * | 2015-02-13 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US10325861B2 (en) * | 2016-09-30 | 2019-06-18 | Intel IP Corporation | Methods and structures for dicing integrated circuits from a wafer |
| KR102904959B1 (ko) * | 2017-03-02 | 2025-12-31 | 에베 그룹 에. 탈너 게엠베하 | 칩들을 본딩하기 위한 방법 및 디바이스 |
| CN108933090A (zh) * | 2017-05-26 | 2018-12-04 | 中芯国际集成电路制造(上海)有限公司 | 测试结构的形成方法及功函数的检测方法 |
| CN111430229B (zh) * | 2020-04-28 | 2023-12-01 | 长江存储科技有限责任公司 | 切割方法 |
| CN114582803B (zh) | 2020-12-02 | 2025-12-23 | 联华电子股份有限公司 | 半导体管芯以及半导体装置的制作方法 |
| CN115458647B (zh) * | 2022-10-31 | 2025-08-19 | 天津三安光电有限公司 | 一种垂直led芯片结构及其制造方法及发光装置 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5264699A (en) * | 1991-02-20 | 1993-11-23 | Amber Engineering, Inc. | Infrared detector hybrid array with improved thermal cycle reliability and method for making same |
| US6465344B1 (en) * | 2001-03-09 | 2002-10-15 | Indigo Systems Corporation | Crystal thinning method for improved yield and reliability |
| US20030121511A1 (en) * | 2000-03-31 | 2003-07-03 | Masaki Hashimura | Method for dicing semiconductor wafer into chips |
| KR20050054864A (ko) * | 2003-12-05 | 2005-06-10 | 로무 가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
| CN102130022A (zh) * | 2010-01-18 | 2011-07-20 | 半导体元件工业有限责任公司 | 形成半导体管芯的方法 |
| US20110217826A1 (en) * | 2010-03-03 | 2011-09-08 | Elpida Memory, Inc. | Method of fabricating semiconductor device |
| CN103871952A (zh) * | 2012-12-17 | 2014-06-18 | 英飞凌科技奥地利有限公司 | 制造半导体器件的方法和半导体工件 |
Family Cites Families (49)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6214440A (ja) | 1985-07-12 | 1987-01-23 | Mitsubishi Electric Corp | 半導体ウエハ及びその分割方法 |
| JP3455762B2 (ja) * | 1999-11-11 | 2003-10-14 | カシオ計算機株式会社 | 半導体装置およびその製造方法 |
| US6717245B1 (en) | 2000-06-02 | 2004-04-06 | Micron Technology, Inc. | Chip scale packages performed by wafer level processing |
| US6777267B2 (en) | 2002-11-01 | 2004-08-17 | Agilent Technologies, Inc. | Die singulation using deep silicon etching |
| US6890836B2 (en) | 2003-05-23 | 2005-05-10 | Texas Instruments Incorporated | Scribe street width reduction by deep trench and shallow saw cut |
| JP2005243947A (ja) | 2004-02-26 | 2005-09-08 | Sumitomo Electric Ind Ltd | 半導体装置の製造方法、及び半導体装置 |
| US20050266661A1 (en) | 2004-05-26 | 2005-12-01 | Lei Li | Semiconductor wafer with ditched scribe street |
| US7566634B2 (en) | 2004-09-24 | 2009-07-28 | Interuniversitair Microelektronica Centrum (Imec) | Method for chip singulation |
| KR20070074937A (ko) | 2006-01-11 | 2007-07-18 | 삼성전자주식회사 | 스크라이브 레인의 트렌치를 이용한 반도체 웨이퍼의다이싱 방법 |
| US20070173032A1 (en) * | 2006-01-25 | 2007-07-26 | Lexmark International, Inc. | Wafer dicing by channels and saw |
| DE102006026467B4 (de) * | 2006-06-07 | 2018-06-28 | Texas Instruments Deutschland Gmbh | Vorrichtung für das Schleifen eines Wafers |
| JP2008103433A (ja) | 2006-10-18 | 2008-05-01 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
| US7564115B2 (en) | 2007-05-16 | 2009-07-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Tapered through-silicon via structure |
| US7838424B2 (en) * | 2007-07-03 | 2010-11-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Enhanced reliability of wafer-level chip-scale packaging (WLCSP) die separation using dry etching |
| US7973413B2 (en) | 2007-08-24 | 2011-07-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Through-substrate via for semiconductor device |
| WO2009052150A1 (en) * | 2007-10-18 | 2009-04-23 | Vertical Circuits, Inc. | Chip scale stacked die package |
| US8227902B2 (en) | 2007-11-26 | 2012-07-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structures for preventing cross-talk between through-silicon vias and integrated circuits |
| US7843064B2 (en) | 2007-12-21 | 2010-11-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and process for the formation of TSVs |
| US8278152B2 (en) | 2008-09-08 | 2012-10-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bonding process for CMOS image sensor |
| US7825024B2 (en) | 2008-11-25 | 2010-11-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming through-silicon vias |
| US8158456B2 (en) | 2008-12-05 | 2012-04-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming stacked dies |
| JP4649531B1 (ja) | 2009-12-08 | 2011-03-09 | 新光電気工業株式会社 | 電子装置の切断方法 |
| US8183578B2 (en) | 2010-03-02 | 2012-05-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Double flip-chip LED package components |
| US8183579B2 (en) | 2010-03-02 | 2012-05-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | LED flip-chip package structure with dummy bumps |
| US8378458B2 (en) | 2010-03-22 | 2013-02-19 | Advanced Micro Devices, Inc. | Semiconductor chip with a rounded corner |
| US8426961B2 (en) | 2010-06-25 | 2013-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded 3D interposer structure |
| US8581418B2 (en) | 2010-07-21 | 2013-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-die stacking using bumps with different sizes |
| US8105875B1 (en) | 2010-10-14 | 2012-01-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Approach for bonding dies onto interposers |
| US8637967B2 (en) | 2010-11-15 | 2014-01-28 | Infineon Technologies Ag | Method for fabricating a semiconductor chip and semiconductor chip |
| JP5882364B2 (ja) * | 2011-02-18 | 2016-03-09 | アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated | ウエハレベルのシンギュレーションのための方法 |
| JP2012186309A (ja) | 2011-03-04 | 2012-09-27 | Omron Corp | ウエハレベルパッケージの製造方法、及びウエハレベルパッケージ |
| US8507363B2 (en) | 2011-06-15 | 2013-08-13 | Applied Materials, Inc. | Laser and plasma etch wafer dicing using water-soluble die attach film |
| US8652939B2 (en) * | 2011-10-18 | 2014-02-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and apparatus for die assembly |
| US8803316B2 (en) | 2011-12-06 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | TSV structures and methods for forming the same |
| US9466532B2 (en) * | 2012-01-31 | 2016-10-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Micro-electro mechanical system (MEMS) structures with through substrate vias and methods of forming the same |
| US8936969B2 (en) * | 2012-03-21 | 2015-01-20 | Stats Chippac, Ltd. | Semiconductor device and method of singulating semiconductor wafer along modified region within non-active region formed by irradiating energy through mounting tape |
| US8803292B2 (en) | 2012-04-27 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Through-substrate vias and methods for forming the same |
| US8871613B2 (en) * | 2012-06-18 | 2014-10-28 | Semiconductor Components Industries, Llc | Semiconductor die singulation method |
| US9443783B2 (en) | 2012-06-27 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC stacking device and method of manufacture |
| US8845854B2 (en) | 2012-07-13 | 2014-09-30 | Applied Materials, Inc. | Laser, plasma etch, and backside grind process for wafer dicing |
| US8980726B2 (en) | 2013-01-25 | 2015-03-17 | Applied Materials, Inc. | Substrate dicing by laser ablation and plasma etch damage removal for ultra-thin wafers |
| US9299649B2 (en) | 2013-02-08 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US8802504B1 (en) | 2013-03-14 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US8993380B2 (en) | 2013-03-08 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for 3D IC package |
| JPWO2014196105A1 (ja) * | 2013-06-03 | 2017-02-23 | パナソニックIpマネジメント株式会社 | 半導体装置及びその製造方法 |
| US9356092B2 (en) * | 2013-09-12 | 2016-05-31 | Infineon Technologies Ag | Semiconductor device and method for manufacturing a semiconductor device |
| US9330977B1 (en) * | 2015-01-05 | 2016-05-03 | Applied Materials, Inc. | Hybrid wafer dicing approach using a galvo scanner and linear stage hybrid motion laser scribing process and plasma etch process |
| US9755105B2 (en) * | 2015-01-30 | 2017-09-05 | Nichia Corporation | Method for producing light emitting device |
| US10163709B2 (en) * | 2015-02-13 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
-
2015
- 2015-02-13 US US14/622,420 patent/US10163709B2/en active Active
- 2015-04-01 KR KR1020150045944A patent/KR20160100178A/ko not_active Ceased
- 2015-04-21 DE DE102015106064.7A patent/DE102015106064B4/de active Active
- 2015-07-31 CN CN202010598629.6A patent/CN111834296A/zh active Pending
- 2015-07-31 CN CN201510464823.4A patent/CN105895583A/zh active Pending
- 2015-08-13 TW TW104126338A patent/TWI579971B/zh active
-
2017
- 2017-05-04 KR KR1020170056917A patent/KR101784655B1/ko active Active
-
2018
- 2018-12-19 US US16/225,854 patent/US10510604B2/en active Active
-
2019
- 2019-12-16 US US16/715,854 patent/US11688639B2/en active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5264699A (en) * | 1991-02-20 | 1993-11-23 | Amber Engineering, Inc. | Infrared detector hybrid array with improved thermal cycle reliability and method for making same |
| US20030121511A1 (en) * | 2000-03-31 | 2003-07-03 | Masaki Hashimura | Method for dicing semiconductor wafer into chips |
| US6465344B1 (en) * | 2001-03-09 | 2002-10-15 | Indigo Systems Corporation | Crystal thinning method for improved yield and reliability |
| KR20050054864A (ko) * | 2003-12-05 | 2005-06-10 | 로무 가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
| CN102130022A (zh) * | 2010-01-18 | 2011-07-20 | 半导体元件工业有限责任公司 | 形成半导体管芯的方法 |
| US20110217826A1 (en) * | 2010-03-03 | 2011-09-08 | Elpida Memory, Inc. | Method of fabricating semiconductor device |
| CN103871952A (zh) * | 2012-12-17 | 2014-06-18 | 英飞凌科技奥地利有限公司 | 制造半导体器件的方法和半导体工件 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20170054357A (ko) | 2017-05-17 |
| US20190122930A1 (en) | 2019-04-25 |
| TWI579971B (zh) | 2017-04-21 |
| CN105895583A (zh) | 2016-08-24 |
| DE102015106064A1 (de) | 2016-08-18 |
| DE102015106064B4 (de) | 2024-10-31 |
| US11688639B2 (en) | 2023-06-27 |
| US20200118879A1 (en) | 2020-04-16 |
| KR101784655B1 (ko) | 2017-10-11 |
| US20160240439A1 (en) | 2016-08-18 |
| KR20160100178A (ko) | 2016-08-23 |
| US10510604B2 (en) | 2019-12-17 |
| TW201630117A (zh) | 2016-08-16 |
| US10163709B2 (en) | 2018-12-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US12300662B2 (en) | DBI to SI bonding for simplified handle wafer | |
| CN110574151B (zh) | 用于形成微电子系统或器具的方法 | |
| US11688639B2 (en) | Semiconductor device and method | |
| KR102251260B1 (ko) | 웨이퍼 가공 방법 | |
| US10410923B2 (en) | Method of processing wafer | |
| US20200075482A1 (en) | Semiconductor device and manufacturing method thereof | |
| CN104465513A (zh) | 半导体器件和用于制造半导体器件的方法 | |
| CN113808922A (zh) | 晶圆的图形刻蚀方法、薄膜谐振器组件及制备方法 | |
| CN115295409A (zh) | 晶圆划片方法 | |
| JP6573803B2 (ja) | 半導体ウエーハの分割方法 | |
| CN106941095A (zh) | 用于分离多个芯片的方法 | |
| TWI899639B (zh) | 半導體裝置與其製造方法 | |
| JP2024127596A (ja) | 半導体装置の製造方法および半導体ウェハ | |
| CN114975246A (zh) | 制造半导体装置的方法 | |
| CN121054568A (zh) | 半导体管芯以及半导体装置的制作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination |