CN117936507A - 用于Xtacking架构的焊盘引出结构 - Google Patents
用于Xtacking架构的焊盘引出结构 Download PDFInfo
- Publication number
- CN117936507A CN117936507A CN202410284779.8A CN202410284779A CN117936507A CN 117936507 A CN117936507 A CN 117936507A CN 202410284779 A CN202410284779 A CN 202410284779A CN 117936507 A CN117936507 A CN 117936507A
- Authority
- CN
- China
- Prior art keywords
- layer
- conductive
- contact
- conductive layer
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B41/27—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H10W90/701—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/50—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the boundary region between the core region and the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
-
- H10W70/05—
-
- H10W70/093—
-
- H10W70/65—
-
- H10W72/00—
-
- H10W72/90—
-
- H10W80/00—
-
- H10W90/00—
-
- H10W72/01904—
-
- H10W72/01931—
-
- H10W72/01953—
-
- H10W72/0198—
-
- H10W72/923—
-
- H10W72/926—
-
- H10W72/9415—
-
- H10W72/942—
-
- H10W72/944—
-
- H10W72/951—
-
- H10W72/952—
-
- H10W80/211—
-
- H10W80/312—
-
- H10W80/327—
-
- H10W80/701—
-
- H10W80/743—
-
- H10W90/24—
-
- H10W90/28—
-
- H10W90/297—
-
- H10W90/792—
-
- H10W99/00—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Memories (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Non-Volatile Memory (AREA)
- Wire Bonding (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本公开内容提供了一种制造半导体器件的方法。该方法可以包括:面对面地键合第一管芯和第二管芯,第一管芯包括:衬底;在第一管芯的正面形成的在半导体层之上的晶体管,其中在衬底与半导体层之间具有绝缘层;以及在第一管芯的正面的延伸穿过绝缘层的第一接触结构。该方法还可以包括:使第一接触结构从第一管芯的背面暴露;从第一管芯的背面在绝缘层中形成接触孔以使半导体层暴露;以及在第一管芯的背面形成与第一接触结构连接的第一焊盘引出结构和在接触孔上与半导体层导电地连接的第二焊盘引出结构。
Description
本申请是申请日为2020年9月2日、申请号为202080002344.X、发明名称为“用于Xtacking架构的焊盘引出结构”的专利申请的分案申请。
技术领域
概括地说,本申请描述了与半导体存储器件有关的实施例。
背景技术
已开发了三维(3D)NAND闪存存储技术以实现较高的数据存储密度而不需要较小的存储单元。3D NAND存储器件通常包括形成垂直存储单元串的阵列晶体管和形成外围电路的外围晶体管。在常规的3D NAND器件中,在相同衬底上处理阵列晶体管和外围晶体管。然而,在Xtacking架构中,包含阵列晶体管的阵列衬底和包含外围晶体管的外围衬底经由键合界面面对面地堆叠,其中晶体管被夹在这两个衬底之间。因此,Xtacking架构可以实现较高的存储密度、较简单的处理流程、以及较短的循环时间。
Xtacking架构还可以包括在阵列衬底或外围衬底的背面的垫出(pad-out)结构。因此,外部电路可以经由焊盘引出结构来向被夹在这两个衬底之间的晶体管提供控制信号。焊盘引出结构可以用贯穿硅触点(TSC)配置来制造。
发明内容
本公开内容的各方面提供了用于Xtacking架构的半导体器件的焊盘引出结构以及形成焊盘引出结构的方法。
根据第一方面,公开了一种具有焊盘引出结构的Xtacking架构的半导体器件。所述半导体器件可以包括面对面键合的第一管芯和第二管芯。所述第一管芯可以包括在所述第一管芯的背面的绝缘层、从所述第一管芯的正面延伸穿过所述绝缘层的第一部分的第一接触结构、在所述绝缘层的第二部分的正面的半导体层、以及在所述半导体层的正面形成的第一晶体管。
在一些实施例中,所述第一晶体管可以包括在所述第一管芯的正面在所述半导体层之上形成的存储单元。所述存储单元可以包括交替的字线层和绝缘层的堆叠体、以及延伸穿过所述堆叠体的多个沟道结构。在一些实施例中,所述第一管芯还可以包括在所述堆叠体的阶梯区域中形成的多个接触结构,所述多个接触结构与所述字线层耦合。所述阶梯区域可以处于所述堆叠体的边界或中间。此外,沟道结构可以包括由一个或多个绝缘层围绕的沟道层。
在一些实施例中,所述第二管芯可以包括衬底和在所述衬底的正面形成的用于所述存储单元的外围电路。
所述半导体器件还可以包括被设置在所述第一管芯的背面的第一焊盘引出结构,其中所述第一焊盘引出结构与所述第一接触结构电耦合。所述半导体器件还可以包括被设置在所述第一管芯的背面的第二焊盘引出结构,其中所述第二焊盘引出结构经由接触孔与所述半导体层电耦合,并且所述第二焊盘引出结构填充所述接触孔。
所述第一焊盘引出结构可以包括第一导电层的第一部分,并且所述第二焊盘引出结构可以包括所述第一导电层的第二部分。所述第一导电层的所述第一部分可以与所述第一导电层的所述第二部分间隔开。所述第一导电层可以由第一金属材料制成。在一些实施例中,所述第一焊盘引出结构还可以包括第二导电层的被设置在所述第一接触结构与第一垫层之间的第一部分。所述第二焊盘引出结构还可以包括所述第二导电层的被设置在所述半导体层与第二垫层之间的第二部分。所述第二导电层的所述第一部分可以与所述第二导电层的所述第二部分间隔开。所述第二导电层可以由第二金属材料制成。在一示例中,所述第一金属材料由铝制成,并且所述第二金属材料由钛制成。
在一些实施例中,所述第一焊盘引出结构可以经由所述第一接触结构、所述第一管芯与所述第二管芯之间的键合界面、以及所述第二管芯中的对应第二接触结构来与所述外围电路的输入/输出电路耦合。所述外围电路可以经由所述第一管芯中的对应第三接触结构、所述键合界面、以及所述第二管芯中的对应第四接触结构来与所述存储单元耦合。所述第二焊盘引出结构可以被配置为提供用于所述存储单元的阵列共源极。
在替代实施例中,所述第二管芯还可以包括在所述衬底的正面形成的存储单元,并且所述第一晶体管可以包括在所述衬底的正面形成的用于所述存储单元的外围电路。此外,所述第一焊盘引出结构可以经由所述第一接触结构来与所述外围电路的输入/输出电路耦合,并且所述外围电路可以经由所述第一管芯中的对应接触结构、所述第一管芯与所述第二管芯之间的键合界面、以及所述第二管芯中的对应接触结构来与所述存储单元耦合。
根据本公开内容的第二方面,提供了一种用于制造具有焊盘引出结构的Xtacking架构的半导体器件的方法。所述方法可以包括:面对面地键合第一管芯和第二管芯,其中所述第一管芯包括第一衬底、在所述第一衬底的正面的绝缘层、在所述第一管芯的正面的延伸穿过所述绝缘层的第一部分的第一接触结构、以及在所述绝缘层的第二部分的正面的半导体层。
在一些实施例中,所述第一管芯还可以包括在所述半导体层的正面形成的存储单元,并且所述第二管芯可以包括在第二衬底的正面的用于所述存储单元的外围电路。在一些实施例中,面对面地键合所述第一管芯和所述第二管芯包括:将与所述第一管芯中的所述第一接触结构连接的第一键合结构与连接到所述第二管芯中的所述外围电路中的输入/输出电路的第二键合结构进行键合。
在替代实施例中,所述第二管芯可以包括被设置在所述第二管芯的正面的存储单元,并且所述第一管芯还可以包括用于所述存储单元的外围电路。
所述方法还可以包括:通过将所述第一衬底从所述第一管芯的背面移除来使所述第一接触结构从所述第一管芯的背面暴露。在一些实施例中,所述方法可以包括:在移除所述第一衬底之后移除蚀刻停止层,其中所述蚀刻停止层被夹在所述第一衬底与所述绝缘层之间。
所述方法还可以包括:从所述第一管芯的背面在所述绝缘层的所述第二部分中形成接触孔,其中所述接触孔使所述半导体层暴露;以及在所述第一管芯的背面形成与所述第一接触结构导电地连接的第一焊盘引出结构和在所述接触孔上与所述半导体层导电地连接的第二焊盘引出结构。在一些实施例中,所述第二焊盘引出结构可以被配置为提供用于所述存储单元的阵列共源极。
此外,形成所述第一焊盘引出结构和所述第二焊盘引出结构可以包括:从所述第一管芯的背面在所述第一接触结构和所述半导体层之上形成第一导电层,并且所述第一导电层填充所述接触孔;以及从所述第一管芯的背面对所述第一导电层进行图案化,以形成与所述第一接触结构导电地连接的所述第一焊盘引出结构和与所述半导体层导电地连接的所述第二焊盘引出结构。在一些实施例中,可以在所述绝缘层的背面形成第二导电层,其中所述第二导电层与所述第一导电层和所述第一接触结构通过界面接合,并与所述第一导电层和所述半导体层通过界面接合,并且所述第二导电层是使用与所述第一导电层相同的光掩模来进行图案化的。
在一些实施例中,所述第一导电层可以由第一金属材料制成,并且所述第二导电层可以由第二金属材料制成。在一示例中,所述第一导电层至少包括钛,并且所述第二导电层至少包括铝。
附图说明
通过与附图一起阅读以下具体实施方式最佳地理解本公开内容的各方面。注意,根据行业中的标准实践,各个特征未按比例绘制。事实上,为讨论清晰起见,各个特征的尺寸可以增大或缩小。
图1是根据本公开内容的示例性实施例的半导体器件的横截面视图。
图2-图8是根据本公开内容的示例性实施例的在各个中间制造步骤处半导体器件的横截面视图。
图9是根据本公开内容的各实施例的用于制造示例性半导体器件的示例性过程的流程图。
具体实施方式
以下公开内容提供了用于实现所提供主题内容的不同特征的许多不同实施例或示例。以下描述组件和布置的特定示例以简化本公开内容。当然,这些仅仅是示例而并非旨在限制。例如,在以下描述中在第二特征之上或在第二特征上形成第一特征可以包括其中第一和第二特征可以直接接触的实施例,并且还可以包括其中可以在第一和第二特征之间形成另外的特征以使得第一和第二特征可能不直接接触的实施例。另外,本公开内容可以在各个示例中重复附图标记和/或字母。该重复是出于简化和清晰的目的,并且自身并不指定所讨论的各个实施例和/或配置之间的关系。
此外,在本文中可以使用空间相对术语(例如“下方”、“之下”、“下部”、“之上”、“上部”等等)以简化描述,以便描述一个元素或特征与另外元素或特征的关系,如附图中所示出的。空间相对术语旨在涵盖除了附图中所描绘的取向之外器件在使用或操作中的不同取向。装置可以以其它方式取向(旋转90度或处于其它取向)并且本文所使用的空间相对描述符同样可以相应地解读。
本公开内容提供了一种形成用于Xtacking架构的3D存储器件的焊盘引出结构的方法。该方法可以包括:键合第一管芯和第二管芯,移除第一管芯的衬底,形成接触孔,以及形成焊盘引出结构。与用于Xtacking架构的贯穿硅触点(TSC)垫相比,所公开的方法消除了沉积和蚀刻另外的介电质层和TSC金属的需要,从而简化了制造过程。
图1是根据本公开内容的示例性实施例的半导体器件100的横截面视图。如图所示,器件100可以包括第一管芯D1和第二管芯D2,这两个管芯以面对面的方式经由键合界面140键合在一起(电路侧是正面,并且衬底侧是背面)。第一管芯D1和第二管芯D2可以分别包括相应地彼此对准的键合结构141和142。此外,键合结构141可以与对应的键合结构142电耦合。
如图1中所示,第一管芯D1可以包括绝缘层103(例如,氧化硅)、在绝缘层103的正面的半导体层105(例如,掺杂多晶硅)、以及在绝缘层103的正面形成并延伸穿过绝缘层103的第一接触结构121(例如,钨)。
第一管芯D1还可以包括3D NAND存储单元。例如,交替的绝缘层111和字线层112(也被称为栅极层)的堆叠体也可以被设置在半导体层105的正面。该堆叠体可以包括阵列区域110,在该区域中形成至少一个沟道结构130并通过该堆叠体延伸到半导体层105。绝缘层111和字线层112的堆叠体以及沟道结构120可以形成晶体管的堆叠体,例如垂直存储单元串的阵列。在一些示例中,晶体管的堆叠体可以包括存储单元和选择晶体管,例如一个或多个底部选择晶体管、一个或多个顶部选择晶体管等等。在一些示例中,晶体管的堆叠体还可以包括一个或多个虚设选择晶体管。
绝缘层111可以由绝缘材料制成,例如氮化硅、二氧化硅等等。字线层112可以由栅极堆叠体材料制成,例如高介电常数(高k)栅极绝缘层、金属栅极电极等等。沟道结构130可以包括沟道层131(例如,多晶硅),该沟道层被一个或多个绝缘层132围绕,例如遂穿层(例如,氧化硅)、电荷捕获层(例如,氮化硅)和阻隔层(例如,氧化硅),这些层一起形成围绕沟道层131的氧化物-氮化物-氧化物结构。
此外,该堆叠体可以具有阶梯区域120,在该区域中形成多个第二接触结构122和第三接触结构123。第二接触结构122连接到字线层112,该字线层112可以充当垂直存储单元串的栅极和虚设栅极。第三接触结构123连接到半导体层105。注意,器件100可以具有各种阶梯配置,例如中心阶梯实现方式、侧部阶梯实现方式等等。
仍然在图1中,第一管芯D1还可以包括第一导电层171(也被称为垫层(padlayer)),该第一导电层171在第二导电层161(也被称为衬层(liner layer))的背面,该第二导电层161具有覆盖第一接触结构121的背面的第一部分161a和覆盖绝缘层103的孔的第二部分161b。第一导电层的第一部分171a和第一导电层的第二部分171b可以分别被设置在第二导电层的第一部分161a和第二部分161b的背面,以形成第一焊盘引出结构和第二焊盘引出结构。第一导电层的第一部分171a可以与第一接触结构121电耦合,并且第一导电层的第二部分171b可以与半导体层105电耦合。在该示例中,第一导电层171是铝,并且半导体层105是多晶硅。第二导电层161可以是粘合层,例如被设置在铝和多晶硅之间的具有10-20nm范围中的厚度的钛层。在一些实施例中,第二导电层161可以由在相对高温(例如,高于500℃)下的硅化钛形成。在其它示例中,第一导电层171可以由其它导电材料制成,并且第二导电层161可以是阻隔层、晶种层和/或粘合层。第二导电层161还可以用于减小接触电阻。在一些实施例中,第二导电层161可能不是必需的。
在图1的示例中,第一管芯D1可以包括3D存储单元,并且第二管芯D2可以包括外围电路(例如,地址解码器、驱动电路、感测放大器等等)。通常,第二管芯D2的外围电路可以将存储单元与外部电路对接。例如,外围电路经由第一焊盘引出结构(171a和161a)从外部电路接收指令,向存储单元提供控制信号,从存储单元接收数据,以及经由第一焊盘引出结构(171a和161a)向外部电路输出数据。此外,在一些实施例中,半导体层105耦合到用于存储单元阵列的阵列共源极(ACS),以使得第二焊盘引出结构(171b和161b)可以提供用于ACS的输入/输出焊盘引出结构。
为简单起见,在第二管芯D2中示出了衬底191和在该衬底上形成的两个晶体管180。例如,晶体管180可以形成互补金属氧化物半导体(CMOS)。衬底191可以是任何合适的衬底,例如硅(Si)衬底、锗(Ge)衬底、硅锗(SiGe)衬底和/或绝缘体上硅(SOI)衬底。衬底可以包括半导体材料,例如,IV族半导体、III-V族化合物半导体或II-VI族氧化物半导体。IV族半导体可以包括Si、Ge或SiGe。衬底191可以是体晶片或外延层。注意,第一管芯D1初始地包括衬底,其中半导体层105和绝缘层103被设置在该衬底上。在形成焊盘引出结构(171和161)之前移除衬底。
在一些实施例中,半导体存储器件可以包括多个阵列管芯(例如,第一管芯D1)和CMOS管芯(例如,第二管芯D2)。多个阵列管芯和CMOS管芯可以堆叠并键合在一起。每个阵列管芯耦合到CMOS管芯的一部分,并且CMOS管芯可以以类似的方式单独或一起驱动阵列管芯。此外,在一些示例中,半导体器件100至少包括面对面键合的第一晶片和第二晶片。第一管芯D1与类似D1的其它阵列管芯一起被设置在第一晶片上,并且第二管芯D2与类似D2的其它CMOS管芯一起被设置在第二晶片上。第一晶片和第二晶片被键合在一起,以使得第一晶片上的阵列管芯与第二晶片上的对应CMOS管芯键合。
在替代实施例中,第一管芯D1可以包括外围电路,并且第二管芯D2可以包括3D存储单元(未示出)。焊盘引出结构(171和161)仍然可以被设置在第一管芯D1的背面。由于输入/输出信号不需要路由通过存储单元阵列管芯,因此输入/输出信号路径可以比图1中的信号路径短。
图2-图9是根据本公开内容的示例性实施例的半导体器件(例如器件100等等)在各个中间制造步骤处的横截面视图。器件100可以指任何适当的器件,例如,存储器电路、半导体芯片(或管芯)(其中在该半导体芯片上形成存储器电路)、半导体晶片(其中在该半导体晶片上形成多个半导体管芯)、半导体芯片的堆叠体、包括被组装在封装衬底上的一个或多个半导体芯片的半导体封装等等。
图2示出了最终将成为器件100的半导体器件200的横截面视图。应该理解,图2仅示出了器件200的一部分。类似于器件100,器件200可以包括第一管芯D1’(其对应于第一管芯D1)和第二管芯(未示出)(其对应于第二管芯D2),这两个管芯经由键合界面(未示出)(其对应于键合界面140)键合在一起。为简单起见,图1中的第一管芯D1的键合结构141和覆盖层106在图2中省略。
如图所示,器件200可以包括在第一管芯D1’的背面的衬底201(例如,硅)以及在衬底201的正面的蚀刻停止层202(例如,氮化硅)。器件200还可以包括在蚀刻停止层202的正面的绝缘层203(例如,氧化硅),该绝缘层203最终将成为图1中的绝缘层103。在一些实施例中,蚀刻停止层202可能不是必需的。
如图2中所示出的,器件200具有与图1中的器件100的对应组件类似地配置的组件。例如,第一接触结构221、半导体层205、交替的绝缘层211和字线层212的堆叠体、阵列区域210、阶梯区域220、沟道结构230、多个第二接触结构222、以及第三接触结构223分别与第一接触结构121、半导体层105、交替的绝缘层111和字线层112的堆叠体、阵列区域110、阶梯区域120、沟道结构130、多个第二接触结构122、以及第三接触结构123类似地配置。对这些组件的描述已在上文提供并且此处出于清晰目的将省略。
图3示出了在将衬底201从背面移除之后图2中的器件200。移除衬底201可以通过化学机械抛光(CMP)和/或湿法蚀刻来完成。蚀刻停止层202可以用于确定何时应该停止CMP和/或湿法蚀刻过程。
图4示出了在移除蚀刻停止层202和第一接触结构221的一部分之后图3中的器件200。因此,剩余的第一接触结构221和绝缘层203从背面暴露。类似于图3,移除蚀刻停止层202和第一接触结构221的该部分可以通过CMP过程来完成。替代地,可以通过第一蚀刻过程来移除蚀刻停止层202,并且可以通过第二蚀刻过程来移除第一接触结构221的该部分。在一些实施例中,移除第一接触结构221的该部分可能不是必需的。因此,第一接触结构221的该部分将被暴露(未示出)。此外,虽然被示为延伸到蚀刻停止层202,但在一些实施例中,第一接触结构221仅延伸到绝缘层203的背面203’(未示出)。因此,移除第一接触结构221的任何部分可能不是必需的。
在图5中,可以在器件200的绝缘层203中形成接触孔251,以使得半导体层205的一部分被暴露。接触孔251可以具有底部251’和两个侧壁251”。在图5的示例中,两个接触孔251被示为具有从正面扩展到背面的梯形横截面。要理解,可以形成任何数量的接触孔251,并且接触孔251可以具有其他形状,例如矩形。可以使用光阻剂作为由光刻过程定义的蚀刻掩模,通过蚀刻过程来形成接触孔251。
在图6中,可以形成第二导电层261(其最终将成为图1中的第二导电层161)以共形地涂覆暴露的第一接触结构221、绝缘层203、以及半导体层205的暴露部分。因此,第二导电层261覆盖接触孔251的底部251’和侧壁251”。第二导电层261可以由钛制成并通过化学气相沉积形成。第二导电层261可以具有10-20nm范围中的厚度。在一些实施例中,第二导电层261可能不是必需的,因此该步骤可以跳过。
在图7中,可以从背面在第二导电层261之上形成第一导电层271(其最终将成为图1中的第一导电层171),以使得接触孔251可以填充有第一导电层271。第一导电层271可以是由铝制成的导电层并通过化学气相沉积形成。在第二导电层261是钛并且半导体层205是多晶硅的示例中,钛可以是铝和多晶硅之间的粘合层。另外,由于接触孔251,因此可以在第一导电层271的背侧形成凹陷结构272。
图8示出了在移除第一导电271的各部分和第二导电层261的各部分之后图7中的器件100。移除第一导电层271的各部分和第二导电层261的各部分可以通过用光阻剂和/或硬掩模层进行蚀刻来完成。因此,第一导电层的第一部分271a可以被设置在第二导电层的第一部分261a之上以形成第一焊盘引出结构,并且第一导电层的第二部分271b可以被设置在第二导电层的第二部分261b之上以形成第二焊盘引出结构。类似于器件100,外部电路(未示出)可以经由第一焊盘引出结构(271a和261a)向器件200的第二管芯D2’的外围电路(未示出)提供控制信号并从该外围电路接收数据,该第一焊盘引出结构经由第一接触结构221与外围电路耦合。外围电路随后可以与第一管芯D1’的晶体管相互作用。
图9是根据本公开内容的各实施例的用于制造示例性半导体器件(例如图1中的器件100,图8中的器件200等等)的示例性过程900的流程图。过程900开始于步骤S901,在步骤S901中面对面地键合第一管芯和第二管芯(电路侧是正面,并且衬底侧是背面)。第一管芯可以包括第一衬底、在半导体层中在第一管芯的正面形成的第一晶体管(其中在第一衬底和半导体层之间具有绝缘层)、以及在第一管芯的正面的延伸穿过绝缘层的第一接触结构。第二管芯可以包括第二衬底,该第二衬底具有在第二管芯的正面形成的结构。
为了将第一管芯键合到第二管芯,可以在第一管芯的正面形成多个第一键合结构(例如柱),并且可以在第二管芯的正面形成多个第二键合结构。键合结构可以包括Cu、Ni和SnAg。可以在220℃以上的温度下操作键合过程以使键合结构融化,以使得第一键合结构可以形成与对应第二键合结构的连接。因此,第一管芯中的第一晶体管可以经由键合界面处的对应键合结构和这两个管芯中的接触结构来与第二管芯中的结构耦合。
此外,第一晶体管可以形成垂直存储单元串,并且第二管芯可以包括外围电路,如图1的示例中所示出的。在替代实施例中,第一晶体管可以包括外围电路,并且第二管芯可以包括存储单元。
在步骤S902处,将第一衬底从第一管芯的背面移除以使第一接触结构从第一管芯的背面暴露。因此,绝缘层也从第一管芯的背面暴露。在蚀刻停止层被夹在第一衬底与绝缘层之间的示例中,该蚀刻停止层也可以从第一管芯的背面移除。移除第一衬底和蚀刻停止层可以通过CMP和/或蚀刻来完成。
在步骤S903处,从第一管芯的背面在绝缘层中形成使半导体层的一部分暴露的接触孔。接触孔具有底部和两个侧壁。可以使用光刻技术来定义光阻剂和/或硬掩模层中的沟道孔图案,并且可以使用蚀刻技术将该图案转移到绝缘层并且随后移除该光阻剂和/或硬掩模层。
在步骤S904处,可以通过两个沉积过程、光刻过程和两个蚀刻过程在第一管芯的背面形成第一焊盘引出结构和第二焊盘引出结构。刚开始,可以通过第一沉积过程来形成共形的衬层,以使得衬层覆盖暴露的第一接触结构、绝缘层和半导体层的暴露部分。衬层还可以覆盖接触孔的底部和侧壁。随后,可以通过第二沉积过程从背面在衬层之上形成垫层。垫层可以填充接触孔并由于接触孔而在背面形成凹陷结构。之后,可以执行光刻过程以定义充当蚀刻掩模的光阻剂和/或硬掩模层的垫出图案。接着,可以执行两个蚀刻过程以将垫出图案转移到垫层和衬层以形成第一焊盘引出结构和第二焊盘引出结构。在一些实施例中,可以用单个蚀刻过程来代替这两个蚀刻过程。另外,将移除光阻剂和/或硬掩模层。
因此,第一焊盘引出结构导电地连接到第一接触结构,其中衬层的第一部分被夹在两者之间。外部电路可以经由第一焊盘引出结构和第一接触结构来与器件的外围电路耦合。类似地,在接触孔上形成第二焊盘引出结构并导电地耦合到半导体层,其中衬层的第二部分被夹在两者之间。第二焊盘引出结构可以被配置为提供用于存储单元的共源极阵列。
此外,在焊盘引出结构是铝并且半导体层是多晶硅的示例中,衬层可以由粘合材料(例如钛)制成。在其它示例中,焊盘引出结构可以由其它导电材料制成,并且衬层可以是阻隔层、晶种层和/或粘合层。衬层还可以用于减小接触电阻。在一些实施例中,衬层可能不是必需的。
应该注意,可以在过程900之前、之间和之后提供另外的步骤,并且对于过程900的另外实施例,所描述的一些步骤可以被代替、消除、或以不同顺序执行。例如,衬层的形成可能不是必需的。具体而言在步骤S904处,可以在定义蚀刻掩模的光刻过程之前,通过CMP过程来平面化具有凹陷结构的垫层。因此,焊盘引出结构在背面将具有平坦表面。另外,还可以使用剥离(lift-off)过程(其中在沉积衬层和垫层之前执行光刻过程)来形成焊盘引出结构。
本文所描述的各个实施例提供若干优点。例如,在相关的3D NAND存储器件中,用TSC配置形成焊盘引出结构,这需要在第一衬底的背面沉积和蚀刻层间介电质层(例如,氧化硅、氮化硅等等)和TSC金属(例如,钨)。所公开的方法可以简化制造过程并形成无TSC的焊盘引出结构。
前述内容概括了若干实施例的特征以使得本领域技术人员可以更好地理解本公开内容的各方面。本领域技术人员将意识到,他们可以容易地使用本公开内容作为用于设计或修改其它过程和结构以执行相同目的和/或实现本文所引入的实施例的相同优点的基础。本领域技术人员还将认识到,此类等效构造不会偏离本公开内容的精神和范围,并且他们可以对其作出各种改变、替换和更改而不会偏离本公开内容的精神和范围。
Claims (46)
1.一种半导体器件,包括:
第一管芯,所述第一管芯包括绝缘层、位于所述绝缘层一侧的半导体层、以及位于所述半导体层远离所述绝缘层一侧的存储单元;
第二管芯,与所述第一管芯键合;
所述第一管芯还包括:
第一接触结构,至少贯穿部分所述第一管芯;
第一导电结构和第二导电结构,位于所述绝缘层远离所述半导体层的一侧,其中所述第一导电结构与所述第一接触结构连接,所述第二导电结构远离所述绝缘层的一侧包括凹陷结构。
2.根据权利要求1所述的半导体器件,其中:
所述绝缘层朝向所述第二导电结构的一侧包括接触孔,所述第二导电结构位于所述接触孔的部分与所述半导体层连接。
3.根据权利要求2所述的半导体器件,其中:
所述接触孔的数量为多个,位于各所述接触孔的各所述第二导电结构相互连接。
4.根据权利要求3所述的半导体器件,其中:
所述凹陷结构的数量为多个,沿着所述第二导电结构的厚度方向,各所述凹陷结构与所述接触孔一一对应。
5.根据权利要求2所述的半导体器件,其中:
所述接触孔的横截面为梯形。
6.根据权利要求2所述的半导体器件,其中:
所述接触孔靠近所述半导体层一侧的尺寸,小于所述接触孔远离所述半导体层一侧的尺寸。
7.根据权利要求3所述的半导体器件,其中,所述存储单元包括:
堆叠体,所述堆叠体包括交替的字线层和绝缘层;以及
沟道结构,所述沟道结构延伸穿过所述堆叠体至所述半导体层。
8.根据权利要求1所述的半导体器件,其中:
所述第一导电结构包括第一导电层的第一部分;
所述第二导电结构包括所述第一导电层的第二部分;
所述第一导电层的所述第一部分与所述第一导电层的所述第二部分间隔。
9.根据权利要求8所述的半导体器件,其中:
所述第一导电结构还包括第二导电层的第一部分,所述第二导电层的所述第一部分位于所述第一接触结构与所述第一导电层的所述第一部分之间;
所述第二导电结构还包括所述第二导电层的第二部分,所述第二导电层的所述第二部分位于所述绝缘层与所述第一导电层的所述第二部分之间以及所述半导体层与所述第一导电层的所述第二部分之间;
所述第二导电层的所述第一部分与所述第二导电层的所述第二部分间隔。
10.根据权利要求9所述的半导体器件,其中:
所述第一导电层包括铝,所述第二导电层包括钛。
11.根据权利要求3所述的半导体器件,其中:
位于各所述接触孔的各所述第二导电结构为一体结构。
12.根据权利要求7所述的半导体器件,其中:
所述第一管芯还包括形成在所述堆叠体的阶梯区域,至少部分所述接触孔位于所述阶梯区域的一侧,或,至少部分所述接触孔位于所述沟道结构的一侧。
13.根据权利要求7所述的半导体器件,其中:
所述第二管芯位于所述堆叠体远离所述半导体层的一侧,所述第二管芯包括外围电路。
14.根据权利要求13所述的半导体器件,其中:所述第一导电结构经由所述第一接触结构与所述外围电路耦合。
15.根据权利要求1所述的半导体器件,其中:
所述第一管芯还包括第三接触结构,所述第三接触结构与阵列共源极连接。
16.一种半导体器件,包括:
第一管芯,所述第一管芯包括绝缘层、位于所述绝缘层一侧的半导体层、以及位于所述半导体层远离所述绝缘层一侧的存储单元,其中:
所述绝缘层远离所述半导体层的一侧包括接触孔,所述接触孔的横截面为梯形;
所述存储单元包括交替的字线层和绝缘层的堆叠体;以及
延伸穿过所述堆叠体至所述半导体层的沟道结构,至少部分所述接触孔与所述沟道结构对应设置;
第二管芯,与所述第一管芯键合;
所述第一管芯还包括:
第一接触结构,至少贯穿部分所述第一管芯;
第一导电结构和第二导电结构,位于所述绝缘层远离所述半导体层的一侧,其中所述第一导电结构与所述第一接触结构连接,所述第二导电结构远离所述绝缘层的一侧包括凹陷结构。
17.根据权利要求16所述的半导体器件,其中:
所述第二导电结构位于所述接触孔的部分与所述半导体层连接。
18.根据权利要求16所述的半导体器件,其中:
所述接触孔的数量为多个,位于各所述接触孔的各所述第二导电结构相互连接。
19.根据权利要求18所述的半导体器件,其中:
所述凹陷结构的数量为多个,沿着所述第二导电结构的厚度方向,各所述凹陷结构与所述接触孔一一对应。
20.根据权利要求16所述的半导体器件,其中:
所述接触孔靠近所述半导体层一侧的尺寸,小于所述接触孔远离所述半导体层一侧的尺寸。
21.根据权利要求16所述的半导体器件,其中:
所述第一导电结构包括第一导电层的第一部分;
所述第二导电结构包括所述第一导电层的第二部分;
所述第一导电层的所述第一部分与所述第一导电层的所述第二部分间隔。
22.根据权利要求21所述的半导体器件,其中:
所述第一导电结构还包括第二导电层的第一部分,所述第二导电层的所述第一部分位于所述第一接触结构与所述第一导电层的所述第一部分之间;
所述第二导电结构还包括所述第二导电层的第二部分,所述第二导电层的所述第二部分位于所述绝缘层与所述第一导电层的所述第二部分之间以及所述半导体层与所述第一导电层的所述第二部分之间;
所述第二导电层的所述第一部分与所述第二导电层的所述第二部分间隔。
23.根据权利要求22所述的半导体器件,其中:
所述第一导电层包括铝,所述第二导电层包括钛。
24.根据权利要求18所述的半导体器件,其中:
位于各所述接触孔的各所述第二导电结构为一体结构。
25.根据权利要求18所述的半导体器件,其中:
所述第一管芯还包括形成在所述堆叠体的阶梯区域,至少部分所述接触孔位于所述阶梯区域的一侧。
26.根据权利要求16所述的半导体器件,其中:
所述第二管芯位于所述堆叠体远离所述半导体层的一侧,所述第二管芯包括外围电路。
27.根据权利要求26所述的半导体器件,其中:
所述第一导电结构经由所述第一接触结构与所述外围电路耦合。
28.根据权利要求16所述的半导体器件,其中:
所述第一管芯还包括第三接触结构,所述第三接触结构与阵列共源极连接。
29.一种用于形成半导体器件的方法,包括:
形成第一管芯,所述第一管芯包括绝缘层、形成于所述绝缘层一侧的半导体层、以及形成于所述半导体层远离所述绝缘层一侧的存储单元;
形成第二管芯,与所述第一管芯键合;
形成所述第一管芯还包括:
形成第一接触结构,至少贯穿部分所述第一管芯;
在所述绝缘层远离所述半导体层的一侧形成第一导电结构和第二导电结构,其中所述第一导电结构与所述第一接触结构连接,所述第二导电结构远离所述绝缘层的一侧包括凹陷结构。
30.根据权利要求29所述的方法,其中,形成所述第一管芯还包括:
形成衬底,所述绝缘层形成于所述衬底的一侧,所述半导体层形成于所述绝缘层远离所述衬底的一侧;
移除所述衬底使所述第一接触结构和所述绝缘层暴露。
31.根据权利要求30所述的方法,其中,形成所述第一管芯还包括:
在所述绝缘层远离所述半导体层的一侧形成接触孔,所述接触孔暴露所述半导体层。
32.根据权利要求31所述的方法,其中,所述在所述绝缘层远离所述半导体层的一侧形成第一导电结构和第二导电结构包括:
在所述绝缘层和所述第一接触结构远离所述半导体层的一侧形成导电结构,所述导电结构填充所述接触孔并与所述半导体层连接;以及
图案化所述导电结构以形成所述第一导电结构和所述第二导电结构,其中所述第二导电结构填充于所述接触孔。
33.根据权利要求32所述的方法,其中:
所述在所述绝缘层远离所述半导体层的一侧形成接触孔,包括:形成多个接触孔;以及
填充于各所述接触孔的各所述第二导电结构相互连接。
34.根据权利要求32所述的方法,其中:
所述第二导电结构填充于所述接触孔形成所述凹陷结构。
35.根据权利要求33所述的方法,其中:
所述凹陷结构的数量为多个,沿着所述第二导电结构的厚度方向,各所述凹陷结构与所述接触孔一一对应。
36.根据权利要求31所述的方法,其中:
所述接触孔的横截面为梯形。
37.根据权利要求31所述的方法,其中:
所述接触孔靠近所述半导体层一侧的尺寸,小于所述接触孔远离所述半导体层一侧的尺寸。
38.根据权利要求29所述的方法,其中,所述存储单元包括:
堆叠体,所述堆叠体包括交替的字线层和绝缘层;以及
沟道结构,所述沟道结构延伸穿过所述堆叠体至所述半导体层。
39.根据权利要求32所述的方法,其中,所述在所述绝缘层和所述第一接触结构远离所述半导体层的一侧形成导电结构,包括:
在所述绝缘层和所述第一接触结构远离所述半导体层的一侧形成第一导电层,所述第一导电层填充所述接触孔;以及
图案化所述第一导电层形成所述第一导电层的第一部分和所述第一导电层的第二部分,所述第一导电层的所述第二部分填充于所述接触孔。
40.根据权利要求39所述的方法,其中,还包括:
在所述绝缘层和所述第一接触结构远离所述半导体层的一侧形成第二导电层,所述第二导电层填充所述接触孔;
图案化所述第二导电层形成所述第二导电层的第一部分和所述第二导电层的第二部分,其中所述第二导电层的所述第一部分位于所述第一接触结构与所述第一导电层的所述第一部分之间,所述第二导电层的所述第二部分位于所述绝缘层与所述第一导电层的所述第二部分之间以及所述半导体层与所述第一导电层的所述第二部分之间;以及
所述第一导电层的所述第一部分与所述第二导电层的所述第一部分形成所述第一导电结构,所述第一导电层的所述第二部分与所述第二导电层的所述第二部分形成所述第二导电结构。
41.根据权利要求40所述的方法,其中:
所述第一导电层包括铝,所述第二导电层包括钛。
42.根据权利要求33所述的半导体器件,其中:
填充于各所述接触孔的各所述第二导电结构为一体结构。
43.根据权利要求38所述的半导体器件,其中:
所述第一管芯还包括形成在所述堆叠体的阶梯区域,至少部分所述接触孔形成于所述阶梯区域的一侧,或,至少部分所述接触孔形成于所述沟道结构的一侧。
44.根据权利要求38所述的半导体器件,其中:
所述第二管芯形成于所述堆叠体远离所述半导体层的一侧,所述第二管芯包括外围电路。
45.根据权利要求44所述的半导体器件,其中:
所述第一导电结构经由所述第一接触结构与所述外围电路耦合。
46.根据权利要求29所述的半导体器件,其中:
所述第一管芯还包括第三接触结构,所述第三接触结构与阵列共源极连接。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202410284779.8A CN117936507A (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202410284779.8A CN117936507A (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
| PCT/CN2020/112979 WO2022047649A1 (en) | 2020-09-02 | 2020-09-02 | Pad-out structure for xtacking architecture |
| CN202080002344.XA CN112236858B (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202080002344.XA Division CN112236858B (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN117936507A true CN117936507A (zh) | 2024-04-26 |
Family
ID=74124946
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202080002344.XA Active CN112236858B (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
| CN202410284893.0A Pending CN118039598A (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
| CN202410284779.8A Pending CN117936507A (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
Family Applications Before (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202080002344.XA Active CN112236858B (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
| CN202410284893.0A Pending CN118039598A (zh) | 2020-09-02 | 2020-09-02 | 用于Xtacking架构的焊盘引出结构 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US11387218B2 (zh) |
| EP (1) | EP4147272B1 (zh) |
| JP (2) | JP7636445B2 (zh) |
| KR (2) | KR102764857B1 (zh) |
| CN (3) | CN112236858B (zh) |
| TW (1) | TWI757946B (zh) |
| WO (1) | WO2022047649A1 (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2025246588A1 (zh) * | 2024-05-31 | 2025-12-04 | 诺视科技(苏州)有限公司 | 一种基于对准键合的光电器件及其制备方法 |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11817420B2 (en) * | 2021-07-19 | 2023-11-14 | Micron Technology, Inc. | Systems and methods for direct bonding in semiconductor die manufacturing |
| US12112792B2 (en) * | 2021-08-10 | 2024-10-08 | Micron Technology, Inc. | Memory device for wafer-on-wafer formed memory and logic |
| JP7688274B2 (ja) * | 2022-03-17 | 2025-06-04 | サミー株式会社 | 遊技機 |
| US12482717B2 (en) | 2022-05-23 | 2025-11-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Techniques for heat dispersion in 3D integrated circuit |
| US20240014176A1 (en) * | 2022-07-05 | 2024-01-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3d semiconductor structure for wide-bandgap semiconductor devices |
Family Cites Families (32)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007165563A (ja) | 2005-12-13 | 2007-06-28 | Toshiba Matsushita Display Technology Co Ltd | 基板装置の製造方法 |
| US7347701B2 (en) * | 2006-05-17 | 2008-03-25 | Intel Corporation | Differential I/O spline for inexpensive breakout and excellent signal quality |
| US20090127686A1 (en) * | 2007-11-21 | 2009-05-21 | Advanced Chip Engineering Technology Inc. | Stacking die package structure for semiconductor devices and method of the same |
| JP2009130100A (ja) | 2007-11-22 | 2009-06-11 | Toshiba Matsushita Display Technology Co Ltd | 薄膜トランジスタおよびその製造方法、並びにそれらを用いた液晶表示装置 |
| KR20120000748A (ko) * | 2010-06-28 | 2012-01-04 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
| US9129943B1 (en) * | 2012-03-29 | 2015-09-08 | Amkor Technology, Inc. | Embedded component package and fabrication method |
| US9257283B2 (en) | 2012-08-06 | 2016-02-09 | General Electric Company | Device having reduced bias temperature instability (BTI) |
| KR102536261B1 (ko) * | 2015-12-18 | 2023-05-25 | 삼성전자주식회사 | 3차원 반도체 장치 |
| US9721663B1 (en) * | 2016-02-18 | 2017-08-01 | Sandisk Technologies Llc | Word line decoder circuitry under a three-dimensional memory array |
| KR102607833B1 (ko) * | 2016-05-23 | 2023-11-30 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 제조방법 |
| JP2018163970A (ja) | 2017-03-24 | 2018-10-18 | 東芝メモリ株式会社 | 半導体装置及びその製造方法 |
| EP4472379A3 (en) * | 2017-08-21 | 2025-04-02 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices and methods for forming the same |
| US10453854B2 (en) * | 2017-11-15 | 2019-10-22 | Sandisk Technologies Llc | Three-dimensional memory device with thickened word lines in terrace region |
| JP2019165135A (ja) | 2018-03-20 | 2019-09-26 | 東芝メモリ株式会社 | 半導体記憶装置 |
| JP2020047814A (ja) * | 2018-09-20 | 2020-03-26 | キオクシア株式会社 | 半導体記憶装置 |
| KR102650996B1 (ko) | 2018-11-06 | 2024-03-26 | 삼성전자주식회사 | 반도체 장치 |
| KR102658194B1 (ko) * | 2018-12-21 | 2024-04-18 | 삼성전자주식회사 | 반도체 장치 |
| US11195781B2 (en) | 2019-02-13 | 2021-12-07 | Sandisk Technologies Llc | Bonded three-dimensional memory devices and methods of making the same by replacing carrier substrate with source layer |
| US10629616B1 (en) * | 2019-02-13 | 2020-04-21 | Sandisk Technologies Llc | Bonded three-dimensional memory devices and methods of making the same by replacing carrier substrate with source layer |
| US10804202B2 (en) * | 2019-02-18 | 2020-10-13 | Sandisk Technologies Llc | Bonded assembly including a semiconductor-on-insulator die and methods for making the same |
| US10879260B2 (en) * | 2019-02-28 | 2020-12-29 | Sandisk Technologies Llc | Bonded assembly of a support die and plural memory dies containing laterally shifted vertical interconnections and methods for making the same |
| US10910357B2 (en) * | 2019-03-21 | 2021-02-02 | Nanya Technology Corporation | Semiconductor package including hybrid bonding structure and method for preparing the same |
| JP7487213B2 (ja) * | 2019-04-15 | 2024-05-20 | 長江存儲科技有限責任公司 | プロセッサおよびダイナミック・ランダムアクセス・メモリを有する接合半導体デバイスおよびそれを形成する方法 |
| EP3891784B1 (en) * | 2019-04-15 | 2024-12-04 | Yangtze Memory Technologies Co., Ltd. | Integration of three-dimensional nand memory devices with multiple functional chips |
| EP3891808B1 (en) * | 2019-04-30 | 2025-05-14 | Yangtze Memory Technologies Co., Ltd. | Bonded memory devices having flash memory controller and fabrication and operation methods thereof |
| KR20250008965A (ko) * | 2019-04-30 | 2025-01-16 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 임베디드 동적 랜덤 액세스 메모리를 구비한 3차원 메모리 장치 |
| CN110097428B (zh) | 2019-04-30 | 2021-08-17 | 北京达佳互联信息技术有限公司 | 电子订单生成方法、装置、终端及存储介质 |
| JP2021048249A (ja) * | 2019-09-18 | 2021-03-25 | キオクシア株式会社 | 半導体装置およびその製造方法 |
| US11127719B2 (en) * | 2020-01-23 | 2021-09-21 | Nvidia Corporation | Face-to-face dies with enhanced power delivery using extended TSVS |
| US11043469B1 (en) * | 2020-02-19 | 2021-06-22 | Nanya Technology Corporation | Method of forming three dimensional semiconductor structure |
| CN111566815B (zh) * | 2020-04-14 | 2021-09-14 | 长江存储科技有限责任公司 | 具有背面源极触点的三维存储器件 |
| US11158622B1 (en) * | 2020-05-27 | 2021-10-26 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices |
-
2020
- 2020-09-02 WO PCT/CN2020/112979 patent/WO2022047649A1/en not_active Ceased
- 2020-09-02 CN CN202080002344.XA patent/CN112236858B/zh active Active
- 2020-09-02 CN CN202410284893.0A patent/CN118039598A/zh active Pending
- 2020-09-02 CN CN202410284779.8A patent/CN117936507A/zh active Pending
- 2020-09-02 JP JP2022578925A patent/JP7636445B2/ja active Active
- 2020-09-02 KR KR1020227044836A patent/KR102764857B1/ko active Active
- 2020-09-02 EP EP20951897.6A patent/EP4147272B1/en active Active
- 2020-09-02 KR KR1020257002830A patent/KR20250021390A/ko active Pending
- 2020-11-02 TW TW109138036A patent/TWI757946B/zh active
- 2020-12-18 US US17/127,083 patent/US11387218B2/en active Active
-
2025
- 2025-02-10 JP JP2025020062A patent/JP2025083348A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2025246588A1 (zh) * | 2024-05-31 | 2025-12-04 | 诺视科技(苏州)有限公司 | 一种基于对准键合的光电器件及其制备方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN118039598A (zh) | 2024-05-14 |
| TWI757946B (zh) | 2022-03-11 |
| US11387218B2 (en) | 2022-07-12 |
| EP4147272A4 (en) | 2023-11-01 |
| CN112236858A (zh) | 2021-01-15 |
| JP2025083348A (ja) | 2025-05-30 |
| KR20250021390A (ko) | 2025-02-12 |
| KR20230013278A (ko) | 2023-01-26 |
| JP7636445B2 (ja) | 2025-02-26 |
| WO2022047649A1 (en) | 2022-03-10 |
| TW202211457A (zh) | 2022-03-16 |
| US20220068883A1 (en) | 2022-03-03 |
| CN112236858B (zh) | 2024-04-05 |
| EP4147272B1 (en) | 2025-01-15 |
| KR102764857B1 (ko) | 2025-02-07 |
| JP2023531486A (ja) | 2023-07-24 |
| EP4147272A1 (en) | 2023-03-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN112236858B (zh) | 用于Xtacking架构的焊盘引出结构 | |
| JP7735356B2 (ja) | 3次元メモリデバイスのハイブリッドボンディングコンタクト構造 | |
| TWI763341B (zh) | 半導體裝置及半導體裝置的製造方法 | |
| US7906363B2 (en) | Method of fabricating semiconductor device having three-dimensional stacked structure | |
| TWI423430B (zh) | 具有三維排列記憶胞之nand快閃記憶體裝置以及其製造方法 | |
| JP7547514B2 (ja) | 半導体デバイス用パッド構造 | |
| US20230335521A1 (en) | Three-dimensional nand memory device and method of forming the same | |
| TWI755724B (zh) | 金屬化疊層及其製造方法及包括金屬化疊層的電子設備 | |
| CN110100307A (zh) | 三维存储器件及其制作方法 | |
| CN114078954B (zh) | 存储器结构及其形成方法 | |
| CN117044421A (zh) | 具有隔离源极条的三维存储器器件及其制造方法 | |
| TWI771100B (zh) | 具有含錳襯墊層的半導體元件結構及其製備方法 | |
| TWI832343B (zh) | 積體晶片結構及形成積體晶片結構之方法 | |
| CN117832173B (zh) | 半导体结构的制备方法、半导体结构及半导体器件 | |
| JP2025113432A (ja) | コンタクト構造およびそれを形成する方法 | |
| JP2002158294A (ja) | メタルコンタクト構造を有した半導体メモリ装置およびその製造方法 | |
| CN112968011A (zh) | 半导体器件及其制造方法 | |
| CN117613034A (zh) | 具有埋入式电源轨的半导体结构及其制造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination |