CN117079571A - 显示装置及其操作方法 - Google Patents
显示装置及其操作方法 Download PDFInfo
- Publication number
- CN117079571A CN117079571A CN202311000008.3A CN202311000008A CN117079571A CN 117079571 A CN117079571 A CN 117079571A CN 202311000008 A CN202311000008 A CN 202311000008A CN 117079571 A CN117079571 A CN 117079571A
- Authority
- CN
- China
- Prior art keywords
- line
- gate
- data line
- data
- pixel circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title description 3
- 230000005540 biological transmission Effects 0.000 claims abstract description 120
- 238000011017 operating method Methods 0.000 claims abstract description 7
- 230000008878 coupling Effects 0.000 claims description 19
- 238000010168 coupling process Methods 0.000 claims description 19
- 238000005859 coupling reaction Methods 0.000 claims description 19
- 238000010586 diagram Methods 0.000 description 22
- 101100398792 Caenorhabditis elegans ldp-1 gene Proteins 0.000 description 20
- 102100034127 Dual specificity protein phosphatase 26 Human genes 0.000 description 9
- 101100500214 Homo sapiens DUSP26 gene Proteins 0.000 description 9
- 101150031473 DUSP23 gene Proteins 0.000 description 6
- 102100034133 Dual specificity protein phosphatase 23 Human genes 0.000 description 6
- 101100004605 Schizosaccharomyces pombe (strain 972 / ATCC 24843) lvs1 gene Proteins 0.000 description 6
- 230000008859 change Effects 0.000 description 4
- 238000002372 labelling Methods 0.000 description 3
- 230000002159 abnormal effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0275—Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本公开涉及一种显示装置及其操作方法。一种显示装置包含第一像素电路、第二像素电路、第一栅极线、第二栅极线、第一传输线及第二传输线。第一像素电路用以依据数据信号发光,并用以依据第一栅极信号充电。第二像素电路用以依据数据信号发光,并用以依据第二栅极信号充电。第一栅极线位于第一像素电路及第二像素电路之间,并用以提供第一栅极信号。第二栅极线用以提供第二栅极信号。第一传输线用以提供第二栅极信号至第二栅极线。第二传输线位于第一传输线及第二像素电路之间,跨越第二栅极线,并用以提供第一栅极信号至第一栅极线。
Description
技术领域
本公开内容是有关于一种显示技术,特别是关于一种显示装置及显示装置的操作方法。
背景技术
显示装置中的像素电路依据对应的栅极信号进行发光操作。然而,传输栅极信号的栅极线与像素电路及数据线之间的电容耦合将导致显示装置亮度异常。因此,要如何设计以解决上述问题为本领域重要的课题。
发明内容
本发明实施例包含一种显示装置。显示装置包含第一像素电路、第二像素电路、第一栅极线、第二栅极线、第一传输线及第二传输线。第一像素电路用以依据一数据信号发光,并用以依据一第一栅极信号充电。第二像素电路用以依据数据信号发光,并用以依据一第二栅极信号充电。第一栅极线位于第一像素电路及第二像素电路之间,并用以提供第一栅极信号。第二栅极线用以提供第二栅极信号。第一传输线用以提供第二栅极信号至第二栅极线。第二传输线位于第一传输线及第二像素电路之间,跨越第二栅极线,并用以提供第一栅极信号至第一栅极线。
本发明实施例包含一种显示装置的操作方法。操作方法包含:在一第一时刻,将一第一传输线上的一第一栅极信号从一第一电压电平调整至一第二电压电平,以维持与第一传输线电容耦合的一数据线的一电压电平;在第一时刻,将一第二传输线上的一第二栅极信号从第二电压电平调整至第一电压电平,以维持与第二传输线电容耦合的数据线的电压电平;在第一时刻之后,依据第二栅极信号及数据线上的一数据信号对一第一像素电路进行充电;以及在第一时刻之前,依据第一栅极信号及数据信号对一第二像素电路进行充电。
附图说明
图1为根据本案的一实施例所绘示的显示装置的示意图。
图2为根据本案的一实施例所绘示的图1所示的显示装置的进一步细节的示意图。
图3为根据本案的一实施例所绘示的图1所示的显示装置的操作的时序图。
图4为根据本案的一实施例所绘示的显示装置的示意图。
图5为根据本案的一实施例所绘示的图4所示的显示装置的操作的时序图。
图6为根据本案的一实施例所绘示的显示装置的示意图。
图7为根据本案的一实施例所绘示的显示装置的示意图。
图8为根据本案的一实施例所绘示的显示装置的示意图。
符号说明
100、400、600、700、800:显示装置
110、130:边缘区域
120:发光区域
X、Y:方向
L11:长度
HG1~HG4、HG42、HG43:栅极线
VG2、VG3、VG42、VG43、VG62、VG63、VG81:传输线
LDT1、LDT2、LDT4:数据线
LVS1、LVS2、LVS81:参考电压线
VS2、VS3、VS81:通孔结构
SS1~SS8:源极结构
B1~B4、R1~R4、B41~B417:像素电路
VSS:参考电压信号
LDP1~LDP5、LDP7、LDP41~LDP44:数据线部分
DS1~DS8:漏极结构
T1~T8:晶体管
SG1~SG4、SG42、SG43:栅极信号
DT1、DT2、DT4:数据信号
300、500:时序图
P31~P34、P51~P54:期间
M31~M35、M51~M53:时刻
VH、VL、VD1~VD4:电压电平
RC1、GC1、BC1、RC2、GC2、BC2:像素电路列
具体实施方式
于本文中,当一元件被称为“连接”或“耦接”时,可指“电性连接”或“电性耦接”。“连接”或“耦接”亦可用以表示二或多个元件间相互搭配操作或互动。此外,虽然本文中使用“第一”、“第二”、…等用语描述不同元件,该用语仅是用以区别以相同技术用语描述的元件或操作。除非上下文清楚指明,否则该用语并非特别指称或暗示次序或顺位,亦非用以限定本案。
除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本案所属领域的普通技术人员通常理解的相同的含义。将进一步理解的是,诸如在通常使用的字典中定义的那些术语应当被解释为具有与它们在相关技术和本案的上下文中的含义一致的含义,并且将不被解释为理想化的或过度正式的意义,除非本文中明确地这样定义。
这里使用的术语仅仅是为了描述特定实施例的目的,而不是限制性的。如本文所使用的,除非内容清楚地指示,否则单数形式“一”、“一个”和“该”旨在包括复数形式,包括“至少一个”。“或”表示“及/或”。如本文所使用的,术语“及/或”包括一个或多个相关所列项目的任何和所有组合。还应当理解,当在本说明书中使用时,术语“包括”及/或“包含”指定所述特征、区域、整体、步骤、操作、元件的存在及/或部件,但不排除一个或多个其它特征、区域整体、步骤、操作、元件、部件及/或其组合的存在或添加。
以下将以附图揭露本案的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本案。也就是说,在本公开内容部分实施方式中,这些实务上的细节是非必要的。此外,为简化附图起见,一些习知惯用的结构与元件在附图中将以简单示意的方式绘示的。
图1为根据本案的一实施例所绘示的显示装置100的示意图。如图1所示,显示装置100包含边缘区域110、130及发光区域120。边缘区域130、发光区域120及边缘区域110在Y方向上依序排列。发光区域120在Y方向上具有长度L11。
在一些实施例中,显示装置100还包含各种电路,例如发光电路及控制电路。控制电路用以产生数据信号(例如图2所示的数据信号DT1及DT2)。发光电路用以依据数据信号发光。在一些实施例中,发光电路位于发光区域120,且控制电路位于边缘区域110及/或130。在一些实施例中,位于边缘区域110或130的电路不发光。
图2为根据本案的一实施例所绘示的图1所示的显示装置100的进一步细节的示意图。如图2所示,显示装置100包含栅极线HG1~HG4、传输线VG2、VG3、数据线LDT1、LDT2、参考电压线LVS1、LVS2、通孔结构VS2、VS3、源极结构SS1~SS8及像素电路B1~B4、R1~R4。
如图2所示,栅极线HG1~HG4的每一者在X方向上延伸,且栅极线HG1~HG4在Y方向上依序排列。在一些实施例中,X方向垂直于Y方向。
如图2所示,传输线VG2在Y方向上延伸,并跨越栅极线HG3及HG4。传输线VG3在Y方向上延伸,并跨越栅极线HG4。参考电压线LVS1在Y方向上延伸,并跨越栅极线HG1。参考电压线LVS2在Y方向上延伸,并跨越栅极线HG1及HG2。
在一些实施例中,参考电压线LVS1及LVS2用以提供参考电压信号VSS至像素电路B1~B4及R1~R4的至少一者。在一些实施例中,参考电压信号VSS具有固定的电压值,使得参考电压线LVS1及LVS2和其他元件不产生电容耦合。
如图2所示,通孔结构VS2位于栅极线HG2上方,并用以耦接栅极线HG2及传输线VG2,使得栅极线HG2及传输线VG2具有相同的电压电平。通孔结构VS3位于栅极线HG3上方,并用以耦接栅极线HG3及传输线VG3,使得栅极线HG3及传输线VG3具有相同的电压电平。
如图2所示,在Y方向上,像素电路B1~B4依序排列,且像素电路R1~R4依序排列。像素电路B2及R2的每一者位于栅极线HG1及HG2之间。像素电路B3及R3的每一者位于栅极线HG2及HG3之间。像素电路B4及R4的每一者位于栅极线HG3及HG4之间。
如图2所示,源极结构SS1耦接栅极线HG1及像素电路B1的每一者。源极结构SS2耦接栅极线HG2及像素电路B2的每一者。源极结构SS3耦接栅极线HG3及像素电路B3的每一者。源极结构SS4耦接栅极线HG4及像素电路B4的每一者。源极结构SS5耦接栅极线HG1及像素电路R1的每一者。源极结构SS6耦接栅极线HG2及像素电路R2的每一者。源极结构SS7耦接栅极线HG3及像素电路R3的每一者。源极结构SS8耦接栅极线HG4及像素电路R4的每一者。
如图2所示,数据线LDT1包含数据线部分LDP1~LDP4及漏极结构DS1~DS4。漏极结构DS1~DS4分别位于栅极线HG1~HG4之上。在X方向上,数据线部分LDP1~LDP4的每一者位于两列像素电路之间。举例来说,在图2所示的实施例中,数据线部分LDP1~LDP4的每一者位于包含像素电路B1~B4的一列像素电路及包含像素电路R1~R4的另一列像素电路之间。
如图2所示,数据线部分LDP1及LDP2的每一者在Y方向上延伸,并跨越栅极线HG1~HG4的每一者。在X方向上,数据线部分LDP1、传输线VG2、VG3及数据线部分LDP2依序排列。在一些实施例中,传输线VG2与数据线部分LDP1之间的距离小于传输线VG2与数据线部分LDP2之间的距离,且传输线VG3与数据线部分LDP2之间的距离小于传输线VG3与数据线部分LDP1之间的距离。
如图2所示,数据线部分LDP3及LDP4的每一者在X方向上延伸。数据线部分LDP3用以耦接数据线部分LDP1及LDP2的一端,且数据线部分LDP4用以耦接数据线部分LDP1及LDP2的另一端。在Y方向上,栅极线HG1~HG4的每一者位于数据线部分LDP3及LDP4之间。
在一些变化例中,数据线LDT1也可以不包含数据线部分LDP4。在上述变化例中,数据线部分LDP1及LDP2仅经由数据线部分LDP3彼此耦接。
请参照图2及图1,在一些实施例中,数据线部分LDP3及LDP4分别位于边缘区域110及130。数据线部分LDP1及LDP2的每一者的一端位于边缘区域110,且数据线部分LDP1及LDP2的每一者的另一端位于边缘区域130。数据线部分LDP1及LDP2的每一者在Y方向的长度大于长度L11。
如图2所示,数据线LDT2包含数据线部分LDP5及漏极结构DS5~DS8。漏极结构DS5~DS8分别位于栅极线HG1~HG4之上。数据线部分LDP5在Y方向上延伸,并跨越栅极线HG1~HG4的每一者。
在一些实施例中,栅极线HG1~HG4、漏极结构DS1~DS8及源极结构SS1~SS8用以操作为对应的晶体管。如图2所示,栅极线HG1、漏极结构DS1及源极结构SS1对应晶体管T1。栅极线HG2、漏极结构DS2及源极结构SS2对应晶体管T2。栅极线HG3、漏极结构DS3及源极结构SS3对应晶体管T3。栅极线HG4、漏极结构DS4及源极结构SS4对应晶体管T4。栅极线HG1、漏极结构DS5及源极结构SS5对应晶体管T5。栅极线HG2、漏极结构DS6及源极结构SS6对应晶体管T6。栅极线HG3、漏极结构DS7及源极结构SS7对应晶体管T7。栅极线HG4、漏极结构DS8及源极结构SS8对应晶体管T8。
在一些实施例中,传输线VG2用以通过通孔结构VS2将栅极信号SG2传输至栅极线HG2。传输线VG3用以通过通孔结构VS3将栅极信号SG3传输至栅极线HG3。在一些实施例中,栅极线HG1用以从不同于传输线VG2及VG3的传输线接收栅极信号SG1。栅极线HG4用以从不同于传输线VG2及VG3的传输线接收栅极信号SG4。
在一些实施例中,数据线LDT1及LDT2分别用以接收数据信号DT1及DT2。晶体管T1用以依据栅极信号SG1将数据信号DT1提供至像素电路B1。晶体管T2用以依据栅极信号SG2将数据信号DT1提供至像素电路B2。晶体管T3用以依据栅极信号SG3将数据信号DT1提供至像素电路B3。晶体管T4用以依据栅极信号SG4将数据信号DT1提供至像素电路B4。像素电路B1~B4的每一者依据数据信号DT1发光。
在一些实施例中,数据线LDT1与传输线VG2及VG3的每一者具有电容耦合,使得数据信号DT1的电压电平受到栅极信号SG2及/或SG3的电压电平变化影响。
在一些实施例中,晶体管T5用以依据栅极信号SG1将数据信号DT2提供至像素电路R1。晶体管T6用以依据栅极信号SG2将数据信号DT2提供至像素电路R2。晶体管T7用以依据栅极信号SG3将数据信号DT2提供至像素电路R3。晶体管T8用以依据栅极信号SG4将数据信号DT2提供至像素电路R4。像素电路R1~R4的每一者依据数据信号DT2发光。
图3为根据本案的一实施例所绘示的图1所示的显示装置100的操作的时序图300。如图3所示,时序图300包括依序且连续排列的期间P31~P34。期间P31在时刻M31开始,且在时刻M32结束。期间P32在时刻M32开始,且在时刻M33结束。期间P33在时刻M33开始,且在时刻M34结束。期间P34在时刻M34开始,且在时刻M35结束。
如图3所示,在期间P31~P34,栅极信号SG1~SG4在电压电平VH及VL之间变化。数据信号DT1分别在期间P31~P34大约具有电压电平VD1~VD4。在一些实施例中,电压电平VH大于电压电平VL。请参照图2及图3,对于晶体管T1~T8的每一者而言,电压电平VL系禁能电压电平,且电压电平VH系致能电压电平。换言之,晶体管T1~T8的每一者依据电压电平VL关闭,且依据电压电平VH导通。
在时刻M31,栅极信号SG1从电压电平VL改变至电压电平VH,使得像素电路B1开始充电。在一些实施例中,用以传输栅极信号SG1至栅极线SG1的传输线距离像素电路B1~B4及数据线LDT1的距离较远,例如在X方向上相隔两个或更多个像素电路的宽度,使得栅极信号SG1的电压电平变化不会经由电容耦合影响到像素电路B1~B4及数据线LDT1的电压电平。对应地,在时刻M31,像素电路B1~B4及数据线LDT1的电压电平维持不变。
在期间P31,栅极信号SG1具有电压电平VH,使得晶体管T1及T5的每一者导通。此时,像素电路B1依据具有数据电压电平VD1的数据信号DT1充电,且像素电路R1依据数据信号DT2充电。
在时刻M32,栅极信号SG1从电压电平VH改变至电压电平VL,且栅极信号SG2从电压电平VL改变至电压电平VH,使得像素电路B1停止充电且像素电路B2开始充电。在时刻M32之后,像素电路B1依据数据电压电平VD1进行发光。
在一些实施例中,在时刻M32,传输线VG2的电压电平被栅极信号SG2拉高,且经由电容耦合影响数据线部分LDP1的电压电平,使得像素电路B1的电压电平被拉高。
在期间P32,栅极信号SG2具有电压电平VH,使得晶体管T2及T6的每一者导通。此时,像素电路B2依据具有数据电压电平VD2的数据信号DT1充电,且像素电路R2依据数据信号DT2充电。
在时刻M33,栅极信号SG2从电压电平VH改变至电压电平VL,且栅极信号SG3从电压电平VL改变至电压电平VH,使得像素电路B2停止充电且像素电路B3开始充电。此时,传输线VG2的电压电平被栅极信号SG2拉低,且经由电容耦合拉低数据线部分LDP1的电压电平。另一方面,传输线VG3的电压电平被栅极信号SG3拉高,且经由电容耦合拉高数据线部分LDP2的电压电平。对应地,栅极信号SG2的拉低及栅极信号SG3的拉高在数据线LDT1上互相抵销,使得数据线LDT1维持在电压电平VD2。此时,耦接数据线LDT1的像素电路B2的电压电平亦维持不变。在时刻M33之后,像素电路B2依据数据电压电平VD2进行发光。
在期间P33,栅极信号SG3具有电压电平VH,使得晶体管T3及T7的每一者导通。此时,像素电路B3依据具有数据电压电平VD3的数据信号DT1充电,且像素电路R3依据数据信号DT2充电。
在时刻M34,栅极信号SG3从电压电平VH改变至电压电平VL,且栅极信号SG4从电压电平VL改变至电压电平VH,使得像素电路B3停止充电且像素电路B4开始充电。此时,传输线VG3不会与像素电路B3及B4的每一者发生电容耦合,使得像素电路B3维持在数据电压电平VD3,且像素电路B4在时刻M34之后充电时受到的影响较小。在时刻M34之后,像素电路B3依据数据电压电平VD3发光。
在一些实施例中,在时刻M34,传输线VG3不会与像素电路B3及B4的每一者电容耦合是因为传输线VG3与像素电路B3及B4的每一者之间的距离较远。举例来说,传输线VG3与像素电路B3之间的距离大于传输线VG2与像素电路B3之间的距离。对应地,传输线VG3与像素电路B3之间的电容耦合小于传输线VG2与像素电路B3之间的电容耦合。
在一些作法中,在显示装置中,提供栅极信号的传输线的排列方式不佳,使得传输线与像素电路之间的距离较小。对应地,在像素电路进行充电操作时,传输线与像素电路之间的电容耦合及传输线与数据线之间的电容耦合同时发生,使得像素电路的电压电平被严重下拉。如此一来,显示装置会发生亮度异常的问题。
相较于上述作法,在本公开内容的一些实施例中,在X方向上,像素电路B4、数据线部分LDP1及传输线VG2、VG3依序排列,使得传输线VG3与像素电路B4的距离较远。如此一来,像素电路B4的电压电平不会被传输线VG3的电压电平变化影响。对应地,显示装置100的亮度异常减少。
如图3所示,在期间P34,栅极信号SG4具有电压电平VH,使得晶体管T4及T8的每一者导通。此时,像素电路B4依据具有数据电压电平VD4的数据信号DT1充电,且像素电路R4依据数据信号DT2充电。
在时刻M35,栅极信号SG4从电压电平VH改变至电压电平VL,使得像素电路B4停止充电。在时刻M35之后,像素电路B4依据数据电压电平VD4发光。
图4为根据本案的一实施例所绘示的显示装置400的示意图。如图4所示,显示装置400包含栅极线HG42、HG43、传输线VG42、VG43、数据线LDT4及像素电路列RC1、GC1、BC1、RC2、GC2、BC2。
在一些实施例中,像素电路列RC1及RC2用以发红色光,像素电路列GC1及GC2用以发绿色光,且像素电路列BC1及BC2用以发蓝色光。在各种实施例中,像素电路列RC1、GC1、BC1、RC2、GC2及BC2可以发出各种颜色的光。
如图4所示,栅极线HG42及HG43的每一者在X方向上延伸,且栅极线HG42及HG43在Y方向上依序排列。传输线VG42在Y方向上延伸,并耦接至栅极线HG42。传输线VG43在Y方向上延伸,并耦接至栅极线HG43。
如图4所示,传输线VG42用以接收栅极信号SG42,并将栅极信号SG42传输至栅极线HG42。传输线VG43用以接收栅极信号SG43,并将栅极信号SG43传输至栅极线HG43。数据线LDT4用以接收数据信号DT4。
如图4所示,数据线LDT4包含数据线部分LDP41~LDP44。在X方向上,数据线部分LDP41~LDP44的每一者位于像素电路列BC1及RC2之间。数据线部分LDP41及LDP42的每一者在Y方向上延伸。在X方向上,数据线部分LDP41、传输线VG42、VG43及数据线部分LDP42依序排列。
如图4所示,数据线部分LDP43及LDP44的每一者在X方向上延伸。数据线部分LDP43用以耦接数据线部分LDP41及LDP42的一端,且数据线部分LDP44用以耦接数据线部分LDP41及LDP42的另一端。在Y方向上,像素电路列RC1、GC1、BC1、RC2、GC2及BC2位于数据线部分LDP43及LDP44之间。
请参照图4及图1,在一些实施例中,数据线部分LDP43及LDP44分别位于边缘区域110及130。数据线部分LDP41及LDP42的每一者的一端位于边缘区域110,且数据线部分LDP41及LDP42的每一者的另一端位于边缘区域130。数据线部分LDP41及LDP42的每一者在Y方向的长度大于长度L11。
如图4所示,像素电路列BC1包含像素电路B41~B417。在Y方向上,像素电路B41~B417依序排列。像素电路B41~B417的每一者耦接数据线部分LDP41。像素电路B47及B412分别耦接栅极线HG42及HG43。
请参照图4及图2,显示装置400是显示装置100的一种变化例。栅极线HG42、HG43、传输线VG42、VG43及数据线LDT4分别对应栅极线HG2、HG3、传输线VG2、VG3及数据线LDT1。数据线部分LDP41~LDP44分别对应LDP1~LDP4。栅极信号SG42、SG43及数据信号DT4分别对应栅极信号SG2、SG3及数据信号DT1。像素电路B47及B412分别对应像素电路B2及B3。因此,部分叙述不再重复说明。
图5为根据本案的一实施例所绘示的图4所示的显示装置400的操作的时序图500。如图5所示,时序图500包括依序且连续排列的期间P51~P54。期间P51在时刻M51开始。期间P52在时刻M52结束,且期间P53在时刻M52开始。期间P54在时刻M53结束。
在时刻M51之前,像素电路B41~B46对应的栅极线(图未示)依序从电压电平VL改变至电压电平VH。在时刻M51,栅极信号SG42从电压电平VL改变至电压电平VH。在一些实施例中,由于传输线VG42及数据线部分LDP41之间的电容耦合,在时刻M51,数据信号DT4被稍微拉高。
在期间P51~P52,栅极信号SG42具有电压电平VH。在期间P51,像素电路B43~B46依序依据数据信号DT4充电并且依序开始发光。在期间P52,像素电路B47依据数据信号DT4充电。在一些实施例中,期间P51被称为像素电路B47的预充电(pre-charge)期间,且期间P52被称为像素电路B47的主要充电(main-charge)期间。
在时刻M52之前,像素电路B48~B411对应的栅极线(图未示)依序从电压电平VL改变至电压电平VH。在时刻M52,栅极信号SG42从电压电平VH改变至电压电平VL,且栅极信号SG43从电压电平VL改变至电压电平VH。此时,传输线VG42的电压电平被栅极信号SG42拉低,且经由电容耦合影响数据线部分LDP41的电压电平。另一方面,传输线VG43的电压电平被栅极信号SG43拉高,且经由电容耦合影响数据线部分LDP42的电压电平。对应地,栅极信号SG42的拉低及栅极信号SG43的拉高在数据线LDT4上互相抵销,使得数据线LDT4的电压电平维持不变。此时,耦接数据线LDT4的像素电路B47的电压电平亦维持不变。在时刻M52之后,像素电路B47开始发光。
在期间P53~P54,栅极信号SG43具有电压电平VH。在期间P53,像素电路B48~B411依序依据数据信号DT4充电并且依序开始发光。在期间P54,像素电路B412依据数据信号DT4充电。在一些实施例中,期间P53被称为像素电路B412的预充电期间,且期间P54被称为像素电路B412的主要充电期间。
在时刻M53,栅极信号SG43从电压电平VH改变至电压电平VL。在一些实施例中,由于传输线VG43及数据线部分LDP42之间的电容耦合,在时刻M53,数据信号DT4被稍微拉低。在时刻M53之后,像素电路B412开始发光。
图6为根据本案的一实施例所绘示的显示装置600的示意图。请参照图2及图6,显示装置600是显示装置200的一种变化例。显示装置600的部份元件沿用显示装置200的标号方式。为简洁起见,讨论将集中在显示装置600不同于显示装置200的部份而非相同之处。
请参照图2及图6,相较于显示装置200,显示装置600包含传输线VG62及VG63而非传输线VG2及VG3。传输线VG62及VG63分别是传输线VG2及VG3的变化例。因此,部分细节不再重复说明。
如图6所示,传输线VG62及VG63的每一者在Y方向上延伸,并跨越栅极线HG1~HG4。数据线部分LDP1、传输线VG62、VG63及数据线部分LDP2在X方向上依序排列。传输线VG62用以将栅极信号SG2传输至栅极线HG2。传输线VG63用以将栅极信号SG3传输至栅极线HG3。
请参照图3及图6,在一些实施例中,显示装置600依据时序图300进行操作。在时刻M33,传输线VG62的电压电平被栅极信号SG2拉低,且经由电容耦合影响数据线部分LDP1的电压电平。另一方面,传输线VG63的电压电平被栅极信号SG3拉高,且经由电容耦合影响数据线部分LDP2的电压电平。对应地,栅极信号SG2的拉低及栅极信号SG3的拉高在数据线LDT1上互相抵销,使得数据线LDT1维持在电压电平VD2。
在一些实施例中,传输线VG62及VG63的长度越长,传输线VG62及VG63与数据线LDT1之间的电容耦合强度越大。对应地,传输线VG62及VG63可以更快地影响数据线LDT1,使得数据线LDT1更稳定地维持在电压电平VD2。
图7为根据本案的一实施例所绘示的显示装置700的示意图。请参照图2及图7,显示装置700是显示装置200的一种变化例。显示装置700的部份元件沿用显示装置200的标号方式。为简洁起见,讨论将集中在显示装置700不同于显示装置200的部份而非相同之处。
请参照图2及图7,相较于显示装置200,显示装置700还包含数据线部分LDP7。如图7所示,数据线部分LDP7在Y方向上延伸,并跨越栅极线HG1~HG4。数据线部分LDP1、传输线VG62、数据线部分LDP7、传输线VG3及数据线部分LDP2在X方向上依序排列。数据线部分LDP7的一端耦接数据线部分LDP3,且数据线部分LDP7的另一端耦接数据线部分LDP4。在一些实施例中,数据线部分LDP7包含于数据线LDT1。
在一些实施例中,数据线部分LDP7与传输线VG2及VG3的每一者电容耦合。请参照图3及图7,在一些实施例中,显示装置700依据时序图300进行操作。在时刻M33,回应于栅极信号SG2拉低,传输线VG2拉低数据线部分LDP7的电压电平,且回应于栅极信号SG3拉高,传输线VG3拉高数据线部分LDP7的电压电平。对应地,栅极信号SG2的拉低及栅极信号SG3的拉高在数据线部分LDP7上互相抵销,使得数据线LDT1的电压电平维持不变。
图8为根据本案的一实施例所绘示的显示装置800的示意图。请参照图2及图8,显示装置800是显示装置200的一种变化例。显示装置800的部份元件沿用显示装置200的标号方式。为简洁起见,讨论将集中在显示装置800不同于显示装置200的部份而非相同之处。
请参照图2及图8,相较于显示装置200,显示装置800更包含传输线VG81、通孔结构VS81及参考电压线LVS81。如图8所示,传输线VG81在Y方向上延伸,跨越栅极线HG2~HG4。在X方向上,传输线VG2、VG81及VG3依序排列。通孔结构VS81位于栅极线HG1上方,并耦接栅极线HG1及传输线VG81。参考电压线LVS81位于参考电压线LVS1及LVS2之间。
在一些实施例中,传输线VG81用以接收栅极信号SG1,并用以通过通孔结构VS81将栅极信号SG1传输至栅极线HG1。参考电压线LVS81用以提供参考电压信号VSS。
请参照图3及图8,在一些实施例中,显示装置800依据时序图300进行操作。如图8所示,传输线VG81位于传输线VG2及VG3之间。相较于传输线VG2及VG3,传输线VG81与数据线LDT1、像素电路B1~B4及R1~R4的距离较远。对应地,在显示装置800进行操作时,传输线VG81的电压电平变化不影响数据线LDT1、像素电路B1~B4及R1~R4。
请参照图2及图8,显示装置800可以以较大的尺寸实施,且显示装置200可以以较小的尺寸实施。举例来说,显示装置800对应75寸或85寸的屏幕,且显示装置200对应65寸的屏幕。
虽然本公开内容已以实施例揭示如上,然其并非用以限定本公开内容,任何所属技术领域中具有通常知识者,在不脱离本公开内容的精神和范围内,当可作些许的更动与润饰,故本公开内容的保护范围当视所附的权利要求书所界定者为准。
Claims (10)
1.一种显示装置,包含:
第一像素电路,用以依据数据信号发光,并用以依据第一栅极信号充电;
第二像素电路,用以依据该数据信号发光,并用以依据第二栅极信号充电;
第一栅极线,位于该第一像素电路及该第二像素电路之间,并用以提供该第一栅极信号;
第二栅极线,用以提供该第二栅极信号;
第一传输线,用以提供该第二栅极信号至该第二栅极线;以及
第二传输线,位于该第一传输线及该第二像素电路之间,跨越该第二栅极线,并用以提供该第一栅极信号至该第一栅极线。
2.如权利要求1所述的显示装置,还包含用以传输该数据信号的数据线,该数据线包含:
第一数据线部分,跨越该第一栅极线及该第二栅极线的每一者;以及
第二数据线部分,耦接该第一数据线部分,并跨越该第一栅极线及该第二栅极线的每一者,
其中该第一数据线部分、该第二传输线、该第一传输线及该第二数据线部分依序排列。
3.如权利要求2所述的显示装置,其中该数据线还包含:
第三数据线部分,用以耦接该第一数据线部分的第一端及该第二数据线部分的第一端;以及
第四数据线部分,用以耦接该第一数据线部分的第二端及该第二数据线部分的第二端,
其中该第一栅极线及该第二栅极线的每一者位于该第三数据线部分及该第四数据线部分之间。
4.如权利要求2所述的显示装置,其中该数据线还包含:
第三数据线部分,耦接该第一数据线部分及该第二数据线部分,并位于该第一传输线及该第二传输线之间。
5.如权利要求1所述的显示装置,还包含:
第三像素电路,用以依据该数据信号发光,并用以依据第三栅极信号充电;以及
第三传输线,位于该第一传输线及该第二传输线之间,跨越该第一栅极线及该第二栅极线的每一者,并用以提供该第三栅极信号至该第三像素电路,
其中该第一像素电路位于该第三像素电路及该第二像素电路之间。
6.如权利要求1所述的显示装置,其中该第一传输线跨越该第一栅极线及第二栅极线的每一者,且该第二传输线更跨越该第一栅极线。
7.一种显示装置的操作方法,包含:
在第一时刻,将第一传输线上的第一栅极信号从第一电压电平调整至第二电压电平,以维持与该第一传输线电容耦合的数据线的电压电平;
在该第一时刻,将第二传输线上的第二栅极信号从该第二电压电平调整至该第一电压电平,以维持与该第二传输线电容耦合的该数据线的该电压电平;
在该第一时刻之后,依据该第二栅极信号及该数据线上的数据信号对第一像素电路进行充电;以及
在该第一时刻之前,依据该第一栅极信号及该数据信号对第二像素电路进行充电。
8.如权利要求7所述的操作方法,还包含:
在该第一时刻,经由该第一传输线拉低该数据线的第一数据线部分的电压电平;以及
在该第一时刻,经由该第二传输线拉高该数据线的第二数据线部分的电压电平,
其中该第一数据线部分、该第一传输线、该第二传输线及该第二数据线部分依序排列。
9.如权利要求7所述的操作方法,还包含:
在该第一时刻,经由该第一传输线拉低该数据线的数据线部分的电压电平;以及
在该第一时刻,经由该第二传输线拉高该数据线的该数据线部分的该电压电平,
其中该数据线部分位于该第一传输线及该第二传输线之间。
10.如权利要求7所述的操作方法,还包含:
在该第一时刻之前的第二时刻,将第三传输线上的第三栅极信号从该第一电压电平调整至该第二电压电平;以及
在该第二时刻之前,依据该第三栅极信号及该数据信号对第三像素电路进行充电,
其中该第三传输线位于该第一传输线及该第二传输线之间,以及
该第二像素电路位于该第一像素电路及该第三像素电路之间。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW112101405A TWI852285B (zh) | 2023-01-12 | 2023-01-12 | 顯示裝置及其操作方法 |
| TW112101405 | 2023-01-12 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN117079571A true CN117079571A (zh) | 2023-11-17 |
Family
ID=88718718
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202311000008.3A Pending CN117079571A (zh) | 2023-01-12 | 2023-08-09 | 显示装置及其操作方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US12027108B1 (zh) |
| CN (1) | CN117079571A (zh) |
| TW (1) | TWI852285B (zh) |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI424238B (zh) * | 2010-10-29 | 2014-01-21 | Au Optronics Corp | 畫素結構以及顯示面板 |
| CN105372891B (zh) | 2015-12-04 | 2019-03-08 | 上海天马微电子有限公司 | 一种阵列基板以及显示装置 |
| CN108628496B (zh) | 2018-04-28 | 2020-11-27 | 京东方科技集团股份有限公司 | 一种显示基板及其制作方法、触控显示装置 |
| TWI718021B (zh) * | 2019-08-20 | 2021-02-01 | 友達光電股份有限公司 | 顯示面板 |
| TWI724776B (zh) * | 2020-02-04 | 2021-04-11 | 友達光電股份有限公司 | 畫素結構與顯示面板 |
| CN112269288B (zh) | 2020-11-03 | 2023-03-31 | 天马微电子股份有限公司 | 一种控光液晶盒、显示面板、显示装置及其显示方法 |
| US20230033702A1 (en) * | 2020-12-23 | 2023-02-02 | Hefei Boe Joint Technology Co.,Ltd. | Display panel and display apparatus |
| CN113257130B (zh) * | 2021-05-17 | 2022-07-12 | 武汉华星光电技术有限公司 | 一种显示区集成栅极驱动电路的显示面板 |
| KR102913921B1 (ko) * | 2021-12-28 | 2026-01-15 | 엘지디스플레이 주식회사 | 투명 표시 장치 |
-
2023
- 2023-01-12 TW TW112101405A patent/TWI852285B/zh active
- 2023-07-07 US US18/348,708 patent/US12027108B1/en active Active
- 2023-08-09 CN CN202311000008.3A patent/CN117079571A/zh active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| US12027108B1 (en) | 2024-07-02 |
| TW202429417A (zh) | 2024-07-16 |
| TWI852285B (zh) | 2024-08-11 |
| US20240242661A1 (en) | 2024-07-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN104835469B (zh) | 显示装置及其操作方法 | |
| CN105185294B (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
| CN105654905B (zh) | 移位寄存器及其驱动方法、驱动电路和显示装置 | |
| US7772912B2 (en) | Level shift circuit and method thereof | |
| CN205050536U (zh) | 移位寄存器单元、移位寄存器和显示装置 | |
| WO2017012305A1 (zh) | 移位寄存器单元、栅极驱动电路和显示装置 | |
| CN105047127A (zh) | 移位寄存器单元及驱动方法、行扫描驱动电路、显示装置 | |
| CN115394233A (zh) | 一种移位寄存电路、移位寄存器、显示面板及显示装置 | |
| CN113823348B (zh) | 移位寄存器单元及其驱动方法、移位寄存器及显示装置 | |
| CN113257178B (zh) | 驱动电路及显示面板 | |
| CN117079571A (zh) | 显示装置及其操作方法 | |
| CN108877646B (zh) | 一种显示电路及显示器 | |
| CN116072043A (zh) | 显示驱动器及其驱动方法、显示装置 | |
| TWI676979B (zh) | 顯示面板及顯示面板的檢測方法 | |
| CN101510773A (zh) | 用于驱动电路的电位偏移电路 | |
| CN108182909A (zh) | 有机发光二极管驱动电路和驱动方法 | |
| TWI429197B (zh) | 多模態的傳送輸出電路 | |
| CN105529010B (zh) | 一种goa电路及液晶显示装置 | |
| CN106297660B (zh) | 一种像素电路及其驱动方法、显示面板和显示装置 | |
| WO2020097991A1 (zh) | 显示面板的驱动方法和驱动电路 | |
| CN116153227A (zh) | 栅极驱动电路及其驱动方法 | |
| TWI745150B (zh) | 電子標籤驅動電路、多電子標籤顯示的方法以及電子標籤驅動器裝置 | |
| CN106325352A (zh) | 输出级电路 | |
| TWI804211B (zh) | 訊號延伸器和訊號傳遞方法 | |
| CN120279862B (zh) | 放电控制电路和显示面板 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination |