[go: up one dir, main page]

CN114299875A - 一种驱动电路、驱动控制单元以及电子设备 - Google Patents

一种驱动电路、驱动控制单元以及电子设备 Download PDF

Info

Publication number
CN114299875A
CN114299875A CN202111599557.8A CN202111599557A CN114299875A CN 114299875 A CN114299875 A CN 114299875A CN 202111599557 A CN202111599557 A CN 202111599557A CN 114299875 A CN114299875 A CN 114299875A
Authority
CN
China
Prior art keywords
voltage
port
power supply
node
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111599557.8A
Other languages
English (en)
Other versions
CN114299875B (zh
Inventor
王铁钢
上官修宁
姜海斌
马霄
韩光光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Guoxian Innovation Technology Co ltd
Original Assignee
Yungu Guan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN202111599557.8A priority Critical patent/CN114299875B/zh
Publication of CN114299875A publication Critical patent/CN114299875A/zh
Application granted granted Critical
Publication of CN114299875B publication Critical patent/CN114299875B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例涉及显示技术领域,公开了一种驱动电路、驱动控制单元以及电子设备。本发明中,驱动电路包括:第一节点,用于与待驱动部件相连;第一端口,用于与第一电源相连;延时电路,连接于所述第一端口和所述第一节点之间;第二端口,用于与第二电源相连;补偿电路,包括第一输入接口、第二输入接口以及补偿电压输出接口,所述第一输入接口与所述第二端口相连,所述第二输入接口与所述第一端口相连,所述补偿电压输出接口与所述第一节点相连。本发明提供的驱动电路、驱动控制单元以及电子设备,能够避免因补偿电路需要反应时间导致显示异常的问题,提高电子设备的可靠性。

Description

一种驱动电路、驱动控制单元以及电子设备
技术领域
本发明实施例涉及显示技术领域,特别涉及一种驱动电路、驱动控制单元以及电子设备。
背景技术
由于各种因素的影响,驱动电路的输出电压存在不稳定的问题,例如,对于AMOLED手机所采用的4power供电模式,由于外部阻抗变化或者DVDD电压抖动等因素,外部DVDD可能存在小于RAM所需要的最小电压值的情况,进而导致RAM内的数据丢失而显示异常。相关技术中,提出了一种在驱动电路中增加补偿电路的方案。
发明人发现现有技术中至少存在如下问题:由于补偿电路需要反应时间,从而仍然存在RAM内的数据丢失而显示异常的问题,电子设备的可靠性不高。
发明内容
本发明实施方式的目的在于提供一种驱动电路、驱动控制单元以及电子设备,能够避免因补偿电路需要反应时间导致显示异常的问题,提高电子设备的可靠性。
为解决上述技术问题,本发明的实施方式提供了一种驱动电路,包括:第一节点,用于与待驱动部件相连;第一端口,用于与第一电源相连;延时电路,连接于所述第一端口和所述第一节点之间,用于将所述第一端口的电压经延时后传递至所述第一节点;第二端口,用于与第二电源相连;补偿电路,包括第一输入接口、第二输入接口以及补偿电压输出接口,所述第一输入接口与所述第二端口相连,所述第二输入接口与所述第一端口相连,所述补偿电压输出接口与所述第一节点相连,用于在所述第一端口的电压低于或等于预设电压时启动补偿以恢复所述补偿电压输出接口的电压。
本发明的实施方式还提供了一种驱动控制单元,包括:如上述的驱动电路、以及随机存取存储器,所述随机存取存储器与所述第一节点相连。
本发明的实施方式还提供了一种电子设备,包括:如上述的驱动控制单元、第一电源以及第二电源,所述第一电源与所述第一端口相连,所述第二电源与所述第二端口相连。
本发明实施方式相对于现有技术而言,通过设置延时电路,使得第一节点的电压变化延迟于第一端口的电压变化,第一端口的电压降低到预设电压以下时,在补偿电路反应期间(从启动补偿电路,到补偿电路实际输出达到预设电压,所花费的时间),第一节点能够保持第一端口原来的电压值,保证了待驱动部件上的电压始终维持在待驱动部件所需的电压值以上,避免了待驱动部件内保存的数据异常而导致显示异常的问题,提高了电子设备的可靠性。
另外,所述补偿电路为电压比较器,所述补偿电压输出接口的电压值等于所述第一输入接口的电压值和所述第二输入接口的电压值中的最大值。
另外,所述第二电源的输出电压大于所述第一电源的输出电压;所述驱动电路还包括所述电压转换芯片,所述电压转换芯片包括:用于与所述第二电源相连的输入端、以及与所述第二端口相连的输出端,所述输出端的电压小于所述输入端的电压、且小于所述第一电源的输出电压。
另外,还包括用于稳压和滤波的电荷存储器件,所述电荷存储器件一端与所述第一端口相连、另一端接地。通过设置电荷存储器件,能够实现稳压和滤波。
另外,所述延时电路包括第一电阻和第一电容,所述第一电阻连接于所述第一端口和所述第一节点之间,所述第一电容的一端连接于所述第一电阻和所述第一节点之间、另一端接地。
另外,所述延时电路还包括第二电阻和第二电容,所述第二电阻连接于所述第一电阻和所述第一节点之间,所述第二电容的一端连接于所述第二电阻和所述第一节点之间、另一端接地,所述第一电容的一端连接于所述第一电阻和所述第二电阻之间。
另外,还包括第三电源和第四电源,所述第三电源的输出电压和所述第四电源的输出电压均大于所述第二电源的输出电压,所述第三电源和所述第四电源均用于给模拟电路供电。
另外,还包括显示屏,所述显示屏与所述随机存取存储器相连、且用于根据所述随机存取存储器中保存的显示数据进行显示。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制。
图1是相关技术中3power供电模式的示意图;
图2是相关技术中4power供电模式的示意图;
图3是驱动IC中增加补偿电路的示意图;
图4是相关技术中DVDD的变化曲线图;
图5是本发明第一实施方式提供的驱动电路与电源以及待驱动部件相连的示意图;
图6是本发明第一实施方式提供的驱动电路中延时电路的示意图;
图7是本发明第一实施方式提供的驱动电路中各个位置的电压变化示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的各实施方式进行详细的阐述。然而,本领域的普通技术人员可以理解,在本发明各实施方式中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本申请所要求保护的技术方案。
AMOLED手机可以采用3power供电模式(如图1所示)或4power供电模式(如图2所示)。3power供电模式中,外部电源只提供1.8V给驱动IC,在IC内部将1.8V分成1.8V和1.2V两路,但是总电流相当于是1.8那路的电流,假设1.8那路的电流是150mA,那么总功耗就是150mA x 1.8V=270mW,而在4power供电模式中,功耗大概是1.2V x 143mA +1.8V x 7mA=184.2mW,能节省接近90mW。因此,为了降低功耗,AMOLED手机通常采用4power供电模式。
然而,发明人发现,4power供电模式中,如果外部走线阻抗比较大,或者1.2V(DVDD)这路纹波比较大,电压不稳的话会导致外部DVDD小于驱动IC中RAM(随机存取存储器)所要求的最小电压值,使得RAM内保存的数据异常,进而导致显示错误。
因此,可以在驱动IC中增加DVDD补偿功能。如图3所示,一般情况下外部DVDD为1.25V,内部DVDD设定为1.1V(为了降低功耗,内部DVDD一般设定为RAM所要求的最小电压值),如果外部走线阻抗比较大压降比较大,或者外部DVDD突然降低之类就会导致内部DVDD补偿启动,来补偿DVDD电压。
需要说明的是,由于内部DVDD来自1.8V,如果补偿一直开启就会导致功耗比较大,因IC,内部DVDD一般设定为RAM所要求的最小电压值,而不设置得大一些。
如图4所示,图4是相关技术中DVDD的变化曲线图。
①:表示DVDD突然开始降低。
②:对应DVDD处于1.1V位置,表示当DVDD低于1.1V,内部补偿电路开始起作用。
②到③:表示内部补偿电路的反应时间。
③到④:表示内部补偿电路开始起作用的时间。
④以后,表示内部补偿电路已经稳定到设定的1.1V。
可知,当外部DVDD突然降低时,内部DVDD补偿功能稳定到设定的1.1V需要一段时间(补偿存在滞后的问题),即从②到④之间,RAM电压会小于1.1V,由于RAM电压偏低,存在RAM内的数据异常导致显示异常的风险,即,存在概率性显示异常。
本发明的第一实施方式涉及一种驱动电路100,如图5所示,包括:第一节点B、第一端口A、延时电路11、第二端口C以及补偿电路12,第一节点B用于与待驱动部件10相连,第一端口A用于与第一电源相连,延时电路11连接于第一端口A和第一节点B之间,第二端口C用于与第二电源相连,补偿电路12包括第一输入接口、第二输入接口以及补偿电压输出接口,第一输入接口与第二端口C相连,第二输入接口与第一端口A相连,补偿电压输出接口与第一节点B相连。
由于第一节点B用于与待驱动部件10相连,第一端口A和第一节点B之间设置有延时电路11,补偿电路12的第二输入接口与第一端口A相连,补偿电路12的补偿电压输出接口与第一节点B相连,也就是说,将第一端口A的电压经过延时后再提供给待驱动部件10,将第一端口A的实时电压(外部外部DVDD)实时反馈到补偿电路12,以实时监测外部DVDD的变化来触发电压补偿,即,通过先侦测到异常以启动补偿,从而当第一端口A的电压降低到预设电压时,触发电路补偿,在补偿电路12的反应时间内,由于待驱动部件10接收到的是第一端口A经过延时后的电压,该电压是第一端口A降低到预设电压之前的电压,从而仍然能够满足待驱动部件10所需的电压要求,当延时过后,第二端口C的电压(内部DVDD)已经升到安全补偿值,此时内部DVDD起作用来满足待驱动部件10所需的电压要求,保证了待驱动部件10上的电压始终维持在待驱动部件10所需的电压值以上,避免了待驱动部件10内保存的数据异常而导致显示异常的问题,提高了电子设备的可靠性。
本实施方式中,驱动电路100还可以包括用于稳压和滤波的电荷存储器件C1,电荷存储器件C1一端与第一端口A相连、另一端接地,其中,电荷存储器件C1可以为电容,利用电容能够实现稳压和滤波。
可选的,补偿电路12可以为电压比较器,补偿电压输出接口的电压值等于第一输入接口的电压值(等于内部DVDD的设定值)和第二输入接口的电压值(等于外部DVDD的当前值)中的最大值。
实际应用中,第二电源的输出电压(即,第二电压)可以大于第一电源的输出电压(即,第一电压),驱动电路100还可以包括电压转换芯片13,电压转换芯片13可以包括:用于与第二电源相连的输入端、以及与第二端口C相连的输出端,输出端的电压小于输入端的电压(等于第二电源的输出电压)、且小于第一电源的输出电压,第一电源与第一端口A相连。也就是说,输出端的电压(第二端口C的电压)小于输入端的电压(第二电压),并且,输出端的电压(第二端口C的电压)小于第一电源的输出电压(第一电压)。
具体的,第二电源提供第二电压(等于输入端的电压)给电压转换芯片13,电压转换芯片13将第二电压转换为设定电压(即,内部DVDD的设定值,也即,输出端的电压),并将设定电压提供给第二端口C,第一电源提供第一电压,由于外部走线阻抗比较大或第一电源这路纹波比较大,第一端口A的实际电压(即,外部DVDD的当前值)会小于第一电压。
其中,设定电压可以设定为RAM所要求的最小电压值,以避免补偿经常开启导致功耗较大的问题,具体的,设定电压可以设定为1.1V,第一电压可以为1.25V,第二电压可以为1.8V。
具体的说,延时电路11可以为常规的RC延时电路11,也可以是晶体管类型的延时电路11等,此处不做限定。在一些实施例中,延时电路11可以包括第一电阻和第一电容,第一电阻连接于第一端口A和第一节点B之间,第一电容的一端连接于第一电阻和第一节点B之间、另一端接地。
可选的,延时电路11还可以包括第二电阻和第二电容,第二电阻连接于第一电阻和第一节点B之间,第二电容的一端连接于第二电阻和第一节点B之间、另一端接地,第一电容的一端连接于第一电阻和第二电阻之间。
如图6所示,实际应用中,延时电路11也可以包括多组电容和电阻,switch1~switch(2n-2)开关可以设定开或者关,例如,如果只用接入R1和C1,则switch1~switch(n-1)断开,switch(n)~switch(2n-2)需要闭合;如果用R1和C1、R2和C2、R3和C3,则switch1和switch2闭合,switch3~switch(n-1)断开,switch(n),switch(n+1)断开,switch(n+2)~switch(2n-2)闭合即可。
如图7所示,为驱动电路100中各个位置的电压变化示意图。其中,细实线为A点(即,第一端口A)的电压,粗实线为B点(即,第一节点B)的电压,虚线为内部DVDD补偿启动后实际输出值(即,补偿电路的输出电压)。
阶段①:外部DVDD(第一端口A的电压)未掉电(未降低),RAM由外部DVDD的1.25V供电。
阶段②:外部DVDD掉到1.1V,此时内部DVDD侦测到A点电压掉到1.1V,驱动IC启动内部补偿,此时RAM的DVDD电压仍为1.25V。
阶段③:外部DVDD掉到1.0V左右,为驱动IC内部的反应时间,虽然此时内部DVDD仍未真正意义上开始补偿,此时RAM电压为1.25V(因为侦测A点电压掉了,但是经过延时后的B点还未开始掉电),因此显示不会异常。
阶段④:内部DVDD开始补偿,补偿电路12的补偿电压输出接口的输出电压从1.0逐渐升到1.1V,虽然此时补偿电压输出接口的输出电压小于驱动IC的RAM要求的最小电压值(1.1V),但是此时经过延迟电路后的B点电压仍为1.25V或者高于1.1V,具体见④阶段的B点电压曲线,所以此时显示不会有问题。
阶段⑤:内部DVDD电压已经补偿到1.1V且稳定了,此时外部DVDD电压不管延迟前还是后的都掉到了1.1V以下,此时,内部DVDD已经升到安全补偿值1.1V,内部DVDD电压开始起作用,RAM电压为1.1V。
由图7可知,通过设置延时电路11,保证了在内部DVDD电压尚未起作用的阶段③④(反应时间内),B点电压保持在1.1V以上,避免了RAM电压过低导致显示异常的问题。
本发明实施方式相对于现有技术而言,通过设置延时电路11,使得第一节点B的电压变化延迟于第一端口A的电压变化,第一端口A的电压降低到预设电压以下时,在补偿电路12反应期间(从启动补偿电路12,到补偿电路12实际输出达到预设电压,所花费的时间),第一节点B能够保持第一端口A原来的电压值,保证了待驱动部件10上的电压始终维持在待驱动部件10所需的电压值以上,避免了待驱动部件10内保存的数据异常而导致显示异常的问题,提高了电子设备的可靠性。也就是说,通过优化DDIC(显示驱动IC)的内部DVDD补偿电路12,增加延时电路11,同步调整内部走线,达到了即使外部DVDD因为阻抗变化或者DVDD电压抖动导致的DVDD小于RAM所需要的最小值时,内部DVDD补偿有一段反应时间仍然不会导致显示异常的效果。
本发明的第二实施方式提供了一种驱动控制单元,包括:如上述的驱动电路100、以及随机存取存储器,随机存取存储器与第一节点B相连。其中,驱动控制单元可以为驱动IC,进一步的可以为DDIC(显示驱动IC)。
不难发现,本实施方式为与第一实施方式相对应的实施例,本实施方式可与第一实施方式互相配合实施。第一实施方式中提到的相关技术细节在本实施方式中依然有效,为了减少重复,这里不再赘述。相应地,本实施方式中提到的相关技术细节也可应用在第一实施方式中。另外,在第一实施方式中所能达到的技术效果在本实施方式中也同样可以实现,为了减少重复,这里不再赘述。
本发明的第三实施方式提供了一种电子设备,包括:如上述的驱动控制单元、第一电源以及第二电源,第一电源与第一端口A相连,第二电源与第二端口C相连。
实际应用中,电子设备还可以包括显示屏,显示屏与随机存取存储器相连、且用于根据随机存取存储器中保存的显示数据进行显示,显示屏可以为AMOLED显示屏。
可选的,显示屏可以包括多个像素、以及控制像素(点亮或熄灭)的时序电路,电子设备还可以包括第三电源和第四电源,第三电源和第四电源用于给多个像素以及时序电路供电,其中,第三电源的输出电压和第四电源的输出电压可以均大于第二电源的输出电压。
也就是说,电子设备采用4power供电模式,第一电源可以为数字电路电源DVDD,第二电源可以为输入输出口电压IOVCC,第三电源可以为模拟电路电源AVDD(电压可以为7V),第四电源可以为电源电压VCI(电压可以为3V)。
不难发现,本实施方式为与第一实施方式相对应的电子设备实施例,本实施方式可与第一实施方式互相配合实施。第一实施方式中提到的相关技术细节在本实施方式中依然有效,为了减少重复,这里不再赘述。相应地,本实施方式中提到的相关技术细节也可应用在第一实施方式中。另外,在第一实施方式中所能达到的技术效果在本实施方式中也同样可以实现,为了减少重复,这里不再赘述。
本领域的普通技术人员可以理解,上述各实施方式是实现本发明的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本发明的精神和范围。

Claims (10)

1.一种驱动电路,其特征在于,包括:
第一节点,用于与待驱动部件相连;
第一端口,用于与第一电源相连;
延时电路,连接于所述第一端口和所述第一节点之间,用于将所述第一端口的电压经延时后传递至所述第一节点;
第二端口,用于与第二电源相连;
补偿电路,包括第一输入接口、第二输入接口以及补偿电压输出接口,所述第一输入接口与所述第二端口相连,所述第二输入接口与所述第一端口相连,所述补偿电压输出接口与所述第一节点相连,用于在所述第一端口的电压低于或等于预设电压时启动补偿以恢复所述补偿电压输出接口的电压。
2.根据权利要求1所述的驱动电路,其特征在于,所述补偿电路为电压比较器,所述补偿电压输出接口的电压值等于所述第一输入接口的电压值和所述第二输入接口的电压值中的最大值。
3.根据权利要求2所述的驱动电路,其特征在于,所述第二电源的输出电压大于所述第一电源的输出电压;
所述驱动电路还包括所述电压转换芯片,所述电压转换芯片包括:用于与所述第二电源相连的输入端、以及与所述第二端口相连的输出端,所述输出端的电压小于所述输入端的电压、且小于所述第一电源的输出电压。
4.根据权利要求1所述的驱动电路,其特征在于,还包括用于稳压和滤波的电荷存储器件,所述电荷存储器件一端与所述第一端口相连、另一端接地。
5.根据权利要求1所述的驱动电路,其特征在于,所述延时电路包括第一电阻和第一电容,所述第一电阻连接于所述第一端口和所述第一节点之间,所述第一电容的一端连接于所述第一电阻和所述第一节点之间、另一端接地。
6.根据权利要求5所述的驱动电路,其特征在于,所述延时电路还包括第二电阻和第二电容,所述第二电阻连接于所述第一电阻和所述第一节点之间,所述第二电容的一端连接于所述第二电阻和所述第一节点之间、另一端接地,所述第一电容的一端连接于所述第一电阻和所述第二电阻之间。
7.一种驱动控制单元,其特征在于,包括:如权利要求1至6任一项所述的驱动电路、以及随机存取存储器,所述随机存取存储器与所述第一节点相连。
8.一种电子设备,其特征在于,包括:如权利要求7所述的驱动控制单元、第一电源以及第二电源,所述第一电源与所述第一端口相连,所述第二电源与所述第二端口相连。
9.根据权利要求8所述的电子设备,其特征在于,还包括显示屏,所述显示屏与所述随机存取存储器相连、且用于根据所述随机存取存储器中保存的显示数据进行显示。
10.根据权利要求9所述的电子设备,其特征在于,所述显示屏包括多个像素、以及控制所述像素的时序电路;
所述电子设备还包括第三电源和第四电源,所述第三电源和所述第四电源用于给所述多个像素以及所述时序电路供电。
CN202111599557.8A 2021-12-24 2021-12-24 一种驱动电路、驱动控制单元以及电子设备 Active CN114299875B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111599557.8A CN114299875B (zh) 2021-12-24 2021-12-24 一种驱动电路、驱动控制单元以及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111599557.8A CN114299875B (zh) 2021-12-24 2021-12-24 一种驱动电路、驱动控制单元以及电子设备

Publications (2)

Publication Number Publication Date
CN114299875A true CN114299875A (zh) 2022-04-08
CN114299875B CN114299875B (zh) 2022-12-20

Family

ID=80968982

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111599557.8A Active CN114299875B (zh) 2021-12-24 2021-12-24 一种驱动电路、驱动控制单元以及电子设备

Country Status (1)

Country Link
CN (1) CN114299875B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN119863986A (zh) * 2025-02-28 2025-04-22 合肥维信诺科技有限公司 驱动方法、显示装置及计算器存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102237810A (zh) * 2010-04-22 2011-11-09 通嘉科技股份有限公司 开关模式电源供应器的控制方法以及补偿电路
CN102299628A (zh) * 2010-06-25 2011-12-28 立锜科技股份有限公司 电源供应电路、及其控制电路与方法
JP2013106393A (ja) * 2011-11-11 2013-05-30 Shizuki Electric Co Inc 瞬低補償装置
CN105976773A (zh) * 2015-03-13 2016-09-28 辛纳普蒂克斯显像装置合同会社 半导体装置及电子设备
US20160349776A1 (en) * 2015-05-27 2016-12-01 Stmicroelectronics S.R.L. Voltage regulator with improved electrical properties and corresponding control method
CN109545123A (zh) * 2019-01-07 2019-03-29 合肥京东方显示技术有限公司 电压补偿电路、其电压补偿方法、驱动系统及显示装置
CN110728939A (zh) * 2018-07-16 2020-01-24 三星显示有限公司 显示设备

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102237810A (zh) * 2010-04-22 2011-11-09 通嘉科技股份有限公司 开关模式电源供应器的控制方法以及补偿电路
CN102299628A (zh) * 2010-06-25 2011-12-28 立锜科技股份有限公司 电源供应电路、及其控制电路与方法
JP2013106393A (ja) * 2011-11-11 2013-05-30 Shizuki Electric Co Inc 瞬低補償装置
CN105976773A (zh) * 2015-03-13 2016-09-28 辛纳普蒂克斯显像装置合同会社 半导体装置及电子设备
US20160349776A1 (en) * 2015-05-27 2016-12-01 Stmicroelectronics S.R.L. Voltage regulator with improved electrical properties and corresponding control method
CN110728939A (zh) * 2018-07-16 2020-01-24 三星显示有限公司 显示设备
CN109545123A (zh) * 2019-01-07 2019-03-29 合肥京东方显示技术有限公司 电压补偿电路、其电压补偿方法、驱动系统及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN119863986A (zh) * 2025-02-28 2025-04-22 合肥维信诺科技有限公司 驱动方法、显示装置及计算器存储介质

Also Published As

Publication number Publication date
CN114299875B (zh) 2022-12-20

Similar Documents

Publication Publication Date Title
CN101795062B (zh) 升压电路和显示装置
CN100511938C (zh) 充电泵电路与具有充电泵电路的电子电路以及用于驱动充电泵电路的方法
US10741117B2 (en) DC-DC converter and display device having the same
US20120127151A1 (en) Power supply device, liquid crystal drive device, and liquid crystal display device
US7772813B2 (en) Power supply circuit
US8736247B2 (en) Power supply circuit and control method of controlling the power supply circuit
CN101027828B (zh) 开关电源
US20090184753A1 (en) Charge pump circuit
KR100530557B1 (ko) 전원 장치 및 그것을 포함한 표시 장치
CN101499656B (zh) 具有改变其电阻值的电阻元件的电源电路
CN101873065A (zh) 使用电源电路的显示设备
US6304256B1 (en) Display unit
JP2000166220A (ja) 電源回路それを用いた表示装置及び電子機器
US11139814B2 (en) Power switch circuit
CN114253333A (zh) 稳压装置
US12169429B2 (en) Power supply abnormality detection circuit and display terminal
JP5301344B2 (ja) 昇圧回路
JP4855153B2 (ja) 電源装置、レギュレータ回路、チャージポンプ回路およびそれらを用いた電子機器
WO2024027555A1 (zh) 供电电路、显示屏及电子设备
CN114299875A (zh) 一种驱动电路、驱动控制单元以及电子设备
JP2009081984A (ja) チャージポンプ回路
TWI513155B (zh) 電源轉換系統
JP2007037370A (ja) 半導体集積回路
TW201415208A (zh) 觸控系統之電源管理裝置
JP6486602B2 (ja) 昇圧回路、半導体装置、及び昇圧回路の制御方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20251222

Address after: 215334 No. 135 Zhangji Road, Kunshan Development Zone, Suzhou City, Jiangsu Province

Patentee after: Suzhou Guoxian Innovation Technology Co.,Ltd.

Country or region after: China

Address before: 065500 Guan County, Hebei Province emerging industries demonstration zone

Patentee before: YUNGU (GU'AN) TECHNOLOGY Co.,Ltd.

Country or region before: China

TR01 Transfer of patent right