CN102403281A - 一种高性能芯片封装结构 - Google Patents
一种高性能芯片封装结构 Download PDFInfo
- Publication number
- CN102403281A CN102403281A CN2011103050691A CN201110305069A CN102403281A CN 102403281 A CN102403281 A CN 102403281A CN 2011103050691 A CN2011103050691 A CN 2011103050691A CN 201110305069 A CN201110305069 A CN 201110305069A CN 102403281 A CN102403281 A CN 102403281A
- Authority
- CN
- China
- Prior art keywords
- chip
- substrate
- high performance
- packaging
- encapsulating structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H10W72/5522—
Landscapes
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
本发明公开了一种高性能芯片封装结构,该高性能芯片封装结构包括金属引脚架、基板、芯片、散热片和封装体,其特征在于,所述的金属引脚架的封装端采用“Y”型结构,成对使用时可与焊接在其内部的基板形成一芯片容置腔,所述的芯片处于芯片容置腔内,并粘结在基板上,所述的散热片一端穿过金属引脚架之间的间隙与基板相连,另一端部伸出封装体。本发明揭示了一种高性能芯片封装结构,该高性能芯片封装结构的封装空间利用率高,能够实施多芯片封装工艺;同时,良好的散热结构使芯片产生的热量易于释放,确保了芯片高效运行。
Description
技术领域
本发明涉及一种芯片封装结构,尤其涉及一种散热性能优良并可实现多个芯片封装工艺的高性能芯片封装结构,属于芯片封装技术领域。
背景技术
在集成电路的制作中,芯片是通过晶圆制作、形成集成电路以及切割晶圆等步骤而获得。在晶圆的集成电路制作完成之后,由晶圆切割所形成的芯片可以向外电性连接到承载器上;其中,承载器可以是引脚架或是基板,而芯片可以采用打线结合或覆晶结合的方式电性连接至承载器。如果芯片和承载器是以打线结合的方式电性连接,则进入到填入封胶的制作步骤以构成芯片封装体。芯片封装技术就是将芯片包裹起来,以避免芯片与外界接触,防止外界对芯片的损害的一种工艺技术。空气中的杂质和不良气体,乃至水蒸气都会腐蚀芯片上的精密电路,进而造成电学性能下降。不同的封装技术在制造工序和工艺方面差异很大,封装后对内存芯片自身性能的发挥也起到至关重要的作用。随着光电、微电制造工艺技术的飞速发展,电子产品始终在朝着更小、更轻、更便宜的方向发展,因此芯片元件的封装形式也不断得到改进。
在现行的芯片封装工艺中,人们最为关注的还是芯片的散热性能以及封装结构的封装能力,特别在对于一些大功率、多芯片的集成电路进行封装时,散热问题绝对是首要处理的问题,关系芯片的正常运行。
发明内容
针对上述需求,本发明提供了一种高性能芯片封装结构,该结构可实现多芯片封装,同时,能够确保封装结构良好的散热性能。
本发明是一种高性能芯片封装结构,该高性能芯片封装结构包括金属引脚架、基板、芯片、散热片和封装体,其特征在于,所述的金属引脚架的封装端采用“Y”型结构,成对使用时可与焊接在其内部的基板形成一芯片容置腔,所述的芯片处于芯片容置腔内,并粘结在基板上,所述的散热片一端穿过金属引脚架之间的间隙与基板相连,另一端部伸出封装体。
在本发明一较佳实施例中,所述的芯片与基板之间一般采用热固型粘胶进行固定连接,然后通过金线进行电性连接。
在本发明一较佳实施例中,所述的芯片容置腔的上、下部均封装有基板及芯片,上、下芯片之间保持一定距离。
在本发明一较佳实施例中,所述的芯片容置腔的大小由基板及芯片的规格确定,芯片之间的距离能避免封装时金线发生接触而降低使用性能。
在本发明一较佳实施例中,所述的散热片与基板之间采用导热胶连接,同时,散热片与所接触的金属引脚架端部的间隙内设有密封胶。
在本发明一较佳实施例中,所述的散热片一般采用铜或铝合金材料制成。
本发明揭示了一种高性能芯片封装结构,该高性能芯片封装结构的封装空间利用率高,能够实施多芯片封装工艺;同时,良好的散热结构使芯片产生的热量易于释放,确保了芯片高效运行。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1是本发明实施例高性能芯片封装结构的结构示意图;
附图中各部件的标记如下: 1、金属引脚架,2、基板,3、芯片,4、散热片,5、封装体,6、芯片容置腔,7、金线,8、密封胶。
具体实施方式
下面结合附图对本发明的较佳实施例进行详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围做出更为清楚明确的界定。
图1是本发明实施例高性能芯片封装结构的结构示意图;该高性能芯片封装结构包括金属引脚架1、基板2、芯片3、散热片4和封装体5,其特征在于,所述的金属引脚架1的封装端采用“Y”型结构,成对使用时可与焊接在其内部的基板2形成一芯片容置腔6,所述的芯片3处于芯片容置腔6内,并粘结在基板2上,所述的散热片4一端穿过金属引脚架1之间的间隙与基板2相连,另一端部伸出封装体5。
本发明中提及的高性能芯片封装结构中金属引脚架1、基板2和芯片3均封装在封装体5内,而散热片4一端在封装体5内部与基板2相连,另一端伸出封装体5,裸露在外界,提高散热性能;其中,封装体5采用硅胶材料。
芯片3与基板2之间一般采用热固型粘胶进行固定连接,然后通过金线7进行电性连接;封装体5内所形成的芯片容置腔6的上、下部均封装有基板2及芯片3,上、下芯片之间保持一定距离;芯片容置腔6的大小由基板2及芯片3的规格确定,芯片3之间的距离能避免封装时金线发生接触而降低使用性能,该距离一般占到芯片3及基板2总厚度的20%-40%。
散热片4与基板2之间采用导热胶连接,同时,散热片4与所接触的金属引脚架1端部的间隙内设有密封胶8,该结构能用于确保封装体的密封性能及散热片4的安装稳定性;散热片4一般采用铜或铝合金材料制成,其大小规格由封装的芯片3的规格确定。
本发明揭示了一种高性能芯片封装结构,其特点是:该高性能芯片封装结构的封装空间利用率高,能够实施多芯片封装工艺;同时,良好的散热结构使芯片产生的热量易于释放,确保了芯片高效运行。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本领域的技术人员在本发明所揭露的技术范围内,可不经过创造性劳动想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求书所限定的保护范围为准。
Claims (6)
1.一种高性能芯片封装结构,该高性能芯片封装结构包括金属引脚架、基板、芯片、散热片和封装体,其特征在于,所述的金属引脚架的封装端采用“Y”型结构,成对使用时可与焊接在其内部的基板形成一芯片容置腔,所述的芯片处于芯片容置腔内,并粘结在基板上,所述的散热片一端穿过金属引脚架之间的间隙与基板相连,另一端部伸出封装体。
2.根据权利要求1所述的高性能芯片封装结构,其特征在于,所述的芯片与基板之间一般采用热固型粘胶进行固定连接,然后通过金线进行电性连接。
3.根据权利要求1所述的高性能芯片封装结构,其特征在于,所述的芯片容置腔的上、下部均封装有基板及芯片,上、下芯片之间保持一定距离。
4.根据权利要求3所述的高性能芯片封装结构,其特征在于,所述的芯片容置腔的大小由基板及芯片的规格确定,芯片之间的距离能避免封装时金线发生接触而降低使用性能。
5.根据权利要求1所述的高性能芯片封装结构,其特征在于,所述的散热片与基板之间采用导热胶连接,同时,散热片与所接触的金属引脚架端部的间隙内设有密封胶。
6.根据权利要求5所述的高性能芯片封装结构,其特征在于,所述的散热片一般采用铜或铝合金材料制成。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN2011103050691A CN102403281A (zh) | 2011-10-11 | 2011-10-11 | 一种高性能芯片封装结构 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN2011103050691A CN102403281A (zh) | 2011-10-11 | 2011-10-11 | 一种高性能芯片封装结构 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN102403281A true CN102403281A (zh) | 2012-04-04 |
Family
ID=45885345
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN2011103050691A Pending CN102403281A (zh) | 2011-10-11 | 2011-10-11 | 一种高性能芯片封装结构 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN102403281A (zh) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105514056A (zh) * | 2016-01-15 | 2016-04-20 | 中山芯达电子科技有限公司 | 一种利于热量散逸的芯片封装结构 |
| CN105514062A (zh) * | 2016-01-15 | 2016-04-20 | 中山芯达电子科技有限公司 | 一种紧凑型芯片封装结构 |
| CN105679737A (zh) * | 2016-01-15 | 2016-06-15 | 中山芯达电子科技有限公司 | 一种多芯片封装结构 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH06151703A (ja) * | 1992-11-05 | 1994-05-31 | Sony Corp | 半導体装置及びその成形方法 |
| JPH08181268A (ja) * | 1994-12-26 | 1996-07-12 | Matsushita Electric Works Ltd | 半導体装置 |
| CN1213175A (zh) * | 1997-09-29 | 1999-04-07 | 株式会社日立制作所 | 半导体器件及其制造方法 |
| CN101312132A (zh) * | 2007-05-22 | 2008-11-26 | 矽品精密工业股份有限公司 | 具导脚的多芯片半导体装置及其制法 |
| US20100283142A1 (en) * | 2009-05-11 | 2010-11-11 | Chien-Te Feng | Mold lock on heat spreader |
| CN101930971A (zh) * | 2009-06-17 | 2010-12-29 | 联发科技股份有限公司 | 多芯片封装结构以及形成多芯片封装结构的方法 |
-
2011
- 2011-10-11 CN CN2011103050691A patent/CN102403281A/zh active Pending
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH06151703A (ja) * | 1992-11-05 | 1994-05-31 | Sony Corp | 半導体装置及びその成形方法 |
| JPH08181268A (ja) * | 1994-12-26 | 1996-07-12 | Matsushita Electric Works Ltd | 半導体装置 |
| CN1213175A (zh) * | 1997-09-29 | 1999-04-07 | 株式会社日立制作所 | 半导体器件及其制造方法 |
| CN101312132A (zh) * | 2007-05-22 | 2008-11-26 | 矽品精密工业股份有限公司 | 具导脚的多芯片半导体装置及其制法 |
| US20100283142A1 (en) * | 2009-05-11 | 2010-11-11 | Chien-Te Feng | Mold lock on heat spreader |
| CN101930971A (zh) * | 2009-06-17 | 2010-12-29 | 联发科技股份有限公司 | 多芯片封装结构以及形成多芯片封装结构的方法 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105514056A (zh) * | 2016-01-15 | 2016-04-20 | 中山芯达电子科技有限公司 | 一种利于热量散逸的芯片封装结构 |
| CN105514062A (zh) * | 2016-01-15 | 2016-04-20 | 中山芯达电子科技有限公司 | 一种紧凑型芯片封装结构 |
| CN105679737A (zh) * | 2016-01-15 | 2016-06-15 | 中山芯达电子科技有限公司 | 一种多芯片封装结构 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN102569099B (zh) | 一种倒装芯片的封装方法 | |
| TW201631722A (zh) | 功率轉換電路的封裝模組及其製造方法 | |
| WO2021012641A1 (zh) | 高密度多侧面引脚外露的封装结构及其生产方法 | |
| TWI716532B (zh) | 樹脂密封型半導體裝置 | |
| CN102738365A (zh) | 一种基于dfn、qfn的新型led封装件及其制作方法 | |
| CN102368484A (zh) | 一种多芯片集成电路封装结构 | |
| TW571406B (en) | High performance thermally enhanced package and method of fabricating the same | |
| CN104810462B (zh) | 一种中大功率led驱动芯片的esop8引线框架 | |
| CN105870115A (zh) | 一种多芯片3d封装结构 | |
| CN102403281A (zh) | 一种高性能芯片封装结构 | |
| US7768104B2 (en) | Apparatus and method for series connection of two die or chips in single electronics package | |
| CN102364679A (zh) | 一种芯片封装结构 | |
| CN104112811B (zh) | 一种led的封装方法 | |
| CN101685809B (zh) | 半导体封装件及其导线架 | |
| CN202025735U (zh) | 新型引线框架结构 | |
| CN104867897A (zh) | 一种二极管功率模块 | |
| CN117637633A (zh) | 引线框封装结构、引线框封装结构制作方法和封装模块 | |
| CN204361085U (zh) | 金属引线框高导热倒装片封装结构 | |
| CN206401303U (zh) | 一种阻胶的芯片封装结构 | |
| CN201936879U (zh) | 无外引脚的芯片堆叠封装构造 | |
| CN115706070A (zh) | Qfn封装结构及其制作方法 | |
| CN105845633A (zh) | 一种多芯片3d封装工艺 | |
| CN206774532U (zh) | 一种太阳能旁路模块封装结构 | |
| CN202957237U (zh) | 一种芯片封装结构 | |
| CN212625548U (zh) | 一种散热型半导体封装件 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
| WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20120404 |