CN102216997A - 包括主器件的堆叠的半导体器件 - Google Patents
包括主器件的堆叠的半导体器件 Download PDFInfo
- Publication number
- CN102216997A CN102216997A CN2010800030261A CN201080003026A CN102216997A CN 102216997 A CN102216997 A CN 102216997A CN 2010800030261 A CN2010800030261 A CN 2010800030261A CN 201080003026 A CN201080003026 A CN 201080003026A CN 102216997 A CN102216997 A CN 102216997A
- Authority
- CN
- China
- Prior art keywords
- chip
- volatile memory
- memory chip
- area
- slave
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- H10W90/00—
-
- H10W95/00—
-
- H10W72/244—
-
- H10W72/884—
-
- H10W72/90—
-
- H10W72/923—
-
- H10W90/284—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Read Only Memory (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
Abstract
本发明公开了一种包括堆和多个电通路的系统。该堆包括第一非易失性存储芯片和第二非易失性存储芯片,该第二非易失性存储芯片缺少至少一些非核心电路。多个电通路在该第一非易失性芯片和该第二非易失性存储芯片之间延伸,该电通路有助于使该第一非易失性存储芯片向该第二非易失性存储芯片提供器件操作所需的信号和电压。
Description
相关领域的交叉引用
本申请要求2009年2月24日提交的序列号为61/154,910的美国临时专利申请和2009年4月24日提交的序列号为12/429,310的美国专利申请的优先权权益,其全部内容通过引用合并于此。
背景技术
现今,许多电子器件包括存储器系统以存储信息。一些存储器系统存储例如数字化的音频或视频信息,用于通过各媒体播放器进行回放。其它的存储器系统存储例如软件和相关信息,以实现不同类型的处理功能。此外,例如动态随机存取存储器(DRAM)系统和静态随机存取存储器(SRAM)系统的一些类型的存储器系统是易失性存储器系统,这是因为在电源被切断时,所存储的数据不被保存;而例如NAND(与非)闪存系统和NOR(或非)闪存系统的其它类型的存储器系统为非易失性存储器系统,这是因为在断电时,所存储的数据被保存。
随着时间的推进,消费者有这样的期望:存储器系统将具有由尺寸逐渐缩小的芯片来提供的逐渐增大的容量。以往,能够实现上述期望的一个重要因素是工艺技术的成比例缩小;但是,在不久的将来,这种方法的成本和局限非常可能逐渐变得更不利。例如,当工艺技术成比例缩小到50nm以下时,由于晶体管特性和可靠性(例如保持力和耐久性)恶化,使得开发几何结构更小的存储器件(尤其是闪存)变得十分具有挑战性。此外,使处理技术的成比例缩小投入巨大。因此,考虑到工艺技术成比例缩小的上述成本和局限,需要研究和开发新的方法来实现容量逐渐增大的存储器系统。
发明内容
本发明的目的在于提供一种适于堆叠的改进的半导体器件。
根据本发明的一方面,提供一种包括堆(stack)的系统。该堆包括第一非易失性存储芯片和第二非易失性存储芯片。该第二非易失性存储芯片至少缺少一些非核心电路,从而有助于减小芯片尺寸。多个电通路(electrical path)在该第一非易失性存储芯片和该第二非易失性存储芯片之间延伸。电通路有助于使该第一非易失性存储芯片向该二非易失性存储芯片提供器件操作所需的信号和电压。
根据本发明的另一方面,提供一种方法,该方法包括制造相互兼容的第一非易失性存储芯片和第二非易失性存储芯片。该第一非易失性存储芯片和该第二非易失性存储芯片被制造为具有大体相似的核心芯片区域,但是仅第一非易失性存储芯片具有另外的芯片区域,在该另外的芯片区域内设置有提供用于分享第一和第二非易失性存储芯片两者优势的功能的电路。另外芯片区域的电路被配置为产生与第一和第二非易失性存储芯片两者相关的器件操作所需的信号和电压。
根据本发明的又一个方案,提供一种方法,其包括:堆叠至少两个半导体芯片。该半导体芯片中的一个为主存储器件且该半导体芯片中的另一个为从存储器件。该方法还包括用过硅通孔将堆叠的该半导体芯片用导线连在一起;以及通过倒装芯片和凸点,使堆叠的该半导体芯片连接至封装印刷电路板。
根据本发明的再一个方案,提供一种非易失性存储芯片,其包括核心区域,该核心区域占据非易失性存储芯片整个芯片区域的大部分(例如超过百分之八十、或者甚至超过百分之九十)。在该非易失性存储芯片的另外的芯片区域内设置有配置为从另一非易失性存储芯片接收信号和电压的电路。该核心区域与该另外的芯片区域相比具有更微型化的工艺技术。
因此,提供一种包括一个或多个存储器件的改进的系统。
附图说明
现在将通过实例,参考所附附图:
图1是示例性NAND闪存芯片平面图的框图;
图2是另一示例性NAND闪存芯片平面图的框图;
图3是又一示例性NAND闪存芯片平面图的框图;
图4是根据示例实施例的用于主存储器件的NAND闪存芯片平面图的框图;
图5是根据示例实施例的用于从存储器件的NAND闪存芯片平面图的框图;
图6是示出根据示例实施例的一个主存储器件和三个从存储器件的框图;
图7以示意图形式示出了与图6中所示的闪存示例实施例一致的堆的一个实例的俯视图;
图8以示意图形式示出了图7中所示的示例性堆的横截面视图;
图9以示意图形式示出了一横截面视图,其与图8的实例的横截面视图相似、但是还例示了包括堆叠器件的设备如何可以还包括采用了倒装芯片和凸点技术的封装的细节;
图10以示意图形式示出了一横截面视图,其与图8的实例的横截面视图相似、但是还例示了包括堆(即堆叠器件)的设备如何可以还包括适于丝焊技术的传统球栅阵列(BGA)封装的细节;
图11是根据替代实施例的用于主存储器件的NAND闪存芯片平面图的框图;
图12是根据替代实施例的用于从存储器件的NAND闪存芯片平面图的框图;
图13是根据另一替代实施例的用于从存储器件的NAND闪存芯片平面图的框图。
在不同的图中,可能使用了相似或相同的附图标记来表示附图中所例示的相似的示例性特征。此外,各种实施例未以比例示出在附图中。例如,为了便于举例说明,可能已经将某些例示的元件或组件的尺寸放大了。
具体实施方式
虽然术语“区域”在其它语境下可被理解为二维限定空间,但是应理解三维限定空间(地带)与此处使用的术语“区域”也是一致的。
图1是示例性NAND闪存芯片平面图100的框图,其例示了在闪存器件的芯片区域内主要组件布置的一种可能划分。在平面图100中,两个行解码器区域110和112分别在相邻的存储单元阵列区域114和116以及118和120之间延伸。对于行解码器区域110和112,在这些区域内可以找到闪存器件的行解码器。如本领域技术人员可理解的,行解码器是为读操作或编程操作选择页面的存储器件的组件。相比之下,对于传统擦除操作,行解码器不是选择页面而是选择块。对于存储单元阵列区域114、116、118和120,在这些区域内可以找到闪存器件的存储单元阵列。如将被本领域技术人员理解地,闪存器件的存储单元阵列包括许多(例如成百万的)闪存单元,每个闪存单元内都可以存储有一位或多位(逻辑“1”或“0”)。
输入/输出焊盘区域124和126沿平面图100的宽度方向的边缘延伸,并且高电压发生器区域130和132以及外围电路区域134沿平面图100的长度方向的边缘延伸。对于输入/输出焊盘区域124和126,在这些区域内可以找到闪存器件的输入/输出焊盘。如将被本领域技术人员很好理解地,各种信号通过这些焊盘传输进入存储芯片或从存储芯片穿出。此外,根据至少一个替代实例,可以设想使与例示的区域类似的输入/输出焊盘区域在最靠近外围电路区域处沿(平面图的)长度方向的边缘延伸。
对于高电压发生器区域130和132,在这些区域内可以找到闪存器件的高电压发生器,例如电荷泵。在一些实例中,“高电压”指的是比操作电压高的电压(例如比Vcc高的电压)。此外,在一些实例中,高电压发生器共同产生一系列较高电压。
对于外围电路区域134,在此区域中找到可以对于器件操作来说重要的其它电路,例如如下所述:
●用于地址和数据的输入和输出缓冲器
●用于控制和指令信号的输入缓冲器
●包括指令解码器的状态机
●地址计数器
●行和列预解码器
●状态寄存器
附加的电路区域140、142也与外围电路区域134相邻。在这些附加的电路区域内,可以找到闪存器件的页面缓冲器和列解码器。页面缓冲器和列解码器是具有本领域技术人员已知的功能的闪存器件的组件。例如,在闪存编程期间,输入数据经由列解码器依次载入页面缓冲器中。
本领域技术人员将理解的是,根据设计者的选择,非易失性存储器的芯片平面图在工作约束和规范内将是不同的。例如,图2是另一示例性NAND闪存芯片平面图200的框图,其与图1中所示出的不同。在平面图200中,行解码器区域200在平面214、220的区域的两个相邻边缘之间延伸。将平面图200和平面图100相比较,可以发现以下不同(非详尽列表):行解码器区域202沿平面图200的中心向下延伸而非具有两个间隔开的行解码器区域;仅有单一一个高电压发生器230;输入/输出焊盘区域232、234沿相邻于外围电路区域237的平面图边缘延伸。与其他区域中的一些区域相对比,注意用于页面缓冲器和列解码器的附加电路区域240、242与图1中所示的区域140、142类似设置。
图3是再一示例性NAND闪存芯片平面图300的框图,其与前面所示出和描述的其他框图不同。在平面图300中,用于页面缓冲器和列解码器的第一电路区域310位于第一平面(平面0)的区域的中间。也是用于页面缓冲器和列解码器的第二电路区域312位于第二平面(平面1)的区域的中间。多少与图2示出的平面图200类似,提供沿与外围电路相邻的平面图边缘延伸的输入/输出焊盘区域320,并且也仅有单一一个高电压发生器区域340。
在由Zeng等人发表于ISSCC 2009的技术论文摘要第236-237页的“A 172mm2 32Gb MLC NAND Flash Memory in 34nm CMOS”中提供了关于平面图300更详尽的细节。
根据至少一些实施例,闪存器件被归为两种可能的类型之一:主闪存芯片和从闪存芯片。主闪存芯片的平面图可以在许多方面都与传统的NAND闪存之一类似,但是包括TSV区域。在这点上,图4是根据示例实施例的NAND闪存芯片平面图400的框图。
在例示的平面图400中,硅通孔(TSV)区域404沿与单元阵列区域408-411相邻的长度方向的边缘设置(例示的芯片顶部,与输入和输出焊盘区域420相对的一侧)。区域430、432、434、440、442、450和452的布局也分别与前面描述的(图1中示出的平面图)区域130、132、134、140、142、110和112相似。根据至少一些实例,与从器件形成对比,例示的平面图400对应于与系统的主存储器件的平面图。
根据一些实施例,主器件包括地址解码器、用于对从器件进行寻址的行预解码器和列预解码器。主器件和从器件之间的差别将通过本公开中随后提供的细节变得更清楚。
现将参考图5,图5是根据示例实施例的从存储器件的NAND闪存芯片平面图500的框图。例示的示例性从器件的器件结构包括TSV区域504。信号接口电路位于TSV区域504、还有TSV区域404(参见图4)中。信号接口电路例如是有助于传输和接收内部数据和控制信号、用于读、编程和擦除操作的高电压信号、以及Vcc和Vss电源信号的电路。此外,明显地,TSV区域被如此命名是因为它们适于具有延伸穿过它们的TSV,以便在堆中的芯片之间提供电通路。
还参考图5,其它例示的区域是NAND存储单元阵列区域508-511、页面缓冲器和列解码器区域540和542、以及行解码区域550和552。这些区域包括用于NAND存储器核心的核心区域590。在一些实例中,核心区域590的特点在于与TSV区域504中的特征相比而言更小的尺寸特征(例如,工艺技术更微型化了)。
图6是示出根据示例实施例的四器件、64Gb的闪存600的框图,该64Gb的闪存600具有一个16Gb主器件602和三个16Gb从器件605-607。从框图将看出,主器件602包括块610,该块610表示用于输入和输出焊盘、外围电路和高电压发生器的区域;但是在从器件605-607内没有类似的区域,从而非常明显地减小芯片尺寸。
对于上述四裸片堆叠(quad die stacked)的示例实施例,有一个16Gb的主器件和三个16Gb的从器件(即所有四个器件总共64Gb的存储容量)。主器件602对总共64Gb(主器件602中16Gb和从器件605-607中48Gb)的存储空间进行寻址。当然将理解:在一些替代实施例中,将堆叠多于四个的裸片;在一些替代实施例中,可以堆叠少于四个的裸片。此外,示例实施例完全不受器件的存储容量的限制,并且可以考虑所有适当的存储容量。
图7和图8分别示意性地描绘了结合图6描述的64Gb闪存600的俯视图和横截面视图。主器件和三个从器件用TSV连接。TSV的数量可以是本领域技术人员能够理解的适于由主芯片和从芯片构成的给定堆的任意数量(例如几十、几百或几千个)。在例示的图8的实例中,堆叠了四个闪存器件,但是也可以考虑堆叠任意两个以上的非易失性存储器件。
图9示意性地示出一横截面视图,其与图8类似,但是还附加示出了闪存600如何处于采用了倒装芯片和凸点技术的封装中。在例示的实例中,凸球(bumping ball)920位于主闪存芯片和封装印刷电路板(PCB)930之间。封装球940位于封装PCB 930下方并与其连接。虽然为了使说明简单和方便,仅示出了两条路径(每条路径都从主闪存芯片延伸穿过凸球、穿过封装PCB以及穿过封装球),但是要理解通常会有多条这种路径。芯片倒装和凸点技术对于本领域技术人员来说是众所周知的,其可以从名称为“Flip-Chip Assembly”(芯片倒装组装)的网页获得(当前公开地可获得的路径的URL为http://www.siliconfareast.com/flipchipassy.htm)。
现参考图10,其示出了在封装PCB 1030和主闪存器件之间采用丝焊的替代实例。虽然图10中未示出,但是通过在主闪存芯片和封装PCB 1030之间延伸的焊丝1040而形成的电通路也延伸通过PCB 1030和封装球1050。此外,由于BGA封装技术是众所周知的技术,是许多详尽资料的主题,因此将理解此处不需要提供更详尽的特定实施细节,因为它们对于本领域技术人员来说是显而易见的。
图11是根据替代实施例的NAND闪存芯片平面图1100的框图。在例示的平面图1100中,TSV区域1104位于存储核心区域1105和外围电路区域1134之间。此外,将理解图11中示出的区域1108-1111、1120、1130、1132、1134、1140、1142、1150和1152分别与前面描述的图4的平面图400中示出的区域408-411、420、430、432、434、440、442、450和452类似。因此,平面图1100和图4的平面图400之间的主要差别是TSV区域在芯片平面图内的放置。根据至少一些实例,与从器件形成对比,例示的平面图1100对应于与系统的主存储器件的平面图。此外,在一些实例中,与其他(非核心)区域内的特征相比而言,核心区域1105的特点在于更小的尺寸特征。在这一点上,工艺技术例如可以被更加微型化。
现在参见图12,图12是根据替代实施例的用于从存储器件的NAND闪存芯片平面图1200的框图。例示的从器件的器件结构包括沿平面图1200长度方向的边缘的TSV区域以及相邻的页面缓冲器区域1240和列解码器区域1242。此外,将理解:图12中示出的区域1208-1211、1240、1242、1250和1252分别与前面描述的图5的平面图500中所示出的区域508-511、540、542、550和552类似。因此,平面图1200和图5的平面图500之间的主要差别是TSV区域在芯片平面图内的放置。
因此,将图11和图12与图4和图5相比较,可以看出TSV区域在芯片平面图内的放置是不同的(可以考虑任一适当位置)。例如,在另一替代实施例中,TSV区域沿芯片平面图宽度方向的边缘(而非长度方向的边缘)延伸。此外,将理解,TSV区域可以仅沿芯片平面图的长度或宽度的一部分延伸(与沿整个沿芯片平面图的宽度或长度延伸不同)。在又一替代实施例中,TSV区域不与任一芯片平面图的边缘邻接,且可以例如位于芯片平面图的两相对边缘之间的中心。在又一替代实施例中,TSV区域至少大体上位于芯片平面图的两个核心区域之间。此外,在一些实施例中,多个TSV区域可以位于一个芯片平面图内。因此,考虑将一个或多个TSV区域置于芯片平面图内本领域技术人员理解为合适的任一位置。
将理解:根据各种替代实施例(包括图11和图12中例示的那些示例实施例)的主器件和从器件可以与前面示出和描述的图7-图10实例相似的方式堆叠和封装。
在一些实施例中,从存储器件可选择地包括有助于提高组装成品率的从器件测试逻辑电路。在这点上,参见图13。例示的框图与图5的框图相似,但是平面图1300包括用于从器件测试逻辑电路的附加区域1310,该从器件测试逻辑电路配置为在测试期间由主器件驱动。例示的区域1310与TSV区域504相邻;但是可设想在任一给定的芯片平面图内各种适当的可替换位置放置用于从器件逻辑电路的区域。
已经描述了主芯片和从芯片,明显地,主芯片和从芯片应适当地相互兼容,从而主芯片中的非核心电路能够提供分享主芯片和从芯片两者优势的功能。
将理解,可以将一些实施例应用于任一适当的非易失性存储器集成电路系统,包括可以被称为例如NAND闪存EEPROM、NOR闪存EEPROM、AND闪存EEPROM、DiNOR闪存EEPROM、序列闪存EEPROM、ROM、EPROM、FRAM、MRAM和PCRAM。
将理解,此处称元件“连接”或“耦合”至另一元件时,其可以直接连接或耦合至其它元件或者可以有中间元件位于它们之间。相反,此处称元件“直接连接”或“直接耦合”至另一元件时,则在它们之间没有中间元件。应该以类似方式解释用于描述元件之间关系的其他词语(即,“在…之间”相对于“直接在…之间”、“相邻”相对于“直接相邻”、“延伸通过”相对于“整个延伸通过”等等)
可以对所描述的实施例做出某种改变和变型。因此,以上讨论的实施例被认为是示例性而非限制性的。
Claims (31)
1.一种系统,包括:
堆,其包括:
第一非易失性存储芯片;以及
第二非易失性存储芯片,该第二非易失性存储芯片缺少至少一些非核心电路,以有助于减小芯片尺寸;以及
多个电通路,在该第一非易失性存储芯片和该第二非易失性存储芯片之间延伸,该电通路有助于该第一非易失性存储芯片向该第二非易失性存储芯片提供器件操作所需的信号和电压。
2.如权利要求1所述的系统,还包括至少一个另外的非易失性存储芯片,该第一非易失性存储芯片为主器件,第二存储芯片和另外的存储芯片为从器件。
3.如权利要求1或2所述的系统,其中该电通路包括硅通孔。
4.如权利要求3所述的系统,还包括封装印刷电路板,该堆通过倒装芯片和凸点而连接至该封装印刷电路板。
5.如权利要求1所述的系统,其中只有该第一非易失性存储芯片包括高电压发生器。
6.如权利要求1或5所述的系统,其中该电压包括用于编程和擦除操作的高电压。
7.如权利要求1、2或5所述的系统,其中该第二非易失性存储芯片包括从器件测试逻辑电路,该从器件测试逻辑电路配置为在测试期间由该第一非易失性存储芯片来驱动。
8.如权利要求1、2或5所述的系统,其中该非易失性存储芯片和该第二非易失性存储芯片为NAND闪存芯片。
9.一种方法,包括制造相互兼容的第一非易失性存储芯片和第二非易失性存储芯片,该第一非易失性存储芯片和该第二非易失性存储芯片具有大体相似的核心芯片区域,但仅该第一非易失性存储芯片具有多个另外的芯片区域,在该另外的芯片区域内设置有提供用于分享该第一非易失性存储芯片和该第二非易失性存储芯片两者优势的功能的电路,该另外的芯片区域的电路配置为产生与该第一非易失性存储芯片和该第二非易失性存储芯片两者相关的器件操作所需的信号和电压。
10.如权利要求9所述的方法,其中与该另外的芯片区域相比,该核心芯片区域具有更微型化的工艺技术。
11.如权利要求10所述的方法,其中该另外的芯片区域包括外围电路区域、输入和输出焊盘区域和至少一个高电压发生器区域。
12.如权利要求9、10或11所述的方法,其中该第一非易失性存储芯片和该第二非易失性存储芯片为NAND闪存芯片。
13.如权利要求9、10或11所述的方法,其中该制造包括制造至少一个另外的非易失性存储芯片,该第一非易失性存储芯片作为主器件,并且该第二存储芯片和另外的存储芯片作为从器件。
14.如权利要求9、10或11所述的方法,其中该第二非易失性存储芯片包括从器件测试逻辑电路,该从器件测试逻辑电路配置为在测试期间由该第一非易失性存储芯片来驱动。
15.如权利要求9、10或11所述的方法,其中仅该第一非易失性存储芯片包括高电压发生器。
16.一种方法,包括:
堆叠至少两个半导体芯片,该半导体芯片中的一个为主存储器件且该半导体芯片中的另一个为从存储器件;
通过硅通孔,将堆叠的半导体芯片用导线连在一起;
通过倒装芯片和凸点,使堆叠的该半导体芯片连接至封装印刷电路板。
17.如权利要求16所述的方法,其中该主存储器件和该从存储器件为闪存器件。
18.如权利要求16或17所述的方法,其中该主存储器件具有大体上比该从存储器件大的尺寸,并且在该连接期间,该主存储器件的位置与该封装印刷电路板大体相邻。
19.一种非易失性存储芯片,包括:
核心芯片区域,其占据该非易失性存储芯片的整个芯片区域的超过百分之八十;以及
另外的芯片区域,在该另外的芯片区域内设置有配置为从另一非易失性存储芯片接收信号和电压的电路,与该另外的芯片区域相比,该核心芯片区域具有更微型化的工艺技术。
20.如权利要求19所述的非易失性存储芯片,其中该另外的芯片区域为硅通孔区域。
21.如权利要求19所述的非易失性存储芯片,其中该非易失性存储芯片缺少高电压发生器。
22.如权利要求19至21中任一项所述的非易失性存储芯片,还包括另一个另外的芯片区域,在该另一个另外的芯片区域内设置有从器件测试逻辑电路,该从器件测试逻辑电路配置为在测试期间由单独的器件来驱动。
23.如权利要求22所述的非易失性存储芯片,其中该另一个另外的芯片区域设置为直接与该另外的芯片区域相邻。
24.如权利要求19至21中任一项所述的非易失性存储芯片,其中在一些该核心芯片区域内设置有NAND闪存芯片单元。
25.如权利要求19至21中任一项所述的非易失性存储芯片,其中该核心芯片区域占据该非易失性存储芯片的整个芯片区域的超过百分之九十。
26.一种系统,包括:
堆,其包括:
第一芯片,该第一芯片的第一芯片区域与该第一芯片的第二芯片区域相比具有更微型化的工艺技术;以及
第二芯片,该第二芯片的第一芯片区域与该第二芯片的第二芯片区域相比具有更微型化的工艺技术,并且该第二芯片的该第二芯片区域占据该第二芯片的总芯片区域的百分比远小于该第一芯片的该第二芯片区域占据该第一芯片的总芯片区域的百分比。
27.如权利要求26所述的系统,其中该第一芯片和该第二芯片是存储芯片并且至少该第二芯片为非易失性存储芯片。
28.如权利要求26或27所述的系统,还包括在该第一芯片和该第二芯片之间延伸的电通路,该电通路有助于该第一芯片向该第二芯片提供器件操作所需的信号和电压。
29.如权利要求28所述的系统,其中该电通路包括硅通孔。
30.如权利要求26或27所述的系统,其中仅该第一芯片包括高电压发生器。
31.如权利要求26或27所述的系统,还包括封装印刷电路板,该堆通过倒装芯片和凸点而连接至该封装印刷电路板。
Applications Claiming Priority (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15491009P | 2009-02-24 | 2009-02-24 | |
| US61/154910 | 2009-02-24 | ||
| US12/429310 | 2009-04-24 | ||
| US12/429,310 US7894230B2 (en) | 2009-02-24 | 2009-04-24 | Stacked semiconductor devices including a master device |
| PCT/CA2010/000195 WO2010096901A1 (en) | 2009-02-24 | 2010-02-12 | Stacked semiconductor devices including a master device |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201410445896.4A Division CN104332179A (zh) | 2009-02-24 | 2010-02-12 | 包括主器件的堆叠的半导体器件 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN102216997A true CN102216997A (zh) | 2011-10-12 |
| CN102216997B CN102216997B (zh) | 2014-10-01 |
Family
ID=42630822
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201410445896.4A Pending CN104332179A (zh) | 2009-02-24 | 2010-02-12 | 包括主器件的堆叠的半导体器件 |
| CN201080003026.1A Active CN102216997B (zh) | 2009-02-24 | 2010-02-12 | 包括主器件的堆叠的半导体器件 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201410445896.4A Pending CN104332179A (zh) | 2009-02-24 | 2010-02-12 | 包括主器件的堆叠的半导体器件 |
Country Status (8)
| Country | Link |
|---|---|
| US (4) | US7894230B2 (zh) |
| EP (1) | EP2401745A1 (zh) |
| JP (2) | JP2012518859A (zh) |
| KR (1) | KR20110121671A (zh) |
| CN (2) | CN104332179A (zh) |
| DE (1) | DE112010000880T5 (zh) |
| TW (1) | TW201101464A (zh) |
| WO (1) | WO2010096901A1 (zh) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103544989A (zh) * | 2012-07-11 | 2014-01-29 | 爱思开海力士有限公司 | 半导体存储器器件 |
| CN104115226A (zh) * | 2011-12-23 | 2014-10-22 | 英特尔公司 | 堆叠存储器体系结构中的单独微通道电压域 |
| CN104823242A (zh) * | 2012-11-19 | 2015-08-05 | 硅存储技术公司 | 三维闪存存储器系统 |
| CN105378843A (zh) * | 2013-07-11 | 2016-03-02 | 高通股份有限公司 | 具有位单元和逻辑单元划分的单片式三维(3d)随机存取存储器(ram)阵列架构 |
| CN111243641A (zh) * | 2018-11-28 | 2020-06-05 | 三星电子株式会社 | 包括存储器平面的非易失性存储器装置和存储器系统 |
Families Citing this family (45)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE112006001810T5 (de) * | 2005-06-24 | 2008-08-21 | Metaram Inc., San Jose | Integrierte Speicherkern - und Speicherschnittstellenschaltung |
| WO2009102821A2 (en) * | 2008-02-12 | 2009-08-20 | Virident Systems, Inc. | Methods and apparatus for two-dimensional main memory |
| JP5504507B2 (ja) * | 2008-10-20 | 2014-05-28 | 国立大学法人 東京大学 | 集積回路装置 |
| US7894230B2 (en) * | 2009-02-24 | 2011-02-22 | Mosaid Technologies Incorporated | Stacked semiconductor devices including a master device |
| US20100332177A1 (en) * | 2009-06-30 | 2010-12-30 | National Tsing Hua University | Test access control apparatus and method thereof |
| KR20110052133A (ko) * | 2009-11-12 | 2011-05-18 | 주식회사 하이닉스반도체 | 반도체 장치 |
| US8159075B2 (en) * | 2009-12-18 | 2012-04-17 | United Microelectronics Corp. | Semiconductor chip stack and manufacturing method thereof |
| KR101046273B1 (ko) * | 2010-01-29 | 2011-07-04 | 주식회사 하이닉스반도체 | 반도체 장치 |
| US20110272788A1 (en) * | 2010-05-10 | 2011-11-10 | International Business Machines Corporation | Computer system wafer integrating different dies in stacked master-slave structures |
| KR101085724B1 (ko) * | 2010-05-10 | 2011-11-21 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 그 동작 방법 |
| WO2012061633A2 (en) | 2010-11-03 | 2012-05-10 | Netlist, Inc. | Method and apparatus for optimizing driver load in a memory package |
| CN103229240B (zh) * | 2010-11-23 | 2015-05-20 | 考文森智财管理公司 | 用于共享集成电路装置中的内部电源的方法和设备 |
| KR101854251B1 (ko) | 2010-11-30 | 2018-05-03 | 삼성전자주식회사 | 멀티 채널 반도체 메모리 장치 및 그를 구비하는 반도체 장치 |
| JP2012146377A (ja) * | 2011-01-14 | 2012-08-02 | Elpida Memory Inc | 半導体装置 |
| JP5647026B2 (ja) * | 2011-02-02 | 2014-12-24 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置及びその製造方法 |
| US9432298B1 (en) | 2011-12-09 | 2016-08-30 | P4tents1, LLC | System, method, and computer program product for improving memory systems |
| KR20120122549A (ko) | 2011-04-29 | 2012-11-07 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그의 리페어 방법 |
| US10141314B2 (en) * | 2011-05-04 | 2018-11-27 | Micron Technology, Inc. | Memories and methods to provide configuration information to controllers |
| US10355001B2 (en) | 2012-02-15 | 2019-07-16 | Micron Technology, Inc. | Memories and methods to provide configuration information to controllers |
| KR101675209B1 (ko) | 2012-03-20 | 2016-11-10 | 인텔 코포레이션 | 동작 제어를 위한 장치 명령에 응답하는 메모리 장치 |
| US9391453B2 (en) * | 2013-06-26 | 2016-07-12 | Intel Corporation | Power management in multi-die assemblies |
| US9047953B2 (en) * | 2013-08-22 | 2015-06-02 | Macronix International Co., Ltd. | Memory device structure with page buffers in a page-buffer level separate from the array level |
| KR20150056309A (ko) | 2013-11-15 | 2015-05-26 | 삼성전자주식회사 | 3차원 반도체 장치 및 그 제조 방법 |
| US20150155039A1 (en) * | 2013-12-02 | 2015-06-04 | Silicon Storage Technology, Inc. | Three-Dimensional Flash NOR Memory System With Configurable Pins |
| US9281302B2 (en) | 2014-02-20 | 2016-03-08 | International Business Machines Corporation | Implementing inverted master-slave 3D semiconductor stack |
| KR102229942B1 (ko) | 2014-07-09 | 2021-03-22 | 삼성전자주식회사 | 멀티 다이들을 갖는 멀티 채널 반도체 장치의 동작 방법 및 그에 따른 반도체 장치 |
| KR102179297B1 (ko) * | 2014-07-09 | 2020-11-18 | 삼성전자주식회사 | 모노 패키지 내에서 인터커넥션을 가지는 반도체 장치 및 그에 따른 제조 방법 |
| JP2016168780A (ja) * | 2015-03-13 | 2016-09-23 | 富士フイルム株式会社 | 液体供給装置及び画像形成装置 |
| US9711224B2 (en) | 2015-03-13 | 2017-07-18 | Micron Technology, Inc. | Devices including memory arrays, row decoder circuitries and column decoder circuitries |
| KR102449571B1 (ko) | 2015-08-07 | 2022-10-04 | 삼성전자주식회사 | 반도체 장치 |
| US10020252B2 (en) * | 2016-11-04 | 2018-07-10 | Micron Technology, Inc. | Wiring with external terminal |
| US10141932B1 (en) | 2017-08-04 | 2018-11-27 | Micron Technology, Inc. | Wiring with external terminal |
| US10304497B2 (en) | 2017-08-17 | 2019-05-28 | Micron Technology, Inc. | Power supply wiring in a semiconductor memory device |
| JP6444475B1 (ja) * | 2017-11-28 | 2018-12-26 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
| JP6395919B1 (ja) | 2017-12-13 | 2018-09-26 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
| JP6453492B1 (ja) * | 2018-01-09 | 2019-01-16 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
| JP6482690B1 (ja) | 2018-01-11 | 2019-03-13 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
| KR102532205B1 (ko) | 2018-07-09 | 2023-05-12 | 삼성전자 주식회사 | 반도체 칩 및 그 반도체 칩을 포함한 반도체 패키지 |
| US10860918B2 (en) * | 2018-08-21 | 2020-12-08 | Silicon Storage Technology, Inc. | Analog neural memory system for deep learning neural network comprising multiple vector-by-matrix multiplication arrays and shared components |
| US11657858B2 (en) | 2018-11-28 | 2023-05-23 | Samsung Electronics Co., Ltd. | Nonvolatile memory devices including memory planes and memory systems including the same |
| US10777232B2 (en) * | 2019-02-04 | 2020-09-15 | Micron Technology, Inc. | High bandwidth memory having plural channels |
| CN113051199A (zh) | 2019-12-26 | 2021-06-29 | 阿里巴巴集团控股有限公司 | 数据传输方法及装置 |
| CN114334942B (zh) * | 2020-09-30 | 2025-07-25 | 创意电子股份有限公司 | 具有接口的半导体器件及半导体器件的接口管理方法 |
| CN114328328B (zh) * | 2020-09-30 | 2023-11-10 | 创意电子股份有限公司 | 用于三维半导体器件的接口器件及接口方法 |
| WO2025020091A1 (zh) * | 2023-07-25 | 2025-01-30 | 长江存储科技有限责任公司 | 芯片封装结构及其制备方法、存储系统、电子设备 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6198649B1 (en) * | 1998-12-22 | 2001-03-06 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
| US20030146517A1 (en) * | 2002-02-06 | 2003-08-07 | International Business Machines Corporation | Power distribution design method for stacked flip-chip packages |
| CN1763771A (zh) * | 2004-10-20 | 2006-04-26 | 菘凯科技股份有限公司 | 记忆卡结构及其制造方法 |
| US20090040861A1 (en) * | 2007-08-06 | 2009-02-12 | Qimonda Ag | Method of Operating a Memory Apparatus, Memory Device and Memory Apparatus |
Family Cites Families (68)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5399898A (en) * | 1992-07-17 | 1995-03-21 | Lsi Logic Corporation | Multi-chip semiconductor arrangements using flip chip dies |
| JPH0812754B2 (ja) * | 1990-08-20 | 1996-02-07 | 富士通株式会社 | 昇圧回路 |
| JPH04107617A (ja) * | 1990-08-28 | 1992-04-09 | Seiko Epson Corp | 半導体装置 |
| JPH05275657A (ja) * | 1992-03-26 | 1993-10-22 | Toshiba Corp | 半導体記憶装置 |
| JP2605968B2 (ja) * | 1993-04-06 | 1997-04-30 | 日本電気株式会社 | 半導体集積回路およびその形成方法 |
| US5579207A (en) * | 1994-10-20 | 1996-11-26 | Hughes Electronics | Three-dimensional integrated circuit stacking |
| JP3517489B2 (ja) * | 1995-09-04 | 2004-04-12 | 株式会社日立製作所 | 不揮発性半導体記憶装置 |
| US5818107A (en) * | 1997-01-17 | 1998-10-06 | International Business Machines Corporation | Chip stacking by edge metallization |
| US6222276B1 (en) * | 1998-04-07 | 2001-04-24 | International Business Machines Corporation | Through-chip conductors for low inductance chip-to-chip integration and off-chip connections |
| JP3662461B2 (ja) * | 1999-02-17 | 2005-06-22 | シャープ株式会社 | 半導体装置、およびその製造方法 |
| US6376904B1 (en) * | 1999-12-23 | 2002-04-23 | Rambus Inc. | Redistributed bond pads in stacked integrated circuit die package |
| TW521858U (en) * | 2000-04-28 | 2003-02-21 | Agc Technology Inc | Integrated circuit apparatus with expandable memory |
| US6404043B1 (en) * | 2000-06-21 | 2002-06-11 | Dense-Pac Microsystems, Inc. | Panel stacking of BGA devices to form three-dimensional modules |
| JP4570809B2 (ja) * | 2000-09-04 | 2010-10-27 | 富士通セミコンダクター株式会社 | 積層型半導体装置及びその製造方法 |
| US6577013B1 (en) * | 2000-09-05 | 2003-06-10 | Amkor Technology, Inc. | Chip size semiconductor packages with stacked dies |
| US6327168B1 (en) * | 2000-10-19 | 2001-12-04 | Motorola, Inc. | Single-source or single-destination signal routing through identical electronics module |
| CN1159725C (zh) * | 2000-11-28 | 2004-07-28 | Agc科技股份有限公司 | 可扩充存储器的集成电路装置 |
| JP2002359346A (ja) * | 2001-05-30 | 2002-12-13 | Sharp Corp | 半導体装置および半導体チップの積層方法 |
| US6900528B2 (en) * | 2001-06-21 | 2005-05-31 | Micron Technology, Inc. | Stacked mass storage flash memory package |
| US6555917B1 (en) * | 2001-10-09 | 2003-04-29 | Amkor Technology, Inc. | Semiconductor package having stacked semiconductor chips and method of making the same |
| KR100435813B1 (ko) * | 2001-12-06 | 2004-06-12 | 삼성전자주식회사 | 금속 바를 이용하는 멀티 칩 패키지와 그 제조 방법 |
| US7081373B2 (en) * | 2001-12-14 | 2006-07-25 | Staktek Group, L.P. | CSP chip stack with flex circuit |
| US6906416B2 (en) * | 2002-10-08 | 2005-06-14 | Chippac, Inc. | Semiconductor multi-package module having inverted second package stacked over die-up flip-chip ball grid array (BGA) package |
| JP3908146B2 (ja) * | 2002-10-28 | 2007-04-25 | シャープ株式会社 | 半導体装置及び積層型半導体装置 |
| KR100497111B1 (ko) * | 2003-03-25 | 2005-06-28 | 삼성전자주식회사 | 웨이퍼 레벨 칩 스케일 패키지, 그를 적층한 적층 패키지및 그 제조 방법 |
| US6841883B1 (en) * | 2003-03-31 | 2005-01-11 | Micron Technology, Inc. | Multi-dice chip scale semiconductor components and wafer level methods of fabrication |
| KR20040087501A (ko) * | 2003-04-08 | 2004-10-14 | 삼성전자주식회사 | 센터 패드 반도체 칩의 패키지 및 그 제조방법 |
| JP4419049B2 (ja) * | 2003-04-21 | 2010-02-24 | エルピーダメモリ株式会社 | メモリモジュール及びメモリシステム |
| TWI225292B (en) * | 2003-04-23 | 2004-12-11 | Advanced Semiconductor Eng | Multi-chips stacked package |
| US6853064B2 (en) * | 2003-05-12 | 2005-02-08 | Micron Technology, Inc. | Semiconductor component having stacked, encapsulated dice |
| KR100626364B1 (ko) * | 2003-07-02 | 2006-09-20 | 삼성전자주식회사 | 멀티칩을 내장한 반도체패키지 |
| TWI229434B (en) * | 2003-08-25 | 2005-03-11 | Advanced Semiconductor Eng | Flip chip stacked package |
| KR100537892B1 (ko) * | 2003-08-26 | 2005-12-21 | 삼성전자주식회사 | 칩 스택 패키지와 그 제조 방법 |
| JP3880572B2 (ja) * | 2003-10-31 | 2007-02-14 | 沖電気工業株式会社 | 半導体チップ及び半導体装置 |
| JP4205553B2 (ja) * | 2003-11-06 | 2009-01-07 | エルピーダメモリ株式会社 | メモリモジュール及びメモリシステム |
| KR100621992B1 (ko) * | 2003-11-19 | 2006-09-13 | 삼성전자주식회사 | 이종 소자들의 웨이퍼 레벨 적층 구조와 방법 및 이를이용한 시스템-인-패키지 |
| US7049170B2 (en) * | 2003-12-17 | 2006-05-23 | Tru-Si Technologies, Inc. | Integrated circuits and packaging substrates with cavities, and attachment methods including insertion of protruding contact pads into cavities |
| DE102004060345A1 (de) | 2003-12-26 | 2005-10-06 | Elpida Memory, Inc. | Halbleitervorrichtung mit geschichteten Chips |
| JP4068616B2 (ja) * | 2003-12-26 | 2008-03-26 | エルピーダメモリ株式会社 | 半導体装置 |
| US7282791B2 (en) * | 2004-07-09 | 2007-10-16 | Elpida Memory, Inc. | Stacked semiconductor device and semiconductor memory module |
| DE102004049356B4 (de) * | 2004-10-08 | 2006-06-29 | Infineon Technologies Ag | Halbleitermodul mit einem internen Halbleiterchipstapel und Verfahren zur Herstellung desselben |
| US7215031B2 (en) * | 2004-11-10 | 2007-05-08 | Oki Electric Industry Co., Ltd. | Multi chip package |
| US7217995B2 (en) * | 2004-11-12 | 2007-05-15 | Macronix International Co., Ltd. | Apparatus for stacking electrical components using insulated and interconnecting via |
| JP4309368B2 (ja) * | 2005-03-30 | 2009-08-05 | エルピーダメモリ株式会社 | 半導体記憶装置 |
| JP4423453B2 (ja) * | 2005-05-25 | 2010-03-03 | エルピーダメモリ株式会社 | 半導体記憶装置 |
| US7317256B2 (en) * | 2005-06-01 | 2008-01-08 | Intel Corporation | Electronic packaging including die with through silicon via |
| JP4507101B2 (ja) * | 2005-06-30 | 2010-07-21 | エルピーダメモリ株式会社 | 半導体記憶装置及びその製造方法 |
| US7269067B2 (en) * | 2005-07-06 | 2007-09-11 | Spansion Llc | Programming a memory device |
| KR100630761B1 (ko) * | 2005-08-23 | 2006-10-02 | 삼성전자주식회사 | 메모리 집적도가 다른 2개의 반도체 메모리 칩들을내장하는 반도체 멀티칩 패키지 |
| KR100729356B1 (ko) * | 2005-08-23 | 2007-06-15 | 삼성전자주식회사 | 플래시 메모리 장치의 레이아웃 구조 |
| US7379316B2 (en) * | 2005-09-02 | 2008-05-27 | Metaram, Inc. | Methods and apparatus of stacking DRAMs |
| US7562271B2 (en) * | 2005-09-26 | 2009-07-14 | Rambus Inc. | Memory system topologies including a buffer device and an integrated circuit memory device |
| US20070165457A1 (en) * | 2005-09-30 | 2007-07-19 | Jin-Ki Kim | Nonvolatile memory system |
| US7629675B2 (en) * | 2006-05-03 | 2009-12-08 | Marvell International Technology Ltd. | System and method for routing signals between side-by-side die in lead frame type system in a package (SIP) devices |
| US7561457B2 (en) * | 2006-08-18 | 2009-07-14 | Spansion Llc | Select transistor using buried bit line from core |
| US7817470B2 (en) * | 2006-11-27 | 2010-10-19 | Mosaid Technologies Incorporated | Non-volatile memory serial core architecture |
| JP2008140220A (ja) * | 2006-12-04 | 2008-06-19 | Nec Corp | 半導体装置 |
| US7494846B2 (en) * | 2007-03-09 | 2009-02-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Design techniques for stacking identical memory dies |
| JP2008300469A (ja) * | 2007-05-30 | 2008-12-11 | Sharp Corp | 不揮発性半導体記憶装置 |
| JP2009003991A (ja) * | 2007-06-19 | 2009-01-08 | Toshiba Corp | 半導体装置及び半導体メモリテスト装置 |
| JP5149554B2 (ja) * | 2007-07-17 | 2013-02-20 | 株式会社日立製作所 | 半導体装置 |
| US7623365B2 (en) * | 2007-08-29 | 2009-11-24 | Micron Technology, Inc. | Memory device interface methods, apparatus, and systems |
| US20090102821A1 (en) * | 2007-10-22 | 2009-04-23 | Pargman Steven R | Portable digital photograph albums and methods for providing the same |
| WO2009102821A2 (en) | 2008-02-12 | 2009-08-20 | Virident Systems, Inc. | Methods and apparatus for two-dimensional main memory |
| KR101393311B1 (ko) * | 2008-03-19 | 2014-05-12 | 삼성전자주식회사 | 프로세스 변화량을 보상하는 멀티 칩 패키지 메모리 |
| US8031505B2 (en) * | 2008-07-25 | 2011-10-04 | Samsung Electronics Co., Ltd. | Stacked memory module and system |
| US7796446B2 (en) * | 2008-09-19 | 2010-09-14 | Qimonda Ag | Memory dies for flexible use and method for configuring memory dies |
| US7894230B2 (en) * | 2009-02-24 | 2011-02-22 | Mosaid Technologies Incorporated | Stacked semiconductor devices including a master device |
-
2009
- 2009-04-24 US US12/429,310 patent/US7894230B2/en active Active
-
2010
- 2010-02-12 WO PCT/CA2010/000195 patent/WO2010096901A1/en not_active Ceased
- 2010-02-12 EP EP10745752A patent/EP2401745A1/en not_active Withdrawn
- 2010-02-12 TW TW099104742A patent/TW201101464A/zh unknown
- 2010-02-12 KR KR1020117009171A patent/KR20110121671A/ko not_active Ceased
- 2010-02-12 CN CN201410445896.4A patent/CN104332179A/zh active Pending
- 2010-02-12 JP JP2011550388A patent/JP2012518859A/ja active Pending
- 2010-02-12 CN CN201080003026.1A patent/CN102216997B/zh active Active
- 2010-02-12 DE DE112010000880T patent/DE112010000880T5/de not_active Withdrawn
-
2011
- 2011-01-13 US US13/005,774 patent/US8339826B2/en active Active
-
2012
- 2012-12-13 US US13/713,320 patent/US8593847B2/en active Active
-
2013
- 2013-10-15 JP JP2013214655A patent/JP2014057077A/ja active Pending
- 2013-11-18 US US14/082,454 patent/US8964440B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6198649B1 (en) * | 1998-12-22 | 2001-03-06 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
| US20030146517A1 (en) * | 2002-02-06 | 2003-08-07 | International Business Machines Corporation | Power distribution design method for stacked flip-chip packages |
| CN1763771A (zh) * | 2004-10-20 | 2006-04-26 | 菘凯科技股份有限公司 | 记忆卡结构及其制造方法 |
| US20090040861A1 (en) * | 2007-08-06 | 2009-02-12 | Qimonda Ag | Method of Operating a Memory Apparatus, Memory Device and Memory Apparatus |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN104115226A (zh) * | 2011-12-23 | 2014-10-22 | 英特尔公司 | 堆叠存储器体系结构中的单独微通道电压域 |
| CN104115226B (zh) * | 2011-12-23 | 2018-02-06 | 英特尔公司 | 堆叠存储器体系结构中的单独微通道电压域 |
| CN103544989A (zh) * | 2012-07-11 | 2014-01-29 | 爱思开海力士有限公司 | 半导体存储器器件 |
| CN103544989B (zh) * | 2012-07-11 | 2017-09-08 | 爱思开海力士有限公司 | 半导体存储器器件 |
| CN104823242A (zh) * | 2012-11-19 | 2015-08-05 | 硅存储技术公司 | 三维闪存存储器系统 |
| CN104823242B (zh) * | 2012-11-19 | 2018-09-14 | 硅存储技术公司 | 三维闪存存储器系统 |
| CN105378843A (zh) * | 2013-07-11 | 2016-03-02 | 高通股份有限公司 | 具有位单元和逻辑单元划分的单片式三维(3d)随机存取存储器(ram)阵列架构 |
| CN111243641A (zh) * | 2018-11-28 | 2020-06-05 | 三星电子株式会社 | 包括存储器平面的非易失性存储器装置和存储器系统 |
Also Published As
| Publication number | Publication date |
|---|---|
| US8964440B2 (en) | 2015-02-24 |
| TW201101464A (en) | 2011-01-01 |
| CN102216997B (zh) | 2014-10-01 |
| CN104332179A (zh) | 2015-02-04 |
| US8593847B2 (en) | 2013-11-26 |
| US20130102111A1 (en) | 2013-04-25 |
| US20100214812A1 (en) | 2010-08-26 |
| US20110110155A1 (en) | 2011-05-12 |
| DE112010000880T5 (de) | 2012-10-11 |
| WO2010096901A1 (en) | 2010-09-02 |
| US8339826B2 (en) | 2012-12-25 |
| EP2401745A1 (en) | 2012-01-04 |
| US20140071729A1 (en) | 2014-03-13 |
| KR20110121671A (ko) | 2011-11-08 |
| US7894230B2 (en) | 2011-02-22 |
| JP2014057077A (ja) | 2014-03-27 |
| JP2012518859A (ja) | 2012-08-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN102216997B (zh) | 包括主器件的堆叠的半导体器件 | |
| US7494846B2 (en) | Design techniques for stacking identical memory dies | |
| CN202758883U (zh) | 堆叠的半导体器件组件 | |
| CN110520988B (zh) | 存储装置 | |
| KR101109562B1 (ko) | 초고대역폭 메모리 다이 스택 | |
| EP2533277A2 (en) | Semiconductor device | |
| CN105793928A (zh) | 具有可配置引脚的三维nor闪存存储器系统 | |
| KR20100091164A (ko) | 직렬-연결된 집적회로를 스택하는 방법 및 이 방법으로 제조한 멀티-칩 장치 | |
| TW200414501A (en) | Semiconductor device | |
| KR102766659B1 (ko) | 코어 다이가 제어 다이에 스택된 스택 패키지 | |
| CN113851430A (zh) | 半导体封装件 | |
| CN112652335A (zh) | 堆叠存储器件和包括堆叠存储器件的存储器系统 | |
| US20190206819A1 (en) | Semiconductor memory chip, semiconductor memory package, and electronic system using the same | |
| US20170084574A1 (en) | Semiconductor package device | |
| TW202218114A (zh) | 半導體元件及包括所述半導體元件的半導體封裝 | |
| US10403331B2 (en) | Semiconductor device having a floating option pad, and a method for manufacturing the same | |
| US20140175439A1 (en) | Semiconductor integrated circuit and multi-chip package including the same | |
| US20240282730A1 (en) | Integrated circuits with selectable packaging types | |
| US20250062288A1 (en) | Semiconductor package having chip stack structure | |
| CN120035151A (zh) | 半导体封装件 | |
| CN121281604A (zh) | 存储器装置及测试该存储器装置的方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| C56 | Change in the name or address of the patentee |
Owner name: CONVERSANT INTELLECTUAL PROPERTY MANAGEMENT INC. Free format text: FORMER NAME: MOSAID TECHNOLOGIES INC. |
|
| CP01 | Change in the name or title of a patent holder |
Address after: Ontario, Canada Patentee after: Examine Vincent Zhi Cai management company Address before: Ontario, Canada Patentee before: Mosaid Technologies Inc. |