CN108807532B - 半导体装置及其制造方法 - Google Patents
半导体装置及其制造方法 Download PDFInfo
- Publication number
- CN108807532B CN108807532B CN201710290101.0A CN201710290101A CN108807532B CN 108807532 B CN108807532 B CN 108807532B CN 201710290101 A CN201710290101 A CN 201710290101A CN 108807532 B CN108807532 B CN 108807532B
- Authority
- CN
- China
- Prior art keywords
- dielectric layer
- layer
- fin
- gate
- dummy gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
- H10D30/0245—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] by further thinning the channel after patterning the channel, e.g. using sacrificial oxidation on fins
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6212—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections
- H10D30/6213—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections having rounded corners
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/235—Channel regions of field-effect devices of FETs of IGFETs
- H10D62/292—Non-planar channels of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0128—Manufacturing their channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0144—Manufacturing their gate insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0181—Manufacturing their gate insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H10P50/283—
-
- H10P95/00—
-
- H10P95/906—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/681—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered
- H10D64/685—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered being perpendicular to the channel plane
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/691—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator comprising metallic compounds, e.g. metal oxides or metal silicates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0135—Manufacturing their gate conductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0151—Manufacturing their isolation regions
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Inorganic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本申请公开了一种半导体装置及其制造方法,涉及半导体技术领域。其中,所述方法包括:提供衬底结构,所述衬底结构包括:衬底;在所述衬底上的鳍片;在所述鳍片上的硬掩模层;以及在所述衬底上用于隔离所述鳍片的第一隔离材料层,所述第一隔离材料层的上表面与所述硬掩模层的上表面基本齐平;对所述第一隔离材料层进行回刻,从而形成上表面高于所述硬掩模层的底表面的第二隔离材料层;在对所述第一隔离材料层进行回刻之后,执行氧化工艺或退火工艺;在执行氧化工艺或退火工艺之后,去除所述硬掩模层;对所述第二隔离材料层进行回刻,从而形成上表面低于所述鳍片的上表面的隔离区。本申请可以实现鳍片顶部的边角的圆形化。
Description
技术领域
本申请涉及半导体技术领域,尤其涉及一种半导体装置及其制造方法。
背景技术
随着金属氧化物半导体场效应晶体管(Metal Oxide Semiconductor FieldEffect Transistor,MOSFET)关键尺寸的缩小,短沟道效应(Short Channel Effect,SCE)越来越严重。鳍式场效应晶体管(Fin Field Effect Transistor,FinFET)具有良好的栅控能力,能够有效地抑制SCE。
本申请的发明人发现:鳍片顶部的边角的圆形化(corner rounding)对FinFET的性能很重要。如果边角的圆形化处理比较差,则会带来诸如FinFET的IV曲线出现驼峰(dump)、反短沟道效应(Reverse Short Channel Effect,RSCE)、栅漏电流大和可靠性差等问题。
现有的FinFET的制造工艺还不能实现鳍片顶部的边角的圆形化,因此,有必要提出一种实现鳍片顶部的边角的圆形化的方案。
发明内容
本申请的一个目的在于提供一种半导体装置的制造方法,能够实现鳍片顶部的边角的圆形化。
根据本申请的一方面,提供了一种半导体装置的制造方法,包括:提供衬底结构,所述衬底结构包括:衬底;在所述衬底上的鳍片;在所述鳍片上的硬掩模层;以及在所述衬底上用于隔离所述鳍片的第一隔离材料层,所述第一隔离材料层的上表面与所述硬掩模层的上表面基本齐平;对所述第一隔离材料层进行回刻,从而形成上表面高于所述硬掩模层的底表面的第二隔离材料层;在对所述第一隔离材料层进行回刻之后,执行氧化工艺或退火工艺;在执行氧化工艺或退火工艺之后,去除所述硬掩模层;对所述第二隔离材料层进行回刻,从而形成上表面低于所述鳍片的上表面的隔离区。
在一个实施例中,所述第二隔离材料层的上表面与所述硬掩模层的底表面之间的距离为3-15nm。
在一个实施例中,所述氧化工艺包括干法氧化工艺、湿法氧化工艺或现场水汽生成工艺。
在一个实施例中,所述退火工艺的工艺条件包括:退火气氛包括氢气或氦气;退火温度为600-800℃;退火压强为1torr-1atm;退火时间为10mins-240mins。
在一个实施例中,所述鳍片包括用于第一器件的第一鳍片和用于第二器件的第二鳍片。
在一个实施例中,所述方法还包括:形成第一栅极结构和第二栅极结构;其中,所述第一栅极结构包括在所述第一鳍片暴露的表面上的栅极电介质层、在所述栅极电介质层上的第一高K电介质层和在所述第一高K电介质层上的第一栅极;所述第二栅极结构包括在所述第二鳍片暴露的表面上的界面层、在所述界面层上的第二高K电介质层和在所述第二高K电介质层上的第二栅极。
在一个实施例中,所述形成第一栅极结构和第二栅极结构包括:在所述第一鳍片暴露的表面上形成第一伪栅电介质层,并在所述第二鳍片暴露的表面上形成第二伪栅电介质层,所述第一伪栅电介质层的厚度大于所述第二伪栅电介质层的厚度;在所述第一伪栅电介质层和所述第二伪栅电介质层上形成伪栅;沉积层间电介质层并进行平坦化工艺,以露出所述伪栅;去除所述伪栅;去除所述第二伪栅电介质层;在所述第二鳍片暴露的表面上形成界面层;在所述界面层和所述第一伪栅电介质层上形成高K电介质层,其中,所述第一伪栅电介质层作为所述栅极电介质层,所述第一伪栅电介质层上的高K电介质层作为所述第一高K电介质层,所述界面层上的高K电介质层作为所述第二高K电介质层;在所述第一高K电介质层上形成所述第一栅极,在所述第二高K电介质层上形成所述第二栅极。
在一个实施例中,所述第一器件包括输入/输出器件,所述第二器件包括内核器件。
根据本申请的另一方面,提供了一种半导体装置,包括:衬底;在所述衬底上的鳍片;在所述鳍片上的硬掩模层;以及在所述衬底上用于隔离所述鳍片的隔离区;其中,所述隔离区上表面高于所述硬掩模层的底表面;所述鳍片的顶部具有圆形化的边角。
在一个实施例中,所述隔离区的上表面与所述硬掩模层的底表面之间的距离为3-15nm。
根据本申请的又一方面,提供了一种半导体装置,包括:衬底;在所述衬底上的鳍片;以及在所述衬底上用于隔离所述鳍片的隔离区;其中,所述隔离区上表面低于所述鳍片的上表面;所述鳍片的顶部具有圆形化的边角。
在一个实施例中,所述鳍片包括用于第一器件的第一鳍片和用于第二器件的第二鳍片。
在一个实施例中,所述装置还包括:第一栅极结构以及第二栅极结构;其中,第一栅极结构包括:在所述第一鳍片暴露的表面上的栅极电介质层;在所述栅极电介质层上的第一高K电介质层;和在所述第一高K电介质层上的第一栅极;第二栅极结构包括:在所述第二鳍片暴露的表面上的界面层;在所述界面层上的第二高K电介质层;和在所述第二高K电介质层上的第二栅极。
在一个实施例中,所述第一器件包括输入/输出器件,所述第二器件包括内核器件。
本申请提供的半导体装置的制造方法通过两次回刻工艺形成隔离区,并且,在第一次回刻工艺后执行氧化工艺或退火工艺,如此可以使得鳍片的顶部的边角圆形化,改善了器件的RSCE、栅漏电流大和可靠性差的问题。另外,氧化工艺还可以使得隔离区变得更致密化,从而可以减小后续工艺(例如湿法刻蚀工艺)对隔离区造成的损失。
通过以下参照附图对本申请的示例性实施例的详细描述,本申请的其它特征、方面及其优点将会变得清楚。
附图说明
附图构成本说明书的一部分,其描述了本申请的示例性实施例,并且连同说明书一起用于解释本申请的原理,在附图中:
图1是根据本申请一个实施例的半导体装置的制造方法的流程图;
图2A-图2E示出了根据本申请一个实施例的半导体装置的制造方法的各个阶段的示意图;
图3A-图3I示出了根据本申请另一个实施例的半导体装置的制造方法的各个阶段的示意图。
具体实施方式
现在将参照附图来详细描述本申请的各种示例性实施例。应理解,除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不应被理解为对本申请范围的限制。
此外,应当理解,为了便于描述,附图中所示出的各个部件的尺寸并不必然按照实际的比例关系绘制,例如某些层的厚度或宽度可以相对于其他层有所夸大。
以下对示例性实施例的描述仅仅是说明性的,在任何意义上都不作为对本申请及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和装置可能不作详细讨论,但在适用这些技术、方法和装置情况下,这些技术、方法和装置应当被视为本说明书的一部分。
应注意,相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义或说明,则在随后的附图的说明中将不需要对其进行进一步讨论。
图1是根据本申请一个实施例的半导体装置的制造方法的流程图。图2A-图2E示出了根据本申请一个实施例的半导体装置的制造方法的各个阶段的示意图。
下面结合图1、图2A-图2E对根据本申请一个实施例的半导体装置的制造方法进行详细说明。
如图1所示,首先,在步骤102,提供衬底结构。如图2A所示,衬底结构包括衬底201、在衬底201上的鳍片202、在鳍片202上的硬掩模层203以及在衬底201上用于隔离鳍片202的第一隔离材料层204。这里,第一隔离材料层204的上表面与硬掩模层203的上表面基本齐平,也即,在半导体制造工艺偏差范围内的齐平。在一个实施例中,在鳍片202和硬掩模层203之间可以有缓存层207,也可以称为垫氧化物层(pad oxide),缓存层207的存在可以增加鳍片202和硬掩模层203之间的结合力。
衬底201例如可以是硅衬底、III-V族半导体衬底等。鳍片202的材料可以是与衬底201的材料相同的半导体材料,也可以是与衬底201的材料不同的半导体材料。硬掩模层203典型地可以是硅的氮化物、硅的氧化物或硅的氮氧化物等。第一隔离材料层204例如可以是硅的氧化物等电介质材料。
在一个实施例中,鳍片202可以包括用于第一器件的第一鳍片212和用于第二器件的第二鳍片222。在一个实施例中,第一器件可以是输入输出(I/O)器件,第二器件可以是内核器件。应理解,虽然图2A及后面的图中示出了一个第一鳍片212和两个第二鳍片222,但这仅仅是示意性的,并不用于限制本申请的范围。
在一个实现方式中,可以通过如下方式形成衬底结构:首先,在初始衬底上形成图案化的硬掩模层203。然后,以硬掩模层203为掩模对初始衬底进行刻蚀,从而形成衬底201和鳍片202。之后,沉积隔离材料以填充各个鳍片之间的空间并覆盖鳍片202和鳍片202上的硬掩模层203。例如,可以通过诸如流式化学气相沉积(Flowable Chemical VapourDeposition,FCVD)的CVD技术等沉积隔离材料。之后,对隔离材料进行平坦化,例如化学机械平坦化(CMP),以使剩余的隔离材料(也即第一隔离材料层204)的上表面与硬掩模层203的上表面基本齐平,从而形成衬底结构。优选地,在沉积隔离材料之前还可以在鳍片202的表面形成衬垫层,以修复刻蚀形成鳍片202时对鳍片202造成的损伤。优选地,在沉积隔离材料的步骤与平坦化步骤之间还可以进行退火工艺。
回到图1,接下来,在步骤104,对第一隔离材料层204进行回刻,从而形成上表面高于硬掩模层203的底表面的第二隔离材料层205,如图2B所示。这里,回刻后剩余的第一隔离材料层204即为第二隔离材料层205。优选地,为了防止后续氧化工艺中的氧以及退火工艺中的气氛中的某些元素(例如氢等)过多地进入鳍片202中,第二隔离材料层205的上表面与硬掩模层203的底表面之间的距离可以为3-15nm,例如5nm、8nm、10nm、12nm等。
然后,在步骤106,在对第一隔离材料层204进行回刻之后,执行氧化工艺或退火工艺。氧化工艺和退火工艺可以使得鳍片202的边角变得圆形化,如图2C所示。
在一个实现方式中,上述氧化工艺可以包括干法氧化工艺、湿法氧化工艺或现场水汽生成(ISSG)工艺等。在氧化工艺中,鳍片202的顶部的边角被氧化,从而使得边角变得圆形化。
在一个实现方式中,退火工艺的工艺条件包括:退火气氛包括氢气或氦气;退火温度为600-800℃,例如650℃、700℃;退火压强为1torr-1atm,例如50torr、100torr、300torr等;退火时间为10mins-240mins,例如20mins、60mins、120mins等。在退火工艺中,鳍片202边角的材料会发生迁移,从而使得边角变得圆形化。
之后,在步骤108,在执行氧化工艺或退火工艺之后,去除硬掩模层203,如图2D所示。
之后,在步骤110,对第二隔离材料层205进行回刻,从而形成上表面低于鳍片202的上表面的隔离区206,如图2E所示。这里,回刻后剩余的第二隔离材料层205即为隔离区206。需要说明的是,在鳍片202与硬掩模层203之间具有缓存层207的情况下,对第二隔离材料层205进行回刻时还可以同时将缓存层207去除,或者通过额外的工艺将缓存层207去除。
如上描述了根据本申请一个实施例的半导体装置的制造方法。该方法通过两次回刻工艺形成隔离区,并且,在第一次回刻工艺后执行氧化工艺或退火工艺,如此可以使得鳍片的顶部的边角圆形化,改善了器件的RSCE、栅漏电流大和可靠性差的问题。另外,氧化工艺还可以使得隔离区变得更致密化,从而可以减小后续工艺(例如湿法刻蚀工艺)对隔离区造成的损失。
之后,可以在第一鳍片212上形成第一栅极结构,在第二鳍片222上形成第二栅极结构。
下面介绍一种形成第一栅极结构和第二栅极结构的具体实现方式。
首先,在第一鳍片212暴露的表面上形成第一伪栅电介质层301,并在第二鳍片222暴露的表面上形成第二伪栅电介质层302,这里,第一伪栅电介质层301的厚度大于第二伪栅电介质层302的厚度。
在一个实现方式中,可以通过如图3A和图3B所示的方式形成第一伪栅电介质层301和第二伪栅电介质层302:
如图3A所示,例如可以通过ISSG工艺在第一鳍片212和第二鳍片222暴露的表面上形成第一伪栅电介质层301,例如硅的氧化物层。
如图3B所示,去除第二鳍片222的表面上的第一伪栅电介质层301,然后在第二鳍片222暴露的表面上形成厚度小于第一伪栅电介质层301的第二伪栅电介质层302。例如,可以通过ISSG工艺在第二鳍片222暴露的表面上形成硅的氧化物层作为第二伪栅电介质层302。
然后,如图3C所示,在第一伪栅电介质层301和第二伪栅电介质层302上形成伪栅303,例如多晶硅伪栅。
在一个实现方式中,可以先在图3B所示的结构上沉积伪栅材料,然后对伪栅材料进行平坦化,之后在平坦化后的伪栅材料上形成图案化的硬掩模304,之后以硬掩模304为掩模对伪栅材料对进行图案化,从而形成伪栅303,之后可以去除硬掩模304。
接下来,如图3D所示,沉积层间电介质层305并进行平坦化工艺,以露出伪栅303。这里,层间电介质层305例如可以是硅的氧化物。
然后,如图3E所示,去除伪栅303,以形成沟槽。
之后,如图3F所示,去除第二伪栅电介质层302,以露出第二鳍片222的表面。
例如,可以在沟槽中形成图案化的掩模层306,以覆盖第一伪栅电介质层301,而使得第二伪栅电介质层302暴露;然后,可以通过干法或湿法刻蚀去除第二伪栅电介质层302;之后去除掩模层306。
需要说明的是,在一个实施例中,去除第二伪栅电介质层202时可能会去除未被掩模层306覆盖的隔离区206的一部分,造成了隔离区的损失,使得被掩模层306覆盖的隔离区206与未被掩模层306覆盖的隔离区206的高度不同。如上所述,如果进行了氧化工艺,则可以减小隔离区206的损失。
之后,如图3G所示,在第二鳍片222的表面上形成界面层307,例如可以通过热生长的方式形成硅的氧化物层作为界面层307。优选地,在形成界面层307之前还可以进行预清洗,以去除在去除第二伪栅电介质层302留下的残余物。
之后,如图3H所示,在界面层307和第一伪栅电介质层301上形成高K电介质层308,例如氧化铪等。这里,高K电介质层308还可以形成在沟槽的侧壁以及隔离区206的表面上。第一伪栅电介质层301作为用于第一器件的栅极电介质层,第一伪栅电介质层301上的高K电介质层308作为第一高K电介质层318,界面层307上的高K电介质层308作为第二高K电介质层328。
此外,在形成高K电介质层308后,还可以进行退火工艺。
之后,如图3I所示,可以在第一高K电介质层318上形成第一栅极319,在第二高K电介质层328上形成第二栅极329。
例如,可以在高K电介质层308上沉积栅极材料309,例如金属,然后对栅极材料309进行图案化,从而形成第一栅极319和第二栅极329。
如上,根据图3A-图3I所示工艺形成了第一栅极结构和第二栅极结构。所形成的第一栅极结构包括在第一鳍片212暴露的表面(也即位于隔离区206以上的部分的表面)上的栅极电介质层301、在栅极电介质层301上的第一高K电介质层318和在第一高K电介质层318上的第一栅极319。所形成的第二栅极结构包括在第二鳍片322暴露的表面(也即位于隔离区206以上的部分的表面)上的界面层307、在界面层307上的第二高K电介质层328和在第二高K电介质层328上的第二栅极329。
本申请还公开了一种半导体装置,参见图2C,半导体装置可以包括:衬底201、在衬底上的鳍片202、在鳍片202上的硬掩模层203以及在衬底201上用于隔离鳍片202的隔离区205(对应第二隔离层)。这里,隔离区205上表面高于硬掩模层203的底表面,并且,鳍片202的顶部具有圆形化的边角。优选地,隔离区205的上表面与硬掩模层203的底表面之间的距离为3-15nm,例如5nm、8nm、10nm、12nm等。
本申请还公开了另一种半导体装置,参见图2E,半导体装置包括:衬底201、在衬底201上的鳍片202以及在衬底201上用于隔离鳍片202的隔离区206。这里,隔离区206上表面低于鳍片202的上表面,并且,鳍片202的顶部具有圆形化的边角。在一个实施例中,鳍片202包括用于第一器件的第一鳍片212和用于第二器件的第二鳍片222。在一个实施例中,第一器件包括输入/输出器件,第二器件包括内核器件。
本申请还公开了另一种半导体装置,参见图3I,与图2E所示半导体装置相比,图3I所示半导体装置还包括在第一鳍片212上的第一栅极结构和在第二鳍片222上的第二栅极结构。第一栅极结构和第二栅极结构的具体结构可以参照上面的描述,在此不再赘述。
至此,已经详细描述了根据本申请实施例的半导体装置及其制造方法。为了避免遮蔽本申请的构思,没有描述本领域所公知的一些细节,本领域技术人员根据上面的描述,完全可以明白如何实施这里公开的技术方案。另外,本说明书公开所教导的各实施例可以自由组合。本领域的技术人员应该理解,可以对上面说明的实施例进行多种修改而不脱离如所附权利要求限定的本申请的精神和范围。
Claims (8)
1.一种半导体装置的制造方法,其特征在于,包括:
提供衬底结构,所述衬底结构包括:衬底;在所述衬底上的鳍片;在所述鳍片上的硬掩模层;以及在所述衬底上用于隔离所述鳍片的第一隔离材料层,所述第一隔离材料层的上表面与所述硬掩模层的上表面基本齐平;
对所述第一隔离材料层进行回刻,从而形成上表面高于所述硬掩模层的底表面的第二隔离材料层;
在对所述第一隔离材料层进行回刻之后,执行氧化工艺或退火工艺;
在执行氧化工艺或退火工艺之后,去除所述硬掩模层;
对所述第二隔离材料层进行回刻,从而形成上表面低于所述鳍片的上表面的隔离区。
2.根据权利要求1所述的方法,其特征在于,所述第二隔离材料层的上表面与所述硬掩模层的底表面之间的距离为3-15nm。
3.根据权利要求1所述的方法,其特征在于,所述氧化工艺包括干法氧化工艺、湿法氧化工艺或现场水汽生成工艺。
4.根据权利要求1所述的方法,其特征在于,所述退火工艺的工艺条件包括:
退火气氛包括氢气或氦气;
退火温度为600-800℃;
退火压强为1torr-1atm;
退火时间为10mins-240mins。
5.根据权利要求1所述的方法,其特征在于,所述鳍片包括用于第一器件的第一鳍片和用于第二器件的第二鳍片。
6.根据权利要求5所述的方法,其特征在于,还包括:
形成第一栅极结构和第二栅极结构;
其中,所述第一栅极结构包括在所述第一鳍片暴露的表面上的栅极电介质层、在所述栅极电介质层上的第一高K电介质层和在所述第一高K电介质层上的第一栅极;
所述第二栅极结构包括在所述第二鳍片暴露的表面上的界面层、在所述界面层上的第二高K电介质层和在所述第二高K电介质层上的第二栅极。
7.根据权利要求6所述的方法,其特征在于,所述形成第一栅极结构和第二栅极结构包括:
在所述第一鳍片暴露的表面上形成第一伪栅电介质层,并在所述第二鳍片暴露的表面上形成第二伪栅电介质层,所述第一伪栅电介质层的厚度大于所述第二伪栅电介质层的厚度;
在所述第一伪栅电介质层和所述第二伪栅电介质层上形成伪栅;
沉积层间电介质层并进行平坦化工艺,以露出所述伪栅;
去除所述伪栅;
去除所述第二伪栅电介质层;
在所述第二鳍片暴露的表面上形成界面层;
在所述界面层和所述第一伪栅电介质层上形成高K电介质层,其中,所述第一伪栅电介质层作为所述栅极电介质层,所述第一伪栅电介质层上的高K电介质层作为所述第一高K电介质层,所述界面层上的高K电介质层作为所述第二高K电介质层;
在所述第一高K电介质层上形成所述第一栅极,在所述第二高K电介质层上形成所述第二栅极。
8.根据权利要求5所述的方法,其特征在于,所述第一器件包括输入/输出器件,所述第二器件包括内核器件。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201710290101.0A CN108807532B (zh) | 2017-04-28 | 2017-04-28 | 半导体装置及其制造方法 |
| US15/918,693 US20180315857A1 (en) | 2017-04-28 | 2018-03-12 | Device and method to improve fin top corner rounding for finfet |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201710290101.0A CN108807532B (zh) | 2017-04-28 | 2017-04-28 | 半导体装置及其制造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN108807532A CN108807532A (zh) | 2018-11-13 |
| CN108807532B true CN108807532B (zh) | 2021-07-06 |
Family
ID=63915718
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201710290101.0A Active CN108807532B (zh) | 2017-04-28 | 2017-04-28 | 半导体装置及其制造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20180315857A1 (zh) |
| CN (1) | CN108807532B (zh) |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10020304B2 (en) * | 2015-11-16 | 2018-07-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor, semiconductor device and fabricating method thereof |
| US11211381B2 (en) | 2019-01-29 | 2021-12-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure and method for forming the same |
| US10825918B2 (en) * | 2019-01-29 | 2020-11-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure and method for forming the same |
| CN113939897A (zh) * | 2019-06-05 | 2022-01-14 | 维耶尔公司 | 垂直固态器件的图案化技术 |
| US11145752B2 (en) * | 2019-09-17 | 2021-10-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Residue removal in metal gate cutting process |
| US11424165B2 (en) * | 2019-10-16 | 2022-08-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of manufacturing semiconductor devices having different gate dielectric thickness within one transistor |
| CN114188284B (zh) * | 2020-09-15 | 2023-06-30 | 长鑫存储技术有限公司 | 半导体结构的形成方法及半导体结构 |
| CN114823337A (zh) * | 2021-01-21 | 2022-07-29 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
| US12310074B2 (en) * | 2021-11-04 | 2025-05-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | NanoStructure field-effect transistor device and methods of forming |
| US12457762B2 (en) | 2021-12-15 | 2025-10-28 | International Business Machines Corporation | Cross bar vertical FETs |
| US12218218B2 (en) * | 2022-03-09 | 2025-02-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Nanostructures formed over a substrate and a gate structure wrapping around the nanostructures |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8470714B1 (en) * | 2012-05-22 | 2013-06-25 | United Microelectronics Corp. | Method of forming fin structures in integrated circuits |
| CN104051248A (zh) * | 2013-03-13 | 2014-09-17 | 中芯国际集成电路制造(上海)有限公司 | 栅极的形成方法 |
| US9006079B2 (en) * | 2012-10-19 | 2015-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for forming semiconductor fins with reduced widths |
| CN106409909A (zh) * | 2015-07-30 | 2017-02-15 | 三星电子株式会社 | 制造集成电路器件的方法 |
| CN107293489A (zh) * | 2016-04-05 | 2017-10-24 | 中芯国际集成电路制造(上海)有限公司 | 改善鳍式场效应管性能的方法 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100471189B1 (ko) * | 2003-02-19 | 2005-03-10 | 삼성전자주식회사 | 수직채널을 갖는 전계효과 트랜지스터 및 그 제조방법 |
| KR100513405B1 (ko) * | 2003-12-16 | 2005-09-09 | 삼성전자주식회사 | 핀 트랜지스터의 형성 방법 |
| KR100621628B1 (ko) * | 2004-05-31 | 2006-09-19 | 삼성전자주식회사 | 비휘발성 기억 셀 및 그 형성 방법 |
| JP2006303451A (ja) * | 2005-03-23 | 2006-11-02 | Renesas Technology Corp | 半導体装置及び半導体装置の製造方法 |
| KR20070090375A (ko) * | 2006-03-02 | 2007-09-06 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 그 형성 방법 |
| KR100764745B1 (ko) * | 2006-08-31 | 2007-10-08 | 삼성전자주식회사 | 반원통형 활성영역을 갖는 반도체 장치 및 그 제조 방법 |
| US7851848B2 (en) * | 2006-11-01 | 2010-12-14 | Macronix International Co., Ltd. | Cylindrical channel charge trapping devices with effectively high coupling ratios |
| US8211772B2 (en) * | 2009-12-23 | 2012-07-03 | Intel Corporation | Two-dimensional condensation for uniaxially strained semiconductor fins |
| US8853013B2 (en) * | 2011-08-19 | 2014-10-07 | United Microelectronics Corp. | Method for fabricating field effect transistor with fin structure |
| CN103943499B (zh) * | 2013-01-22 | 2016-08-31 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应晶体管的形成方法 |
| US9496402B2 (en) * | 2014-10-17 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal gate with silicon sidewall spacers |
| US9711533B2 (en) * | 2015-10-16 | 2017-07-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET devices having different source/drain proximities for input/output devices and non-input/output devices and the method of fabrication thereof |
| WO2017111958A1 (en) * | 2015-12-22 | 2017-06-29 | Intel Corporation | Transistors having ultra thin fin profiles and their methods of fabrication |
| KR102481479B1 (ko) * | 2016-04-29 | 2022-12-26 | 삼성전자 주식회사 | 집적회로 소자 및 그 제조 방법 |
| US10651171B2 (en) * | 2016-12-15 | 2020-05-12 | Taiwan Semiconductor Manufacturing Co. Ltd. | Integrated circuit with a gate structure and method making the same |
| CN108933105B (zh) * | 2017-05-24 | 2020-11-03 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| US11411095B2 (en) * | 2017-11-30 | 2022-08-09 | Intel Corporation | Epitaxial source or drain structures for advanced integrated circuit structure fabrication |
-
2017
- 2017-04-28 CN CN201710290101.0A patent/CN108807532B/zh active Active
-
2018
- 2018-03-12 US US15/918,693 patent/US20180315857A1/en not_active Abandoned
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8470714B1 (en) * | 2012-05-22 | 2013-06-25 | United Microelectronics Corp. | Method of forming fin structures in integrated circuits |
| US9006079B2 (en) * | 2012-10-19 | 2015-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for forming semiconductor fins with reduced widths |
| CN104051248A (zh) * | 2013-03-13 | 2014-09-17 | 中芯国际集成电路制造(上海)有限公司 | 栅极的形成方法 |
| CN106409909A (zh) * | 2015-07-30 | 2017-02-15 | 三星电子株式会社 | 制造集成电路器件的方法 |
| CN107293489A (zh) * | 2016-04-05 | 2017-10-24 | 中芯国际集成电路制造(上海)有限公司 | 改善鳍式场效应管性能的方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20180315857A1 (en) | 2018-11-01 |
| CN108807532A (zh) | 2018-11-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN108807532B (zh) | 半导体装置及其制造方法 | |
| US20160163700A1 (en) | Fin Deformation Modulation | |
| CN107039272B (zh) | 鳍式晶体管的形成方法 | |
| CN104795331A (zh) | 晶体管的形成方法 | |
| JP2016502756A (ja) | 半導体構造および半導体構造を形成する方法 | |
| CN107958871B (zh) | 半导体装置及其制造方法 | |
| US20240387187A1 (en) | Methods for reducing scratch defects in chemical mechanical planarization | |
| CN106952816B (zh) | 鳍式晶体管的形成方法 | |
| CN106571336A (zh) | 鳍式场效应管的形成方法 | |
| CN106856189B (zh) | 浅沟槽隔离结构及其形成方法 | |
| CN104979200A (zh) | 半导体器件的形成方法 | |
| US20190013204A1 (en) | Method of fabricating buried word line and gate on finfet | |
| CN107293489A (zh) | 改善鳍式场效应管性能的方法 | |
| CN116075154B (zh) | 半导体器件的制造方法以及存储器的制造方法 | |
| US8435900B2 (en) | Method for manufacturing a transistor | |
| CN106952815A (zh) | 鳍式晶体管的形成方法 | |
| CN112309977A (zh) | 半导体结构及其形成方法 | |
| CN108735670B (zh) | 一种半导体器件及其制造方法和电子装置 | |
| CN105826364A (zh) | 晶体管及其形成方法 | |
| CN106298545A (zh) | 鳍式场效应管的制作方法 | |
| CN111696867A (zh) | 半导体结构及形成方法 | |
| CN107958933B (zh) | 半导体装置及其制造方法 | |
| CN107170685B (zh) | 鳍式晶体管的形成方法 | |
| CN105826376A (zh) | 半导体器件、制备半导体器件的方法 | |
| CN114864479A (zh) | 半导体器件及其制作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |