CN1082721C - 半导体装置的制造方法 - Google Patents
半导体装置的制造方法 Download PDFInfo
- Publication number
- CN1082721C CN1082721C CN95120132A CN95120132A CN1082721C CN 1082721 C CN1082721 C CN 1082721C CN 95120132 A CN95120132 A CN 95120132A CN 95120132 A CN95120132 A CN 95120132A CN 1082721 C CN1082721 C CN 1082721C
- Authority
- CN
- China
- Prior art keywords
- film
- insulating film
- mentioned
- seconds
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10P14/662—
-
- H10W20/071—
-
- H10W20/074—
-
- H10W20/097—
-
- H10P14/6334—
-
- H10P14/6336—
-
- H10P14/6682—
-
- H10P14/6686—
-
- H10P14/69215—
-
- H10P14/6922—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/902—Capping layer
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Formation Of Insulating Films (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Chemical Vapour Deposition (AREA)
Abstract
本方法提高了半导体基板上形成回流绝缘膜的抗裂性并确保其平坦化所需的膜厚。其特征是具备下述工序:在基板上形成下层布线32后,形成厚度大于0.1μm的第1等离子体SiO2膜33;使SiH4气体和H2O2在低于650Pa的真空中,在-10℃以上+10℃以下范围内相互反应,在基板上形成厚度大于0.4μm小于1.4μm的回流SiO2膜34;之后,在规定真空中把基板放置30秒以上;在高于300℃不到450℃的高温中放置120秒以上600秒以下;在基板上形成厚度大于0.3μm的第2等离子体SiO2膜35。
Description
本发明涉及半导体装置的制造方法,特别是涉及具有多层布线构造的半导体装置的层间绝缘膜的形成方法。
随着半导体装置的集成度的增大,技术发展为在基板上形成多层布线材料的所谓多层布线化,使得具有这种多层布线构造的半导体装置的制造工艺复杂化,长工序化。
特别是多层布线的形成工艺在半导体装置的制造价格中所占比例很大,故在减少多层布线工序方面的要求日益高涨,以求得降低半导体装置的价格。
在此,对现有的多层布线的形成工序进行说明。首先,在淀积好用作下层布线的第1布线材料之后,进行下层布线的图形化,并在此下层布线上边形成第1绝缘膜的同时在下层布线彼此之间埋入绝缘膜。在这一时刻,取决于上述下层布线的图形等等面在第1绝缘膜的表面上存在有台阶,如果不加处理的话,在今后淀积用作上层布线的第2布线材料和上层布线图形化时将会产生不利影响,并存在着带来因上层布线在台阶处断开所形成断线、短路等重大缺陷的危险。
所以,通常在上述第1绝缘膜的上边淀积第2布线材料之前,把作为其基底的第1绝缘膜的表面用深腐蚀光刻胶的办法使之平坦化的使台阶平缓之后,在其上边形成第2绝缘膜。
上述这样的把第1绝缘膜和第2绝缘膜叠层之后的现有的层间绝缘膜和形成工序,由于具有第1次成膜→平坦化→第2次成膜这样的多道工序,故对上述那种减少多层布线工序的要求来说成了一个大障碍。
此外,人们知道还有一种可以取代上边所说的那种使第1绝缘膜平坦化的方法。这种方法采用在第1绝缘膜上边形成作为绝缘材料的旋涂玻璃(SOG)的办法来缓和上层布线材料的基底的台阶。
但是,这种在形成(烧成)SOG膜的时候需要多次的热处理工序,必须要用光刻胶反复刻蚀除去SOG膜的没用的部分以确保上层布线的可靠性。结果是工序数增多,仍然不能充分满足上述那种减少多层布线工序的要求。
可是,最近,作为一种能够满足上述减少多层布线工序的要求的技术,在形成层间绝缘膜之际,通过采用使SiH4气体和作为氧化剂的H2O2(过氧化氢水)在低温(比如说在0℃左右)和真空中进行反应的办法,在下层布线上边形成自我流动型的绝缘膜(以下称之回流绝缘膜)的方法引起了人们的重视。
这种方法,由于可同时实现下层布线的布线相互之间的绝缘膜的埋入和绝缘膜表面的平坦化,用一次的成膜可结束直到平坦化为止的工序,故可以实现减少多层布线的工序的目的。
但是,上述那种回流绝缘膜的形成方法,如从其反应形态所知道的那样,在绝缘膜的成膜过程中产生了水分(H2O),从而绝缘膜中含有大量的水分,所以在成膜过程中或者成膜之后进行必要的热处理例如在450℃,30分钟)时,膜中水分将急剧地放出而使绝缘膜附裂(以下称之为产生裂缝)。
图4示出了实测数据,它实测的是用上述那种回流绝缘膜的形成法形成的回流SiO2膜上产生了裂缝的状况。在这种情况下,示出了以回流SiO2膜的膜厚和在回流绝缘膜上用通常的等离子体CVD(气相生长)法形成了SiO膜(以下称之为盖(cap)膜)时的盖膜厚为参数,在成膜之后以450℃进行了30分钟的热处理时的裂缝产生状况。
从图4可知,在不存在盖膜和即使存在盖膜但在回流SiO2膜的膜厚大于1.1μm的时候也会产生裂缝。换句话说,在抗裂缝性这一点上,在回流SiO2绝缘膜的膜厚中存在着上限,在本例中膜厚上限较低,约为1.0μm。
但是,在使用上述那样的回流SiO2膜时,要想把形成于层间绝缘膜上边的上层布线的基底台阶弄成足够平缓(平坦化),就必须确保某种程度的膜厚,而且,改善抗裂缝性是重要的。
另外,在回流SiO2膜的上部用通常的等离子体CVD法形成层间绝缘膜时,由于半导体大片尚未充分地升温,故形成了湿法刻蚀速率低的绝缘膜。这样一来,在层间绝缘膜形成之后要进行的用于开贯穿孔或穿透孔的刻蚀中,层间绝缘膜与回流SiO2膜之间的界面将变为异常的刻蚀形状,使在其后形成的上层布线的敷层恶化,将成为招致上层布线导通不良的原因。
像上述那样在现有的多层布线工序中的层间绝缘膜形成工序里采用回流绝缘膜形成技术的情况下所得到的回流SiO2膜,即便是想确保已考虑了其平坦化所需的膜厚也还存在着在抗裂缝性这一点上上限会被压低的问题。
另外,在上述回流SiO2膜的上部的层间绝缘形成之后进行的用于开贯穿孔或穿透孔的刻蚀时,存在着层间绝缘膜与回流SiO2膜之间的界面将形成异常的刻蚀形状、使上层布线的敷层恶化,变成为导致上层布线导通不好的原因这样的问题。
本发明是为了解决这些问题而形成的,所以目的是提供一种半导体装置的制造方法。这种制造方法可以提高在半导体装置的多层布线工序中的层间绝缘膜形成工序里采用回流绝缘膜形成技术时所得到的回流绝缘膜的抗裂缝性,并可确保考虑了回流绝缘膜的平坦化的所需的膜厚,而且可以制造在层间绝缘膜形成后所形成的上层布线的可靠性高的半导体装置。
本发明的半导体制造方法的特征它具有:回流膜形成工序,用于向放置形成第1绝缘膜后的半导体基板的反应室内导入SiH4气体和H2O2,使上述SiH4气体和H2O2在低于650Pa的真空中,在-10℃以上+10℃以下的温度范围内相互进行反应,以在上述半导体基板上形成具有回流形状的厚度大于0.4μm,小于1.4μm的回流SiO2膜;用于在形成上述膜之后,在上述反应室内在规定的真空中把上述半导体基板放置30秒钟以上的放置工序;和用于接着把上述半导体基板在高于300℃,不到450℃的温度中放置120秒以上600秒以下的时间的放置工序。
在多层布线工序中的层间绝缘膜形成的工序中,通过采用回流绝缘膜形成的技术,并在形成回流SiO2膜之后在规定的真空中放置规定时间以上,再在规定的高温中放置规定的时间以上的办法,就可以控制回流SiO2膜中的水分显并可改善抗裂缝性。
由于借助于这样地改善回流SiO2膜的抗裂缝性,可以确保已考虑了回流绝缘膜平坦化的所需的膜厚,故可以改善层间绝缘膜的表面的平坦性,并可使在层间绝缘膜形成之后形成的上层布线进一步微细化。
而且,可以防止在层间绝缘膜形成后进行的用于开贯穿孔或穿透孔的刻蚀中的异常刻蚀,并可改善上层布线的可靠性,不使在刻蚀后形成的上层布线的敷层恶化,也不导致上层布线的导通不良。
图1的构成说明图概略性地示出了在本发明的半导体装置的制造方法中所用的半导体制造装置的一个例子。
图2的剖面图示出在本发明的半导体装置的制造方法中所涉及的层间绝缘膜形成工序里采用了回流绝缘膜形成技术的多层布线工序的一个例子。
图3示出了对用图1的工序所得到的回流SiO2膜,以其膜厚和形成于回流SiO2膜上的盖SiO2膜的膜厚为参数进行热处理时的裂缝产生状况的实测结果。
图4示出了裂缝产生状况的实测结果,这是对在制造现有的半导体装置时在层间绝缘膜形成工序中,用采用了回流绝缘膜形成技术的多层布线工序所得到的回流SiO2膜,以其膜厚和形成于回流SiO2膜上的盖SiO膜的膜厚为参数进行热处理时实测到的裂缝产生状况。
实施例
以下参照附图详细说明本发明的一个实施例。
图1(a)概略性地示出了本发明的半导体装置的制造方法中所用的半导体制造装置结成的一个例子。
在图1(a)中,10是等离子体CVD装置,20为减压CVD装置,1为收容并固定半导体基板的箱式(cassette)装片机室,2为在上述箱体装片室1与上述等离子体CVD装置10的反应室或者减压CVD装置20的反应室之间运送(送入、送出)半导体基板的机械手。
上述等离子体CVD装置10具有通常的构成,其构成情况的一个例子概略性地示于图1(b)。图1(b)中,11为反应室(chamber),12为上部电极(shower head:喷淋头),13为下部电极(table:工作台),14为排气口,15为工艺气体(process gas)供给通路,16为高频电力供给电路。
上述减压CVD装置具有通常的构成。图1(c)中概略性地示出了它的一个构成例。在图1(c)中,21是反应,22是上部电极,23是下部电极,24是排气口,25是SiH4气体供给通路,26是H2O2供给通路。
图2(a)到(e)示出了在本发明的半导体装置的制造方法中所涉及的多层布线工序中的层间绝缘膜形成工序里采用了回流绝缘膜形成技术的多层布线工序的一个例子。
以下参照图1和图2,说明本发明的半导体装置的制造方法中所涉及的在层间绝缘膜形成工序中采用了回流绝缘膜形成技术的多层布线工序的一个例子。
首先,如图2所示,在半导体基板30上的绝缘膜31的上边比方说用溅射法淀积上用作下层布线的第1布线材料(比如铝)之后,应用光刻技术和反应性离子刻蚀(RIE)技术,进行第1布线材料的图形化进而形成下层布线32。
其次,使用上述半导体制造装置,把绝缘膜埋入上述下层布线32的布线之间,同时在下层布线上边淀积绝缘膜以形成层间绝缘膜。
在上述层间绝缘膜形成工序中,把形成下层布线后的半导体基板30放置于上述箱式装片机重1内的比如说石英舟上。
接着,用真空泵(没有画出来)把箱式装片机室1内设定为规定的真空状态,并用机械手2把上述半导体基板送到等离子体CVD装置10的反应室11内。将该等离子体CVD装置10的反应11内事先设定为约300℃,在半导体基板20上边的整个面上形成厚度大于0.1μm(本例中为100nm)的作为第1绝缘膜的第1等离子体SiO2膜33。
其次,用机械手22,把上述半导体基板30从CVD装置的反应室11内运往减压CVD装置的反应室21内。并经由SiH4气体供给通路25和H2O2供给通路26,从SiH4气体供给源和H2O2供给源向该减压CVD装置的反应室21内导入SiH4气体和H2O2,使之在低于650Pa的真空中,在-10℃以上+10℃以下的温度范围内(例如0℃)下相互反应,如图2(b)所示,就会在上述半导体基板30上得到具有回流形状的厚度大于0.4μm小于1.4μm的回流SiO2膜34。
接着,如图2(c)所示,把上述半导体基板30在上述减压CVD装置的反应室11内在低于6.5Pa的真空中放置30秒以上(在本例中放置30秒)。
其次,用机械手2,把上述半导体基板30从减压CVD装置的反应室21内运往等离子体CVD装置的反应室11内。并如图2(d)所示,在等离子体CVD装置10的反应室内,在高于300℃且不到450℃的高温(在本例中为300℃)中放置120秒以上600秒以下的时间(在本例中为120秒)。
之后,如图2(e)所示,在半导体基板30上的整个面上形成厚度大于0.3μm(在本例中为300nm)的作为第2绝缘膜的第2等离子体SiO2膜35。
此后,从上述半导体制造装置中取出上述半导体基板30,用别的半导体制造装置在450℃下进行30分钟的炉内退火。
然后,进行用于在层间绝缘膜打接触孔或穿透孔的刻蚀,并在淀积好用于上层布线的第2布线材料之后,进行图形化以形成上层布线。
在此,在图3中示出了一个实测结果。它是在用上述实施例制得的回流SiO2膜34的成膜之后,在450℃下进行了30分钟的热处理的情况下,以回流SiO2膜34的膜厚和在回流SiO2膜上边形成了等离子体SiO2膜(盖膜)时的盖膜厚为参数,实测的产生裂缝的状况。
从图3可知,在本实施例中所制得的回流SiO2膜34,在盖膜不存在时的裂缝特性与现有例相比没有变化,但在存在盖膜的情况下,不产生裂缝的膜厚上限,从现有例的大体上1.0μm上升到大体上约2.0μm,提高了抗裂缝性。
若采用上述实施例,则在多层布线工序中的层间绝缘膜形成工序中采用回流绝缘膜形成技术,在形成了回流SiO2膜34之后,安在规定的真空中放置规定的时间以上,还安在规定的高温中放置规定时间以上。
这样一来,即使假定在回流SiO2膜34的形成工序中,在绝缘膜的成膜过程中产生了水分因而在绝缘膜中含有水分,也可通过进行控制使得减少绝缘膜中的水分,从而可得到抗裂缝性良好的回流SiO2膜34。
通过采用这样地改善回流SiO2膜的抗裂缝性的办法,就在可能确保考虑了回流SiO2膜的平坦化的所需的膜厚。
因而,可以提高层间绝缘膜的表面的平坦性,同时还可以防止因上层布线在台阶处断裂而产生断线、短路等重大缺陷的危险而又不会给层间绝缘膜形成后上层布线材料淀积时和上层布线的图形化时带来不良影响。
此外,若采用上述实施例,则在回流SiO2膜的上部用通常的等离子体CVD法形成层间绝缘膜时,由于半导体大片上充分升温,故不会形成湿法刻蚀速率慢的绝缘膜,在形成层间绝缘膜后进行的用于开贯穿孔或穿透孔的刻蚀中也不会使层间绝缘膜和回流SiO2膜之间的界面的刻蚀形状变得异常,在其层形成的上层布线的敷层不会恶化,也不会导致上层布线的导通不良。
如上所述,若采用本发明的半导体装置的制造方法,则由于可以提高在多层布线工序中的层间绝缘膜形成工序里,在采用回流绝缘膜形成技术的情况下所得到的抗裂缝性,且可以确保考虑了回流绝缘膜的平坦化的所需的膜厚,所以可以提高层间绝缘膜的表面的平坦性,且可使在层间绝缘膜形成后所形成的上层布线进一步微细化。
而且,可以防止在层间绝缘膜形成后进行的用于开贯穿孔或穿透孔的刻蚀中的异常刻蚀,且不会使在之后形成的上层布线的敷层恶化、或导致上层布线的导通不良,从而可以提高上层布线的可靠性。
Claims (3)
1.一种半导体装置的制造方法,其特征是具有:回流膜形成工序,用于向放置形成第1绝缘膜后的半导体基板的反应室内导入SiH4气体和H2O2,使上述SiH4气体和H2O2在低于650Pa的真空中,在-10℃以上+10℃以下的温度范围内相互进行反应,以在上述半导体基板上形成具有回流形状的厚度大于0.4μm,小于1.4μm的回流SiO2膜;用于在形成上述膜之后,在上述反应室内在规定的真空中把上述半导体基板放置30秒钟以上的放置工序;和用于接着把上述半导体基板在高于300℃,不到450℃的温度中放置120秒以上600秒以下的时间的放置工序。
2.根据权利要求1所述的半导体装置的制造方法,其特征是:在上述120秒以上600秒以下的放置工序之后,还具备在上述回流SiO2膜上边形成第2绝缘膜的工序。
3.根据权利要求2所述的半导体装置的制造方法,其特征是在形成上述第2绝缘膜后,进行450℃、30分钟的炉内退火。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP6322950A JPH08181276A (ja) | 1994-12-26 | 1994-12-26 | 半導体装置の製造方法 |
| JP322950/94 | 1994-12-26 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1134604A CN1134604A (zh) | 1996-10-30 |
| CN1082721C true CN1082721C (zh) | 2002-04-10 |
Family
ID=18149458
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN95120132A Expired - Fee Related CN1082721C (zh) | 1994-12-26 | 1995-12-26 | 半导体装置的制造方法 |
Country Status (8)
| Country | Link |
|---|---|
| US (2) | US5683940A (zh) |
| EP (1) | EP0720212B1 (zh) |
| JP (1) | JPH08181276A (zh) |
| KR (1) | KR0184378B1 (zh) |
| CN (1) | CN1082721C (zh) |
| DE (1) | DE69522195T2 (zh) |
| SG (1) | SG42823A1 (zh) |
| TW (1) | TW312817B (zh) |
Families Citing this family (39)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08181276A (ja) * | 1994-12-26 | 1996-07-12 | Toshiba Corp | 半導体装置の製造方法 |
| JP3522917B2 (ja) * | 1995-10-03 | 2004-04-26 | 株式会社東芝 | 半導体装置の製造方法および半導体製造装置 |
| EP0820095A3 (en) * | 1996-07-19 | 1999-01-27 | Sony Corporation | Method of forming an interlayer film |
| KR100213439B1 (ko) * | 1996-10-24 | 1999-08-02 | 윤종용 | 더미 웨이퍼를 사용하지 않는 웨이퍼상에 막형성 방법 |
| JP3123449B2 (ja) * | 1996-11-01 | 2001-01-09 | ヤマハ株式会社 | 多層配線形成法 |
| JPH1126449A (ja) * | 1997-06-30 | 1999-01-29 | Sony Corp | 絶縁膜の成膜方法 |
| KR100256823B1 (ko) * | 1997-06-30 | 2000-05-15 | 김영환 | 반도체소자의 보호막 형성방법 |
| US6593247B1 (en) | 1998-02-11 | 2003-07-15 | Applied Materials, Inc. | Method of depositing low k films using an oxidizing plasma |
| US6627532B1 (en) * | 1998-02-11 | 2003-09-30 | Applied Materials, Inc. | Method of decreasing the K value in SiOC layer deposited by chemical vapor deposition |
| US6287990B1 (en) | 1998-02-11 | 2001-09-11 | Applied Materials, Inc. | CVD plasma assisted low dielectric constant films |
| US6340435B1 (en) * | 1998-02-11 | 2002-01-22 | Applied Materials, Inc. | Integrated low K dielectrics and etch stops |
| US6303523B2 (en) * | 1998-02-11 | 2001-10-16 | Applied Materials, Inc. | Plasma processes for depositing low dielectric constant films |
| US6660656B2 (en) | 1998-02-11 | 2003-12-09 | Applied Materials Inc. | Plasma processes for depositing low dielectric constant films |
| US6413583B1 (en) | 1998-02-11 | 2002-07-02 | Applied Materials, Inc. | Formation of a liquid-like silica layer by reaction of an organosilicon compound and a hydroxyl forming compound |
| US6054379A (en) * | 1998-02-11 | 2000-04-25 | Applied Materials, Inc. | Method of depositing a low k dielectric with organo silane |
| US6667553B2 (en) | 1998-05-29 | 2003-12-23 | Dow Corning Corporation | H:SiOC coated substrates |
| US6159871A (en) | 1998-05-29 | 2000-12-12 | Dow Corning Corporation | Method for producing hydrogenated silicon oxycarbide films having low dielectric constant |
| US6148761A (en) * | 1998-06-16 | 2000-11-21 | Applied Materials, Inc. | Dual channel gas distribution plate |
| US6800571B2 (en) * | 1998-09-29 | 2004-10-05 | Applied Materials Inc. | CVD plasma assisted low dielectric constant films |
| US6399489B1 (en) | 1999-11-01 | 2002-06-04 | Applied Materials, Inc. | Barrier layer deposition using HDP-CVD |
| US6451390B1 (en) * | 2000-04-06 | 2002-09-17 | Applied Materials, Inc. | Deposition of TEOS oxide using pulsed RF plasma |
| US6531398B1 (en) | 2000-10-30 | 2003-03-11 | Applied Materials, Inc. | Method of depositing organosillicate layers |
| US6709721B2 (en) | 2001-03-28 | 2004-03-23 | Applied Materials Inc. | Purge heater design and process development for the improvement of low k film properties |
| US6486082B1 (en) * | 2001-06-18 | 2002-11-26 | Applied Materials, Inc. | CVD plasma assisted lower dielectric constant sicoh film |
| GB0118417D0 (en) * | 2001-07-28 | 2001-09-19 | Trikon Holdings Ltd | A method of depositing a dielectric film |
| US6926926B2 (en) * | 2001-09-10 | 2005-08-09 | Applied Materials, Inc. | Silicon carbide deposited by high density plasma chemical-vapor deposition with bias |
| US6936309B2 (en) * | 2002-04-02 | 2005-08-30 | Applied Materials, Inc. | Hardness improvement of silicon carboxy films |
| US20030211244A1 (en) * | 2002-04-11 | 2003-11-13 | Applied Materials, Inc. | Reacting an organosilicon compound with an oxidizing gas to form an ultra low k dielectric |
| US20030194496A1 (en) * | 2002-04-11 | 2003-10-16 | Applied Materials, Inc. | Methods for depositing dielectric material |
| US20030194495A1 (en) * | 2002-04-11 | 2003-10-16 | Applied Materials, Inc. | Crosslink cyclo-siloxane compound with linear bridging group to form ultra low k dielectric |
| US6815373B2 (en) * | 2002-04-16 | 2004-11-09 | Applied Materials Inc. | Use of cyclic siloxanes for hardness improvement of low k dielectric films |
| KR20030095630A (ko) * | 2002-06-12 | 2003-12-24 | 삼성전자주식회사 | 매립 특성이 우수한 실리콘 산화물 형성 방법 |
| US7105460B2 (en) * | 2002-07-11 | 2006-09-12 | Applied Materials | Nitrogen-free dielectric anti-reflective coating and hardmask |
| US6927178B2 (en) | 2002-07-11 | 2005-08-09 | Applied Materials, Inc. | Nitrogen-free dielectric anti-reflective coating and hardmask |
| US6897163B2 (en) * | 2003-01-31 | 2005-05-24 | Applied Materials, Inc. | Method for depositing a low dielectric constant film |
| US20050003659A1 (en) * | 2003-07-03 | 2005-01-06 | Tower Semiconductor Ltd. | Transparent inter-metal dielectric stack for CMOS image sensors |
| US7288205B2 (en) | 2004-07-09 | 2007-10-30 | Applied Materials, Inc. | Hermetic low dielectric constant layer for barrier applications |
| US20060021703A1 (en) * | 2004-07-29 | 2006-02-02 | Applied Materials, Inc. | Dual gas faceplate for a showerhead in a semiconductor wafer processing system |
| CN106118636A (zh) * | 2016-06-27 | 2016-11-16 | 高大元 | 一种荧光氧化硅纳米颗粒的制备方法 |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO1994001885A1 (en) * | 1992-07-04 | 1994-01-20 | Christopher David Dobson | A method of treating a semiconductor wafer |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5190792A (en) * | 1989-09-27 | 1993-03-02 | International Business Machines Corporation | High-throughput, low-temperature process for depositing oxides |
| EP0519079B1 (en) * | 1991-01-08 | 1999-03-03 | Fujitsu Limited | Process for forming silicon oxide film |
| JPH08181210A (ja) * | 1994-12-26 | 1996-07-12 | Toshiba Corp | 半導体装置の製造方法 |
| JPH08181276A (ja) * | 1994-12-26 | 1996-07-12 | Toshiba Corp | 半導体装置の製造方法 |
-
1994
- 1994-12-26 JP JP6322950A patent/JPH08181276A/ja active Pending
-
1995
- 1995-12-20 US US08/575,851 patent/US5683940A/en not_active Expired - Lifetime
- 1995-12-21 DE DE69522195T patent/DE69522195T2/de not_active Expired - Lifetime
- 1995-12-21 EP EP95120252A patent/EP0720212B1/en not_active Expired - Lifetime
- 1995-12-22 SG SG1995002282A patent/SG42823A1/en unknown
- 1995-12-26 CN CN95120132A patent/CN1082721C/zh not_active Expired - Fee Related
- 1995-12-26 KR KR1019950056688A patent/KR0184378B1/ko not_active Expired - Fee Related
-
1996
- 1996-01-19 TW TW085100647A patent/TW312817B/zh active
-
1997
- 1997-05-23 US US08/862,249 patent/US6153542A/en not_active Expired - Fee Related
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO1994001885A1 (en) * | 1992-07-04 | 1994-01-20 | Christopher David Dobson | A method of treating a semiconductor wafer |
Also Published As
| Publication number | Publication date |
|---|---|
| TW312817B (zh) | 1997-08-11 |
| EP0720212A3 (en) | 1997-07-02 |
| DE69522195T2 (de) | 2002-04-18 |
| CN1134604A (zh) | 1996-10-30 |
| DE69522195D1 (de) | 2001-09-20 |
| KR0184378B1 (ko) | 1999-04-15 |
| EP0720212B1 (en) | 2001-08-16 |
| JPH08181276A (ja) | 1996-07-12 |
| EP0720212A2 (en) | 1996-07-03 |
| US5683940A (en) | 1997-11-04 |
| US6153542A (en) | 2000-11-28 |
| SG42823A1 (en) | 1997-10-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1082721C (zh) | 半导体装置的制造方法 | |
| KR0169283B1 (ko) | 반도체장치 및 그 제조방법 | |
| JPH08181210A (ja) | 半導体装置の製造方法 | |
| CN1272846C (zh) | 在半导体装置中形成金属线的方法 | |
| CN1106033C (zh) | 层间介电层平坦化制造方法 | |
| JPH0653337A (ja) | 半導体装置の製造方法 | |
| CN1508868A (zh) | 半导体器件及其制造方法 | |
| CN1127759C (zh) | 半导体器件的制造方法 | |
| KR100732773B1 (ko) | 절연층들간의 들뜸을 방지한 반도체 소자 제조 방법 | |
| JPH09213800A (ja) | 半導体装置およびその製造方法 | |
| KR20050107997A (ko) | 반도체 소자의 제조 방법 | |
| KR100605933B1 (ko) | 반도체 소자의 제조방법 | |
| JP4338748B2 (ja) | 半導体装置の製造方法 | |
| JPH10214892A (ja) | 半導体装置の製造方法 | |
| JPH08203892A (ja) | 半導体装置の製造方法および半導体製造装置 | |
| KR100417687B1 (ko) | 반도체 소자의 금속전 절연막 형성 방법 | |
| KR20030052811A (ko) | 반도체소자의 제조방법 | |
| JP2002184858A (ja) | 半導体素子の製造方法 | |
| KR100253337B1 (ko) | 반도체소자의 금속배선 형성방법 | |
| KR100523627B1 (ko) | 반도체 소자의 층간 절연막 형성 방법 | |
| JPH06216264A (ja) | 半導体装置及びその製造方法 | |
| CN1378265A (zh) | 双重金属镶嵌结构的制造方法 | |
| JPH1022382A (ja) | 半導体装置の製造方法 | |
| JPH0574953A (ja) | 半導体装置の製造方法 | |
| JPH08181209A (ja) | 半導体装置の製造方法および半導体製造装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C06 | Publication | ||
| PB01 | Publication | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| C17 | Cessation of patent right | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20020410 Termination date: 20100126 |