CN106611787A - 半导体结构及其制作方法 - Google Patents
半导体结构及其制作方法 Download PDFInfo
- Publication number
- CN106611787A CN106611787A CN201510700127.9A CN201510700127A CN106611787A CN 106611787 A CN106611787 A CN 106611787A CN 201510700127 A CN201510700127 A CN 201510700127A CN 106611787 A CN106611787 A CN 106611787A
- Authority
- CN
- China
- Prior art keywords
- epitaxial layer
- concentration
- semi
- conducting material
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/751—Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
- H10D62/371—Inactive supplementary semiconductor regions, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/822—Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/834—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge further characterised by the dopants
-
- H10P95/90—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6219—Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0128—Manufacturing their channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Recrystallisation Techniques (AREA)
Abstract
本发明公开一种半导体结构及其制作方法,该半导体结构,包含有一半导体基底,以及至少一形成于该半导体基底上的鳍片结构。该半导体基底包含有一第一半导体材料。该鳍片结构包含有一第一外延层与一形成于该第一外延层与该半导体基底之间的第二外延层,而该第一外延层包含有该第一半导体材料与一第二半导体材料,且该第二半导体材料的一晶格常数不同于该第一半导体材料的一晶格常数。该第二外延层包含有该第一半导体材料与该第二半导体材料,且该第二外延层包含有导电掺杂质。
Description
技术领域
本发明涉及一种半导体结构及其制作方法,尤其是涉及一种半导体鳍片结构及其制作方法。
背景技术
外延(epitaxial)结构广泛地用于半导体制作工艺中,举例来说,现有技术常利用选择性外延成长(selective epitaxial growth,以下简称为SEG)技术于一单晶基板内形成一晶格排列与基板相同的外延结构,例如硅锗(silicongermanium,以下简称为SiGe)外延结构。利用SiGe外延结构的晶格常数(lattice constant)大于硅基板晶格的特点,SiGe外延结构可产生应力,并用于改善MOS晶体管的性能。
然而,外延结构的采用固然可有效提升元件效能,但外延结构的制作大大地增加了半导体制作工艺的复杂度以及制作工艺控制的困难度。举例来说,在SiGe外延结构中,可增加锗浓度来提升应力,然而较厚的SiGe外延结构或SiGe外延结构中较高的锗浓度会在外延结构内产生差排(dislocation),而差排的产生会导致外延结构提供的应力变低,因此更增加了具有外延结构的半导体元件在设计与制作上的难度。
由此可知,外延结构的存在虽可有效增进元件效能,但随着半导体制作工艺与产品的复杂度不断提升,业界仍不断地面对挑战。
发明内容
因此,本发明的一目的在于提供一种半导体结构及其制作方法,用以克服外延结构生成时可能发生的差排缺陷,且最终提升半导体元件的性能。
为达上述目的,本发明提供一种半导体结构,该半导体结构包含有一半导体基底,以及至少一形成于该半导体基底上的鳍片(fin)结构。该半导体基底包含有一第一半导体材料。该鳍片结构包含有一第一外延层与一形成于该第一外延层与该半导体基底之间的第二外延层,而该第一外延层包含有该第一半导体材料与一第二半导体材料,且该第二半导体材料的一晶格常数不同于该第一半导体材料的一晶格常数。该第二外延层包含有该第一半导体材料与该第二半导体材料,且该第二半导体材料包含有导电掺杂质(conductivedopant)。
本发明另提供一种半导体结构的制作方法,该制作方法包含有以下步骤:首先提供一半导体基底,该半导体基底包含有一第一半导体材料。此外,该半导体基底上形成有一介电层,且该介电层内形成有至少一凹槽。接下来,在该凹槽内形成一第二外延层,该第二外延层包含有该第一半导体材料与一第二半导体材料,该第二半导体材料的一晶格常数不同于该第一半导体材料的一晶格常数,且该第二外延层包含有导电掺杂质。在形成该第二外延层之后,在该第二外延层上形成一第一外延层,该第一外延层包含该第一半导体材料与该第二半导体材料,且该第一外延层为一未掺杂(undoped)外延层。之后,移除部分该介电层,以在该半导体基底上形成一鳍片结构。
根据本发明所提供的半导体结构及其制作方法,在形成作为主要应力供应者的第一外延层之前,至少形成一第二外延层,且第二外延层包含有导电掺杂质。更重要的是,第二外延层所包含的导电掺杂质与所欲制作的晶体管元件具有互补(complementary)的导电型态。是以,第二外延层可作为一抗凿穿(anti punch through,APT)层。简单地说,根据本发明所提供的半导体结构及其制作方法,最终形成的晶体管元件除可通过第一外延层提供的应力提升性能之外,更可通过第二外延层的设置有效地防止凿穿效应的发生,故可更加确保晶体管元件的性能。
附图说明
图1至图8为本发明所提供的半导体结构的制方法的一优选实施例的示意图,其中:
图2为本发明所提供的半导体结构的制方法的一变化型的示意图;以及
图4为本发明所提供的半导体结构的制方法的另一变化型的示意图。
主要元件符号说明
100 半导体基底
102 介电结构
102S 介电结构表面
104、104’ 凹槽
106、110、120、130 外延层
112、122 热处理
140 鳍片结构
150 栅极层
152 栅极介电层
154 栅极导电层
D 凹槽深度
WF 凹槽宽度
T1、T2、T3 外延层厚度
HFin 鳍片高度
具体实施方式
请参阅图1至图8,图1至图8为本发明所提供的半导体结构的制作方法的一优选实施例的示意图。如图1所示,本优选实施例所提供的半导体结构的制作方法首先提供一半导体基底100。半导体基底100包含有一第一半导体材料,第一半导体材料可以是硅、锗、III-V族化合物(compound)、或者是II-VI族化合物。在本优选实施例中,第一半导体材料优选为硅,然而不限于此。另外,在本优选实施例中,半导体基底100可以是一块硅(bulk)基底,且可具有(100)晶面(crystal plane)。接下来,可在半导体基底100上形成一介电结构102,介电结构102的制作方式可采用浅沟隔离(shallow trenchisolation,以下简称为STI)的制作方法。简单地说,首先在基底100上依序形成一垫氧化层(图未示)与一硬掩模层(图未示),随后图案化垫氧化层与硬掩模层。图案化的垫氧化层与硬掩模层可用以定义鳍片结构的位置与宽度,但不限于此。接下来,利用合适的蚀刻制作工艺通过此一图案化的垫氧化层与硬掩模层蚀刻半导体基底100,而在半导体基底100内形成多个凹槽(图未示)。随后,在该多个浅沟内填入绝缘材料。
接下来,进行一平坦化制作工艺,用以移除多余的绝缘材料与图案化的硬掩模层与垫氧化层,而在半导体基底100上形成多个STI,而该多个STI即为本优选实施例中所述的介电结构102。接下来,进行一干蚀刻制作工艺,用以移除STI 102之间的半导体基底100,而于STI之间,即介电结构102内形成至少一凹槽104。在本优选实施例中,凹槽104的底部可如图1所示,与介电结构102的底部共平面。另外,如图1所示,凹槽104具有一宽度WF以及一深度D,凹槽104的宽度WF可用以定义一鳍片结构的宽度,而在本优选实施例中凹槽104的深度D可以例如是100纳米(nanometer,nm)至300nm,但不限于此。
另外请参阅图2,图2为本发明所提供的半导体结构的制作方法的一变化型的示意图。在本变化型中,可如前所述,在半导体基底100上形成一前述的介电结构102,随后通过合适的蚀刻制作工艺,例如一干蚀刻制作工艺,蚀刻介电结构102内的半导体基底100,而在介电结构102内形成至少一凹槽104’。更重要的是,在本变化型中,蚀刻制作工艺可过度蚀刻(over-etching)暴露于介电结构102底部的半导体基底100,是以凹槽104’的底部如图2所示,低于介电结构102的底部。
请参阅图3。在形成凹槽104或104’之后,在凹槽104内形成一外延层110。外延层110可通过SEG方法形成,但不限于此。外延层110包含有前述的第一半导体材料以及一第二半导体材料,在本优选实施例中,第二半导体材料为锗。外延层110的第二半导体材料包含有一第三浓度(即锗浓度),且第三浓度介于0%-50%。详细地说,外延层110中的第三浓度可由下而上由0%逐渐提升至50%。或者,外延层110中的第三浓度可预定为30%,但此预定浓度可依据不同产品的需求于制作工艺中调整。另外需注意的是,外延层110为一未掺杂(undoped)外延层。也就是说,外延层110内并未包含任何导电掺杂质(conductive dopant),因此外延层110为本质硅锗(intrinsic SiGe)层。另外,外延层110具有一厚度T3,且厚度T3为凹槽104的深度D的三分之一至二分之一。举例来说,当凹槽104的深度D为100nm时,外延层110的厚度T3为30nm-50nm,但不限于此。
请继续参阅图3。在形成外延层110之后,可直接进行一热处理112,用以降低外延层110内的缺陷(defect)。值得注意的是,在热处理112中,并未有任何气体的加入。
请参阅图4,图4为本发明所提供的半导体结构的制作方法的另一变化型的示意图。在本变化型中,在形成凹槽104之后,可先于凹槽104内形成一薄外延层106,其可利用SEG制作工艺形成,但亦不限于此。值得注意的是,外延层106仅包含第一半导体材料,在本优选实施例中即为硅。如图4所示,在形成外延层106之后,在外延层106上形成外延层110,且外延层106与外延层110可同位(in-situ)形成,但不限于此。在此需注意的是,由于SEG制作工艺中,外延具有沿着原本基材晶格方向生长的特性,因此在本变化型中,可于形成外延层110之前,先通过SEG制作工艺于凹槽104内形成一材料与基底100完全相同的外延层106。是以,外延层106可作为一良好的外延生长种子表面,使得后续形成包含有SiGe的外延层110时,更有利于其生成。
请参阅图5。在形成外延层110之后,在外延层110上直接再形成一外延层120。外延层120可通过SEG方法形成,且外延层120与外延层110可同位形成,但不限于此。外延层120包含有前述的第一半导体材料以及第二半导体材料,即包含SiGe。在外延层120中的第二半导体材料包含有一第二浓度(即锗浓度),且第二浓度等于或大于前述的第三浓度。另外,外延层120具有一厚度T2,且厚度T2为凹槽104的深度D的十分之一。举例来说,当凹槽104的深度D为100nm时,外延层120的厚度T2为10nm,但不限于此。值得注意的是,外延层120为一包含有导电掺杂质的膜层。此外,该多个导电掺杂质可通过任何合适的制作工艺掺杂进入外延层120,例如共注入(co-implant)制作工艺,但不限于此。更重要的是,外延层120所包含的导电掺杂质与所欲形成的半导体结构的功用相关。详细地说,当最终形成的半导体结构用作一n型晶体管的组成元件时,外延层120所包含的导电掺杂质为p型掺杂质,例如包含硼(B)。而当最终形成的半导体结构用作一p型晶体管的组成元件时,导电掺杂质为n型掺杂质,例如包含磷(P)或砷(As)。也就是说,外延层120为一与最终将获得的半导体元件的导电型态互补(complementary)的膜层。另外,在本优选实施例中,外延层120中的导电掺杂质的浓度小于1E19/cm3,优选介于5E18/cm3~1E19/cm3,但不限于此。
请继续参阅图5。在形成外延层120之后,可直接进行一热处理122,使得掺杂进入外延层120的导电掺杂质得以扩散。值得注意的是,在热处理122中,可加入氢气或氮气。
请参阅图6。在形成外延层120之后,在外延层120上直接再形成一外延层130。外延层130可通过SEG方法形成,且外延层110、外延层120与外延层130可同位形成,但不限于此。外延层130包含有一厚度T1,且厚度T1为凹槽104的深度的三分之一至二分之一。由此可知,外延层120的厚度T2小于外延层110的厚度T3以及外延层130的厚度T1。更重要的是,外延层130如图6所示,填满凹槽104。外延层130包含有前述的第一半导体材料以及第二半导体材料,即包含SiGe。外延层130中的第二半导体材料包含有一第一浓度(即锗浓度),且第一浓度等于或大于前述的第二浓度。举例来说,外延层130的第一浓度可介于30%~70%,但不限于此。在本发明的一变化型中,外延层130的第二半导体材料的第一浓度甚至可达100%。另外须注意的是,外延层130为一未掺杂(undoped)的膜层。也就是说,外延层130内并未包含任何导电掺杂质,因此外延层130亦为一本质硅锗层。
请参阅图7。在完成所有外延层的制作后,进行一回蚀刻(etching back)制作工艺,用以移除部分介电结构102,使得部分外延层130突出于介电结构102的表面。至此,在半导体基底100上,以及介电材料102之内完成至少一鳍片结构140的制作。详细地说,鳍片结构140包含有未掺杂的外延层110、具有导电掺杂质的外延层120、以及未掺杂的外延层130。当然,如前所述,在本发明所提供的变化型中,鳍片结构140的未掺杂外延层110与基底102之间,可更包含一未掺杂且材料与基底102完全相同的外延层106。如图7所示,在本优选实施例中,鳍片结构140突出于介电结构102的表面102S,且具有一突出高度。一般说来,此一突出高度定义为鳍片高度HFin,在本优选实施例中,鳍片高度HFin介于20nm~50nm,但不限于此。
请参阅图8。接下来,在半导体基底100上,尤其是介电结构102与鳍片结构140上依序形成一栅极介电层152与一栅极导电层154,并通过图案化方法图案化栅极介电层152与栅极导电层154,而于鳍片结构140上形成一栅极层150。如图8所示,栅极层150的延伸方向与鳍片结构140的延伸方向垂直,且栅极层150覆盖部分鳍片结构140的顶部与侧壁。栅极介电层152可包含现有介电材料如氧化硅(SiO)、氮化硅(SiN)、氮氧化硅(SiON)等介电材料。而在本优选实施例中,栅极介电层152更可包含高介电常数(high-K)材料,例如氧化铪(HfO)、硅酸铪(HfSiO)或、铝、锆、镧等金属的金属氧化物或金属硅酸盐(metal silicates)等,但不限于此。另外,当本优选实施例的栅极介电层152采用high-K材料时,本发明可与金属栅极(metal gate)制作工艺整合,以提供足以匹配high-K栅极介电层的控制电极。据此,栅极导电层154可配合金属栅极的前栅极(gate-first)制作工艺或后栅极(gate-last)制作工艺采用不同的材料。举例来说,当本优选实施例与前栅极制作工艺整合时,栅极导电层154可包含金属如钽(Ta)、钛(Ti)、钌(Ru)、钼(Mo)、或上述金属的合金如铝钛(TiAl)、金属氮化物如氮化钽(TaN)、氮化钛(TiN)、氮化钼(MoN)等、金属碳化物如碳化钽(TaC)等。且该多个金属的选用以所欲获得的多栅极晶体管元件的导电形式为原则,即以满足n型或p型晶体管所需功函数要求的金属为选用原则。另外,栅极导电层154可为单层结构或复合层(multi-layered)结构。而当本优选实施例与后栅极制作工艺整合时,栅极导电层154作为一虚置栅极(dummy gate),其可包含半导体材料如多晶硅等。随后,可进行制作鳍式场效晶体管(fin field effect transistor,以下简称为FinFET)元件所需的后续步骤。值得注意的是,由于栅极导电层154的导电型态与所欲形成的晶体管的导电型态相同,因此栅极导电层154的导电型态与外延层120的导电型态互补。
请再次参阅图8。根据本优选实施例所提供的半导体结构,其在半导体基底100上形成一鳍片结构140,且鳍片结构140包含有未掺杂的外延层110、未掺杂的外延层130、以及设置于未掺杂的外延层110与130之间的外延层120,且外延层120包含有导电掺杂质。外延层130作为FinFET元件中通道区域形成之处,因此外延层130中第二半导体材料(本优选实施例为锗)的第一浓度为目标浓度。如前所述,第一浓度可以是30%~70%,甚至是100%,且第一浓度可以是由下而上逐渐增加至目标浓度,但不限于此。换句话说,本优选实施例提供一硅锗通道或锗通道。设置于外延层130与外延层110之间的外延层120中,第二半导体材料的第二浓度等于或小于外延层130中第二半导体材料的第一浓度。更重要的是,外延层120包含有与FinFET元件的导电型态互补的导电掺杂质,是以设置于外延层130(即通道区域形成处)下方的外延层120可作为一抗凿穿层,用以避免FinFET元件在操作时发生凿穿效应。而设置于半导体基底100与外延层120/130之间的外延层110中,第二半导体材料的第三浓度小于外延层120/130中第二半导体材料的第二/第一浓度。也就是说,外延层110中的第二半导体材料的第三浓度介于外延层120/130与半导体基底100之间。因此,外延层110可作为一应变松弛缓冲(strain relaxed buffer,SRB)层。是以,在生成晶格系数不同于半导体基底100的鳍片结构140时,因晶格不匹配(mismatch)而产生的差排缺陷可被限制在此一膜层中。并且,外延层110可提供后续生成的外延层120/130一良好的生长界面,使得后续作为抗凿穿层的外延层120以及作为通道区域形成处的外延层130得以良好且无缺陷的生成。
综上所述,根据本发明所提供的半导体结构及其制作方法,在形成作为主要应力供应者的外延层之前,至少形成包含有导电掺杂质的外延层,且此外延层包含的导电掺杂质与所欲制作的晶体管元件具有互补的导电型态,以作为一抗凿穿层。另外,更通过形成于上述二外延层与半导体基底之间,作为应力松弛缓冲层的另一外延层约束并限制排差缺陷,故可使后续生成的外延层具有无缺陷且良好的成长结果。简单地说,根据本发明所提供的半导体结构及其制作方法,最终形成的晶体管元件除可通过外延层提供的应力提升性能之外,更可通过具有导电掺杂质的外延层有效地防止凿穿效应的发生,并通过未掺杂外延层提供应力松弛缓冲的介面,故可更加提升最终获得的晶体管元件的性能。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修饰,都应属本发明的涵盖范围。
Claims (22)
1.一种半导体结构,包含有:
半导体基底,包含有一第一半导体材料;以及
至少一鳍片结构(fin),形成于该半导体基底上,且该鳍片结构包含有:
第一外延层,包含有该第一半导体材料与一第二半导体材料,该第二半导体材料的一晶格常数(lattice constant)不同于该第一半导体材料的一晶格常数;以及
第二外延层,形成于该第一外延层与该半导体基底之间,该第二外延层包含有该第一半导体材料与该第二半导体材料,且该第二外延层包含有导电掺杂质(conductive dopant)。
2.如权利要求1所述的半导体结构,其中该第一外延层内的该第二半导体材料包含有一第一浓度,该第二外延层内的该第二半导体材料包含有一第二浓度,且该第二浓度等于或小于该第一浓度。
3.如权利要求1所述的半导体结构,还包含栅极层,形成于该鳍片结构上,且该栅极层包含第一导电型态。
4.如权利要求3所述的半导体结构,其中该第二外延层内的该导电掺杂质包含有第二导电型态,且该第二导电型态与该第一导电型态彼此互补。
5.如权利要求4所述的半导体结构,其中该第一导电型态为n型,而该导电掺杂质包含硼(B)。
6.如权利要求4所述的半导体结构,其中该第一导电型态为p型,而该岛电掺杂质包含磷(P)或砷(As)。
7.如权利要求1所述的半导体结构,其中该第二外延层内的该导电掺杂质包含有一浓度,且该浓度小于1E19/cm3。
8.如权利要求1所述的半导体结构,其中该鳍片结构还包含第三外延层,该第三外延层包含有该第一半导体材料与该第二半导体材料,且该第二外延层设置于该第一外延层与该第三外延层之间。
9.如权利要求8所述的半导体结构,其中该第一外延层的该第二半导体材料包含一第一浓度,该第二外延层的该第二半导体材料包含一第二浓度,该第三外延层的该第二半导体材料包含一第三浓度,该第二浓度等于或大于该第三浓度,且该第一浓度等于或大于该第二浓度。
10.如权利要求8所述的半导体结构,其中该第二外延层的一厚度小于该第一外延层的一厚度与该第三外延层的一厚度。
11.一种半导体结构的制作方法,包含有:
提供一半导体基底,包含有一第一半导体材料,该半导体基底上形成有一介电结构,且该介电结构内形成有至少一凹槽;
在该凹槽内形成一第二外延层,该第二外延层包含有该第一半导体材料与一第二半导体材料,该第二半导体材料的一晶格常数不同于该第一半导体材料的一晶格常数,且该第二外延层包含有导电掺杂质;
在该第二外延层上形成一第一外延层,该第一外延层包含该第一半导体材料与该第二半导体材料,且该第一外延层为一未掺杂(undoped)外延层;以及
移除部分该介电层,以在该半导体基底上形成一鳍片结构。
12.如权利要求11所述的制作方法,其中该凹槽的底部与该介电结构的底部共平面或低于该介电结构的底部。
13.如权利要求11所述的制作方法,还包含于形成该第二外延层之前形成一第三外延层,该第三外延层为一未掺杂外延层,且该第三外延层包含有该第一半导体材料与该第二半导体材料。
14.如权利要求13所述的制作方法,其中该第一外延层的该第二半导体材料包含有一第一浓度,该第二外延层的该第二半导体材料包含有一第二浓度,该第三外延层的该第二半导体材料包含有一第三浓度。
15.如权利要求13所述的制作方法,其中该第二浓度等于或大于该第三浓度,该第一浓度等于或大于第二浓度。
16.如权利要求13所述的制作方法,其中该凹槽包含有一深度,该第一外延层包含有一第一厚度,且该第一厚度为该凹槽的深度的三分之一至二分之一,该第二外延层包含有一第二厚度,且该第二厚度为该凹槽的深度的十分之一,该第三外延层包含有一第三厚度,且该第三厚度为该凹槽的深度的三分之一至二分之一。
17.如权利要求13所述的制作方法,还包含进行一热处理,进行于形成该第三外延层之后与形成该第二外延层之前。
18.如权利要求13所述的制作方法,还包含于该凹槽内形成一第四外延层,进行于形成该第三外延层之前或形成该第二外延层之前,且该第四外延层包含该第一半导体材料。
19.如权利要求13所述的制作方法,其中该第一外延层、该第二外延层与该第三外延层同位(in-situ)形成。
20.如权利要求11所述的制作方法,还包含于形成该第二外延层之后,进行一热处理。
21.如权利要求11所述的制作方法,还包含于该鳍片结构上形成一栅极层,该栅极层包含有一第一导电型态。
22.如权利要求21所述的制作方法,其中第二外延层的该导电掺杂质包含有一第二导电型态,且该第二导电型态与该第一导电型态彼此互补。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510700127.9A CN106611787A (zh) | 2015-10-26 | 2015-10-26 | 半导体结构及其制作方法 |
| US14/941,674 US10497797B2 (en) | 2015-10-26 | 2015-11-16 | Semiconductor structure and manufacturing method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510700127.9A CN106611787A (zh) | 2015-10-26 | 2015-10-26 | 半导体结构及其制作方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN106611787A true CN106611787A (zh) | 2017-05-03 |
Family
ID=58562022
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201510700127.9A Pending CN106611787A (zh) | 2015-10-26 | 2015-10-26 | 半导体结构及其制作方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US10497797B2 (zh) |
| CN (1) | CN106611787A (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113611743A (zh) * | 2021-06-11 | 2021-11-05 | 联芯集成电路制造(厦门)有限公司 | 半导体晶体管结构及其制作方法 |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106611787A (zh) * | 2015-10-26 | 2017-05-03 | 联华电子股份有限公司 | 半导体结构及其制作方法 |
| US20240079239A1 (en) * | 2022-09-07 | 2024-03-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Etch Stop Region for Semiconductor Device Substrate Thinning |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20070221956A1 (en) * | 2006-03-23 | 2007-09-27 | Kabushiki Kaisha Toshiba | Semiconductor device and method of fabricating the same |
| US20140061820A1 (en) * | 2012-09-06 | 2014-03-06 | International Business Machines Corporation | Bulk finfet with controlled fin height and high-k liner |
| US20140151766A1 (en) * | 2012-12-05 | 2014-06-05 | Imec | FinFET DEVICE WITH DUAL-STRAINED CHANNELS AND METHOD FOR MANUFACTURING THEREOF |
Family Cites Families (94)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7145167B1 (en) * | 2000-03-11 | 2006-12-05 | International Business Machines Corporation | High speed Ge channel heterostructures for field effect devices |
| SG114574A1 (en) * | 2002-09-25 | 2005-09-28 | Siltronic Singapore Pte Ltd | Two layer lto backside seal for a wafer |
| US7198970B2 (en) * | 2004-01-23 | 2007-04-03 | The United States Of America As Represented By The Secretary Of The Navy | Technique for perfecting the active regions of wide bandgap semiconductor nitride devices |
| WO2007112066A2 (en) * | 2006-03-24 | 2007-10-04 | Amberwave Systems Corporation | Lattice-mismatched semiconductor structures and related methods for device fabrication |
| WO2008039534A2 (en) * | 2006-09-27 | 2008-04-03 | Amberwave Systems Corporation | Quantum tunneling devices and circuits with lattice- mismatched semiconductor structures |
| WO2008039495A1 (en) | 2006-09-27 | 2008-04-03 | Amberwave Systems Corporation | Tri-gate field-effect transistors formed by aspect ratio trapping |
| JP5286701B2 (ja) * | 2007-06-27 | 2013-09-11 | ソニー株式会社 | 半導体装置および半導体装置の製造方法 |
| US7915659B2 (en) * | 2008-03-06 | 2011-03-29 | Micron Technology, Inc. | Devices with cavity-defined gates and methods of making the same |
| US9768305B2 (en) * | 2009-05-29 | 2017-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gradient ternary or quaternary multiple-gate transistor |
| US8283653B2 (en) * | 2009-12-23 | 2012-10-09 | Intel Corporation | Non-planar germanium quantum well devices |
| US8193523B2 (en) * | 2009-12-30 | 2012-06-05 | Intel Corporation | Germanium-based quantum well devices |
| US9166022B2 (en) * | 2010-10-18 | 2015-10-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like field effect transistor (FinFET) device and method of manufacturing same |
| US8367498B2 (en) * | 2010-10-18 | 2013-02-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like field effect transistor (FinFET) device and method of manufacturing same |
| US9761666B2 (en) * | 2011-06-16 | 2017-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Strained channel field effect transistor |
| US8962400B2 (en) * | 2011-07-07 | 2015-02-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | In-situ doping of arsenic for source and drain epitaxy |
| US8841701B2 (en) * | 2011-08-30 | 2014-09-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device having a channel defined in a diamond-like shape semiconductor structure |
| US8420459B1 (en) * | 2011-10-20 | 2013-04-16 | International Business Machines Corporation | Bulk fin-field effect transistors with well defined isolation |
| US9018517B2 (en) * | 2011-11-07 | 2015-04-28 | International Business Machines Corporation | Silicon heterojunction photovoltaic device with wide band gap emitter |
| US9012284B2 (en) * | 2011-12-23 | 2015-04-21 | Intel Corporation | Nanowire transistor devices and forming techniques |
| CN104011869B (zh) * | 2011-12-23 | 2018-04-03 | 英特尔公司 | 具有带有下面的扩散阻挡层的锗有源层的半导体器件 |
| US8629038B2 (en) * | 2012-01-05 | 2014-01-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with vertical fins and methods for forming the same |
| US8836016B2 (en) * | 2012-03-08 | 2014-09-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor structures and methods with high mobility and high energy bandgap materials |
| US20130270638A1 (en) * | 2012-04-13 | 2013-10-17 | International Business Machines Corporation | Strained soi finfet on epitaxially grown box |
| US8680576B2 (en) * | 2012-05-16 | 2014-03-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | CMOS device and method of forming the same |
| US8497171B1 (en) * | 2012-07-05 | 2013-07-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | FinFET method and structure with embedded underlying anti-punch through layer |
| US8673718B2 (en) * | 2012-07-09 | 2014-03-18 | Globalfoundries Inc. | Methods of forming FinFET devices with alternative channel materials |
| US8610201B1 (en) * | 2012-08-16 | 2013-12-17 | Kabushiki Kaisha Toshiba | FinFET comprising a punch-through stopper |
| US9159810B2 (en) * | 2012-08-22 | 2015-10-13 | Advanced Ion Beam Technology, Inc. | Doping a non-planar semiconductor device |
| US8669167B1 (en) * | 2012-08-28 | 2014-03-11 | International Business Machines Corporation | Techniques for metal gate workfunction engineering to enable multiple threshold voltage FINFET devices |
| US8969932B2 (en) * | 2012-12-12 | 2015-03-03 | Globalfoundries Inc. | Methods of forming a finfet semiconductor device with undoped fins |
| US8748940B1 (en) * | 2012-12-17 | 2014-06-10 | Intel Corporation | Semiconductor devices with germanium-rich active layers and doped transition layers |
| US8815691B2 (en) * | 2012-12-21 | 2014-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating a gate all around device |
| US9006786B2 (en) * | 2013-07-03 | 2015-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin structure of semiconductor device |
| US9306069B2 (en) * | 2013-09-11 | 2016-04-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Isolation structure of fin field effect transistor |
| US9202917B2 (en) * | 2013-07-29 | 2015-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Buried SiGe oxide FinFET scheme for device enhancement |
| CN103928334B (zh) * | 2013-01-15 | 2017-06-16 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
| US8823060B1 (en) * | 2013-02-20 | 2014-09-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for inducing strain in FinFET channels |
| US9159824B2 (en) * | 2013-02-27 | 2015-10-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with strained well regions |
| US9087902B2 (en) * | 2013-02-27 | 2015-07-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with strained well regions |
| US9385234B2 (en) * | 2013-02-27 | 2016-07-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with strained well regions |
| US9318621B2 (en) * | 2013-03-08 | 2016-04-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Rotated STI diode on FinFET technology |
| US9214555B2 (en) * | 2013-03-12 | 2015-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Barrier layer for FinFET channels |
| US9312344B2 (en) * | 2013-03-13 | 2016-04-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for forming semiconductor materials in STI trenches |
| US9006842B2 (en) * | 2013-05-30 | 2015-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Tuning strain in semiconductor devices |
| US20140353767A1 (en) * | 2013-05-31 | 2014-12-04 | Stmicroelectronics, Inc. | Method for the formation of fin structures for finfet devices |
| WO2014209396A1 (en) * | 2013-06-28 | 2014-12-31 | Intel Corporation | Integrating vlsi-compatible fin structures with selective epitaxial growth and fabricating devices thereon |
| US8952420B1 (en) * | 2013-07-29 | 2015-02-10 | Stmicroelectronics, Inc. | Method to induce strain in 3-D microfabricated structures |
| US9099559B2 (en) * | 2013-09-16 | 2015-08-04 | Stmicroelectronics, Inc. | Method to induce strain in finFET channels from an adjacent region |
| CN105531801A (zh) * | 2013-09-27 | 2016-04-27 | 英特尔公司 | 通过组合选择性外延和共形外延的用于cmos的图案化硅衬底上的非硅器件异质层 |
| US9324717B2 (en) * | 2013-12-28 | 2016-04-26 | Texas Instruments Incorporated | High mobility transistors |
| US9142676B2 (en) * | 2013-12-30 | 2015-09-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor liner of semiconductor device |
| US9660080B2 (en) * | 2014-02-28 | 2017-05-23 | Stmicroelectronics, Inc. | Multi-layer strained channel FinFET |
| US20150255456A1 (en) * | 2014-03-04 | 2015-09-10 | Globalfoundries Inc. | Replacement fin insolation in a semiconductor device |
| US9355920B2 (en) * | 2014-03-10 | 2016-05-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming semiconductor devices and FinFET devices, and FinFET devices |
| US9520498B2 (en) * | 2014-03-17 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET structure and method for fabricating the same |
| US9245980B2 (en) * | 2014-04-01 | 2016-01-26 | Globalfoundries Inc. | Methods of forming substantially defect-free, fully-strained silicon-germanium fins for a FinFET semiconductor device |
| US9450079B2 (en) * | 2014-04-09 | 2016-09-20 | International Business Machines Corporation | FinFET having highly doped source and drain regions |
| KR102190477B1 (ko) * | 2014-04-25 | 2020-12-14 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| US9224605B2 (en) * | 2014-05-01 | 2015-12-29 | Globalfoundries Inc. | Forming alternative material fins with reduced defect density by performing an implantation/anneal defect generation process |
| US9293324B2 (en) * | 2014-05-09 | 2016-03-22 | GlobalFoundries, Inc. | Methods of forming semiconductor devices including an electrically-decoupled fin |
| US9391140B2 (en) * | 2014-06-20 | 2016-07-12 | Globalfoundries Inc. | Raised fin structures and methods of fabrication |
| EP2978016B1 (en) * | 2014-07-25 | 2018-06-13 | IMEC vzw | A method for providing an nMOS device and a pMOS device on a silicon substrate and silicon substrate comprising an nMOS device and a pMOS device |
| US9263587B1 (en) * | 2014-09-04 | 2016-02-16 | Globalfoundries Inc. | Fin device with blocking layer in channel region |
| CN105489651B (zh) * | 2014-09-19 | 2019-02-01 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
| US9299618B1 (en) * | 2014-09-24 | 2016-03-29 | International Business Machines Corporation | Structure and method for advanced bulk fin isolation |
| US9524987B2 (en) * | 2014-10-21 | 2016-12-20 | United Microelectronics Corp. | Fin-shaped structure and method thereof |
| US9349594B1 (en) * | 2014-11-05 | 2016-05-24 | International Business Machines Corporation | Non-planar semiconductor device with aspect ratio trapping |
| US9881830B2 (en) * | 2015-01-06 | 2018-01-30 | Globalfoundries Inc. | Electrically insulated fin structure(s) with alternative channel materials and fabrication methods |
| US9391078B1 (en) * | 2015-01-16 | 2016-07-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and structure for finFET devices |
| US9953836B2 (en) * | 2015-01-28 | 2018-04-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Barrier layer above anti-punch through (APT) implant region to improve mobility of channel region of fin field effect transistor (FinFET) device structure |
| US9741622B2 (en) * | 2015-01-29 | 2017-08-22 | Globalfoundries Inc. | Methods of forming NMOS and PMOS FinFET devices and the resulting product |
| US10026659B2 (en) * | 2015-01-29 | 2018-07-17 | Globalfoundries Inc. | Methods of forming fin isolation regions under tensile-strained fins on FinFET semiconductor devices |
| US9847333B2 (en) * | 2015-03-09 | 2017-12-19 | Globalfoundries Inc. | Reducing risk of punch-through in FinFET semiconductor structure |
| TWI646686B (zh) * | 2015-03-30 | 2019-01-01 | 聯華電子股份有限公司 | 鰭狀結構及鰭狀結構切割製程 |
| US9583599B2 (en) * | 2015-04-22 | 2017-02-28 | International Business Machines Corporation | Forming a fin using double trench epitaxy |
| US9954107B2 (en) * | 2015-05-05 | 2018-04-24 | International Business Machines Corporation | Strained FinFET source drain isolation |
| US10903210B2 (en) * | 2015-05-05 | 2021-01-26 | International Business Machines Corporation | Sub-fin doped bulk fin field effect transistor (FinFET), Integrated Circuit (IC) and method of manufacture |
| US9514995B1 (en) * | 2015-05-21 | 2016-12-06 | Globalfoundries Inc. | Implant-free punch through doping layer formation for bulk FinFET structures |
| CN107636834B (zh) * | 2015-06-16 | 2021-11-09 | 英特尔公司 | 具有子鳍状物层的晶体管 |
| US9837415B2 (en) * | 2015-06-25 | 2017-12-05 | International Business Machines Corporation | FinFET structures having silicon germanium and silicon fins with suppressed dopant diffusion |
| US9425313B1 (en) * | 2015-07-07 | 2016-08-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US9698225B2 (en) * | 2015-07-07 | 2017-07-04 | International Business Machines Corporation | Localized and self-aligned punch through stopper doping for finFET |
| US20170033181A1 (en) * | 2015-07-28 | 2017-02-02 | Globalfoundries Inc. | Methods of forming replacement fins comprised of multiple layers of different semiconductor materials |
| US9583623B2 (en) * | 2015-07-31 | 2017-02-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device including fin structures disposed over buffer structures and manufacturing method thereof |
| US9472620B1 (en) * | 2015-09-04 | 2016-10-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device including fin structures and manufacturing method thereof |
| US10177240B2 (en) * | 2015-09-18 | 2019-01-08 | International Business Machines Corporation | FinFET device formed by a replacement metal-gate method including a gate cut-last step |
| DE112015006945T5 (de) * | 2015-09-25 | 2018-06-21 | Intel Corporation | Transistoren mit hoher Elektronenbeweglichkeit mit Heteroübergang-Dotierstoffdiffusionsbarriere |
| TWI677098B (zh) * | 2015-10-02 | 2019-11-11 | 聯華電子股份有限公司 | 鰭狀場效電晶體及其製造方法 |
| US9595599B1 (en) * | 2015-10-06 | 2017-03-14 | International Business Machines Corporation | Dielectric isolated SiGe fin on bulk substrate |
| CN106571383B (zh) * | 2015-10-08 | 2020-04-28 | 联华电子股份有限公司 | 半导体元件及其制作方法 |
| CN106611787A (zh) * | 2015-10-26 | 2017-05-03 | 联华电子股份有限公司 | 半导体结构及其制作方法 |
| US9773871B2 (en) * | 2015-11-16 | 2017-09-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor and method for fabricating the same |
| CN106960846B (zh) * | 2016-01-12 | 2020-07-28 | 联华电子股份有限公司 | 半导体元件及其制作方法 |
| US10243063B2 (en) * | 2016-07-29 | 2019-03-26 | Applied Materials, Inc. | Method of uniform channel formation |
-
2015
- 2015-10-26 CN CN201510700127.9A patent/CN106611787A/zh active Pending
- 2015-11-16 US US14/941,674 patent/US10497797B2/en active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20070221956A1 (en) * | 2006-03-23 | 2007-09-27 | Kabushiki Kaisha Toshiba | Semiconductor device and method of fabricating the same |
| US20140061820A1 (en) * | 2012-09-06 | 2014-03-06 | International Business Machines Corporation | Bulk finfet with controlled fin height and high-k liner |
| US20140151766A1 (en) * | 2012-12-05 | 2014-06-05 | Imec | FinFET DEVICE WITH DUAL-STRAINED CHANNELS AND METHOD FOR MANUFACTURING THEREOF |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113611743A (zh) * | 2021-06-11 | 2021-11-05 | 联芯集成电路制造(厦门)有限公司 | 半导体晶体管结构及其制作方法 |
| CN113611743B (zh) * | 2021-06-11 | 2022-06-07 | 联芯集成电路制造(厦门)有限公司 | 半导体晶体管结构及其制作方法 |
| US11955536B2 (en) | 2021-06-11 | 2024-04-09 | United Semiconductor (Xiamen) Co., Ltd. | Semiconductor transistor structure and fabrication method thereof |
Also Published As
| Publication number | Publication date |
|---|---|
| US20170117414A1 (en) | 2017-04-27 |
| US10497797B2 (en) | 2019-12-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10811516B2 (en) | Structure and formation method of semiconductor device structure with gate stack | |
| US11721760B2 (en) | Dopant concentration boost in epitaxially formed material | |
| US11315785B2 (en) | Epitaxial blocking layer for multi-gate devices and fabrication methods thereof | |
| US10096672B2 (en) | Semiconductor device having barrier layer to prevent impurity diffusion | |
| US9978650B2 (en) | Transistor channel | |
| CN104241134B (zh) | 具有替代鳍的非平面晶体管及其制造方法 | |
| CN104009080B (zh) | 具有应变阱区的FinFET | |
| US9627245B2 (en) | Methods of forming alternative channel materials on a non-planar semiconductor device and the resulting device | |
| CN106960846B (zh) | 半导体元件及其制作方法 | |
| US12336226B2 (en) | Semiconductor device structure including stacked nanostructures | |
| US12520543B2 (en) | Semiconductor device structure and method for forming the same | |
| US12477794B2 (en) | Semiconductor device and manufacturing method thereof | |
| US20140264493A1 (en) | Semiconductor Device and Fabricating the Same | |
| CN106611787A (zh) | 半导体结构及其制作方法 | |
| TWI888602B (zh) | 半導體裝置及其製造方法 | |
| TWI864940B (zh) | 半導體裝置 | |
| TWI662699B (zh) | 半導體結構及其製作方法 | |
| TWI872516B (zh) | 半導體裝置及其製造方法 | |
| US9590041B1 (en) | Semiconductor structure | |
| CN105742352A (zh) | 半导体器件及其制造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170503 |
|
| RJ01 | Rejection of invention patent application after publication |