[go: up one dir, main page]

CN106104796A - 具有改进热性能的堆叠式半导体裸片组合件及相关的系统及方法 - Google Patents

具有改进热性能的堆叠式半导体裸片组合件及相关的系统及方法 Download PDF

Info

Publication number
CN106104796A
CN106104796A CN201580012756.0A CN201580012756A CN106104796A CN 106104796 A CN106104796 A CN 106104796A CN 201580012756 A CN201580012756 A CN 201580012756A CN 106104796 A CN106104796 A CN 106104796A
Authority
CN
China
Prior art keywords
die
semiconductor die
insert
package substrate
attached
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201580012756.0A
Other languages
English (en)
Other versions
CN106104796B (zh
Inventor
迈克尔·科普曼斯
罗时剑
戴维·R·亨布里
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of CN106104796A publication Critical patent/CN106104796A/zh
Application granted granted Critical
Publication of CN106104796B publication Critical patent/CN106104796B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • H10W20/42
    • H10W40/25
    • H10W72/072
    • H10W72/20
    • H10W90/00
    • H10W40/22
    • H10W40/228
    • H10W70/63
    • H10W70/682
    • H10W72/07254
    • H10W72/073
    • H10W72/225
    • H10W72/244
    • H10W72/247
    • H10W72/252
    • H10W72/253
    • H10W72/877
    • H10W74/15
    • H10W90/26
    • H10W90/28
    • H10W90/288
    • H10W90/297
    • H10W90/401
    • H10W90/701
    • H10W90/721
    • H10W90/722
    • H10W90/724
    • H10W90/732
    • H10W90/734

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)

Abstract

本文揭示具有改进热性能的堆叠式半导体裸片组合件及相关的系统及方法。在一个实施例中,半导体裸片组合件可包含半导体裸片堆叠及导热外壳,所述导热外壳将所述半导体裸片堆叠至少部分封围于壳体内。封装衬底承载所述导热外壳,且插入物安置于所述导热外壳与所述半导体裸片堆叠之间。所述插入物的外围部分侧向延伸超过所述半导体裸片堆叠且耦合到插入于所述外围部分与所述封装衬底之间的多个传导构件。

Description

具有改进热性能的堆叠式半导体裸片组合件及相关的系统及 方法
技术领域
所揭示的实施例涉及半导体裸片组合件及管理此类组合件内的热量。特定来说,本技术涉及具有导热外壳及直接附接到外壳的插入物的堆叠式半导体装置组合件。
背景技术
封装式半导体裸片(包含存储器芯片、微处理器芯片及成像器芯片)通常包含安装于衬底上且围封于塑料保护罩中的半导体裸片。裸片包含功能特征(例如存储器单元、处理器电路及成像器装置),以及电连接到功能特征的接合垫。接合垫可经电连接到保护罩外侧的端子以允许裸片连接到更高阶的电路。
半导体制造者不断减小裸片封装的大小以装配于电子装置的空间约束内,同时也增大每一封装的功能能力以满足操作参数。一种用于增大半导体封装的处理能力而大体上不增大由封装覆盖的表面积(即,封装的“占用面积”)的方法是在单个封装中在彼此顶部上竖直堆叠多个半导体裸片。在此类竖直堆叠式封装中的裸片可通过使用穿硅通孔(TSV)将个别裸片的接合垫与相邻裸片的接合垫电耦合而互连。
在竖直堆叠式封装中,所产生的热量难以耗散,这增大了个别裸片、其间的结及封装作为一个整体的操作温度。在许多类型的装置中,这可使堆叠式裸片达到超过其最大操作温度(Tmax)的温度。
附图说明
图1到5是根据本技术的选定实施例配置的半导体裸片组合件的横截面图。
图6是包含根据本技术的实施例配置的半导体裸片组合件的系统的示意图。
具体实施方式
下文描述具有改进的热性能的堆叠式半导体裸片组合件及相关的系统及方法的若干实施例的特定细节。术语“半导体裸片”一般是指具有集成电路或组件、数据存储元件、处理组件及/或在半导体衬底上制造的其它特征的裸片。举例来说,半导体裸片可包含集成电路存储器及/或逻辑电路。相关领域的技术人员还将理解,本技术可具有额外实施例,且可在无下文参考图1到6描述的实施例的若干细节的情况下实践本技术。
如本文使用,鉴于图中展示的定向,术语“竖直”、“侧向”、“上部”及“下部”可指代半导体裸片组合件中的特征的相对方向或位置。举例来说,“上部”或“最上部”可指代经定位比另一特征更靠近页的顶部的特征。然而,这些术语应广义地解释为包含具有其它定向的半导体装置。
图1是根据本技术的实施例配置的半导体裸片组合件100(“组合件100”)的横截面图。组合件100包含经布置于堆叠105(“裸片堆叠105”)中的多个半导体裸片102及导热外壳(“外壳110”),所述外壳附接到插入于外壳110与裸片堆叠105之间的插入物120。插入物120包含外围部分122,外围部分122沿至少一个轴线侧向延伸超越裸片堆叠105的外围或占用面积。外围部分122包含多个接合垫123,其通过经插入于外围部分122与封装衬底130之间的个别传导构件(例如焊料凸块140)耦合到封装衬底130的对应接合垫132。封装衬底130可包含(例如)插入物、印刷电路板或具有将组合件100连接到外部电路(未展示)的电连接器133(例如,焊料凸块)的其它适当衬底。
在图1的所说明的实施例中,焊料凸块140可包含金属焊料球。在若干实施例中,焊料凸块140可具有等于或大于裸片堆叠105的竖直高度的竖直高度。举例来说,取决于裸片堆叠105的竖直高度,焊料凸块140可具有在从约200μm到约1mm或更多的范围中的竖直高度。焊料凸块的间距也可基于焊料凸块的竖直高度而变化。此外,虽然焊料凸块140在所说明的实施例中展示为具有小于其竖直高度的间距,但在其它实施例中,间距可等于或大于竖直高度。
外壳110包含盖部分112及附接到盖部分112或与其一体形成的壁部分113。盖部分112可通过第一界面材料115a(例如,粘合剂)附接到插入物120的背侧表面121。壁部分113竖直延伸远离盖部分112,且通过第二界面材料115b(例如,粘合剂)附接到封装衬底130的外围或上表面135。在所说明的实施例中,外壳110至少部分将裸片堆叠105封围于壳体(例如,腔室)内。在其它实施例中,外壳110可以不同方式配置或省略。举例来说,在一个实施例中,壁部分113可从外壳110省略。除提供保护罩之外,外壳110也可作为吸收热能且将其从裸片堆叠105耗散开的散热器。因此,外壳110可由导热材料制成,例如具有高导热率的镍、铜、铝、陶瓷材料(例如,氮化铝)及/或其它适当导热材料。
在一些实施例中,第一界面材料115a及/或第二界面材料115b可由此项技术中称为“热界面材料”或“TIM”的材料制成,“热界面材料”经设计以增大表面结处(例如,在裸片表面与散热器之间)的热传导。TIM可包含用传导材料(例如碳纳米管、焊料材料、类金刚石碳(DLC)等等)、以及相变材料掺杂的硅基脂、凝胶或粘合剂。在一些实施例中,举例来说,热界面材料可由亚利桑那州菲尼克斯市的信越化工公司(Shin-Etsu MicroSi,Inc.ofPhoenix,Arizona)所制造的X-23-7772-4TIM制成,X-23-7772-4TIM具有约3到4W/m°K的导热率。在其它实施例中,第一界面材料115a及/或第二界面材料115b可包含其它适当材料,例如金属(例如,铜)及/或其它适当导热材料。
在若干实施例中,裸片堆叠105可通过第三界面材料115c(例如粘合剂、裸片附接材料(例如,裸片附接膜或膏)、电介质间隔件或其它适当材料)附接到封装衬底130。在一个实施例中,第三界面材料115c是将裸片堆叠105与堆叠105下方的封装衬底130电隔离的电介质材料。在另一实施例中,第三界面材料115c可包含用于第一界面材料115a及/或第二界面材料115b的界面材料(例如,TIM)。在其它实施例中,可省略第三界面材料115c。举例来说,在一个实施例中,插入物120可将裸片堆叠105承载在封装衬底130上方,使得裸片堆叠105与封装衬底130由间隙(例如,空气间隙)分离。
裸片堆叠105可电耦合到插入物120,且通过多个互连件106(例如,铜柱、焊料凸块及/或其它传导特征)彼此电耦合。举例来说,互连件106的部分可附接到定位于插入物120的有效表面124处的对应接合垫125。半导体裸片102中的每一者可包含在互连件106的相对侧上耦合的多个贯穿衬底互连件108(例如,贯穿衬底通孔、TSV等等)。互连件及贯穿衬底互连件106及108可由各种类型的传导材料(例如,金属材料)形成,例如铜、镍、铝等等。在一些实施例中,传导材料可包含焊料(例如,基于SnAg的焊料)、充填导体的环氧树脂及/或其它导电材料。在选定实施例中,举例来说,互连件106可为铜柱,而在其它实施例中,互连件106可包含更复杂的结构,例如氮化物上凸块结构。在其它实施例中,互连件106可用其它类型的材料或结构替换,例如传导性膏。
除电连通之外,互连件106及贯穿衬底互连件108也将热量从裸片堆叠105朝向外壳110传递。在一些实施例中,裸片堆叠110的最外裸片104的贯穿衬底互连件108也可将热量从裸片堆叠110传递到封装衬底130。举例来说,贯穿衬底互连件108可与第三界面材料115c直接接触。在若干实施例中,组合件100也可包含在半导体裸片102之间以填隙方式定位的多个导热元件或“虚设元件”(未展示)以进一步促进穿过裸片堆叠105的热传递。此类虚设元件可具有至少大体与互连件106及/或贯穿衬底互连件108相似的结构及组成,除所述虚设元件并不电耦合到半导体裸片102的其它电路外。
底部填充材料117可经沉积(或以其它方式形成)于裸片堆叠105的半导体裸片102中的一些或全部裸片周围及/或之间以将互连件106彼此电隔离及/或增强半导体裸片102之间的机械连接。底部填充材料117可为非传导性环氧树脂膏(例如,由日本新泻的纳美仕公司(Namics Corporation of Niigata,Japan)制造的XS8448-171)、毛细管底部填充物、非传导性膜、经模制底部填充物及/或包含其它适当电绝缘材料。在一些实施例中,可基于底部填充材料117的导热率来选择底部填充材料117以增强贯穿裸片堆叠105的热耗散。
半导体裸片102可各自由半导体衬底形成,例如硅、绝缘体上硅、复合半导体(例如,氮化镓)或其它适当衬底。半导体衬底可经切割或单粒化为具有各种电路组件或功能特征(例如动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、快闪存储器、其它形式的集成电路装置(包含存储器、处理电路、成像组件)及/或其它半导体装置)中的任何者的半导体裸片。在选定实施例中,组合件100可经配置为混合存储器立方体(HMC),其中一些半导体裸片102提供数据存储(例如,DRAM裸片)且半导体裸片102中的至少一者提供HMC内的存储器控制(例如,DRAM控制)。在一些实施例中,半导体裸片102可包含除数据存储及/或存储器控制组件外及/或不同于所述组件的其它电路组件。此外,尽管在图1中展示的裸片堆叠105包含五个裸片,但在其它实施例中,堆叠105可包含少于五个裸片(例如,三个裸片)或五个以上裸片(例如,八个裸片、十个裸片、十二个裸片等等)。举例来说,在一个实施例中,裸片堆叠105可包含九个裸片而非五个裸片。
插入物120可包含印刷电路板、半导体衬底或经形成为不具有集成电路组件的其它适当衬底。举例来说,插入物120可包含由结晶、半结晶及/或陶瓷衬底材料(例如硅、多晶硅、氧化铝(Al2O3)、蓝宝石及/或其它适当材料)形成的“空白”衬底。在此实施例的一个方面中,插入物120可在不具有贯穿衬底互连件的情况下形成,这是因为插入物120是朝向组合件100的顶部而非朝向组合件的底部安置。举例来说,常规半导体裸片封装具有安置于封装衬底与半导体裸片堆叠之间的插入物。此布置需要插入物具有贯穿衬底互连件以将封装衬底与半导体裸片堆叠电连接。此布置也需要插入物为薄的以减少贯穿衬底互连件的竖直高度及纵横比。举例来说,常规插入物(或用来形成插入物的衬底)可通过背面研磨、蚀刻及/或化学机械抛光(CMP)薄化到适当大小。因此,插入物120定位成朝向组合件的顶部的一个优点在于插入物120可是相对厚的,且因此消除数个制造步骤。举例来说,可消除用于形成贯穿衬底互连件的衬底薄化、穿孔蚀刻及金属沉积过程。另一优点在于插入物120所增大的厚度可促进热量远离裸片堆叠105且朝向插入物的外围部分122侧向传递。
图2是根据本技术的另一实施例配置的半导体裸片组合件200(“组合件200”)的横截面图。组合件200可包含大体类似于组合件100的特征的特征。举例来说,组合件200包含封围于外壳110内且附接到半导体裸片堆叠205(“裸片堆叠205”)的插入物120。在图2的所说明实施例中,裸片堆叠205包含插入于多个存储器裸片202b之间的逻辑裸片202a。逻辑裸片202a可包含(例如)存储器控制器、串行化器/解串行化器电路及/或其它集成电路组合件。个别存储器裸片202b可包含(例如)经由互连件106及贯穿衬底互连件108可操作地耦合到逻辑裸片202a的集成电路组件的存储器单元的阵列或块。
在此实施例的一个方面中,在逻辑裸片202a与外壳110之间的插入物120的布置可减小操作期间由裸片堆叠205产生的热量的量。一般来说,由逻辑裸片(例如,逻辑裸片202a)产生的热量可明显大于由存储器裸片(例如,存储器裸片202b)共同产生的热量。例如,HMC组合件中的逻辑裸片可消耗操作期间的总电力的80%。在常规半导体裸片组合件中,在插入物朝向组合件的底部的情况下定位逻辑裸片。因而,来自逻辑裸片的热量在到组合件的外壳途中传递穿过存储器裸片,这增大了组合件的总体温度。随着温度接近或增大超过最大操作温度(Tmax),组合件的操作性能下降。举例来说,通常需要降低(例如,逻辑裸片的)处理速度以将操作维持在于可接受温度下。在一些例子中,举例来说,需要将数据输送量处理量减少到最大输送量处理量水平的四分之一,使得组合件保持在Tmax或低于Tmax。相反,根据本技术的若干实施例配置的HMC及其它裸片组合件可减小穿过存储器裸片202b的热量流。特定来说,插入物120将逻辑裸片202a定位成靠近外壳110以引导热量流远离存储器裸片202b。这又可使逻辑裸片202a及存储器裸片202b能够在低于Tmax温度下操作,且因此以更快速度且以更多数据处理量操作。
在图2的所说明实施例中,沿至少一个轴线,逻辑裸片202a的占用面积大于个别存储器裸片202b。在此实施例的一个方面中,逻辑裸片202a的特定集成电路组件可经形成朝向逻辑裸片202a的外部分201,外部分201在逻辑裸片202a与存储器裸片202b之间的结209外围。举例来说,具有较高操作温度的电路(例如,串行化器/解串行化器电路)可经形成为朝向外部分201。在这些电路经定位朝向外部分201的情况下,结209传递更少热量,且因此裸片堆叠205可以更低操作温度操作。
图3是根据本技术的另一实施例配置的半导体裸片组合件300(“组合件300”)的横截面图。组合件300可包含大体类似于组合件100的特征的特征。举例来说,组合件300包含封围于外壳110内且附接到裸片堆叠105的插入物120。在图3的所说明实施例中,组合件300包含安置于凸起接合垫323与332之间的传导构件(或焊料凸块440)。在若干实施例中,接合垫323及/或接合垫332的高度可经配置以容纳具有各种大小及/或间距的焊料凸块。另外或替代地,接合垫323及/或332的高度可经选择以容纳各种高度的裸片堆叠105。此外,在一些实施例中,可仅使一组接合垫323及332凸起。
如在图3中进一步展示,插入物120包含(例如)传导迹线、接合垫及/或在接合垫323与125之间电耦合的其它适当传导结构的再分布网络327。如所展示,再分布网络327可包含在接合垫323与125之间耦合的一或多个电路元件329(示意性展示)。在若干实施例中,电路元件329可包含电容器、电阻器及/或其它适当电路元件。举例来说,电路元件329可包含经配置以调节通过电力供应器(未展示)提供到裸片堆叠105的电压或电力的大面积金属电容器及/或电感器。
图4是根据本技术的另一实施例配置的半导体裸片组合件400(“组合件400”)的横截面图。组合件400可包含大体类似于图1的组合件100的特征的特征。举例来说,组合件400包含封围于外壳110内的插入物120,插入物120经耦合到插入于外围部分122与封装衬底130之间的传导结构440。在图4的所说明实施例中,传导结构440中的每一者可包含在封装衬底130的接合垫132与中间支撑件445上的对应接合垫444之间耦合的第一焊料凸块442a。中间支撑件445可包含将接合垫444电耦合到中间支撑件445的相对侧上的对应接合垫446的贯穿衬底互连件448。接合垫446可又通过第二焊料凸块442b耦合到插入物120的接合垫123。
在此实施例的一个方面中,中间支撑件145可相对于焊料凸块140(图1)的高度减小第一焊料凸块442a及第二焊料凸块442b的高度。在一些实施例中,第一焊料凸块442a及第二焊料凸块442b可为更小,且传导结构440可包含额外水平的中间支撑件及焊料凸块以进一步减小焊料凸块的高度。举例来说,在一些实施例中,传导结构可包含两个或两个以上中间支撑件,其中焊料凸块安置于中间支撑件中的每一者之间。在若干实施例中,中间支撑件445可包含至少部分围绕裸片堆叠105的外围的单一结构。举例来说,中间支撑件445可包含具有接纳裸片堆叠105的开口的图案化插入物。在另一实施例中,中间支撑件445可包含金属框。在其它实施例中,中间支撑件445可包含在一对焊料凸块之间或在多对焊料凸块之间的离散元件。
图5是根据本技术的另一实施例配置的半导体裸片组合件500(“组合件500”)的横截面图。组合件500可包含大体类似于图1的组合件100的特征的特征。举例来说,组合件500包含封围于外壳110内且附接到封装衬底530的插入物120。在图5的所说明实施例中,封装衬底530包含腔室537,腔室537具有凹入于封装衬底530的上表面135下方且通过第三界面材料115c附接到裸片堆叠105的凹入表面539。插入物120经耦合到定位于腔室537外侧的在插入物120的接合垫523与封装衬底530的对应接合垫532之间的多个焊料凸块540。在若干实施例中,焊料凸块540可类似于图1的焊料凸块140,但具有更小的竖直高度及/或间距。
在若干实施例中,组合件500的竖直轮廓(例如,高度)小于上文参考图1到4分别详细描述的组合件100到400的竖直轮廓。在各种实施例中,组合件500的竖直轮廓可部分由腔室537的深度及/或腔室537内的裸片堆叠105的竖直高度决定。尽管在图5中展示的裸片堆叠105完全安置于腔室537内,但在其它实施例中,裸片堆叠105的部分可至少部分延伸于腔室537外侧(例如,当裸片堆叠105具有大于腔室537的深度的高度时)。在一个实施例中,逻辑裸片(未展示)可经承载于腔室537外侧,而存储器裸片(未展示)可保持于腔室537内。此外,在一些实施例中,腔室外侧的焊料凸块540可具有与互连件106的在插入物120与裸片堆叠105之间的部分相同的高度,而在其它实施例中,焊料凸块540可具有不同于互连件106的此部分的高度(例如,更大的高度)。
上文参考图1到5描述的堆叠式半导体裸片组合件中的任一者可并入大量更大及/或更复杂系统中的任何者,所述系统的代表性实例是图6中示意性展示的系统670。系统670可包含半导体裸片组合件600、电源672、驱动器674、处理器676及/或其它子系统或组件678。半导体裸片组合件600可包含大体类似于上文描述的堆叠式半导体裸片组合件的特征的特征,且因此可包含增强热量耗散的各种特征。所得系统670可执行多种多样的功能(例如存储器存储、数据处理及/或其它适当功能)中的任何者。因此,代表性系统670可包含(但不限于)手持式装置(例如,移动电话、平板计算机、数字阅读器及数字音频播放器)、计算机及电器。系统670的组件可装纳于单个单元中或分布于多个互连的单元上(例如,通过通信网络)。系统670的组件也可包含远程装置及多种多样的计算机可读媒体中的任何者。
根据上文将了解,在本文中已出于说明的目的描述本技术的特定实施例,但可在不脱离本发明的情况下做出各种修改。举例来说,尽管关于HMC描述半导体裸片组合件的许多实施例,但在其它实施例中,半导体裸片组合件可经配置为其它存储器装置或其它类型的堆叠式裸片组合件。另外,虽然在所说明的实施例中,特定特征或组件已展示为具有特定布置或配置,但其它布置及配置是可能的。举例来说,图1的焊料凸块140可安置于裸片堆叠105的单个侧处而非安置于两个侧或多个侧处。焊料凸块140也可包含相较于在所说明实施例中展示的更大或更小数目的焊料凸块。而且,在特定实施例中,图2的逻辑裸片202a可安置于存储器裸片202b与封装衬底130之间而非存储器裸片202b与插入物120之间。另外,在特定实施例的上下文中描述的新技术的特定方面也可在其它实施例中组合或消除。举例来说,图5的组合件500可包含图3的再分布网络327的电路元件329。此外,尽管与新技术的特定实施例相关的优点已在那些实施例的上下文中描述,但其它实施例也可展现此类优点,且并非所有实施例需要必要地展现此类优点来落入本技术的范围内。因此,本发明及相关技术可涵盖在本文中未清楚展示或描述的其它实施例。

Claims (35)

1.一种半导体裸片组合件,其包括:
半导体裸片堆叠;
导热外壳;
插入物,其在所述导热外壳与所述半导体裸片堆叠之间,其中所述插入物的外围部分侧向延伸超过所述半导体裸片堆叠;
封装衬底,其承载所述导热外壳;及
多个传导构件,其经插入于所述封装衬底与所述插入物的所述外围部分之间。
2.根据权利要求1所述的裸片组合件,其中所述导热外壳包含:
盖部分,其附接到所述插入物的背侧表面;及
壁部分,其在所述盖部分与所述封装衬底之间竖直延伸;
其中所述壁部分附接到所述封装衬底的外表面。
3.根据权利要求2所述的裸片组合件,其中所述半导体裸片堆叠包含:
存储器裸片堆叠;及
逻辑裸片,其安置于所述存储器裸片堆叠与所述插入物之间。
4.根据权利要求1所述的裸片组合件,其中所述裸片组合件进一步包括经插入于所述封装衬底与所述半导体裸片堆叠之间的界面材料。
5.根据权利要求4所述的裸片组合件,其中:
所述界面材料是电绝缘的;
所述半导体裸片堆叠包含具有延伸穿过其的多个贯穿衬底互连件的最外裸片;且所述多个贯穿衬底互连件接触所述界面材料。
6.根据权利要求1所述的裸片组合件,其中所述半导体裸片堆叠进一步包括:
存储器裸片堆叠,其具有第一占用面积;及
逻辑裸片,其具有沿所述存储器裸片堆叠的至少一个轴线大于所述第一占用面积的第二占用面积。
7.根据权利要求6所述的裸片组合件,其中所述插入物具有沿所述逻辑裸片的至少一个轴线大于所述第二占用面积的第三占用面积。
8.根据权利要求6所述的裸片组合件,其中所述个别传导构件包含焊料凸块。
9.根据权利要求1所述的裸片组合件,其中所述插入物包含将所述传导构件电耦合到所述半导体裸片堆叠的再分布网络,且其中所述再分布网络包含在所述传导构件中的至少一者与所述半导体裸片堆叠之间耦合的电路元件。
10.根据权利要求9所述的裸片组合件,其中所述电路元件包含电容器。
11.根据权利要求1所述的裸片组合件,其中所述封装衬底包含:
外表面,其附接到所述导热外壳;及
凹入表面,其相对于所述外表面凹入,其中所述半导体裸片堆叠附接到所述凹入表面。
12.一种半导体裸片组合件,其包括:
导热外壳;
封装衬底,其中所述封装衬底及所述导热外壳一起界定壳体;
插入物,其附接到所述壳体内的所述导热外壳;及
半导体裸片堆叠,其安置于所述插入物与所述壳体内的所述封装衬底之间。
13.根据权利要求12所述的裸片组合件,其中:
所述插入物包含多个第一接合垫;
所述封装衬底包含多个第二接合垫;且
所述半导体裸片组合件进一步包括多个传导构件,
其中个别传导构件经安置于个别第一接合垫与个别第二接合垫之间。
14.根据权利要求13所述的裸片组合件,其中所述个别传导构件包含焊料凸块。
15.根据权利要求13所述的裸片组合件,其中所述多个传导构件包含:
个别第一焊料凸块,其耦合到所述个别第一接合垫,
个别第二焊料凸块,其耦合到所述个别第二接合垫,及
中间支撑件,其经安置于所述个别第一焊料凸块与所述个别第二焊料凸块之间。
16.根据权利要求15所述的裸片组合件,其中所述中间支撑件包含半导体材料。
17.一种半导体裸片组合件,其包括:
封装衬底,其具有腔室;
半导体裸片堆叠,其至少部分经安置于所述腔室内;
插入物,其附接到所述半导体裸片堆叠,其中所述插入物在所述腔室外侧;及
导热外壳,其在所述腔室上方侧向延伸,其中所述导热外壳包含附接到所述封装衬底的第一部分及附接到所述插入物的第二部分。
18.根据权利要求17所述的裸片组合件,其中所述插入物的外围部分侧向延伸超过所述半导体裸片堆叠,且其中所述半导体裸片组合件进一步包括经插入于所述封装衬底与所述插入物的所述外围部分之间的多个焊料凸块。
19.根据权利要求17所述的裸片组合件,其中所述半导体裸片堆叠包含存储器裸片堆叠及插入于所述存储器裸片堆叠与所述插入物之间的逻辑裸片。
20.根据权利要求19所述的裸片组合件,其中所述逻辑裸片在所述腔室外侧附接到所述封装衬底。
21.一种形成半导体裸片组合件的方法,其包括:
将半导体裸片堆叠附接到插入物;
在封装衬底与所述插入物的外围部分处的有效表面之间形成焊料凸块;及
将导热外壳附接到所述插入物的与所述有效表面相对的背侧表面以至少部分将所述插入物及所述半导体裸片堆叠封围于壳体内。
22.根据权利要求21所述的方法,其中所述方法进一步包含:将所述导热外壳附接到所述封装衬底。
23.根据权利要求21所述的方法,其中所述方法进一步包含:将所述半导体裸片堆叠附接到所述封装衬底,使得所述焊料凸块在所述半导体裸片堆叠与所述导热外壳之间竖直延伸。
24.根据权利要求23所述的方法,其中形成所述焊料凸块包含:形成具有约等于或大于所述半导体裸片堆叠的竖直高度的竖直高度的焊料凸块。
25.根据权利要求21所述的方法,其中形成所述焊料凸块包含:将所述焊料凸块中的每一者附接到所述插入物上的接合垫且附接到所述封装衬底上的对应接合垫。
26.根据权利要求21所述的方法,其中形成所述焊料凸块包含:将第一焊料凸块附接到所述插入物上的第一接合垫;且其中所述方法进一步包括:
将第二焊料凸块附接到所述封装衬底上的第二接合垫;以及
将中间支撑件安置于个别第一焊料凸块与个别第二焊料凸块之间。
27.根据权利要求21所述的方法,其中所述半导体裸片堆叠包含附接到逻辑裸片的存储器裸片堆叠,且其中将所述半导体裸片堆叠附接到所述插入物进一步包含将所述逻辑裸片附接到所述插入物而使其位于所述插入物与所述存储器裸片堆叠之间。
28.根据权利要求27所述的方法,其进一步包括:在所述插入物上形成再分布网络,
所述再分布网络将所述焊料凸块电耦合到所述半导体裸片堆叠。
29.根据权利要求28所述的方法,其中形成所述再分布网络包含:形成在所述存储器裸片堆叠与所述插入物之间电耦合的电路元件。
30.根据权利要求29所述的方法,其中所述电路元件包含电容器。
31.一种形成半导体裸片组合件的方法,其包括:
将半导体裸片堆叠至少部分安置于封装衬底的腔室内;
将插入物附接到所述半导体裸片堆叠及所述封装衬底的邻近于所述腔室的外围表面;以及
将所述插入物至少部分封围于导热外壳内。
32.根据权利要求31所述的方法,其进一步包括在所述封装衬底与所述插入物的在所述腔室外侧的部分之间形成焊料凸块。
33.根据权利要求31所述的方法,其进一步包括将所述导热外壳附接到所述封装衬底。
34.根据权利要求31的半导体裸片组合件,其进一步包括:
将逻辑裸片附接到存储器裸片堆叠以形成所述半导体裸片堆叠;以及
将所述存储器裸片堆叠附接到具有所述腔室的所述封装衬底。
35.一种半导体系统,其包括:
混合存储器立方体HMC,其包含
封装衬底,
导热外壳,其界定壳体,
插入物,其附接到所述壳体内的所述导热外壳,
半导体裸片堆叠,其在所述壳体内,其中所述裸片堆叠包含存储器裸片堆叠及附接到所述存储器裸片堆叠的至少一个逻辑裸片,及
多个焊料凸块,其在所述插入物与所述封装衬底之间耦合,其中所述多个焊料凸块邻近于所述半导体裸片堆叠;及
驱动器,其经由所述封装衬底电耦合到所述HMC。
CN201580012756.0A 2014-03-31 2015-03-30 具有改进热性能的堆叠式半导体裸片组合件及相关的系统及方法 Active CN106104796B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/231,101 2014-03-31
US14/231,101 US9269700B2 (en) 2014-03-31 2014-03-31 Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods
PCT/US2015/023377 WO2015153481A1 (en) 2014-03-31 2015-03-30 Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods

Publications (2)

Publication Number Publication Date
CN106104796A true CN106104796A (zh) 2016-11-09
CN106104796B CN106104796B (zh) 2019-01-04

Family

ID=54191473

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580012756.0A Active CN106104796B (zh) 2014-03-31 2015-03-30 具有改进热性能的堆叠式半导体裸片组合件及相关的系统及方法

Country Status (7)

Country Link
US (2) US9269700B2 (zh)
EP (1) EP3127151B1 (zh)
JP (1) JP6339222B2 (zh)
KR (1) KR101915869B1 (zh)
CN (1) CN106104796B (zh)
TW (1) TWI553785B (zh)
WO (1) WO2015153481A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108122856A (zh) * 2016-11-29 2018-06-05 京瓷株式会社 半导体元件搭载基板
CN110021557A (zh) * 2017-12-01 2019-07-16 美光科技公司 半导体装置封装及相关方法
CN110223961A (zh) * 2018-03-02 2019-09-10 美光科技公司 具有封装级热调节器机构的电子装置及相关联系统、装置及方法
CN111384020A (zh) * 2018-12-31 2020-07-07 美光科技公司 具有直通时钟迹线的半导体封装和相关联的装置、系统及方法
CN111883513A (zh) * 2020-06-19 2020-11-03 北京百度网讯科技有限公司 芯片封装结构及电子设备
CN111952430A (zh) * 2019-05-15 2020-11-17 日月光半导体制造股份有限公司 半导体装置封装
CN112542431A (zh) * 2019-09-20 2021-03-23 三星电子株式会社 具有半导体封装件和用于散热的导热层的半导体装置
CN113517253A (zh) * 2020-04-09 2021-10-19 南亚科技股份有限公司 半导体封装件
CN113851385A (zh) * 2020-06-25 2021-12-28 美光科技公司 辐射热集体接合器及群体接合器
CN114937657A (zh) * 2017-08-23 2022-08-23 美光科技公司 用于改善堆叠式半导体装置中电力递送及发信的方法及系统
CN115243446A (zh) * 2021-04-22 2022-10-25 西部数据技术公司 具有堆叠无源组件的印刷电路板

Families Citing this family (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10026720B2 (en) * 2015-05-20 2018-07-17 Broadpak Corporation Semiconductor structure and a method of making thereof
US9195281B2 (en) 2013-12-31 2015-11-24 Ultravision Technologies, Llc System and method for a modular multi-panel display
US9269700B2 (en) 2014-03-31 2016-02-23 Micron Technology, Inc. Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods
EP3143643B1 (en) * 2014-05-15 2022-06-01 Intel Corporation Molded composite enclosure for integrated circuit assembly
US9881908B2 (en) * 2016-01-15 2018-01-30 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out package on package structure and methods of forming same
US9918407B2 (en) * 2016-08-02 2018-03-13 Qualcomm Incorporated Multi-layer heat dissipating device comprising heat storage capabilities, for an electronic device
US10068879B2 (en) * 2016-09-19 2018-09-04 General Electric Company Three-dimensional stacked integrated circuit devices and methods of assembling the same
KR102624199B1 (ko) 2016-11-17 2024-01-15 에스케이하이닉스 주식회사 관통 실리콘 비아 기술을 적용한 반도체 패키지
TWI628771B (zh) * 2016-11-29 2018-07-01 京瓷股份有限公司 半導體元件搭載基板
US9984984B1 (en) 2016-11-29 2018-05-29 Kyocera Corporation Semiconductor element mounting board
JP6727111B2 (ja) * 2016-12-20 2020-07-22 新光電気工業株式会社 半導体装置及びその製造方法
US10062634B2 (en) * 2016-12-21 2018-08-28 Micron Technology, Inc. Semiconductor die assembly having heat spreader that extends through underlying interposer and related technology
US11397687B2 (en) 2017-01-25 2022-07-26 Samsung Electronics Co., Ltd. Flash-integrated high bandwidth memory appliance
US10410969B2 (en) * 2017-02-15 2019-09-10 Mediatek Inc. Semiconductor package assembly
US10199356B2 (en) 2017-02-24 2019-02-05 Micron Technology, Inc. Semiconductor device assembles with electrically functional heat transfer structures
WO2018190952A1 (en) * 2017-04-14 2018-10-18 Google Llc Integration of silicon photonics ic for high data rate
US10025047B1 (en) 2017-04-14 2018-07-17 Google Llc Integration of silicon photonics IC for high data rate
US10090282B1 (en) 2017-06-13 2018-10-02 Micron Technology, Inc. Semiconductor device assemblies with lids including circuit elements
US10096576B1 (en) 2017-06-13 2018-10-09 Micron Technology, Inc. Semiconductor device assemblies with annular interposers
US10797020B2 (en) * 2017-12-29 2020-10-06 Micron Technology, Inc. Semiconductor device assemblies including multiple stacks of different semiconductor dies
US10453820B2 (en) * 2018-02-07 2019-10-22 Micron Technology, Inc. Semiconductor assemblies using edge stacking and methods of manufacturing the same
US10700028B2 (en) 2018-02-09 2020-06-30 Sandisk Technologies Llc Vertical chip interposer and method of making a chip assembly containing the vertical chip interposer
GB2575038B (en) * 2018-06-25 2023-04-19 Lumentum Tech Uk Limited A Semiconductor Separation Device
US10825774B2 (en) 2018-08-01 2020-11-03 Samsung Electronics Co., Ltd. Semiconductor package
KR102573760B1 (ko) * 2018-08-01 2023-09-04 삼성전자주식회사 반도체 패키지
US10892250B2 (en) * 2018-12-21 2021-01-12 Powertech Technology Inc. Stacked package structure with encapsulation and redistribution layer and fabricating method thereof
US10879260B2 (en) 2019-02-28 2020-12-29 Sandisk Technologies Llc Bonded assembly of a support die and plural memory dies containing laterally shifted vertical interconnections and methods for making the same
US11152330B2 (en) * 2019-04-16 2021-10-19 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package structure and method for forming the same
US11728238B2 (en) * 2019-07-29 2023-08-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package with heat dissipation films and manufacturing method thereof
WO2021059092A1 (en) * 2019-09-24 2021-04-01 3M Innovative Properties Company Methods and devices using microchannels for interconnections
US11456284B2 (en) * 2019-10-17 2022-09-27 Micron Technology, Inc. Microelectronic device assemblies and packages and related methods
US12199068B2 (en) 2019-10-17 2025-01-14 Micron Technology, Inc. Methods of forming microelectronic device assemblies and packages
CN112687615B (zh) 2019-10-17 2025-03-07 美光科技公司 微电子装置组合件、封装体和相关方法
US11488936B2 (en) * 2019-12-18 2022-11-01 Xilinx, Inc. Stacked silicon package assembly having vertical thermal management
US20210391301A1 (en) * 2020-06-10 2021-12-16 Intel Corporation High speed memory system integration
US11552045B2 (en) 2020-08-17 2023-01-10 Micron Technology, Inc. Semiconductor assemblies with redistribution structures for die stack signal routing
KR20220162469A (ko) 2021-06-01 2022-12-08 삼성전자주식회사 반도체 장치 및 이를 포함하는 반도체 패키지
US20230035100A1 (en) * 2021-07-29 2023-02-02 Marvell Asia Pte Ltd heat dissipation and electrical robustness in a three-dimensional package of stacked integrated circuits
US12112792B2 (en) * 2021-08-10 2024-10-08 Micron Technology, Inc. Memory device for wafer-on-wafer formed memory and logic
US12068282B2 (en) * 2021-08-18 2024-08-20 Micron Technology, Inc. Hybrid metallic structures in stacked semiconductor devices and associated systems and methods
US12191233B2 (en) 2022-07-28 2025-01-07 Adeia Semiconductor Bonding Technologies Inc. Embedded cooling systems and methods of manufacturing embedded cooling systems
US20240071854A1 (en) * 2022-08-31 2024-02-29 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-die package and methods of formation
US12261099B2 (en) 2022-12-23 2025-03-25 Adeia Semiconductor Bonding Technologies Inc. Embedded cooling systems with coolant channel for device packaging
KR20250130348A (ko) 2022-12-29 2025-09-01 아데이아 세미컨덕터 본딩 테크놀로지스 인코포레이티드 진보된 디바이스 패키징을 위한 임베딩된 냉각 어셈블리 및 그 제조 방법
CN120513517A (zh) 2022-12-31 2025-08-19 美商艾德亚半导体接合科技有限公司 嵌入式液体冷却
US12341083B2 (en) 2023-02-08 2025-06-24 Adeia Semiconductor Bonding Technologies Inc. Electronic device cooling structures bonded to semiconductor elements
US12176263B2 (en) 2023-03-31 2024-12-24 Adeia Semiconductor Bonding Technologies Inc. Integrated cooling assembly including coolant channel on the backside semiconductor device
US12191235B2 (en) 2023-05-17 2025-01-07 Adeia Semiconductor Bonding Technologies Inc. Integrated cooling assemblies including signal redistribution and methods of manufacturing the same
US12191234B2 (en) 2023-05-17 2025-01-07 Adeia Semiconductor Bonding Technologies Inc. Integrated cooling assemblies for advanced device packaging and methods of manufacturing the same
US12283490B1 (en) 2023-12-21 2025-04-22 Adeia Semiconductor Bonding Technologies Inc. Integrated cooling assemblies for advanced device packaging and methods of manufacturing the same
US12368087B2 (en) 2023-12-26 2025-07-22 Adeia Semiconductor Bonding Technologies Inc. Embedded cooling systems for advanced device packaging and methods of manufacturing the same
US12322677B1 (en) 2024-02-07 2025-06-03 Adeia Semiconductor Bonding Technologies Inc. Fluid channel geometry optimizations to improve cooling efficiency
US12525506B2 (en) 2024-02-07 2026-01-13 Adeia Semiconductor Bonding Technologies Inc. Embedded cooling systems for advanced device packaging and methods of manufacturing the same
US12532432B2 (en) 2024-03-29 2026-01-20 Adeia Semiconductor Bonding Technologies Inc. Hotspot mitigation in fluid cooling
US12176264B1 (en) 2024-03-29 2024-12-24 Adeia Semiconductor Bonding Technologies Inc. Manifold designs for embedded liquid cooling in a package
US12336141B1 (en) 2024-03-29 2025-06-17 Adeia Semiconductor Bonding Technologies Inc. Cold plate cavity designs for improved thermal performance
US12500138B2 (en) 2024-04-17 2025-12-16 Adeia Semiconductor Bonding Technologies Inc. Cooling channel shape with substantially constant cross sectional area
US12266545B1 (en) 2024-05-24 2025-04-01 Adeia Semiconductor Bonding Technologies Inc. Structures and methods for integrated cold plate in XPUs and memory
US12412808B1 (en) 2024-12-20 2025-09-09 Adeia Semiconductor Bonding Technologies Inc. Cold plate and manifold integration for high reliability
US12513855B1 (en) 2025-03-07 2025-12-30 Adeia Semiconductor Bonding Technologies Inc. Integrated cooling assembly with upper and lower channels

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5977640A (en) 1998-06-26 1999-11-02 International Business Machines Corporation Highly integrated chip-on-chip packaging
JP2000223645A (ja) 1999-02-01 2000-08-11 Mitsubishi Electric Corp 半導体装置
US6580611B1 (en) * 2001-12-21 2003-06-17 Intel Corporation Dual-sided heat removal system
JP2004087700A (ja) * 2002-08-26 2004-03-18 Nec Semiconductors Kyushu Ltd 半導体装置およびその製造方法
TWI231977B (en) 2003-04-25 2005-05-01 Advanced Semiconductor Eng Multi-chips package
JP3842759B2 (ja) * 2003-06-12 2006-11-08 株式会社東芝 三次元実装半導体モジュール及び三次元実装半導体システム
US7452743B2 (en) 2005-09-01 2008-11-18 Aptina Imaging Corporation Microelectronic imaging units and methods of manufacturing microelectronic imaging units at the wafer level
JP2007234881A (ja) * 2006-03-01 2007-09-13 Oki Electric Ind Co Ltd 半導体チップを積層した半導体装置及びその製造方法
KR100874910B1 (ko) 2006-10-30 2008-12-19 삼성전자주식회사 수직형 열방출 통로를 갖는 적층형 반도체 패키지 및 그제조방법
KR100855887B1 (ko) * 2008-02-25 2008-09-03 주식회사 메모리앤테스팅 스택형 반도체 패키지 및 그 스택 방법
DE102008048420A1 (de) * 2008-06-27 2010-01-28 Qimonda Ag Chip-Anordnung und Verfahren zum Herstellen einer Chip-Anordnung
US8390035B2 (en) * 2009-05-06 2013-03-05 Majid Bemanian Massively parallel interconnect fabric for complex semiconductor devices
US8263434B2 (en) 2009-07-31 2012-09-11 Stats Chippac, Ltd. Semiconductor device and method of mounting die with TSV in cavity of substrate for electrical interconnect of Fi-PoP
US8344512B2 (en) 2009-08-20 2013-01-01 International Business Machines Corporation Three-dimensional silicon interposer for low voltage low power systems
US8093714B2 (en) * 2009-12-10 2012-01-10 Semtech Corporation Chip assembly with chip-scale packaging
US8299608B2 (en) * 2010-07-08 2012-10-30 International Business Machines Corporation Enhanced thermal management of 3-D stacked die packaging
US9385055B2 (en) * 2010-08-20 2016-07-05 Ati Technologies Ulc Stacked semiconductor chips with thermal management
US8472190B2 (en) 2010-09-24 2013-06-25 Ati Technologies Ulc Stacked semiconductor chip device with thermal management
KR20120053332A (ko) 2010-11-17 2012-05-25 삼성전자주식회사 반도체 패키지 및 이의 제조 방법
TW201225249A (en) * 2010-12-08 2012-06-16 Ind Tech Res Inst Stacked structure and stacked method for three-dimensional integrated circuit
US9269646B2 (en) * 2011-11-14 2016-02-23 Micron Technology, Inc. Semiconductor die assemblies with enhanced thermal management and semiconductor devices including same
US9129958B2 (en) 2011-12-22 2015-09-08 Intel Corporation 3D integrated circuit package with window interposer
US9287240B2 (en) * 2013-12-13 2016-03-15 Micron Technology, Inc. Stacked semiconductor die assemblies with thermal spacers and associated systems and methods
US9269700B2 (en) 2014-03-31 2016-02-23 Micron Technology, Inc. Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108122856A (zh) * 2016-11-29 2018-06-05 京瓷株式会社 半导体元件搭载基板
CN108122856B (zh) * 2016-11-29 2021-05-14 京瓷株式会社 半导体元件搭载基板
CN114937657A (zh) * 2017-08-23 2022-08-23 美光科技公司 用于改善堆叠式半导体装置中电力递送及发信的方法及系统
CN110021557A (zh) * 2017-12-01 2019-07-16 美光科技公司 半导体装置封装及相关方法
CN110021557B (zh) * 2017-12-01 2024-03-12 美光科技公司 半导体装置封装及相关方法
CN110223961B (zh) * 2018-03-02 2023-06-06 美光科技公司 具有封装级热调节器机构的电子装置及相关联系统、装置及方法
CN110223961A (zh) * 2018-03-02 2019-09-10 美光科技公司 具有封装级热调节器机构的电子装置及相关联系统、装置及方法
CN111384020A (zh) * 2018-12-31 2020-07-07 美光科技公司 具有直通时钟迹线的半导体封装和相关联的装置、系统及方法
US11855048B2 (en) 2018-12-31 2023-12-26 Micron Technology, Inc. Semiconductor packages with pass-through clock traces and associated systems and methods
CN111952430B (zh) * 2019-05-15 2025-10-10 日月光半导体制造股份有限公司 半导体装置封装
CN111952430A (zh) * 2019-05-15 2020-11-17 日月光半导体制造股份有限公司 半导体装置封装
CN112542431A (zh) * 2019-09-20 2021-03-23 三星电子株式会社 具有半导体封装件和用于散热的导热层的半导体装置
CN113517253A (zh) * 2020-04-09 2021-10-19 南亚科技股份有限公司 半导体封装件
CN111883513A (zh) * 2020-06-19 2020-11-03 北京百度网讯科技有限公司 芯片封装结构及电子设备
US11594465B2 (en) 2020-06-19 2023-02-28 Beijing Baidu Netcom Science And Technology Co., Ltd. Chip package and electronic device
CN113851385A (zh) * 2020-06-25 2021-12-28 美光科技公司 辐射热集体接合器及群体接合器
CN115243446A (zh) * 2021-04-22 2022-10-25 西部数据技术公司 具有堆叠无源组件的印刷电路板

Also Published As

Publication number Publication date
TWI553785B (zh) 2016-10-11
US20160141270A1 (en) 2016-05-19
EP3127151A1 (en) 2017-02-08
CN106104796B (zh) 2019-01-04
KR101915869B1 (ko) 2019-01-07
US10461059B2 (en) 2019-10-29
JP6339222B2 (ja) 2018-06-06
EP3127151B1 (en) 2024-05-01
TW201601259A (zh) 2016-01-01
WO2015153481A1 (en) 2015-10-08
JP2017510076A (ja) 2017-04-06
US20150279828A1 (en) 2015-10-01
US9269700B2 (en) 2016-02-23
KR20160113201A (ko) 2016-09-28
EP3127151A4 (en) 2017-10-04

Similar Documents

Publication Publication Date Title
JP6339222B2 (ja) 改良された熱性能を有する積層半導体ダイアセンブリならびに関連するシステムおよび方法
US11715725B2 (en) Semiconductor device assemblies with electrically functional heat transfer structures
US10748878B2 (en) Semiconductor device assembly with heat transfer structure formed from semiconductor material
US10636678B2 (en) Semiconductor die assemblies with heat sink and associated systems and methods
CN103988296B (zh) 具有多个热路径的堆叠半导体裸片组合件及相关联系统和方法
US9287240B2 (en) Stacked semiconductor die assemblies with thermal spacers and associated systems and methods
CN107408546B (zh) 具有底部填充封围腔的半导体装置组合件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant