[go: up one dir, main page]

CN106024701B - 沟槽功率器件及制作方法 - Google Patents

沟槽功率器件及制作方法 Download PDF

Info

Publication number
CN106024701B
CN106024701B CN201610557135.7A CN201610557135A CN106024701B CN 106024701 B CN106024701 B CN 106024701B CN 201610557135 A CN201610557135 A CN 201610557135A CN 106024701 B CN106024701 B CN 106024701B
Authority
CN
China
Prior art keywords
groove
layer
trench
material layer
semiconductor substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610557135.7A
Other languages
English (en)
Other versions
CN106024701A (zh
Inventor
杨彦涛
王平
夏志平
李云飞
周艳春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Silan Integrated Circuit Co Ltd
Original Assignee
Hangzhou Silan Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Silan Integrated Circuit Co Ltd filed Critical Hangzhou Silan Integrated Circuit Co Ltd
Priority to CN201610557135.7A priority Critical patent/CN106024701B/zh
Publication of CN106024701A publication Critical patent/CN106024701A/zh
Application granted granted Critical
Publication of CN106024701B publication Critical patent/CN106024701B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • H10W10/011
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/411Insulated-gate bipolar transistors [IGBT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10W10/014
    • H10W10/0148
    • H10W10/10
    • H10W10/17
    • H10W42/60

Landscapes

  • Element Separation (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明揭示了一种沟槽功率器件及制作方法。本发明提供的一种沟槽功率器件及制作方法,通过在半导体衬底中形成第一沟槽,并将第一阻止层、填充材料层设置于所述第一沟槽中,形成静电隔离结构,进而实现了静电隔离结构设置在半导体衬底中,避免了静电隔离结构高于第二沟槽、第三沟槽的情况,使得半导体衬底表面平整,有效解决由于传统静电隔离结构的不平坦使后续的沉积工艺台阶覆盖能力不佳,特别是光刻出现匀胶不良,曝光异常,台阶处光刻胶偏薄无法有效作为刻蚀阻挡层等问题,通过使得静电隔离结构由分次沉积的第一填充材料层和第二填充材料层形成,获得了高性能ESD能力的静电隔离结构,从而实现器件结构,使参数和可靠性满足产品的要求。

Description

沟槽功率器件及制作方法
技术领域
本发明涉及半导体设备领域,特别是涉及一种沟槽功率器件及制作方法。
背景技术
半导体技术中,功率分立器件包括功率MOSFET、大功率晶体管和IGBT等器件。早期功率器件均是基于平面工艺生产,但随着半导体技术的发展,小尺寸、大功率、高性能成了半导体发展的趋势。沟槽工艺由于将沟道从水平变成垂直,消除了平面结构寄生JFET电阻的影响,使元胞尺寸大大缩小,在此基础上增加原胞密度,提高单位面积芯片内沟道的总宽度,就可以使得器件在单位硅片上的沟道宽长比增大从而使电流增大、导通电阻下降以及相关参数得到优化,实现了更小尺寸的管芯拥有更大功率和高性能的目标,因此沟槽工艺越来越多运用于新型功率器件中。
静电放电(Electro Static Discharge,ESD)是一种在两个物体之间的快速电荷转移现象,在这种现象中伴随有很大电场强度和电流密度,如果不能有效释放此能量,将会导致器件栅介电层击穿,甚至使硅衬底和介质层击穿、烧坏。目前在电路产品中,绝大多数集成电路中的静电隔离结构都是在硅衬底中通过掺杂硅来实现的,这将占用一定的硅片面积,但对于器件产品,通常是在多晶硅层(立体空间)实现静电隔离结构,就能够节约一定的面积,从而节约成本。但是采用多晶硅实现的静电隔离结构,也存在种种弊端。如图1所示为传统具有静电保护功能的沟槽功率器件结构示意图,整个器件可分为ESD区域、栅极连线区域和原胞区域。其中,ESD区域中静电隔离结构3就是采用多晶硅掺杂多组P/N相间实现ESD保护功能。由于静电隔离结构3将会存在很大的电场强度和电流密度,因此需要将静电隔离结构3和半导体硅衬底1有效隔离开,因此在静电隔离结构3下方需要较厚的介质层2隔离,厚度h1通常需要大于
Figure BDA0001047689390000011
同时,由于多晶硅本身需要厚度h2通常大于
Figure BDA0001047689390000012
因此会存在约1μm甚至大于1μm的台阶差,这种不平坦的结构会使得后续的沉积介质层4的工艺台阶覆盖不佳,特别是光刻出现匀胶不良,曝光异常,台阶处光刻胶偏薄无法有效作为刻蚀阻挡层,使器件结构无法实现,使产品的参数和可靠性不能够满足要求。
同时,由于多晶掺杂优先选择沿着晶粒间界扩散不是沿着晶粒体扩散,因此扩散系数受影响的因素非常大,如图2所示为传统在多晶硅上形成的静电隔离结构3的结构示意图。其中,静电隔离结构3在多晶硅上形成N/P/N/P这样的结构,其ESD能力受N/P型多晶硅的宽度、多晶硅的晶粒大小、掺杂剂量、能量、退火等影响,同时由于扩散弧形分布的特性,N/P相接的区域的杂质不均(如图2中的弧线所示),会出现耐压不稳定,产生漏电异常。特别小线宽工艺中,高性能ESD能力需要多晶硅掺杂N和P型的宽度、浓度、形貌等精确控制。
如何通过优化产品结构、工艺流程降低由于静电隔离结构产生的台阶差,使整个半导体衬底表面平坦,有效解决由于传统静电隔离结构的不平坦化使后续的沉积工艺台阶覆盖能力不佳,特别是光刻出现匀胶不良,曝光异常,台阶处光刻胶偏薄无法有效作为刻蚀阻挡层等问题,以及如何获得高性能ESD能力的静电隔离结构,从而实现器件结构,使参数和可靠性满足产品的要求,是本技术领域人员所要研究的内容。
发明内容
本发明的一个目的在于提供一种沟槽功率器件及制作方法,解决由于传统静电隔离结构所致的半导体衬底表面不平坦而影响后续的沉积工艺台阶覆盖能力,特别是光刻出现匀胶不良,曝光异常,台阶处光刻胶偏薄无法有效作为刻蚀阻挡层等问题。
本发明的另一个目的在于获得高性能ESD能力的静电隔离结构。
为解决上述技术问题,本发明提供一种沟槽功率器件的制作方法,包括:
提供半导体衬底;
在所述半导体衬底中形成第一沟槽、第二沟槽和第三沟槽;
在所述第一沟槽所在区域的半导体衬底表面及所述第一沟槽的底壁和侧壁上形成第一阻止层;
在所述第二沟槽和第三沟槽所在区域的半导体衬底表面及第二沟槽和第三沟槽的底壁和侧壁上生长栅介电层;
形成第一填充材料层并填充满所述第一沟槽、第二沟槽及第三沟槽;
进行平坦化,使得所述半导体衬底表面裸露出栅介电层、第一阻止层和第一填充材料层,且所述栅介电层、第一阻止层和第一填充材料层上表面齐平;
刻蚀所述第一沟槽中的第一填充材料层形成凹槽;
在所述凹槽中形成第二填充材料层以形成静电隔离结构,所述第一填充材料层与第二填充材料层上表面齐平,且掺杂类型不同;
在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧形成P阱;
在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧所述P阱上形成N型区;
在所述半导体衬底上形成介质层;
刻蚀所述介质层以形成接触孔,所述接触孔分别延伸至第一沟槽和第二沟槽的第一填充材料层中及第三沟槽一侧的P阱中;以及
在所述接触孔底部形成P型区。
可选的,对于所述的沟槽功率器件的制作方法,所述第一填充材料层的掺杂类型为N型掺杂,所述第二填充材料层的掺杂类型为P型掺杂。
可选的,对于所述的沟槽功率器件的制作方法,所述第一沟槽的深度为1μm-3.5μm,宽度为1μm-10μm,所述第二沟槽的深度为1μm-3.5μm,宽度为0.5μm-2μm,所述第三沟槽的深度为1μm-3.5μm,宽度为0.1μm-0.6μm。
可选的,对于所述的沟槽功率器件的制作方法,所述第一阻止层的材料为二氧化硅、氮化硅、氮氧化硅的一种或多种组合。
可选的,对于所述的沟槽功率器件的制作方法,所述第一阻止层的厚度为
Figure BDA0001047689390000031
可选的,对于所述的沟槽功率器件的制作方法,所述第一填充材料层的厚度为0.3μm-1μm。
可选的,对于所述的沟槽功率器件的制作方法,在形成第一阻止层之后,在生长栅介电层之前,还包括:
在所述第二沟槽和第三沟槽的侧壁和底壁形成第一氧化层;
去除所述第一氧化层。
可选的,对于所述的沟槽功率器件的制作方法,采用原位掺杂沉积形成所述第一填充材料层。
可选的,对于所述的沟槽功率器件的制作方法,采用干法刻蚀工艺刻蚀所述第一沟槽中的第一填充材料层形成凹槽。
可选的,对于所述的沟槽功率器件的制作方法,所述凹槽的数量为多个。
可选的,对于所述的沟槽功率器件的制作方法,采用原位掺杂沉积形成所述第二填充材料层,并进行平坦化,使得所述第二填充材料层与所述第一填充材料层上表面齐平。
可选的,对于所述的沟槽功率器件的制作方法,所述平坦化为采用化学机械研磨工艺或回刻工艺进行。
可选的,对于所述的沟槽功率器件的制作方法,所述介质层的材质为二氧化硅、氮化硅、氮氧化硅、多晶硅的一种或多种组合。
可选的,对于所述的沟槽功率器件的制作方法,所述接触孔位于所述半导体衬底中的深度为0.1μm-0.8μm。
可选的,对于所述的沟槽功率器件的制作方法,在所述接触孔底部形成P型区之后,还包括:
在所述半导体衬底上形成金属层,所述金属层填充所述接触孔;以及
在所述金属层上形成钝化层。
本发明还提供一种沟槽功率器件,包括:
半导体衬底;
位于所述半导体衬底中第一沟槽、第二沟槽及第三沟槽;
位于所述第一沟槽所在区域的半导体衬底表面及所述第一沟槽的底壁和侧壁的第一阻止层;
位于所述第二沟槽和第三沟槽所在区域的半导体衬底表面及第二沟槽和第三沟槽的底壁和侧壁上的栅介电层;
位于第一沟槽、第二沟槽及第三沟槽中的第一填充材料层;
位于所述第一沟槽中的第一填充材料层中的凹槽;
位于所述凹槽中的第二填充材料层,所述第一填充材料层与第二填充材料层的掺杂类型不同,所述第一沟槽中的第一填充材料层和第二填充材料层共同作为静电隔离结构;
位于所述第二沟槽及第三沟槽中的第一填充材料层;所述第一填充材料层、第二填充材料、栅介电层和第一阻止层的上表面齐平;
位于所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧的P阱;
位于所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧所述P阱上的N型区;
位于所述半导体衬底上的介质层;
接触孔,所述接触孔贯穿所述介质层并分别延伸至第一沟槽和第二沟槽的第一填充材料层中及第三沟槽一侧的P阱中;以及
位于所述接触孔底部的P型区。
可选的,对于所述的沟槽功率器件,所述第一填充材料层的掺杂类型为N型掺杂,所述第二填充材料层的掺杂类型为P型掺杂。
可选的,对于所述的沟槽功率器件,所述第一沟槽的深度为1μm-3.5μm,宽度为1μm-10μm,所述第二沟槽的深度为1μm-3.5μm,宽度为0.5μm-2μm,所述第三沟槽的深度为1μm-3.5μm,宽度为0.1μm-0.6μm。
可选的,对于所述的沟槽功率器件,所述第一阻止层的材料为二氧化硅、氮化硅、氮氧化硅的一种或多种组合。
可选的,对于所述的沟槽功率器件,所述第一阻止层的厚度为
Figure BDA0001047689390000051
可选的,对于所述的沟槽功率器件,所述第一填充材料层的厚度为0.3μm-1μm。
可选的,对于所述的沟槽功率器件,所述凹槽的数量为多个。
可选的,对于所述的沟槽功率器件,所述介质层的材质为二氧化硅、氮化硅、氮氧化硅、多晶硅的一种或多种组合。
可选的,对于所述的沟槽功率器件,所述接触孔位于所述半导体衬底中的深度为0.1μm-0.8μm。
可选的,对于所述的沟槽功率器件,还包括:
位于所述半导体衬底上的金属层,所述金属层填充所述接触孔;以及
位于所述金属层上的钝化层。
与现有技术相比,本发明提供的一种沟槽功率器件及制作方法,通过在半导体衬底中形成第一沟槽,并将第一阻止层、填充材料层设置于所述第一沟槽中,形成静电隔离结构,进而实现了静电隔离结构设置在半导体衬底中,避免了静电隔离结构高于第二沟槽、第三沟槽的情况,使得半导体衬底表面平整,有效解决由于传统静电隔离结构的不平坦使后续的沉积工艺台阶覆盖能力不佳,特别是光刻出现匀胶不良,曝光异常,台阶处光刻胶偏薄无法有效作为刻蚀阻挡层等问题;进一步的,通过使得静电隔离结构由分次沉积的第一填充材料层和第二填充材料层形成,获得了高性能ESD能力的静电隔离结构,从而实现器件结构,使参数和可靠性满足产品的要求。
附图说明
图1为现有技术中沟槽功率器件的结构示意图;
图2为现有技术中静电隔离结构的结构示意图;
图3为本发明一实施例中的沟槽功率器件制作方法的流程图;
图4-12为本发明实施例一实施例中的沟槽功率器件的制作过程中的结构示意图。
具体实施方式
下面将结合示意图对本发明的沟槽功率器件及制作方法进行更详细的描述,其中表示了本发明的优选实施例,应该理解本领域技术人员可以修改在此描述的本发明,而仍然实现本发明的有利效果。因此,下列描述应当被理解为对于本领域技术人员的广泛知道,而并不作为对本发明的限制。
在下列段落中参照附图以举例方式更具体地描述本发明。根据下面说明和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
本发明提供一种沟槽功率器件及制作方法,所述沟槽功率器件的制作方法包括:
步骤S11,提供半导体衬底;
步骤S12,在所述半导体衬底中形成第一沟槽、第二沟槽和第三沟槽;
步骤S13,在所述第一沟槽所在区域的半导体衬底表面及所述第一沟槽的底壁和侧壁上形成第一阻止层;
步骤S14,在所述第二沟槽和第三沟槽所在区域的半导体衬底表面及第二沟槽和第三沟槽的底壁和侧壁上生长栅介电层;
步骤S15,形成第一填充材料层并填充满所述第一沟槽、第二沟槽及第三沟槽;
步骤S16,进行平坦化,使得所述半导体衬底表面裸露出栅介电层、第一阻止层和第一填充材料层,且所述栅介电层、第一阻止层和第一填充材料层上表面齐平;
步骤S17,刻蚀所述第一沟槽中的第一填充材料层形成凹槽;
步骤S18,在所述凹槽中形成第二填充材料层以形成静电隔离结构,所述第一填充材料层与第二填充材料层上表面齐平,且掺杂类型不同;
步骤S19,在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧形成P阱;
步骤S20,在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧所述P阱上形成N型区;
步骤S21,在所述半导体衬底上形成介质层;
步骤S22,刻蚀所述介质层以形成接触孔,所述接触孔分别延伸至第一沟槽和第二沟槽的第一填充材料层中及第三沟槽一侧的P阱中;以及
步骤S23,在所述接触孔底部形成P型区。
下面请结合图3及图4-12对本发明的沟槽功率器件及制作方法进行详细介绍。其中图3为本发明一实施例中的沟槽功率器件制作方法的流程图;图4-12为本发明实施例一实施例中的沟槽功率器件的制作过程中的结构示意图。
首先,执行步骤S11,如图4所示,提供半导体衬底10。所述半导体衬底10可以是硅衬底、锗硅衬底、Ⅲ-Ⅴ族元素化合物衬底或本领域技术人员公知的其他半导体材料衬底,本实施例中采用的是硅衬底。更具体地,本实施例中采用的硅衬底可以形成有MOS场效应晶体管、IGBT绝缘栅场效应晶体管、肖特基等半导体器件。
具体的,在本步骤S11中,所述具有特定掺杂类型的半导体衬底,指的是根据产品特性掺杂一定杂质量的N型和P型半导体衬底。
接着,执行步骤S12,在所述半导体衬底10中形成第一沟槽11a、第二沟槽11b和第三沟槽11c。请继续参考图4,可以是在所述半导体衬底10上采用干法刻蚀刻蚀硅,获得所述第一沟槽11a、第二沟槽11b和第三沟槽11c。所述第一沟槽11a的深度为1μm-3.5μm,宽度为1μm-10μm,所述第二沟槽11b的深度为1μm-3.5μm,宽度为0.5μm-2μm,所述第三沟槽11c的深度为1μm-3.5μm,宽度为0.1μm-0.6μm。在本发明中,形成的所述第一沟槽11a目的是为了将之后的静电隔离结构制作在该第一沟槽11a中,及所述第一沟槽11a所在区域为ESD区,相应的,所述第二沟槽11b所在区域为栅极引线区,所述第三沟槽11c所在区域为原胞区。
接着,执行步骤S13,请参考图5,在所述第一沟槽11a所在区域的半导体衬底10表面及所述第一沟槽11a的底壁和侧壁上形成第一阻止层11。在本发明实施例中,所述第一阻止层11的材料为二氧化硅、氮化硅、氮氧化硅等材料,或为所述氧化硅、氮化硅、氮氧化硅、等材料的一种或多种组合。
具体的,在本步骤S13中,本实施例所述第一阻止层11的材料选择为氧化硅,厚度为
Figure BDA0001047689390000081
例如
Figure BDA0001047689390000082
等。本步骤中通过形成第一阻止层11,实现了静电隔离结构与衬底的隔离,并且进一步通过调整第一阻止层11的厚度,避免了填充材料层过厚,优化了静电隔离结构的离子注入过程和刻蚀、沉积过程。
具体的,本步骤S13包括:步骤S131,请参考图5,在所述半导体衬底10上形成第一阻止层11。
步骤S132,刻蚀所述第一阻止层11,去除所述第一沟槽11a所在区域之外的半导体衬底10表面的第一阻止层11,仅保留所述第一阻止层11覆盖所述第一沟槽11a的底壁和侧壁的部分及所述第一阻止层11位于所述半导体衬底10上所述第一沟槽11a所在区域的部分。在本实施例中可以是采用的较稀的BOE腐蚀液来完成。
接着,进行步骤S133,进行高温修复。较佳的,在1000℃-1200℃温度范围内执行高温牺牲氧化,对所述第二沟槽11b和第三沟槽11c的底壁和侧壁进行高温修复,产生约
Figure BDA0001047689390000091
厚度的第一氧化层,然后采用较稀的BOE腐蚀液漂洗去除所述第一氧化层。
然后,执行步骤S14,请继续参考图5,在所述第二沟槽11b和第三沟槽11c所在区域的半导体衬底10表面及第二沟槽11b和第三沟槽11c的底壁和侧壁上生长栅介电层12。所述栅介电层12的生长可以采用掺氯氧化来完成,温度范围为1000℃-1200℃,所述栅介电层12的厚度范围为
Figure BDA0001047689390000092
较佳的,当栅介电层12的厚度为
Figure BDA0001047689390000093
时,可以作为后续注入的掩蔽层使用(栅介电层12的厚度关系到Vth\Qg等多项参数,其厚度根据产品特性来定,因此本领域技术人员可以依据实际需要设定栅介电层12的厚度)。
然后,执行步骤S15,请参考图6,形成第一填充材料层13并填充满所述第一沟槽11a、第二沟槽11b及第三沟槽11c。较佳的,所述第一填充材料层13的掺杂类型为N型掺杂,即材料选择为N型掺杂的多晶硅。本步骤可以采用原位掺杂沉积形成所述第一填充材料层13。且主要考虑到第二沟槽11b及第三沟槽11c中需要的是N型掺杂,故本步骤沉积N型掺杂的做法可以大大优化工序。
具体的,在步骤S15中,所述沉积的不掺杂多晶,其厚度由于需要具备承受ESD耐压释放能力,通常需要厚于
Figure BDA0001047689390000094
例如0.3μm-1μm。
然后,执行步骤S16,请参考图7,进行平坦化,使得所述半导体衬底10表面裸露出栅介电层12、第一阻止层11和第一填充材料层13,且所述栅介电层12、第一阻止层11和第一填充材料层13上表面齐平。具体的,本步骤包括依次去除所述半导体衬底10表面上的第一填充材料层13、部分第一阻止层11,使半导体衬底10表面裸露出栅介电层12、第一阻止层11和第一填充材料层13,且所述栅介电层12、第一阻止层11和第一填充材料层13上表面齐平。
所述第一填充材料层13的去除通常可以采用化学机械研磨工艺(CMP),也可以采用回刻工艺,使沟槽中第一填充材料层13和半导体衬底10表面上的栅介电层12齐平。
并且,可以先采用CMP工艺将第一沟槽11a所在区域的填充材料层研磨至与第一阻止层11齐平,再干法刻蚀裸露出的第一阻止层11至栅介电层12的厚度,接着再用CMP工艺将第一沟槽11a中凸起的第一填充材料层13研磨至栅介电层12和第一阻止层11所在平面,以使得获得的整个结构上表面齐平。
由图7可见,经过平坦化后,第一沟槽中形成第一填充材料层15a,第二沟槽中形成栅极材料层15b,第三沟槽中形成栅极材料层15c。
之后,执行步骤S17,如图8所示,刻蚀所述第一沟槽11a中的第一填充材料层15a形成凹槽16。所述凹槽16的数量为多个,且贯穿所述第一填充材料层15a,为了区别,将所述凹槽16两侧的第一填充材料层记为第一填充材料层17。
具体的,在本步骤S17中采用干法刻蚀工艺刻蚀所述第一沟槽11a中的第一填充材料层15a形成所述凹槽16。
之后,执行步骤S18,请参考图9,在所述凹槽16中形成第二填充材料层18以形成静电隔离结构,所述第一填充材料层17与第二填充材料层18上表面齐平,且掺杂类型不同。
具体的,在步骤S18中,采用原位掺杂沉积形成所述第二填充材料层18,即是在沉积过程中掺杂一定的杂质类型,例如在本实施例中,掺杂杂质类型为P型,与第一填充材料层的掺杂类型不同。
进一步的,在沉积第二填充材料层18后,进行平坦化,通常采用CMP方法或是回刻工艺去除高于所述栅介电层12的第二填充材料层,使得所述第二填充材料层18与所述第一填充材料层上表面齐平。
之后,继续执行步骤S19,请参考图10,在所述半导体衬底10中第一沟槽11a、第二沟槽11b及第三沟槽11c两侧形成P阱19。具体的,可以进行第一次离子注入和退火,以在所述半导体衬底10中第一沟槽11a、第二沟槽11b及第三沟槽11c两侧形成P阱19。
本步骤S19中,所述第一次离子注入和退火为采用硼离子注入,注入能量为60KeV-150KeV,注入剂量1E13/cm2-1E14/cm2,退火温度为1000℃-1200℃。
由于所述P阱19的注入浓度相对第一填充材料层13的掺杂需要的较淡,因此可以整片直接注入。
具体的,在本步骤S19中,需要保留下来的栅介电层12和第一阻止层11在半导体衬底10表面上的厚度一致,并且如果厚度大于
Figure BDA0001047689390000101
将会使注入原子不容易穿透,可以漂尽后重新生长专门用于注入掩蔽的氧化层。
更具体的,在本步骤S19中,如果保留下来的栅介电层12和第一阻止层11在半导体衬底10表面上的厚度小于
Figure BDA0001047689390000102
作为注入掩蔽的效果将不佳,因此,保留下来的栅介电层12和第一阻止层11在半导体衬底10表面上的厚度应该在
Figure BDA0001047689390000111
之后,执行步骤S20,请继续参考图10,在所述半导体衬底10中第一沟槽11a、第二沟槽11b及第三沟槽11c所述P阱19上形成N型区20。具体的,可以进行第二次离子注入,以在所述半导体衬底10中第一沟槽11a、第二沟槽11b及第三沟槽11c两侧所述P阱19上形成N型区20,所述N型区20的结深深度小于所述P阱19的深度。
具体的,本步骤S20可以与上一步骤S18采用同一掩膜版进行光刻,以节省成本。
所述第二次离子注入为采用磷离子或砷离子注入,注入能量为60KeV-150KeV,注入剂量1E14/cm2-1E16/cm2
由步骤S19和步骤S20的注入剂量可知,形成的N型区20的掺杂浓度大于P阱19的掺杂浓度,因此所述N型区20即为N型重掺杂区。
之后,还可以继续执行步骤S21,请参考图11,在所述半导体衬底10上形成介质层21。具体的,可以采用沉积工艺形成所述介质层21并做回流退火。所述回流退火的过程优化介质层21在形成时的平坦化过程,同时也是对前面第一填充材料层13、第二填充材料层18、以及N型区20的注入的退火激活过程。所述回流退火温度为800℃-1000℃。
继续执行步骤S22,请继续参考图11,刻蚀所述介质层21以形成接触孔21a,21b和21c,所述接触孔21a,21b和21c分别延伸至第一沟槽11a中的第一填充材料层17中、第二沟槽11b中的第一填充材料层13中及第三沟槽11c一侧的P阱19中。所述接触孔21a,21b和21c位于所述半导体衬底10中的深度h3等于N型区20退火后的深度,其深度0.1μm-0.8μm。
继续执行步骤S23,如图11所示,在所述接触孔21a,21b和21c底部形成P型区21d。具体的,进行第三次离子注入和退火,形成所述P型区21d。所述第三次离子注入为注入元素B11或BF2,也可以是先注B11再注BF2
具体的,在步骤S23中,注入能量为20KeV-100KeV,注入剂量为1E14/cm2-1E16/cm2,例如可以采用零度角注入。在注入后,可选择炉管或快速退火(RTA),退火温度为500℃-1000℃。由步骤S19和步骤S23的注入剂量可知,形成的P型区21d的掺杂浓度大于P阱19的掺杂浓度,因此所述P型区21d即为P型重掺杂区。
继续执行步骤S24,请参考图12,在所述半导体衬底10上形成金属层22,所述金属层22填充所述接触孔21a,21b和21c并与所述P型区21d相接触。具体的,所述沉积的金属层22可以为含钛(Ti)、氮化钛(TiN)、硅化钛(TiSi)、钨(W)、铝(Al)、硅化铝(AlSi)、铜硅铝合金(AlSiCu)、铜(Cu)或镍(Ni)等金属或化合物材质。具体的,所述金属层22可以是采用干法刻蚀后形成的金属连线。
进一步的,当步骤S24完成后,已经实现器件的金属化,可以根据产品的需要增加钝化层保护,完成器件正面结构的加工;
更进一步的,当正面结构完成后,经过减薄、背金、划片等一系列后道工艺完成器件的最终实现。
下面请结合图3-图12,可见本发明提供的沟槽功率器件,包括:
半导体衬底10;
位于所述半导体衬底10中第一沟槽11a、第二沟槽11b及第三沟槽11c;较佳的,所述第一沟槽11a的深度为1μm-3.5μm,宽度为1μm-10μm,所述第二沟槽11b的深度为1μm-3.5μm,宽度为0.5μm-2μm,所述第三沟槽11c的深度为1μm-3.5μm,宽度为0.1μm-0.6μm;
位于所述第一沟槽11a所在区域的半导体衬底10表面及所述第一沟槽11a的底壁和侧壁的第一阻止层11,较佳的,所述第一阻止层11的材料为二氧化硅、氮化硅、氮氧化硅的一种或组合,所述第一阻止层11位于所述第一沟槽11a底壁的厚度为
Figure BDA0001047689390000121
位于所述第二沟槽11b和第三沟槽11c所在区域的半导体衬底10表面及第二沟槽11b和第三沟槽11c的底壁和侧壁上的栅介电层12;较佳的,所述栅介电层12的厚度为
Figure BDA0001047689390000122
位于第一沟槽11a、第二沟槽11b及第三沟槽11c中的第一填充材料层17、13;较佳的,所述第一填充材料层17、13的厚度为0.3μm-1μm;
位于所述第一沟槽11a中的第一填充材料层17中的凹槽16;所述凹槽16的数量为多个;
位于所述凹槽16中的第二填充材料层18,所述第一填充材料层17、13与第二填充材料层18的掺杂类型不同,所述第一沟槽11a中的第一填充材料层17和第二填充材料层18共同作为静电隔离结构;所述第一填充材料层17、13、第二填充材料18、栅介电层12和第一阻止层11的上表面齐平;
位于所述半导体衬底10中第一沟槽11a、第二沟槽11b和第三沟槽11c两侧的P阱19;
位于所述半导体衬底10中第一沟槽11a、第二沟槽11b和第三沟槽11c两侧所述P阱19上的N型区20;所述N型区20的结深深度小于所述P阱19的深度;
位于所述半导体衬底10上的介质层21;
接触孔21a,21b和21c,所述接触孔21a,21b和21c贯穿所述介质层21并分别延伸至第一沟槽11a中的第一填充材料层17中、第二沟槽11b中的第一填充材料层13中及第三沟槽11c一侧的P阱19中,所述接触孔21a,21b和21c位于所述半导体衬底10中的深度等于N型区20退火后的深度,其深度0.1μm-0.8μm;
位于所述接触孔21底部的P型区21d;
金属层22,所述金属层22填充所述接触孔21a,21b和21c并与所述P型区21d相接触;较佳的,所述金属层22的材料为钛、氮化钛、硅化钛、钨、铝、硅化铝、铜硅铝合金、铜或镍等金属或金属的化合物;以及
位于所述金属层22上的钝化层。
由此,本发明提供的一种沟槽功率器件及制作方法,通过提供半导体衬底;在所述半导体衬底中形成第一沟槽、第二沟槽和第三沟槽;在所述第一沟槽所在区域的半导体衬底表面及所述第一沟槽的底壁和侧壁上形成第一阻止层;在所述第二沟槽和第三沟槽所在区域的半导体衬底表面及第二沟槽和第三沟槽的底壁和侧壁上生长栅介电层;形成第一填充材料层并填充满所述第一沟槽、第二沟槽及第三沟槽;进行平坦化,使得所述半导体衬底表面裸露出栅介电层、第一阻止层和第一填充材料层,且所述栅介电层、第一阻止层和第一填充材料层上表面齐平;刻蚀所述第一沟槽中的第一填充材料层形成凹槽;在所述凹槽中形成第二填充材料层以形成静电隔离结构,所述第一填充材料层与第二填充材料层上表面齐平,且掺杂类型不同;在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧形成P阱;在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧所述P阱上形成N型区;在所述半导体衬底上形成介质层;刻蚀所述介质层以形成接触孔,所述接触孔分别延伸至第一沟槽和第二沟槽的第一填充材料层中及第三沟槽一侧的P阱中;以及在所述接触孔底部形成P型区。形成静电隔离结构,进而实现了静电隔离结构设置在半导体衬底中,避免了静电隔离结构高于第二沟槽、第三沟槽的情况,使得半导体衬底表面平整,有效解决由于传统静电隔离结构的不平坦使后续的沉积工艺台阶覆盖能力不佳,特别是光刻出现匀胶不良,曝光异常,台阶处光刻胶偏薄无法有效作为刻蚀阻挡层等问题,进一步的,通过使得静电隔离结构由分次沉积的第一填充材料层和第二填充材料层形成,获得了高性能ESD能力的静电隔离结构,从而实现器件结构,使参数和可靠性满足产品的要求。
进一步的,本发明的一种沟槽功率器件结构及制作方法,可以运用在包括但不限于CMOS、BCD、功率MOSFET、大功率晶体管、IGBT和肖特基等产品中。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (25)

1.一种沟槽功率器件的制作方法,包括:
提供半导体衬底;
在所述半导体衬底中形成第一沟槽、第二沟槽和第三沟槽;
在所述第一沟槽所在区域的半导体衬底表面及所述第一沟槽的底壁和侧壁上形成第一阻止层;
在所述第二沟槽和第三沟槽所在区域的半导体衬底表面及第二沟槽和第三沟槽的底壁和侧壁上生长栅介电层,所述第一阻止层的厚度大于所述栅介电层的厚度;
形成第一填充材料层并填充满所述第一沟槽、第二沟槽及第三沟槽;
进行平坦化,使得所述半导体衬底表面裸露出栅介电层、第一阻止层和第一填充材料层,且所述栅介电层、第一阻止层和第一填充材料层上表面齐平;
刻蚀所述第一沟槽中的第一填充材料层形成凹槽;
在所述凹槽中形成第二填充材料层以形成静电隔离结构,所述第一填充材料层与第二填充材料层上表面齐平,且掺杂类型不同;
在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧形成P阱;
在所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧所述P阱上形成N型区;
在所述半导体衬底上形成介质层;
刻蚀所述介质层以形成接触孔,所述接触孔分别延伸至第一沟槽和第二沟槽的第一填充材料层中及第三沟槽一侧的P阱中;以及
在所述接触孔底部形成P型区。
2.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述第一填充材料层的掺杂类型为N型掺杂,所述第二填充材料层的掺杂类型为P型掺杂。
3.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述第一沟槽的深度为1μm-3.5μm ,宽度为1μm-10μm,所述第二沟槽的深度为1μm-3.5μm,宽度为0.5μm-2μm,所述第三沟槽的深度为1μm-3.5μm,宽度为0.1μm-0.6μm。
4.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述第一阻止层的材料为二氧化硅、氮化硅、氮氧化硅的一种或多种组合。
5.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述第一阻止层的厚度为1000Å-20000Å。
6.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述第一填充材料层的厚度为0.3μm-1μm。
7.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,在形成第一阻止层之后,在生长栅介电层之前,还包括:
在所述第二沟槽和第三沟槽的侧壁和底壁形成第一氧化层;
去除所述第一氧化层。
8.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,采用原位掺杂沉积形成所述第一填充材料层。
9.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,采用干法刻蚀工艺刻蚀所述第一沟槽中的第一填充材料层形成凹槽。
10.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述凹槽的数量为多个。
11.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,采用原位掺杂沉积形成所述第二填充材料层,并进行平坦化,使得所述第二填充材料层与所述第一填充材料层上表面齐平。
12.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述平坦化为采用化学机械研磨工艺或回刻工艺进行。
13.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述介质层的材质为二氧化硅、氮化硅、氮氧化硅、多晶硅的一种或多种组合。
14.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,所述接触孔位于所述半导体衬底中的深度为0.1μm-0.8μm。
15.如权利要求1所述的沟槽功率器件的制作方法,其特征在于,在所述接触孔底部形成P型区之后,还包括:
在所述半导体衬底上形成金属层,所述金属层填充所述接触孔;以及
在所述金属层上形成钝化层。
16.一种沟槽功率器件,包括:
半导体衬底;
位于所述半导体衬底中第一沟槽、第二沟槽及第三沟槽;
位于所述第一沟槽所在区域的半导体衬底表面及所述第一沟槽的底壁和侧壁的第一阻止层;
位于所述第二沟槽和第三沟槽所在区域的半导体衬底表面及第二沟槽和第三沟槽的底壁和侧壁上的栅介电层,所述第一阻止层的厚度大于所述栅介电层的厚度;
位于第一沟槽、第二沟槽及第三沟槽中的第一填充材料层;
位于所述第一沟槽中的第一填充材料层中的凹槽;
位于所述凹槽中的第二填充材料层,所述第一填充材料层与第二填充材料层的掺杂类型不同,所述第一沟槽中的第一填充材料层和第二填充材料层共同作为静电隔离结构;所述第一填充材料层、第二填充材料、栅介电层和第一阻止层的上表面齐平;
位于所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧的P阱;
位于所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧所述P阱上的N型区;
位于所述半导体衬底上的介质层;
接触孔,所述接触孔贯穿所述介质层并分别延伸至第一沟槽和第二沟槽的第一填充材料层中及第三沟槽一侧的P阱中;以及
位于所述接触孔底部的P型区。
17.如权利要求16所述的沟槽功率器件,其特征在于,所述第一填充材料层的掺杂类型为N型掺杂,所述第二填充材料层的掺杂类型为P型掺杂。
18.如权利要求16所述的沟槽功率器件,其特征在于,所述第一沟槽的深度为1μm-3.5μm ,宽度为1μm-10μm,所述第二沟槽的深度为1μm-3.5μm,宽度为0.5μm-2μm,所述第三沟槽的深度为1μm-3.5μm,宽度为0.1μm-0.6μm。
19.如权利要求16所述的沟槽功率器件,其特征在于,所述第一阻止层的材料为二氧化硅、氮化硅、氮氧化硅的一种或多种组合。
20.如权利要求16所述的沟槽功率器件,其特征在于,所述第一阻止层的厚度为1000Å-20000Å。
21.如权利要求16所述的沟槽功率器件,其特征在于,所述第一填充材料层的厚度为0.3μm-1μm。
22.如权利要求16所述的沟槽功率器件,其特征在于,所述凹槽的数量为多个。
23.如权利要求16所述的沟槽功率器件,其特征在于,所述介质层的材质为二氧化硅、氮化硅、氮氧化硅、多晶硅的一种或多种组合。
24.如权利要求16所述的沟槽功率器件,其特征在于,所述接触孔位于所述半导体衬底中的深度为0.1μm-0.8μm。
25.如权利要求16所述的沟槽功率器件,其特征在于,还包括:
位于所述半导体衬底上的金属层,所述金属层填充所述接触孔;以及
位于所述金属层上的钝化层。
CN201610557135.7A 2016-07-12 2016-07-12 沟槽功率器件及制作方法 Active CN106024701B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610557135.7A CN106024701B (zh) 2016-07-12 2016-07-12 沟槽功率器件及制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610557135.7A CN106024701B (zh) 2016-07-12 2016-07-12 沟槽功率器件及制作方法

Publications (2)

Publication Number Publication Date
CN106024701A CN106024701A (zh) 2016-10-12
CN106024701B true CN106024701B (zh) 2023-06-16

Family

ID=57118888

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610557135.7A Active CN106024701B (zh) 2016-07-12 2016-07-12 沟槽功率器件及制作方法

Country Status (1)

Country Link
CN (1) CN106024701B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019191907A1 (zh) * 2018-04-03 2019-10-10 深圳市汇顶科技股份有限公司 阻变式存储器的制造方法和阻变式存储器
CN113675078B (zh) * 2021-08-24 2022-08-05 江苏东海半导体股份有限公司 Mos器件的形成方法
CN116387310B (zh) * 2023-04-01 2023-09-22 深圳市美浦森半导体有限公司 半导体芯片的制造方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102097433A (zh) * 2009-12-10 2011-06-15 力士科技股份有限公司 一种沟槽金属氧化物半导体场效应管及其制造方法
CN102299102A (zh) * 2010-06-22 2011-12-28 茂达电子股份有限公司 具备漏极电压保护的功率半导体组件及其制作方法
CN103187288A (zh) * 2011-12-29 2013-07-03 立新半导体有限公司 一种带有静电保护功能的沟槽半导体功率器件的制备方法
CN104347422A (zh) * 2013-08-09 2015-02-11 上海华虹宏力半导体制造有限公司 带静电释放保护电路的沟槽式mos晶体管的制造方法
CN104465628A (zh) * 2014-12-11 2015-03-25 张家港凯思半导体有限公司 一种沟槽功率mosfet器件及其制作方法和静电保护结构
CN205911311U (zh) * 2016-07-12 2017-01-25 杭州士兰集成电路有限公司 沟槽功率器件

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8564047B2 (en) * 2011-09-27 2013-10-22 Force Mos Technology Co., Ltd. Semiconductor power devices integrated with a trenched clamp diode

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102097433A (zh) * 2009-12-10 2011-06-15 力士科技股份有限公司 一种沟槽金属氧化物半导体场效应管及其制造方法
CN102299102A (zh) * 2010-06-22 2011-12-28 茂达电子股份有限公司 具备漏极电压保护的功率半导体组件及其制作方法
CN103187288A (zh) * 2011-12-29 2013-07-03 立新半导体有限公司 一种带有静电保护功能的沟槽半导体功率器件的制备方法
CN104347422A (zh) * 2013-08-09 2015-02-11 上海华虹宏力半导体制造有限公司 带静电释放保护电路的沟槽式mos晶体管的制造方法
CN104465628A (zh) * 2014-12-11 2015-03-25 张家港凯思半导体有限公司 一种沟槽功率mosfet器件及其制作方法和静电保护结构
CN205911311U (zh) * 2016-07-12 2017-01-25 杭州士兰集成电路有限公司 沟槽功率器件

Also Published As

Publication number Publication date
CN106024701A (zh) 2016-10-12

Similar Documents

Publication Publication Date Title
US12453114B2 (en) Semiconductor transistor devices having double-sided interconnect structures
US20220278213A1 (en) Backside Vias in Semiconductor Device
US12363946B2 (en) Source/drain contacts and methods of forming same
US20240387664A1 (en) Semiconductor Device and Method of Forming Thereof
US9613960B2 (en) Fin field effect transistors and fabrication method thereof
US8497551B2 (en) Self-aligned contact for trench MOSFET
US11616064B2 (en) Semiconductor structure
US20220367241A1 (en) Spacers for Semiconductor Devices Including Backside Power Rails
TWI748271B (zh) 積體晶片及其形成方法
CN103578954A (zh) 具有金属栅极的半导体集成电路
US20250336677A1 (en) Etch Stop Region for Semiconductor Device Substrate Thinning
CN106024701B (zh) 沟槽功率器件及制作方法
US10755936B2 (en) Loading effect reduction through multiple coat-etch processes
CN106024697B (zh) 沟槽功率器件及制作方法
CN106057681B (zh) 沟槽功率器件及制作方法
CN106024696B (zh) 沟槽功率器件及制作方法
CN205789987U (zh) 沟槽功率器件
JP5646116B1 (ja) 半導体装置の製造方法、及び、半導体装置
CN205944060U (zh) 沟槽功率器件
JP2015008325A (ja) 半導体装置の製造方法、及び、半導体装置
JP2016086183A (ja) 半導体装置の製造方法、及び、半導体装置
JP2015046623A (ja) 半導体装置の製造方法、及び、半導体装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant