CN105161537A - 降低起始电压及导通电阻的mosfet组件 - Google Patents
降低起始电压及导通电阻的mosfet组件 Download PDFInfo
- Publication number
- CN105161537A CN105161537A CN201510466253.2A CN201510466253A CN105161537A CN 105161537 A CN105161537 A CN 105161537A CN 201510466253 A CN201510466253 A CN 201510466253A CN 105161537 A CN105161537 A CN 105161537A
- Authority
- CN
- China
- Prior art keywords
- region
- dielectric layer
- source
- type
- resistance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 13
- 229920005591 polysilicon Polymers 0.000 claims abstract description 13
- 238000002513 implantation Methods 0.000 claims 1
- 239000000758 substrate Substances 0.000 abstract description 14
- 239000002019 doping agent Substances 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明提供了一种降低起始电压及导通电阻的MOSFET组,包括源极、电介质层、N+源区、多晶硅栅极、栅极电介质层、漏极、P井区、N型外延区、P型区域,电介质层位于源极和多晶硅栅极之间,N+源区位于栅极电介质层的侧面,栅极电介质层位于多晶硅栅极的外围,漏极位于N型外延区的下方,P型区域位于P井区内,P井区位于N+源区的下方。本发明在提高N型衬底区的状况下,不需提高P井区的参杂浓度和深度,具有低导通电压和低导通电阻的特性。
Description
技术领域
本发明涉及一种MOSFET组件,具体地,涉及一种降低起始电压(Lowthresholdvoltage)及导通电阻的MOSFET组件。
背景技术
在传统功率MOSFET(Metal-Oxide-SemiconductorField-EffectTransistor,金氧半场效晶体管)组件中,主要通过低参杂浓度和一定厚度的N型衬底区来提供组件足够的耐压能力,因此N型衬底区是主要的导通电阻来源,在SiC工艺中由于材料具有更高的临界崩溃电压,因此可以提高衬底参杂浓度及厚度来降低导通电阻,但是高衬底参杂浓度会造成组件空乏区分布特性的改变,为了抑止P井区的空乏区接触到N+source(源)区造成耐压能力的下降,在组件设计上需要提高P井区的参杂浓度和深度,但是这样的做法会大幅提高组件的起始电压和信道电阻。
如图1所示,传统高压MOSFET组件包括源极1、电介质层2、N+source(源)区3、多晶硅栅极4、栅极电介质层(gate-dielectric)5、漏极6、P井区7、N型外延区8。传统高压MOSFET组件中的耐压能力主要由相当厚度且轻参杂的N型衬底所提供,因此来自N型衬底区的电阻会是MOSFET组件的导通电阻的主要来源。
由于材料具有较高的临界崩溃电场特性,因此可以提高N型衬底的参杂浓度和降低厚度来获得足够的耐压能力,但是提高N型衬底的参杂浓度需要相对的提高P井区的浓度和深度来避免空乏区延伸至Source(源)区域造成耐压能力的下降,这样会提高组件导通的起始电压(thresholdvoltage)和通道电阻(channelresistance)。
发明内容
针对现有技术中的缺陷,本发明的目的是提供一种降低起始电压及导通电阻的MOSFET组件,其在提高N型衬底区的状况下,不需提高P井区的参杂浓度和深度,具有低导通电压和低导通电阻的特性。
根据本发明的一个方面,提供一种降低起始电压及导通电阻的MOSFET组,其特征在于,包括源极、电介质层、N+源区、多晶硅栅极、栅极电介质层、漏极、P井区、N型外延区、P型区域,电介质层位于源极和多晶硅栅极之间,N+源区位于栅极电介质层的侧面,栅极电介质层位于多晶硅栅极的外围,漏极位于N型外延区的下方,P型区域位于P井区内,P井区位于N+源区的下方。
优选地,所述栅极电介质层的底端和N型外延区之间设有P型植入区。
优选地,所述P型区域的长度大于N+源区的长度。
与现有技术相比,本发明具有如下的有益效果:本发明在提高N型衬底区的状况下,不需提高P井区的参杂浓度和深度,具有低导通电压和低导通电阻的特性。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为传统高压MOSFET组件的结构示意图。
图2为本发明降低起始电压及导通电阻的MOSFET组件的结构示意图。
具体实施方式
下面结合具体实施例对本发明进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本发明,但不以任何形式限制本发明。应当指出的是,对本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进。这些都属于本发明的保护范围。
如图2所示,本发明降低起始电压及导通电阻的MOSFET组件包括源极1、电介质层2、N+source(源)区3、多晶硅栅极4、栅极电介质层(gate-dielectric)5、漏极6、P井区7、N型外延区8、P型区域9,电介质层2位于源极1和多晶硅栅极4之间,N+source(源)区3位于栅极电介质层(gate-dielectric)5的侧面,栅极电介质层(gate-dielectric)5位于多晶硅栅极4的外围,漏极6位于N型外延区8的下方,P型区域9位于P井区7内,P井区7位于N+source(源)区3的下方。所述P型区域的长度大于N+源区的长度,这样方便区分,另外大幅降低组件的导通电阻。
栅极电介质层(gate-dielectric)5的底端和N型外延区8之间设有P型植入区10。P型植入区10通过P型离子植入改变栅极下方电流分布来保护栅极下方栅极电介质层(gate-dielectric),可以更进一步提升组件的可靠度。
本发明在P井区内增加一个重参杂的P型区域,在增加N型衬底的参杂浓度的状况下,不需特别提高P井区的深度和参杂浓度,即可抑止空乏区延伸至N+Source区域,因此可以大幅降低组件的导通电阻。本发明可以提供不随N型衬底的参杂浓度而须改变的的P井区浓度和深度的特性,在降低的N型衬底电阻的条件下不须牺牲信道电阻和提高起始电压,特别是在SiC工艺中。
以上对本发明的具体实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变形或修改,这并不影响本发明的实质内容。
Claims (3)
1.一种降低起始电压及导通电阻的MOSFET组,其特征在于,包括源极、电介质层、N+源区、多晶硅栅极、栅极电介质层、漏极、P井区、N型外延区、P型区域,电介质层位于源极和多晶硅栅极之间,N+源区位于栅极电介质层的侧面,栅极电介质层位于多晶硅栅极的外围,漏极位于N型外延区的下方,P型区域位于P井区内,P井区位于N+源区的下方。
2.根据权利要求1所述的降低起始电压及导通电阻的MOSFET组,其特征在于,所述栅极电介质层的底端和N型外延区之间设有P型植入区。
3.根据权利要求1所述的降低起始电压及导通电阻的MOSFET组,其特征在于,所述P型区域的长度大于N+源区的长度。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510466253.2A CN105161537A (zh) | 2015-07-31 | 2015-07-31 | 降低起始电压及导通电阻的mosfet组件 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510466253.2A CN105161537A (zh) | 2015-07-31 | 2015-07-31 | 降低起始电压及导通电阻的mosfet组件 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN105161537A true CN105161537A (zh) | 2015-12-16 |
Family
ID=54802351
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201510466253.2A Pending CN105161537A (zh) | 2015-07-31 | 2015-07-31 | 降低起始电压及导通电阻的mosfet组件 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN105161537A (zh) |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103247681A (zh) * | 2012-02-02 | 2013-08-14 | 万国半导体股份有限公司 | 沟槽底部氧化物屏蔽以及三维p-本体接触区的纳米mosfet |
| WO2014146870A1 (de) * | 2013-03-18 | 2014-09-25 | Robert Bosch Gmbh | Gleichrichterdiode |
| US9093522B1 (en) * | 2014-02-04 | 2015-07-28 | Maxpower Semiconductor, Inc. | Vertical power MOSFET with planar channel and vertical field plate |
| CN204857733U (zh) * | 2015-07-31 | 2015-12-09 | 上海晶亮电子科技有限公司 | 降低起始电压及导通电阻的mosfet组件 |
-
2015
- 2015-07-31 CN CN201510466253.2A patent/CN105161537A/zh active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103247681A (zh) * | 2012-02-02 | 2013-08-14 | 万国半导体股份有限公司 | 沟槽底部氧化物屏蔽以及三维p-本体接触区的纳米mosfet |
| WO2014146870A1 (de) * | 2013-03-18 | 2014-09-25 | Robert Bosch Gmbh | Gleichrichterdiode |
| US9093522B1 (en) * | 2014-02-04 | 2015-07-28 | Maxpower Semiconductor, Inc. | Vertical power MOSFET with planar channel and vertical field plate |
| CN204857733U (zh) * | 2015-07-31 | 2015-12-09 | 上海晶亮电子科技有限公司 | 降低起始电压及导通电阻的mosfet组件 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10453955B2 (en) | Lateral DMOS device with dummy gate | |
| CN105226058B (zh) | 利用深扩散区在单片功率集成电路中制备jfet和ldmos晶体管 | |
| CN203967093U (zh) | 一种上拉双扩散金属氧化物半导体 | |
| US11309406B2 (en) | Method of manufacturing an LDMOS device having a well region below a groove | |
| US10586862B2 (en) | Semiconductor device | |
| CN105261643B (zh) | 一种高击穿电压氮化镓基高电子迁移率晶体管 | |
| US9812528B2 (en) | Semiconductor device | |
| US9537001B2 (en) | Reduction of degradation due to hot carrier injection | |
| CN106409915A (zh) | 一种垂直双扩散金属氧化物半导体场效应晶体管 | |
| TWI550883B (zh) | 橫向雙擴散金氧半導體元件及減少表面電場的結構 | |
| US9263560B2 (en) | Power semiconductor device having reduced gate-collector capacitance | |
| CN104009089B (zh) | 一种psoi横向双扩散金属氧化物半导体场效应管 | |
| US10199495B2 (en) | Laterally diffused metal-oxide semiconductor field-effect transistor | |
| US9520493B1 (en) | High voltage integrated circuits having improved on-resistance value and improved breakdown voltage | |
| CN104241351A (zh) | 具有体内复合场板结构的氮化镓基异质结场效应管 | |
| CN106898652A (zh) | 一种碳化硅vdmos器件 | |
| US10355132B2 (en) | Power MOSFETs with superior high frequency figure-of-merit | |
| CN104518008B (zh) | 一种结型场效应管 | |
| CN103325834B (zh) | 晶体管及其沟道长度的形成方法 | |
| CN105161537A (zh) | 降低起始电压及导通电阻的mosfet组件 | |
| US9196681B1 (en) | Metal oxide semiconductor field effect transistor with reduced surface field folding | |
| CN204857733U (zh) | 降低起始电压及导通电阻的mosfet组件 | |
| KR101581690B1 (ko) | 측면 확산 mos 소자 및 그의 제조 방법 | |
| CN107910357A (zh) | 一种低导通电阻功率半导体器件 | |
| CN104022146A (zh) | 一种半导体功率器件的终端结构 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| CB02 | Change of applicant information | ||
| CB02 | Change of applicant information |
Address after: 361028, No. 9 East Xinle Road, Haicang District, Fujian, Xiamen Applicant after: Xiamen core bright Electronic Technology Co., Ltd. Address before: 200233 102B room 83, building 700, Yishan Road, Shanghai, Xuhui District, China Applicant before: SHANGHAI JINGLIANG ELECTRONIC TECHNOLOGY CO., LTD. |
|
| RJ01 | Rejection of invention patent application after publication | ||
| RJ01 | Rejection of invention patent application after publication |
Application publication date: 20151216 |