[go: up one dir, main page]

MXPA02007208A - Dispositivo para el transporte y dotacion de substratos con chips semiconductores. - Google Patents

Dispositivo para el transporte y dotacion de substratos con chips semiconductores.

Info

Publication number
MXPA02007208A
MXPA02007208A MXPA02007208A MXPA02007208A MXPA02007208A MX PA02007208 A MXPA02007208 A MX PA02007208A MX PA02007208 A MXPA02007208 A MX PA02007208A MX PA02007208 A MXPA02007208 A MX PA02007208A MX PA02007208 A MXPA02007208 A MX PA02007208A
Authority
MX
Mexico
Prior art keywords
substrates
transport
channel
substrate
semiconductor chips
Prior art date
Application number
MXPA02007208A
Other languages
English (en)
Inventor
Daniel Kellenberger
Original Assignee
Esec Trading Sa
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Esec Trading Sa filed Critical Esec Trading Sa
Publication of MXPA02007208A publication Critical patent/MXPA02007208A/es

Links

Classifications

    • H10P72/0446

Landscapes

  • Die Bonding (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

Un dispositivo para el transporte y dotacion de substratos (1; 25) con chips semiconductores (2) que comprende un canal (3) con dos paredes laterales (4, 51, en el que son transportados los substratos (1; 25) en una direccion de transporte (x). El dispositivo presenta como minimo un peine que puede elevarse y bajar (18; 19; 20) para desplazar los substratos (1; 25) en la direccion de transporte (x), asi como elementos elasticos (11; 29) que oprimen contra los substratos (1; 25).

Description

CAMPO DE LA INVENCIÓN La invención que nos ocupa se refiere a un dispositivo •¡ para el transporte y dotación de substratos con chips semiconductores . #- ANTECEDENTES DE LA INVENCIÓN En el procedimiento de montaje de chips semiconductores es habitual unir los chips semiconductores, principalmente los semiconductores de potencia, con el substrato mediantf soldadura blanda, para garantizar, a través de la unión pot soldadura, una derivación eficaz desde el chip semiconductor del calor de pérdida producido durante el funcionamiento . * Como substratos se utilizan principalmente substratos metálicos, llamados bastidor de conductores, donde io$ < chips semiconductores son soldados sobre islotes de chip r ordenados unos detrás de otros o, de manera facultativa, ' unos junto a otros. El bastidor de conductores es conducido de manera rítmica a una estación de soldadura donde SF aplica la soldadura, y luego a una estación de unión, doíid® , Ü el chip semiconductor es áituado sobre la soldadura líquida por un sistema de "escoger y colocar" . El bastidor dé í conductores presenta, a lo largo de sus bodes longitudinales, unos orificios ordenados, en los que SF encajan unas clavijas durante el transporte del bastidor df conductores. Un "dado afianzador" adecuado para este proceso es distribuido por el solicitante bajo la denominación 2007 SSI .
Pero también se aplican substratos de una sola pla2a, los llamados substratos singulares. Uno de estos substratos de una sola plaza consta por ejemplo de una plaquita de cerámica cubierta en ambos lados por una capa de metal . El montaje del chip semiconductor se realiza de manera manual, insertándose primero una porción la llamada soldadura preformada, sobre el substrato de una sola plaza, y colocándose luego el chip semiconductor sobre la porción df soldadura. A continuación se suelda todo el compuesto en un horno. También es conocido un procedimiento de montaje "i- 4 semiautomático en el transcurso del cual en lugar de tina porción preformada de soldadura se coloca una soldadora en forma de pasta con ayuda de una máquina sobre el substrato de una sola plaza. A continuación se dota manualmente a los *• -* dominante en el canal también para ' él A continuación se explican con mayor detalle ejempiof Sí de ejecución de la invención a partir de los dibujos nó diseñados a escala, Presentan: Fig. 1 muestra un dispositivo para la dotación* df substratos de una sola plaza vista desde arriba, Fig. 2 muestra el dispositivo en un corte transversal a una dirección de transporte, Fig. 3A, B muestra distintas fases del procedimiento de transporte, y Fig. 4 muestra un dispositivo para la dotación df bastidor de conductores vista desde arriba.
DESCRIPCIÓN DETALLADA DE LA INVENCIÓN La fig. 1 muestra un dispositivo para la dotación de -substratos de una sola plaza 1 con chips semiconductores . Los substratos de una sola plaza 1 son transportados rítmicamente en un canal rectangular 3 con dos paredes . transversalmente a la dirección de transporte x. El canal, 3 está configurado como una cavidad rectangular en una placa metálica 9 desmontable. La placa metálica 9 está provista *4 15 de perforaciones 10 ordenadas en distancias periódic } que corren de manera transversal a la dirección de transporte x, y que desembocan en la pared lateral 4 Sel canal 3. La otra pared lateral 5 del canal 3 está conformada como superficie plana. Cada perforación lé 20 contiene una esfera 11, un muelle 12 y un tornillo si?| cabeza 13. La perforación 10 está contraída sobre el lado dirigido a la pared lateral 4, de maniera que la esfera 11 no pueda caer de la perforación 10. El muelle 12 oprime la í > 11 sobresale de la perforación 10 al canal 3. Si un substrato de una sola plaza 1 llega al ámbito de la -e-sferf J 11, la esfera 11, dispuesta elásticamente, oprime e??toj?ce$ 5 por una parte el substrato de una sola plaza 1 contra la pared lateral 5, y por otro el substrato de una sola pliiza 1, llevado hasta su tope en la pared lateral 5, oprime lá * esfera 11 hacia la perforación 10. A través de las perforaciones 15 emplazadas en su suelo 14 el canal 3 eí 10 impulsado por un gas protector. El gas protector corre en t el canal 3 hacia la dirección de transporte x. El canal 3 está cubierto por arriba con una placa 16. La placa 16 está no obstante abierta en el ámbito de la estación de soldadura 6 y en el ámbito de la estación de unión 8. 15 Los substratos de una sola plaza 1 son empujados rítmicamente hacia adelante en la dirección de transporté x por tres pemeslß, 19 y 20 provistos de dientes 17. (Los peines 19 y 20 sólo están representados en las fi . 3A y 3B.) El primer peine 18 transporta el substrato de una " í 20 sola plaza 1 hasta la estación de soldadura 6 (fig. 1) , VJj donde se aplica la soldadura. El segundo peine 19 transporta el substrato de una sola plaza 1 de la estación de soldadura 6 a la estación de unión 8, donde el chip semiconductor es depositado sobre la porción de soldadura. El tercer peine 20 continúa transportando el substrato fj *# * *•* una sola plaza 1 hasta el final del canal 3. Los subSt¡rato$ de una sola plaza 1 descansan sobre el suelo 14 del canal 3 y son sujetados lateralmente mediante las esferas 11 "i "4 dispuestas elásticamente, de manera que el flujo del gas protector no las arrastre consigo. y El suelo 14 del canal 3 presenta una ranura 21 situad "*< aproximadamente en el medio y dirigida en la dirección df transporte x. Los dientes 17 presentan alas 22 que sirven de apoyo sobre el suelo 14 del canal 3 , mientras u a prolongación 23 de los dientes 17 entra en la ranura 21. La prolongación 23 ha sido configurada de manera reducida en su extremo.
Para el avance rítmico de los substratos de una sola plaza 1 los tres peines 18, 19 y 20 son accionados por un mecanismo de accionamiento común 24 conforme al desarro l f mostrado en las figs. 3A y 3B. Al comienzo de una fase del 3(É ritmo los peines 18, 19 y 20 se encuentran en una posición tí? bajada, en la que los dientes 17 de los peines 18, 19 y 20 encajan entre los substratos de una sola plaza 1 (fig. $A> y en la que sus alas 22 descansan sobre el suelo 14 del „ ' canal 3. De manera previa a la verdadera fase de monta|f£ * s . * ~ - f¡ I ' » Y* los peines 18, 1$ y 2J , ¡p?i ajustados unos a otros en esa posición y en el estado calentado del dispositivo de que la posición del substrato de una sola plaza 1 encuentra en la estación de unión es definido de 5 prácticamente sin huelgo por el primer diente 1 segundo peine 19 y por el último diente 17 del último 20. En esta posición el substrato de una sola plaza 1 en la estación de unión es dotado con un chip semiconductor, y a ' la entrada del canal 3 es introducido y avanzado hacia i 10 adelante un nuevo substrato de una sola plaza, hasta que da * contra el diente de más atrás 17 del primer peine 18. DF esta manera se define su distancia frente al substrato de una sola plaza 1 delantero. A continuación se levantan |.o$ tres peines 18, 19 y 20 (fig. 3B) , son movidos en una 15 longitud de avance L hacia atrás, son bajados de nuevo, eón lo que las prolongaciones 23 de los dientes 17 configuradas de manera reducida encajan en el espació intermedio entre los substratos de una sola plaza, y son avanzados estando bajados en la longitud de avance L. 20 Entonces los dientes 17 avanzan hacia la dirección de T transporte x los substratos de una sola plaza, 1, con lo que los substratos de una sola plaza 1 se deslizan sobre © suelo 14 (fig. 2) del canal 3. Si se elevan los peines 18, 19 y 20 (fig. 3B) , los substratos de una sola plaza on * oprimidos por las esferas dispuestas elásticamente 11 contra la pared lateral 5 y con ello son sujetados en sa posición. Los substratos de una sola plaza 1 s a representados como plaquitas de cerámica recubiertas' a 5 ambos lados con una capa eléctricamente conductora. A Para una medida típica de los substratos de una sola plaza 1 de 3 - 5 cm. han probado la eficacia de las alas 22 y de una anchura de 4 - 8 mm, de manera que los substratos df una sola plaza 1 no se ladeen durante el avance . Las 10 perforaciones 10 están ordenadas en la distancia de la longitud de avance L. Es decir, que estando levantados los peines 18 20, cada substrato de una sola plaza 1 ee ¿ sujetado mediante una esfera 11 dispuesta elásticamente, Sin embargo en la estación de unión 8 están presentes 15 preferentemente dos perforaciones 10 con esferas 11, para que el substrato de una sola plaza 1 a dotar con un chj) semiconductor sea oprimido de manera plana contra la pared lateral 5. La fig. 4 muestra un dispositivo configurado para el 20 avance de bastidor de conductores 25, hasta donde es exigible para la comprensión de la invención. Cada bastidor de conductores 25 contiene varios islotes de chip 26 ordenados unos tras otros, que están conectados a través de
MXPA02007208A 2001-07-30 2002-07-24 Dispositivo para el transporte y dotacion de substratos con chips semiconductores. MXPA02007208A (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CH14352001 2001-07-30

Publications (1)

Publication Number Publication Date
MXPA02007208A true MXPA02007208A (es) 2003-02-06

Family

ID=4565474

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA02007208A MXPA02007208A (es) 2001-07-30 2002-07-24 Dispositivo para el transporte y dotacion de substratos con chips semiconductores.

Country Status (3)

Country Link
US (1) US6820793B2 (es)
CN (1) CN1237594C (es)
MX (1) MXPA02007208A (es)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100601988B1 (ko) * 2005-02-05 2006-07-18 삼성전자주식회사 웨이퍼 가열 장비
CH708881B1 (de) * 2013-11-20 2017-06-15 Besi Switzerland Ag Durchlaufofen für Substrate, die mit Bauteilen bestückt werden, und Die Bonder.

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2352113B2 (de) * 1973-10-17 1975-08-14 Eggert 8035 Gauting Herrmann Maschine zum automatischen Befestigen von Verbindungsdrähten an den Anschlußstellen eines Halbleiterkristalls
JP2635175B2 (ja) * 1989-07-28 1997-07-30 三菱電機株式会社 半導体フレーム搬送装置及び搬送方法
JPH0770550B2 (ja) * 1990-04-23 1995-07-31 三菱電機株式会社 半導体フレームの搬送装置および搬送方法
US5264002A (en) * 1990-04-23 1993-11-23 Mitsubishi Danki Kabushiki Kaisha Method for conveying semiconductor lead frame strip with an apparatus having vertically movable guide rails
DE59202991D1 (de) 1991-01-28 1995-08-31 Siemens Ag Vorrichtung zum Bestücken von Leiterplatten.
JPH0661273A (ja) 1992-08-06 1994-03-04 Mitsubishi Electric Corp リードフレーム処理方法及びそのための装置
JP3049981B2 (ja) 1992-12-04 2000-06-05 株式会社村田製作所 チップ部品の電極形成システム
US5562382A (en) * 1994-07-18 1996-10-08 Kaijo Corporation Substrate transport apparatus and substrate transport path adjustment method
JPH09307286A (ja) * 1996-05-14 1997-11-28 Tenryu Technic:Kk 電子部品実装装置およびその方法
JP3264851B2 (ja) * 1997-01-24 2002-03-11 株式会社新川 ボンディング装置
JP3289633B2 (ja) * 1997-02-26 2002-06-10 松下電器産業株式会社 リードフレームの転送方法
JP3377725B2 (ja) 1997-07-17 2003-02-17 株式会社新川 基板移送装置
KR100245794B1 (ko) 1997-09-22 2000-03-02 윤종용 리드 프레임 이송장치 및 이를 구비한 와이어 본딩 장치
GB2333904B (en) * 1998-01-29 2002-07-17 John Michael Lowe Component placement apparatus
KR100311747B1 (ko) * 1999-08-20 2001-10-18 정문술 표면실장기의 인쇄회로기판 이송장치

Also Published As

Publication number Publication date
US6820793B2 (en) 2004-11-23
CN1237594C (zh) 2006-01-18
US20030022416A1 (en) 2003-01-30
CN1400643A (zh) 2003-03-05

Similar Documents

Publication Publication Date Title
EP1150351A3 (en) Semiconductor package and semiconductor package fabrication method
EP0964608A3 (en) Method for laser soldering
JP2009521102A (ja) 物理的に分離分散した電気接点を有する太陽電池
ATE347176T1 (de) Lothöckermetallurgieschienen für versorgungs- und massenleitungsführung
DE60003686D1 (de) Verbundblech zum hartlöten
JP2007194636A (ja) 光起電装置の製造方法、光起電装置を製造するシステム及び光起電装置
EP0942458A3 (en) Nest for dicing, and method and apparatus for cutting tapeless substrate using the same
DE102010041714A1 (de) Leistungshalbleitermodul und Verfahren zur Herstellung eines Leistungshalbleitermoduls
SE9604147L (sv) Förfarande för hårdlödning medelst plasma
US5438020A (en) Process for flip-chip bonding a semiconductor chip using wire leads
US5081336A (en) Method for soldering components onto printed circuit boards
CN107534069B (zh) 太阳能电池模块的制造方法
MXPA02007208A (es) Dispositivo para el transporte y dotacion de substratos con chips semiconductores.
TW429592B (en) Manufacturing method for semiconductor device
JPS5839071A (ja) 太陽電池素子
TW201330293A (zh) 光伏打電池總成及用於製造光伏打電池總成之方法
AU2003263597A1 (en) Soldering filler metal, assembly method for semiconductor device using same, and semiconductor device
US9231125B2 (en) Solar cell and method for producing same
ATE511209T1 (de) Vorrichtung zum verlöten von kontakten auf halbleiterchips
WO2014150643A1 (en) Gold containing die bond sheet preform spot-welded to a semiconductor bond site on a semiconductor package and corresponding manufacturing method
DE102012207560B4 (de) Verfahren zur herstellung und zum betrieb eines halbleitermoduls
JPH01309336A (ja) 半導体容器
EP1282155B1 (de) Vorrichtung zum Transportieren und Bestücken von Substraten mit Halbleiterschips
ES2196950A1 (es) Metodo de solar.
JPH03225931A (ja) ワイヤボンディング装置