MXPA98010159A - Metodo y aparato de compensacion con desplazamiento cd - Google Patents
Metodo y aparato de compensacion con desplazamiento cdInfo
- Publication number
- MXPA98010159A MXPA98010159A MXPA/A/1998/010159A MX9810159A MXPA98010159A MX PA98010159 A MXPA98010159 A MX PA98010159A MX 9810159 A MX9810159 A MX 9810159A MX PA98010159 A MXPA98010159 A MX PA98010159A
- Authority
- MX
- Mexico
- Prior art keywords
- signal
- circuit
- digital signal
- during
- content
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 15
- 230000010354 integration Effects 0.000 claims description 4
- 238000006243 chemical reaction Methods 0.000 claims description 2
- 230000003213 activating effect Effects 0.000 claims 2
- 238000005259 measurement Methods 0.000 abstract description 3
- 238000006073 displacement reaction Methods 0.000 description 14
- 238000011084 recovery Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000013016 damping Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000009966 trimming Methods 0.000 description 1
Abstract
Un circuito de medición y compensación de desplazamiento CD incluye una estructura de conmutación (14) para establecer una condición de portadora cero en el circuito. La salida de circuito se integra (30,32) para desarrollar cualquier desplazamiento CD, que se convierte a forma analógica (34,36) y substraen (18,20) de la salida de señal. Una referencia (REF) también puede substraerse (26,28) para establecer un nivel digital base pra la salida.
Description
MÉTODO Y APARATO DE COMPENSACIÓN CON DESPLAZAMIENTO CD
ANTECEDENTES DE LA INVENCIÓN Y TÉCNICA PREVIA Esta invención se relaciona en general a un método y aparato para efectuar compensación con desplazamiento CD para señales de banda base y particularmente a dicha compensación de desplazamiento para señales de banda lateral vestigial (VSB = vestigial sideband) que emplean un pequeño piloto. Mientras que el sistema de la invención es aplicable a muchos tipos de señal, es de ventaja particular en señales VSB que incluyen un pequeño piloto en fase, en la forma de un CD, para propósitos de recuperación de portadora. Los receptores VSB contienen muchos subsistemas tales como desmoduladores para convertir la señal portadora RF/IF a banda base. Durante procesamiento, el desplazamiento CD (además del CD resultante del piloto desmodulado) a menudo se introducen en los circuitos de banda base, tales como el desmoduladsr, amplificadores de banda base y convertidores analógico-a-digital (A/D) . Estos desplazamientos CD pueden crear problemas en los circuitos de procesamiento de señal. Por ejemplo, en un desmodulador con bucle enclavado en fase y frecuencia (FPLL = frequency and phase loc ed loop) , pueden introducirse errores de fase estática. Cualquier detección de polaridad incorrecta de la fase enclavada puede resultar. En conversión A/D, puede REF. 28853 resultar un espacio superior libre asimétrico en recorte. La presente invención proporciona un método simple, fácilmente implementado para compensar estos desplazamientos CD . Objetivos de la Invención Un objetivo principal de la invención' es proporcionar un método y aparato novedosos para compensar desplazamiento CD. Otro objetivo de la invención es proporcionar una técnica y aparato mejorados para eliminar desplazamiento CD en circuitos de banda base. Un objetivo adicional de la invención es mejorar el desempeño de desplazamiento CD en sistemas de señal VSB que incorporan un piloto. BREVE DESCRIPCIÓN DEL DIBUJO Estos y otros objetivos y ventajas de la invención serán aparentes ante lectura de la siguiente descripción en conjunto con el dibujo, la figura 1, sencilla del cual es un diagrama de bloques parcial que ilustra la estructura de la invención. DESCRIPCIÓN DE LA MODALIDAD PREFERIDA Compensación de desplazamiento CD involucra la determinación precisa de la cantidad de desplazamiento CD, de haber, y remoción del desplazamiento CD desde la señal de banda base. De acuerdo con la invención, el desplazamiento CD se mide durante una condición de portadora cero producida momentáneamente. La condición de portador cero se produce al "abrir un conmutador" para la señal RF/IF. El nivel de la señal de salida de banda base está en su valor RF/IF cero, cuando el conmutador está abierto y su nivel CD desmodulado está en cero. Cualquier CD que esté presente en la salida de banda base en ese momento se debe a los desplazamientos CD en los circuitos. Con la invención, el desplazamiento CD se retira de la señal de salida. Los datos de señal digital VSB son bipolares, esto es, viajan sobre y por debajo de un nivel de "portador cero" por una cantidad casi igual, la diferencia se debe al valor desplazado CD del piloto. Como se mencionó, el CD pequeño producido al desmodular el piloto es muy importante en recuperación de portadora y también es de importancia para determinar la polaridad de enclavamiento del desmodulador FPLL, que de preferencia se emplea en el receptor VSB debido a sus características de enclavamiento de fase y frecuencia convenientes . Desplazamientos CD pueden interferir seriamente con la recuperación de piloto y circuitos de determinación de polaridad del desmodulador FPLL. Con referencia al dibujo, una señal de alimentación
RF/IF se suministra a un bloque sintonizador/IF 10 en donde la señal RF recibida se heterodina a una frecuencia IF. La señal IF se aplica a un amplificador amortiguador 12, que alimenta un conmutador 14 conectado en serie entre el amplificador 12 y un desmodulador FPLL 16. El conmutador 14 se ilustra como un dispositivo de polo sencillo mecánico para propósitos ilustrativos solamente,- aquéllos con destreza en la especialidad fácilmente percibirán estructuras electrónicas alternas. FPLL 16 produce una señal de salida I y una señal de salida Q, cada una de los cuales se suministra una alimentación de sumadores respectivos 18 y 20, respectivamente. Las salidas de los sumadores 18 y 20 a su vez suministran un par de convertidores A/D 22 y 24 respectivamente, cuyas salidas de señal digital se acoplan a los circuitos de procesamiento de eñal (no mostrados) . Otro par de sumadores 26 y 28 se ilustran en líneas punteadas con el propósito de substraer una señal de referencia, si se desea de las señales digitales. Un voltaje de señal de referencia común puede conectarse a las alimentaciones negativas de los sumadores 26 y 28. A/Ds 22 y 24 suministran a los integradores 30 y 32, respectivamente, que a su vez se acoplan mediante un par de convertidores D/A 34 y 36 a las alimentaciones negativas de los sumadores 18 y 20, respectivamente. Un controlador 38 se suministra con señales de sincronización de segmento y sincronización de cuadro de medios bien conocidos (no mostrados) y desarrolla una señal de compuerta. La señal de compuerta se aplica al conmutador 14 y a los integradores 30 y 32, para controlar su operación. Al operar, con el conmutador 14 cerrado, la señal RF/IF se desmodula por FPLL 16 y suministra a través de sumadores 18 y 20 a los convertidores A/D 22 y 24, respectivamente. En el caso de una señal VSB con un piloto, la salida de señal de A/D 22 consistirá de datos y un pequeño CD que corresponde al piloto desmodulado. La salida también puede incluir un desplazamiento CD debido a los circuitos de procesamiento, este desplazamiento CD es inconveniente ya que contamina el piloto desmodulado y redispone o cambia de estado los niveles de datos. El sumador de salida Q 20 no contiene datos o el piloto CD, pero reflejará cualesquiera desplazamientos CD introducidos por los circuitos de procesamiento. Ignorando los sumadores de líneas punteadas 26 y 28, las salidas de A/Ds 22 y 24 se suministran a los integradores 30 y 32, respectivamente, pero no tienen efecto ya que los integradores están desactivados en este momento (cuando el conmutador 14 está cerrado) . Por lo tanto, los circuitos recién descritos no afectan las señales de salida de los A/Ds 22 y 24. Considere ahora que el conmutador 14 está abierto. La señal RF/IF se interrumpe y una condición que corresponde al portador cero se establece en la alimentación del conmutador 14. Después de una cantidad predeterminada de tiempo de regulación, los efectos del portador cero se notan en los integradores 30 y 33. Por definición, portador cero significa que no hay datos o piloto CD . Las salidas FPLL 16 no contienen el piloto CD o cualesquiera datos y las salidas de A/Ds 22 y 24 solo incluyen desplazamientos CD de banda base producidos localmente. Estos se integran ya que los integradores 30 y 32 también se activan por la señal de compuerta que controla el conmutador 14. Los valores integrados se convierten a forma analógica por D/As 34 y 36 y substraen de las salidas de señal analógica del FPLL 16 por los sumadores 18 y 20, respectivamente. Los valores D/A de las señales integradas determinadas cuando el conmutador 14 está abierto, se mantienen por medios bien conocidos (no mostrados) hasta la siguiente abertura del conmutador 14 y se realiza medición/corrección del desplazamiento CD. De esta manera, el desplazamiento CD medido producido por los circuitos, se substrae de las señales de salida del desmodulador FPLL. Considerando que los convertidores D/A se operan a la misma velocidad de muestreado de alta velocidad que los convertidores A/D, puede lograrse completa corrección de desplazamiento CD con el corto tiempo que el conmutador 14 está abierto. Esto minimiza el tiempo que la señal VSB recibida no está presente. Si los convertidores D/A se muestrean una vez por operación del conmutador 14, la corrección de desplazamiento CD aún se logrará, pero a una velocidad menor. El tratamiento de compuerta de los integradores por supuesto debe tomar en cuenta cualesquiera retardos en los circuitos RF/IF, banda base y convertidor A/D, para asegurarse que se realizan la medición y substracción CD a los tiempos apropiados . Regresando a la referencia aplicada a los sumadores 26 y 28, puede seleccionarse para proporcionar cualquier valor digital, este valor se substrae antes de la integración y que compensa completamente las bases de desplazamiento CD el nivel portador cero al valor digital seleccionado. Por supuesto, la referencia digital "portador cero" también puede seleccionarse para que sea cualquier valor diferente a cero. Aquéllos con destreza en la especialidad notarán que el conmutador 14 puede abrirse durante el código de encuadre VSB, que contienen porciones que no se emplean por la mayoría de los receptores (por ejemplo octetos reservados o los tres códigos de secuencia de número pseudo aleatorio de 64 símbolos) . También se notará que, ya que los desplazamientos CD generalmente no cambian rápidamente con el tiempo, el conmutador 14 no requiere abrirse cada código de encuadre, pero puede abrirse mucho menos frecuentemente (por ejemplo cada 85 o 16' código de encuadre) dependiendo del ambiente. También se notará que tanto las salidas I como Q de FPLL 16 no requieren procesarse, el canal I generalmente es suficiente para la mayoría de las aplicaciones. Sin embargo, para aplicaciones en donde la salida Q es importante, puede tratarse para compensación de desplazamiento CD como se describió anteriormente.
Lo que se ha descrito son un método y aparato de compensación de desplazamiento CD novedosos que son simples y eficaces . Se reconocerá que novedosos cambios en la modalidad descrita de la invención se le ocurrirán a aquéllos con destreza en la especialidad sin apartarse de su espíritu y alcance real. La invención habrá de limitarse solamente como se define en las reivindicaciones . Se hace constar que con relación a esta fecha, el mejor método conocido por la solicitante para llevar a la práctica la citada invención, es el que resulta claro de la presente descripción de la invención. Habiéndose descrito la invención como antecede, se reclama como propiedad lo contenido en las siguientes:
Claims (13)
- REIVINDICACIONES 1. Un método para compensar desplazamientos CD en una señal, caracterizado por desmodular una señal RF convirtiendo la señal RF desmodulada a una señal digital, determinando el contenido CD de la señal digital bajo una condición de portadora RF cero y substrayendo el contenido CD determinado de la señal RF desmodulada.
- 2. El método de conformidad con la reivindicación 1, caracterizado porque la etapa de determinación incluye retirar la señal RF durante tiempos preeeleccionados , e integrar la señal digital durante los tiempos preseleccionados .
- 3. El método de conformidad con la reivindicación 2, caracterizado por proporcionar un conmutador para desconectar la señal RF durante los tiempos preseleccionados, y convertir la señal digital integrada a una señal analógica que corresponde al contenido CD determinado.
- 4. El método de conformidad con la reivindicación 3 , caracterizado por el ajuste del contenido CD substraído con una señal de referencia.
- 5. El método de conformidad con la reivindicación 3, caracterizado porque un desmodulador FPLL que proporciona señales de salida desmoduladas I y Q y en donde las etapas de convertir, integrar y substraer se realizan para ambas señales de salida I y Q.
- 6. El método de conformidad con la reivindicación 4, caracterizado porque la señal de referencia se elige para producir un nivel digital deseado en la señal digital.
- 7. Un circuito de compensación con desplazamiento CD, caracterizado por medios para recibir y desmodular una señal portadora y desarrollar una señal de banda base analógica de ahí, medios para convertir la señal de banda base analógica a medios de señal digital para determinar el contenido CD de la señal digital bajo una condición portadora cero y medios para substraer el contenido CD de la señal de banda base analógica.
- 8. El circuito de conformidad con la reivindicación 7, caracterizado porque los medios para determinación incluyen medios para integrar la señal digital durante la condición de portador cero.
- 9. El circuito de conformidad con la reivindicación 8, caracterizado por medios para producir la condición de portador cero durante tiempos preseleccionados y para activar los medios de integración durante los tiempos preseleccionados .
- 10. El circuito de conformidad con la reivindicación 8, caracterizado por medios de conmutación para establecer la condición portadora cero en tiempos preseleccionados, y medios para activar los medios de integración durante los tiempos preseleccionados.
- 11. El circuito de conformidad con la reivindicación 10, caracterizado por una referencia para ajustar la señal digital durante los tiempos preseleccionados a un nivel digital deseado .
- 12. El circuito de conformidad con la reivindicación 11, caracterizado porque además incluye un desmodulador FPLL y en donde la señal portadora incluye una señal piloto, la señal piloto desarrolla un nivel CD en la salida del desmodulador FPLL.
- 13. El circuito de conformidad con la reivindicación 12, caracterizado porque el desmodulador FPLL produce señales de salida I y Q y en donde los medios de conversión, los medios de integración y los medios de substracción operan en ambas señales de salida I y Q.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US08691480 | 1996-08-02 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| MXPA98010159A true MXPA98010159A (es) | 2000-01-01 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5699011A (en) | DC offset compensation method and apparatus | |
| US4320517A (en) | Method and device for effecting the initial adjustment of the clock in a synchronous data receiver | |
| US5872815A (en) | Apparatus for generating timing signals for a digital television signal receiver | |
| WO1998006172A9 (en) | Dc offset compensation method and apparatus | |
| CA2169551C (en) | Apparatus and method for maximizing frequency offset tracking performance in a digital receiver | |
| MXPA00010470A (es) | Metodo de estimacion de error de fase para un demodulador en un receptor de television de alta definicion. | |
| WO1993016553A1 (en) | Automatic gain control apparatus for a digital television signal receiver | |
| US5982821A (en) | Frequency discriminator and method and receiver incorporating same | |
| AU619944B2 (en) | A method of controlling the frequency of a coherent radio receiver and apparatus for carrying out the method | |
| US5524126A (en) | Symbol timing recovery using fir data interpolators | |
| JP2971028B2 (ja) | ディジタル残留側波帯変調通信装置の位相検出方法及び位相トラッキングループ回路 | |
| KR100294509B1 (ko) | 잔류측파대(vsb)수신기용데이터비교자동이득제어(agc)시스템 | |
| US6269118B1 (en) | Signal carrier recovery process | |
| KR100505669B1 (ko) | 디지털 텔레비전 수신 시스템의 복조 회로 및 복조 방법 | |
| GB2333916A (en) | A phase detector | |
| MXPA98010159A (es) | Metodo y aparato de compensacion con desplazamiento cd | |
| KR100327905B1 (ko) | 보간 필터를 사용한 타이밍 복원 병렬 처리 방법 및 그 장치 | |
| JPH10257117A (ja) | 受信デジタル信号の搬送周波数と受信局部発振器の周波数との間の周波数差を推定する装置、および対応する受信機 | |
| US6204725B1 (en) | Circuit for demodulating digital signal undergoing different modulation schemes | |
| US5675283A (en) | Pilot recovery and polarity detection system | |
| EP0801486B1 (en) | Carrier recovery in a multicarrier receiver | |
| JP3819469B2 (ja) | 周波数補償機能を備えた無線通信装置 | |
| HK1020638B (en) | Dc offset compensation method and apparatus | |
| KR100547770B1 (ko) | 디지털 수신기의 심볼동기 록 검출 장치 및 그 방법 | |
| KR960027863A (ko) | 반송파 복구장치 |