WO2018100597A1 - Ad変換装置 - Google Patents
Ad変換装置 Download PDFInfo
- Publication number
- WO2018100597A1 WO2018100597A1 PCT/JP2016/085257 JP2016085257W WO2018100597A1 WO 2018100597 A1 WO2018100597 A1 WO 2018100597A1 JP 2016085257 W JP2016085257 W JP 2016085257W WO 2018100597 A1 WO2018100597 A1 WO 2018100597A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- conversion
- event
- control unit
- adc
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/123—Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/122—Shared using a single converter or a part thereof for multiple channels, e.g. a residue amplifier for multiple stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0624—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by synchronisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Definitions
- the present invention relates to an AD conversion apparatus that AD converts an analog signal into a digital signal.
- An object of the present invention is to provide an AD conversion apparatus that can solve the above-described problems of the prior art and can perform synchronous control of a plurality of AD converters independently of a host apparatus.
- An AD conversion apparatus includes a plurality of AD converters that AD convert an input analog signal into a digital signal, and each of the plurality of AD converters independently executes an event instructed by a host device.
- the AD converter includes an execution control unit that controls execution of AD conversion, and event management that notifies a synchronization instruction when a simultaneous conversion event in which a simultaneous conversion operation is set as the event is instructed And the synchronization instruction are notified, and when the execution control unit confirms that the AD conversion is ready, the AD converter is notified that the AD conversion is ready.
- An operation control unit that instructs the execution control unit to execute the simultaneous conversion event after confirming that the AD converter is ready for AD conversion. It is characterized in.
- the operation control unit confirms that the execution control unit is ready for AD conversion. Then, the execution control unit may be instructed to execute the event without notifying other AD converters that the AD conversion is ready. Furthermore, in the AD conversion apparatus of the present invention, the simultaneous conversion event has the highest priority among the events, and the event management unit waits for a plurality of events including the simultaneous conversion event. In the state, the simultaneous conversion event may be executed with priority.
- the plurality of AD converters can be independently operated from the host device without imposing a burden on the host device. There exists an effect that synchronous control can be performed.
- the AD conversion apparatus 1 switches between two AD converters (ADC) 11 and 12 that perform AD conversion of an input analog signal into a digital signal, and an analog signal input to the ADC 11.
- a switch (MPX) 21 and a switch (MPX) 22 for switching an analog signal input to the ADC 12 are provided.
- the ADCs 11 and 12 and the MPXs 21 and 22 operate according to a sampling clock having a predetermined period (sampling period).
- the ADCs 11 and 12 AD convert an analog signal corresponding to an event designated by an event signal EVE input from a host device (not shown) into a digital signal.
- the event signal EVE designates one of a plurality of events set with priority.
- an analog input to be AD-converted by the ADCs 11 and 12 is set from among a plurality of analog inputs CH_0 to CH_n connected to the MPXs 21 and 22.
- the same analog inputs CH_0 to CH_n are connected to the MPXs 21 and 22.
- the analog inputs CH connected to the MPX 21 and the MPX 22 are arbitrary.
- the ADCs 11 and 12 execute an event conversion unit 31 that manages an operation for each event specified by the event signal EVE, an operation control unit 32 that controls the start timing of AD conversion, and the execution of AD conversion. And an execution control unit 33 for controlling each.
- an event correspondence table as shown in FIG. 3 is set.
- the event correspondence table includes a priority order of a plurality of events (event “0” to event “4”) specified by the event signal EVE and a plurality of analog inputs CH_0 to CH_n connected to the MPXs 21 and 22.
- Analog inputs for AD conversion are set by the ADCs 11 and 12.
- the priority of the event “0” is set highest, and the analog input CH_0 is AD-converted by the ADC 11, and the analog input CH_1 is ADC-converted by the ADC 12.
- the event management unit 31 refers to the event correspondence table to determine whether or not an analog input CH for AD conversion is assigned, and sends the trigger signal TRI to the operation control unit 32. Output.
- the AD converter 1 operates independently from the host device. Therefore, the event signal EVE from the higher-level device may be input to the event management unit 31 even when an event is being executed, and a plurality of events may be in a standby state. In this case, after the event being executed ends, the event management unit 31 executes the next highest priority among the standby events.
- the trigger signal TRI is a signal notifying that there is an event to be executed next. Accordingly, when one or more events are in a standby state and the event signal EVE is input, the event being executed is output after the end.
- the operation control unit 32 outputs the entry signal ENT to the execution control unit 33 when the trigger signal TRI is input. Then, the execution control unit 33 outputs a ready signal RED to the operation control unit 32 when preparation for AD conversion is completed according to the entry signal ENT.
- the entry signal ENT is a signal for requesting the execution control unit 33 to prepare for execution of AD conversion, and the output state is maintained until the ready signal RED is input from the execution control unit 33.
- the operation control unit 32 When the ready signal RED is input, the operation control unit 32 outputs an execution signal EXE for instructing execution of AD conversion to the event management unit 31 and the execution control unit 33. Thereby, the event management unit 31 switches the analog input by the switching signal SEL, and the execution control unit 33 sequentially AD-converts the analog input analog signal switched by the event management unit 31 into a digital signal.
- the event management unit 31 When the event management unit 31 switches to the last analog input in the event being executed, the event management unit 31 outputs the end signal END to the operation control unit 32 and stops the output of the execution signal EXE by the operation control unit 32.
- the event “0” having the highest priority is set to the simultaneous conversion operation in which the conversion values of the ADC 11 and the ADC 12 are the same time.
- the ADCs 11 and 12 perform the conversion process, the voltage is stored in an internal capacity, and the value is obtained by measuring the voltage of the capacity. Therefore, in order to set the conversion values of the ADC 11 and the ADC 12 at the same time, the ADC 11 and the ADC 12 need only have the same start time to store the voltage.
- the ADC 11 and the ADC 12 perform AD conversion. The start time is controlled to be the same.
- FIG. 4 (a) is a sync instruction signal SYNC output from the event management unit 31 of the ADC 11 and ADC 12, and (b) is a trigger signal TRI_1, (c) output from the event management unit 31 of the ADC 11.
- An entry signal ENT_1 output from the operation control unit 32 of the ADC 11 (d) is a sync output signal SYNCOUT_1 output from the operation control unit 32 of the ADC 11, and (e) is an entry signal ENT_1 output from the operation control unit 32 of the ADC 11.
- (F) is a ready signal RED_1 output from the execution control unit 33 of the ADC 11
- (g) is a trigger signal TRI_2 output from the event management unit 31 of the ADC 12
- (h) is output from the operation control unit 32 of the ADC 12.
- Entry signal ENT_2, (i) indicates the operation of the ADC 12.
- the sync output signal SYNCOUT_2 output from the control unit 32, (j) indicates the entry signal ENT_2 output from the operation control unit 32 of the ADC 12, and (k) indicates the ready signal RED_2 output from the execution control unit 33 of the ADC 11. ing.
- each event management unit 31 of the ADC 11 and ADC 12 switches the synchro instruction signal SYNC to high level and instructs the operation control unit 32 to perform simultaneous conversion operation. To do. As shown in FIG. 2, since the analog input CH_0 is assigned to the ADC 11 and the analog input CH_1 is assigned to the ADC 12 for the event “0”, the event management units 31 of the ADC 11 and ADC 12 are triggered.
- the signal TRI_1 and the trigger signal TRI_2 are each set to a high level for a predetermined period to notify that there is an event to be executed.
- the operation control units 32 of the ADC 11 and the ADC 12 switch the entry signal ENT_1 and the entry signal ENT_2 to high level, respectively, thereby causing the execution control unit 33 to perform AD. Request to prepare for conversion.
- the execution control unit 33 of the ADC 11 sets the ready signal RED_1 to a high level for a predetermined time in response to the input of the entry signal ENT_1. By switching to, the operation control unit 32 is notified that it is ready.
- the operation control unit 32 of the ADC 11 to which the ready signal RED_1 is input switches the execution signal EXE to a high level in the normal operation in which the sync instruction signal SYNC is at a low level, thereby causing the event management unit 31 and the execution control unit 33 to perform AD.
- the ADC 12 is ready for AD conversion by switching the sync output signal SYNCOUT_1 to the high level. Notify unit 32.
- the execution control unit 33 of the ADC 12 switches the ready signal RED_2 to a high level for a predetermined time after the entry of the entry signal ENT_2 and the event being executed ends.
- the operation control unit 32 is notified that it is ready.
- the operation control unit 32 of the ADC 12 to which the ready signal RED_2 is input is ready for AD conversion in the ADC 12 by switching the sync output signal SYNCOUT_2 to the high level in the simultaneous conversion operation in which the sync instruction signal SYNC is at the high level. This is notified to the operation control unit 32 of the ADC 11.
- each of the operation control units 32 of the ADC 11 and the ADC 12 switches the execution signal EXE to the high level when the sync output signal SYNCOUT_1 and the sync output signal SYNCOUT_2 are both switched to the high level, thereby managing the event.
- the unit 31 and the execution control unit 33 are instructed to execute AD conversion.
- the operation control unit 32 of the ADC 11 waits for the ADC 12 to be ready, and the ADC 11 and the ADC 12 are controlled to have the same AD conversion start time.
- a register 40 for changing the unique numbers (channels) of the plurality of analog inputs CH_0 to CH_n connected to the MPXs 21 and 22 may be provided by setting.
- the ADCs 11 and 12 switch the analog input CH by designating the switching signal SEL channel. Therefore, by configuring the register 40 so that the unique number (channel) can be changed, the correspondence between the event and the analog inputs CH_0 to CH_n can be changed without changing the connection of the analog inputs CH_0 to CH_n. become.
- a plurality of AD converters that AD-convert input analog signals into digital signals, and ADCs 11 and 12 are events instructed by a host device.
- the ADCs 11 and 12 include an execution control unit 33 that controls execution of AD conversion, and a simultaneous conversion event (event “0”) in which simultaneous conversion operation is set as an event. ),
- the event management unit 31 that notifies the synchronization instruction by switching the synchronization instruction signal SYNC to the high level, and the synchronization instruction is notified and the execution control unit 33 confirms that preparation for AD conversion is completed.
- the sync output signals SYNCOUT_1 and SYNCOUT_2 are switched to the high level to prepare for AD conversion.
- the execution control unit 33 After notifying the other ADCs 12 and 11 and confirming that all of the sync output signals SYNCOUT_1 and SYNCOUT_2 are switched to the high level and all the ADCs 11 and 12 are ready for AD conversion, the execution control unit 33 And an operation control unit 32 for instructing execution of the event “0”.
- the execution control unit 33 After notifying the other ADCs 12 and 11 and confirming that all of the sync output signals SYNCOUT_1 and SYNCOUT_2 are switched to the high level and all the ADCs 11 and 12 are ready for AD conversion, the execution control unit 33 And an operation control unit 32 for instructing execution of the event “0”.
- the operation control unit 32 confirms that the execution control unit 33 is ready for AD conversion.
- the execution control unit 33 is instructed to execute the event without notifying the other ADCs 11 and 12 that the preparation for AD conversion is completed.
- the highest priority among the events is set for the event “0”, and the event management unit 31 has a plurality of events including the event “0” in the standby state.
- the event “0” is preferentially executed.
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
上位装置から独立して複数のAD変換器の同期制御を行うことができるAD変換装置を提供する。 ADC(11、12)は、AD変換の実行を制御する実行制御部(33)と、イベントとして同時変換動作が設定された同時変換イベントが指示されると、シンクロ指示信号SYNCをハイレベルに切り換えてシンクロ指示を通知するイベント管理部31と、シンクロ指示が通知され、実行制御部(33)においてAD変換の準備が整ったことを確認すると、シンクロ出力信号SYNCOUTをハイレベルに切り換えてAD変換の準備が整ったことを他のADC(12、11)に通知すると共に、シンクロ出力信号SYNCOUTのいずれもがハイレベルに切り換わり、全てのADC(11、12)においてAD変換の準備が整ったことを確認した後に、実行制御部(33)に同時変換イベントの実行を指示する動作制御部(32)と、を備えている。
Description
本発明は、アナログ信号をデジタル信号にAD変換するAD変換装置に関する。
多数のアナログ信号をデジタル信号にAD変換する場合、アナログ信号ごとにAD変換器を設けることは効率がよくない。そこで、複数のアナログ信号に対して1つのAD変換器を設け、複数のアナログ信号を切替えてAD変換を行うことが提案されている(例えば、特許文献1参照)。
しかしながら、電源回路を制御計算するには、複数のアナログ信号を同時刻にAD変換する必要があり、同時刻にAD変換するアナログ信号の数と同数のAD変換器を設けている。この場合、上位装置で複数のAD変換器の同期制御が必要となり、上位装置に負担がかかってしまうという問題点があった。
本発明の目的は、従来技術の上記問題を解決し、上位装置から独立して複数のAD変換器の同期制御を行うことができるAD変換装置を提供することにある。
本発明のAD変換装置は、入力されたアナログ信号をデジタル信号にAD変換する複数のAD変換器を備え、複数の前記AD変換器が上位装置から指示されたイベントをそれぞれ独立して実行するAD変換装置であって、前記AD変換器は、AD変換の実行を制御する実行制御部と、前記イベントとして同時変換動作が設定された同時変換イベントが指示されると、シンクロ指示を通知するイベント管理部と、前記シンクロ指示が通知され、前記実行制御部においてAD変換の準備が整ったことを確認すると、AD変換の準備が整ったことを他の前記AD変換器に通知すると共に、全ての前記AD変換器においてAD変換の準備が整ったことを確認した後に、前記実行制御部に前記同時変換イベントの実行を指示する動作制御部と、を具備することを特徴とする。
さらに、本発明のAD変換装置において、前記イベントが前記同時変換イベントでなく、前記シンクロ指示が通知されない状態では、前記動作制御部は、前記実行制御部においてAD変換の準備が整ったことを確認すると、AD変換の準備が整ったことを他の前記AD変換器に通知することなく、前記実行制御部に前記イベントの実行を指示しても良い。
さらに、本発明のAD変換装置において、前記同時変換イベントには、前記イベントの中で最も高い優先順位が設定されており、前記イベント管理部は、前記同時変換イベントを含む複数の前記イベントが待機状態である場合、前記同時変換イベントを優先して実行させても良い。
さらに、本発明のAD変換装置において、前記イベントが前記同時変換イベントでなく、前記シンクロ指示が通知されない状態では、前記動作制御部は、前記実行制御部においてAD変換の準備が整ったことを確認すると、AD変換の準備が整ったことを他の前記AD変換器に通知することなく、前記実行制御部に前記イベントの実行を指示しても良い。
さらに、本発明のAD変換装置において、前記同時変換イベントには、前記イベントの中で最も高い優先順位が設定されており、前記イベント管理部は、前記同時変換イベントを含む複数の前記イベントが待機状態である場合、前記同時変換イベントを優先して実行させても良い。
本発明によれば、複数のAD変換器の間で互いの準備が整ったことを確認することができるため、上位装置に負担をかけることなく、上位装置から独立して複数のAD変換器の同期制御を行うことができるという効果を奏する。
本実施の形態のAD変換装置1は、図1を参照すると、入力されたアナログ信号をデジタル信号にAD変換する2つのAD変換器(ADC)11、12と、ADC11に入力するアナログ信号を切替える切替器(MPX)21と、ADC12に入力するアナログ信号を切替える切替器(MPX)22とを備えている。そして、ADC11、12と、MPX21、22は、所定周期(サンプリング周期)のサンプリングクロックに従って動作する。
ADC11、12は、図示しない上位装置から入力されるイベント信号EVEによって指定されたイベントに応じたアナログ信号をデジタル信号にAD変換する。イベント信号EVEは、優先順位が設定された複数のイベントのいずれかを指定する。また、各イベントには、MPX21、22に接続されている複数のアナログ入力CH_0~CH_nの中から、ADC11、12によってAD変換するアナログ入力が設定されている。なお、本実施の形態では、便宜上、MPX21、22に同一のアナログ入力CH_0~CH_nが接続されることにしたが、MPX21とMPX22とにそれぞれ接続するアナログ入力CHは任意であることは言うまでもない。
ADC11、12は、図2を参照すると、イベント信号EVEによって指定されたイベント毎の動作を管理するイベント管理部31と、AD変換の開始タイミングを制御する動作制御部32と、AD変換の実行を制御する実行制御部33とをそれぞれ備えている。
イベント管理部31には、図3に示すようなイベント対応テーブルが設定されている。イベント対応テーブルは、イベント信号EVEによって指定される複数のイベント(イベント「0」~イベント「4」)の優先順位と、MPX21、22に接続されている複数のアナログ入力CH_0~CH_nの中から、ADC11、12によってAD変換するアナログ入力とが設定されている。なお、図3に示すイベント対応テーブルでは、イベント「0」の優先順位が最も高く設定され、アナログ入力CH_0をADC11で、アナログ入力CH_1をADC12でそれぞれAD変換する設定になっている。
イベント管理部31は、イベント信号EVEが入力されると、イベント対応テーブルを参照することで、AD変換するアナログ入力CHが割り当てられているか否かを判断し、トリガ信号TRIを動作制御部32に出力する。
なお、AD変換装置1は、上位装置から独立して動作する。従って、上位装置からのイベント信号EVEは、イベントの実行中であってもイベント管理部31に入力され、複数のイベントが待機状態となる場合がある。この場合、イベント管理部31は、実行中のイベントが終了後、待機状態のインベントの中で最も優先順位が高いものを次に実行させる。また、トリガ信号TRIは、次に実行するイベントが存在することを通知する信号である。従って、1つ以上のイベントが待機状態で、イベント信号EVEが入力された場合は、実行中のイベントが終了後に出力される。
動作制御部32は、トリガ信号TRIが入力されると、エントリー信号ENTを実行制御部33に出力する。そして、実行制御部33は、エントリー信号ENTに応じて、AD変換の準備が整うと、レディ信号REDを動作制御部32に出力する。エントリー信号ENTは、実行制御部33に対してAD変換の実行準備を依頼するための信号であり、実行制御部33からレディ信号REDが入力されるまで、出力状態が維持される。
動作制御部32は、レディ信号REDが入力されると、AD変換の実行を指示する実行信号EXEをイベント管理部31と実行制御部33とに出力する。これにより、イベント管理部31は、切替信号SELによってアナログ入力を切替え、実行制御部33は、イベント管理部31によって切替えられるアナログ入力のアナログ信号を順次デジタル信号にAD変換する。なお、イベント管理部31は、実行中のイベントにおいて最後のアナログ入力に切替えると、エンド信号ENDを動作制御部32に出力して、動作制御部32による実行信号EXEの出力を停止させる。
優先順位が最も高いイベント「0」は、ADC11とADC12との変換値を同時刻のものとする同時変換動作に設定されている。なお、ADC11、12は変換処理する際に、内部の容量に電圧を保存し、その容量の電圧を測定することで値を求める。そのため、ADC11とADC12との変換値を同時刻のものにするためには、ADC11とADC12とが電圧を保存する開始時刻が同じであれば良く、同時変換動作では、ADC11とADC12とでAD変換の開始時刻を同じに制御する。
次に、AD変換装置1による同時変換動作について図4を参照して説明する。なお、図4において、(a)はADC11及びADC12のイベント管理部31からそれぞれ出力されるシンクロ指示信号SYNC、(b)はADC11のイベント管理部31から出力されるトリガ信号TRI_1、(c)はADC11の動作制御部32から出力されるエントリー信号ENT_1、(d)はADC11の動作制御部32から出力されるシンクロ出力信号SYNCOUT_1、(e)はADC11の動作制御部32から出力されるエントリー信号ENT_1、(f)はADC11の実行制御部33から出力されるレディ信号RED_1、(g)はADC12のイベント管理部31から出力されるトリガ信号TRI_2、(h)はADC12の動作制御部32から出力されるエントリー信号ENT_2、(i)はADC12の動作制御部32から出力されるシンクロ出力信号SYNCOUT_2、(j)はADC12の動作制御部32から出力されるエントリー信号ENT_2、(k)はADC11の実行制御部33から出力されるレディ信号RED_2をそれぞれ示している。
ADC11とADC12とのそれぞれのイベント管理部31は、入力されたイベント信号EVEによってイベント「0」が指定されると、シンクロ指示信号SYNCをハイレベルに切り換え、動作制御部32に同時変換動作を指示する。また、図2に示すように、イベント「0」には、アナログ入力CH_0がADC11に、アナログ入力CH_1がADC12にそれぞれ割り当てられているため、ADC11とADC12とのそれぞれのイベント管理部31は、トリガ信号TRI_1とトリガ信号TRI_2とをそれぞれ所定期間ハイレベルとすることで、実行するイベントが存在することを通知する。
トリガ信号TRI_1とトリガ信号TRI_2との入力により、ADC11とADC12とのそれぞれの動作制御部32は、エントリー信号ENT_1とエントリー信号ENT_2とをそれぞれハイレベルに切り換えることで、実行制御部33に対してAD変換の実行準備を依頼する。
ここで、ADC11が他のイベントを実行しておらず、待機中であった場合には、ADC11の実行制御部33は、エントリー信号ENT_1の入力に対応して、レディ信号RED_1を所定時間ハイレベルに切り換えることで、動作制御部32に準備ができていることを通知する。
レディ信号RED_1が入力されたADC11の動作制御部32は、シンクロ指示信号SYNCがローレベルである通常動作では、実行信号EXEをハイレベルに切り換えることで、イベント管理部31及び実行制御部33にAD変換の実行を指示するが、シンクロ指示信号SYNCがハイレベルである同時変換動作では、シンクロ出力信号SYNCOUT_1をハイレベルに切り換えることで、ADC11でのAD変換の準備が整ったことをADC12の動作制御部32に通知する。
一方、ADC12が他のイベントを実行中であった場合、ADC12の実行制御部33は、エントリー信号ENT_2の入力後、実行中のイベントが終了後、レディ信号RED_2を所定時間ハイレベルに切り換えることで、動作制御部32に準備ができていることを通知する。
レディ信号RED_2が入力されたADC12の動作制御部32は、シンクロ指示信号SYNCがハイレベルである同時変換動作では、シンクロ出力信号SYNCOUT_2をハイレベルに切り換えることで、ADC12でのAD変換の準備が整ったことをADC11の動作制御部32に通知する。
そして、ADC11とADC12とのそれぞれの動作制御部32は、シンクロ出力信号SYNCOUT_1と、シンクロ出力信号SYNCOUT_2とのいずれもがハイレベルに切り換わると、実行信号EXEをハイレベルに切り換えることで、イベント管理部31及び実行制御部33にAD変換の実行を指示する。これにより、ADC11の動作制御部32は、ADC12の準備が整うのを待ち、ADC11とADC12とでAD変換の開始時刻を同じに制御されることになる。
なお、本実施の形態では、2つのADC11、12を設けた例について説明したが、3つ以上のADCを設けた場合も、全てのADCからそれぞれ出力されるシンクロ出力信号SYNCOUTの論理積をとって、実行信号EXEをハイレベルに切り換えれば簡単に適用することができる。
さらに、図5に示すように、設定により、MPX21、22に接続されている複数のアナログ入力CH_0~CH_nの固有番号(チャネル)を変更するレジスタ40を設けるようにしても良い。ADC11、12は、切替信号SELチャネルを指定することでアナログ入力CHを切替える。従って、レジスタ40の設定によって固有番号(チャネル)を変更可能に構成することで、アナログ入力CH_0~CH_nの接続を変更することなく、イベントとアナログ入力CH_0~CH_nとの対応を変更することが可能になる。
例えば、チャネルがそれぞれ「00」、「01」、「10」、「11」のアナログ入力CH_a~CH_dを順番にAD変換するイベントの場合、レジスタ40の設定によって「0」と「1」を入れ替えることで、AD変換の順番がCH_d~CH_aに変更される。
以上説明したように、本実施の形態によれば、入力されたアナログ信号をデジタル信号にAD変換する複数のAD変換器(ADC11、12)を備え、ADC11、12が上位装置から指示されたイベントをそれぞれ独立して実行するAD変換装置1であって、ADC11、12は、AD変換の実行を制御する実行制御部33と、イベントとして同時変換動作が設定された同時変換イベント(イベント「0」)が指示されると、シンクロ指示信号SYNCをハイレベルに切り換えてシンクロ指示を通知するイベント管理部31と、シンクロ指示が通知され、実行制御部33においてAD変換の準備が整ったことを確認すると、シンクロ出力信号SYNCOUT_1、SYNCOUT_2をハイレベルに切り換えてAD変換の準備が整ったことを他のADC12、11に通知すると共に、シンクロ出力信号SYNCOUT_1、SYNCOUT_2のいずれもがハイレベルに切り換わり、全てのADC11、12においてAD変換の準備が整ったことを確認した後に、実行制御部33にイベント「0」の実行を指示する動作制御部32とを備えている。
この構成により、シンクロ出力信号SYNCOUT_1、SYNCOUT_2によって、ADC11、12との間で互いの準備が整ったことを確認することができるため、上位装置に負担をかけることなく、上位装置から独立してADC11、12の同期制御を行うことができる。
この構成により、シンクロ出力信号SYNCOUT_1、SYNCOUT_2によって、ADC11、12との間で互いの準備が整ったことを確認することができるため、上位装置に負担をかけることなく、上位装置から独立してADC11、12の同期制御を行うことができる。
さらに、本実施の形態によれば、イベントがイベント「0」でなく、シンクロ指示が通知されない状態では、動作制御部32は、実行制御部33においてAD変換の準備が整ったことを確認すると、AD変換の準備が整ったことを他のADC11、12に通知することなく、実行制御部33にイベントの実行を指示する。
この構成により、シンクロ指示信号SYNC(シンクロ指示)によって、同時変換動作と独立した動作とを簡単に切り換えることができる。
この構成により、シンクロ指示信号SYNC(シンクロ指示)によって、同時変換動作と独立した動作とを簡単に切り換えることができる。
さらに、本実施の形態によれば、イベント「0」には、イベントの中で最も高い優先順位が設定されており、イベント管理部31は、イベント「0」を含む複数のイベントが待機状態である場合、イベント「0」を優先して実行させる。
この構成により、同時変換動作が設定された同時変換イベントを簡単に優先して実行することができるため、同時変換動作のための待ち時間を最小限にとどめることが可能になる。
この構成により、同時変換動作が設定された同時変換イベントを簡単に優先して実行することができるため、同時変換動作のための待ち時間を最小限にとどめることが可能になる。
以上、本発明を具体的な実施形態で説明したが、上記実施形態は一例であって、本発明の趣旨を逸脱しない範囲で変更して実施できることは言うまでも無い。
1 AD変換装置
11、12 AD変換器(ADC)
21、22切替器(MPX)
31 イベント管理部
32 動作制御部
33 実行制御部
40 レジスタ
11、12 AD変換器(ADC)
21、22切替器(MPX)
31 イベント管理部
32 動作制御部
33 実行制御部
40 レジスタ
Claims (3)
- 入力されたアナログ信号をデジタル信号にAD変換する複数のAD変換器を備え、複数の前記AD変換器が上位装置から指示されたイベントをそれぞれ独立して実行するAD変換装置であって、
前記AD変換器は、AD変換の実行を制御する実行制御部と、
前記イベントとして同時変換動作が設定された同時変換イベントが指示されると、シンクロ指示を通知するイベント管理部と、
前記シンクロ指示が通知され、前記実行制御部においてAD変換の準備が整ったことを確認すると、AD変換の準備が整ったことを他の前記AD変換器に通知すると共に、全ての前記AD変換器においてAD変換の準備が整ったことを確認した後に、前記実行制御部に前記同時変換イベントの実行を指示する動作制御部と、を具備することを特徴とするAD変換装置。 - 前記イベントが前記同時変換イベントでなく、前記シンクロ指示が通知されない状態では、前記動作制御部は、前記実行制御部においてAD変換の準備が整ったことを確認すると、AD変換の準備が整ったことを他の前記AD変換器に通知することなく、前記実行制御部に前記イベントの実行を指示することを特徴とする請求項1記載のAD変換装置。
- 前記同時変換イベントには、前記イベントの中で最も高い優先順位が設定されており、
前記イベント管理部は、前記同時変換イベントを含む複数の前記イベントが待機状態である場合、前記同時変換イベントを優先して実行させることを特徴とする請求項1記載のAD変換装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2016/085257 WO2018100597A1 (ja) | 2016-11-29 | 2016-11-29 | Ad変換装置 |
| JP2018553512A JPWO2018100597A1 (ja) | 2016-11-29 | 2016-11-29 | Ad変換装置 |
| CN201680090349.6A CN109845111A (zh) | 2016-11-29 | 2016-11-29 | Ad转换装置 |
| US16/395,286 US10594331B2 (en) | 2016-11-29 | 2019-04-26 | Analog-to-digital conversion device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2016/085257 WO2018100597A1 (ja) | 2016-11-29 | 2016-11-29 | Ad変換装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| US16/395,286 Continuation US10594331B2 (en) | 2016-11-29 | 2019-04-26 | Analog-to-digital conversion device |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2018100597A1 true WO2018100597A1 (ja) | 2018-06-07 |
Family
ID=62241288
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2016/085257 Ceased WO2018100597A1 (ja) | 2016-11-29 | 2016-11-29 | Ad変換装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US10594331B2 (ja) |
| JP (1) | JPWO2018100597A1 (ja) |
| CN (1) | CN109845111A (ja) |
| WO (1) | WO2018100597A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2023015594A (ja) * | 2021-07-20 | 2023-02-01 | アズビル株式会社 | Ad変換回路 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10740267B1 (en) * | 2019-07-03 | 2020-08-11 | Stmicroelectronics International N.V. | Digital interface circuit for analog-to-digital converter |
| KR102275143B1 (ko) * | 2019-12-27 | 2021-07-07 | 현대오트론 주식회사 | 아날로그-디지털 변환 장치 및 방법 |
| CN114578743B (zh) * | 2022-05-06 | 2022-07-08 | 四川赛狄信息技术股份公司 | 基于fpga的舰载多路信号采集同步控制系统 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59211132A (ja) * | 1983-05-16 | 1984-11-29 | Mitsubishi Electric Corp | アナログ・デイジタル変換装置 |
| JPH08149400A (ja) * | 1994-11-18 | 1996-06-07 | Sanyo Electric Co Ltd | 画像展示装置及び画像展示システムの表示方法 |
| JP2002527977A (ja) * | 1998-10-15 | 2002-08-27 | インフィネオン テクノロジース アクチエンゲゼルシャフト | A/d変換器 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5008901A (en) * | 1987-10-29 | 1991-04-16 | U.S. Robotics, Inc. | Asymmetrical duplex error-controlled modem |
| US5168276A (en) * | 1990-09-04 | 1992-12-01 | Motorola, Inc. | Automatic A/D converter operation using a programmable control table |
| US7171542B1 (en) * | 2000-06-19 | 2007-01-30 | Silicon Labs Cp, Inc. | Reconfigurable interface for coupling functional input/output blocks to limited number of i/o pins |
| JP2005303575A (ja) | 2004-04-09 | 2005-10-27 | Nec Electronics Corp | Ad変換装置とad変換方法 |
| JP2010041152A (ja) * | 2008-07-31 | 2010-02-18 | Fujitsu Ten Ltd | Ad変換制御装置及び車両制御装置 |
| CN102946252B (zh) * | 2012-11-28 | 2015-10-14 | 国电南瑞科技股份有限公司 | 一种降低adc采样时刻地平面信号噪声的方法及相应系统 |
| JP2015136272A (ja) * | 2014-01-20 | 2015-07-27 | ルネサスエレクトロニクス株式会社 | 半導体デバイス及び駆動装置 |
-
2016
- 2016-11-29 WO PCT/JP2016/085257 patent/WO2018100597A1/ja not_active Ceased
- 2016-11-29 JP JP2018553512A patent/JPWO2018100597A1/ja active Pending
- 2016-11-29 CN CN201680090349.6A patent/CN109845111A/zh not_active Withdrawn
-
2019
- 2019-04-26 US US16/395,286 patent/US10594331B2/en active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59211132A (ja) * | 1983-05-16 | 1984-11-29 | Mitsubishi Electric Corp | アナログ・デイジタル変換装置 |
| JPH08149400A (ja) * | 1994-11-18 | 1996-06-07 | Sanyo Electric Co Ltd | 画像展示装置及び画像展示システムの表示方法 |
| JP2002527977A (ja) * | 1998-10-15 | 2002-08-27 | インフィネオン テクノロジース アクチエンゲゼルシャフト | A/d変換器 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2023015594A (ja) * | 2021-07-20 | 2023-02-01 | アズビル株式会社 | Ad変換回路 |
| JP7772519B2 (ja) | 2021-07-20 | 2025-11-18 | アズビル株式会社 | Ad変換回路 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN109845111A (zh) | 2019-06-04 |
| US10594331B2 (en) | 2020-03-17 |
| US20190253064A1 (en) | 2019-08-15 |
| JPWO2018100597A1 (ja) | 2019-06-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| WO2018100597A1 (ja) | Ad変換装置 | |
| TWI611662B (zh) | 可組態的時間交錯類比至數位轉換器 | |
| JP5727414B2 (ja) | 多チャンネル充放電試験システムとその試験方法 | |
| JP2013048406A5 (ja) | ||
| JP2016513898A5 (ja) | ||
| JP2016015666A5 (ja) | ||
| CN109039335B (zh) | 一种音频模数转换芯片阵列帧时钟同步的实现装置及实现方法 | |
| US20150202969A1 (en) | Event management apparatus, event management method, and motor system | |
| JP2013538535A5 (ja) | ||
| TWI536744B (zh) | 具有早期中斷能力的類比至數位轉換器 | |
| ES2869188T3 (es) | Aparato y método para controlar un controlador lógico programable | |
| JP2002527977A (ja) | A/d変換器 | |
| JP2009054031A (ja) | リセット制御装置 | |
| CN111010178A (zh) | 基于PXIe的任意波形发生器及输出通道扩展方法 | |
| US8174151B2 (en) | Power supply control apparatus | |
| CN117318719A (zh) | 同步采样方法及系统 | |
| EP2991216A3 (en) | Matrix converter, matrix converter control device and matrix converter control method | |
| KR100683122B1 (ko) | 방송 채널의 모니터링 제어장치 및 방법 | |
| KR20110083883A (ko) | 시간 인터리브드 아날로그 디지털 변환기 | |
| RU2014152795A (ru) | Способ и устройство для переключения контактора | |
| JP2018120667A (ja) | 照明システム | |
| SE454311B (sv) | Analog-digitalomvandlaranordning innefattande ett flertal separata analog-digitalomvandlare | |
| CN120729312B (zh) | 一种共享资源的突发信号检测方法 | |
| JP2025135401A (ja) | 半導体集積回路 | |
| JP2001337637A5 (ja) |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 16922603 Country of ref document: EP Kind code of ref document: A1 |
|
| ENP | Entry into the national phase |
Ref document number: 2018553512 Country of ref document: JP Kind code of ref document: A |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 16922603 Country of ref document: EP Kind code of ref document: A1 |