[go: up one dir, main page]

WO2018091852A1 - Circuit intégré forme de deux puces connectées en série - Google Patents

Circuit intégré forme de deux puces connectées en série Download PDF

Info

Publication number
WO2018091852A1
WO2018091852A1 PCT/FR2017/053167 FR2017053167W WO2018091852A1 WO 2018091852 A1 WO2018091852 A1 WO 2018091852A1 FR 2017053167 W FR2017053167 W FR 2017053167W WO 2018091852 A1 WO2018091852 A1 WO 2018091852A1
Authority
WO
WIPO (PCT)
Prior art keywords
integrated circuit
chip
gate
contact
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/FR2017/053167
Other languages
English (en)
Inventor
Laurent Guillot
Domenico Lo Verde
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Exagan SAS
Original Assignee
Exagan SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Exagan SAS filed Critical Exagan SAS
Publication of WO2018091852A1 publication Critical patent/WO2018091852A1/fr
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • H10W40/255
    • H10W70/481
    • H10W70/635
    • H10W90/00
    • H10W42/20
    • H10W72/07554
    • H10W72/926
    • H10W90/724
    • H10W90/756

Definitions

  • the present invention relates to an integrated circuit comprising a chip formed of a high voltage transistor in depletion mode and a chip formed of a transistor in enrichment mode, connected in series.
  • HEMT transistors high electron mobility transistors produced on III-N semiconductor materials are conventionally "normally on”, that is to say they have a negative threshold voltage and can conduct current with a gate voltage at 0V. These components with negative threshold voltages are called depletion mode components ("depletion mode” or “D-mode” according to the English terminology).
  • E-mode Enrichment Mode
  • Such a hybrid device typically comprises a D-mode HEMT transistor developed on III-N semiconductor materials and a transistor MOSFET (E-mode metal / oxide / semiconductor field effect transistor) developed on silicon. For example, as illustrated in FIG.
  • chips 1,2 respectively comprising the components HEMT and MOSFET can be coupled to form a cascode 3 type integrated circuit: the drain 2a and the source 2b of the MOSFET chip E-mode 2 are respectively connected to the source 1b and the gate 1a of the HEMT D-mode 1 chip; this electrical connection is made in the case 4 of the integrated circuit 3 comprising the two electronic chips 1,2, usually by wire connection 5 ("wire bonding" according to the English terminology) between different grid contact pads 1c, 2c, source lb, 2b and drain 1a, 2a accessible on each of the chips 1, 2.
  • wire connection 5 wire bonding
  • the gate contact pad 2c of the MOSFET chip 2 is connected in the housing 4 of the integrated circuit 3 to a gate pin 3c.
  • the source contact pad 2b of the MOSFET chip 2 is connected in the box 4 to a source pin 3b.
  • the drain contact pad of the chip HEMT 1 is connected, still in the housing 4, to a drain pin 3a.
  • the connections between the contact pads of the chips and the pins are made by wire connection or by means of electrical connection clips.
  • the three pins 3a, 3b, 3c constitute the electrical terminals of the integrated circuit 3 towards the outside of the housing 4.
  • the interconnections in particular the wired connections
  • fast switching is one of the expected advantages of a HEMT chip.
  • it is therefore necessary to minimize the inductances and parasitic resistances related to the interconnections in a cascode arrangement.
  • Document US9171837 presents a solution for reducing the inductances in a box with three electrical terminals, implementing a cascode integrated circuit comprising a substrate on which a first depletion mode transistor and a second MOSFET transistor are mounted; the substrate comprises conductive tracks providing the connection between the source of the first transistor and the drain of the second transistor.
  • An object of the present invention is to propose an alternative solution to the solutions of the state of the art.
  • An object of the invention is notably to propose an integrated circuit comprising an interconnection substrate, a chip formed of a high voltage transistor in depletion mode and a chip formed of a transistor in enrichment mode, in which the inductances and parasitic resistance related to interconnections are reduced.
  • the present invention relates to an integrated circuit comprising:
  • a box comprising at least three electrical terminals, a gate terminal, a source terminal and a drain terminal, and comprising a conductive structural plate connected to one of the three terminals,
  • An interconnection substrate having a front face and a rear face disposed on the structural plate
  • the integrated circuit is remarkable in that: • The first and second contact pads, respectively formed on a front face of the first chip and on a front face of the second chip, are in contact with conductive tracks formed on the front face interconnect substrate; at least one conductive track being configured to connect the first source contact pad with the second drain contact pad;
  • the interconnect substrate comprises at least one through conductive via to connect at least one determined conductive track with the structural plate.
  • the determined conductive track is the one in contact with the second source contact pad, the terminal of the box connected to the structural plate forming the source terminal of the integrated circuit;
  • the conductive track in contact with the first drain contact pad and the conductive track in contact with the second gate contact pad are respectively connected to the drain terminal and to the gate terminal of the box;
  • connections between the conductive tracks and the drain and gate terminals are made by means of electrical connection clips
  • the determined conductive track is the one in contact with the first drain contact pad, the terminal of the box connected to the structural plate forming the drain terminal of the integrated circuit; the conductive track in contact with the second gate contact pad and the conductive track in contact with the second source contact pad are respectively connected to the gate terminal and the source terminal of the housing;
  • connections between the conductive tracks and the gate and source terminals are made by means of electrical connection clips
  • At least one conductive track is configured to connect the first gate contact pad with the second source contact pad to connect the first and second cascode chips
  • the conductive track in contact with the first gate contact pad is connected to an additional terminal of the housing;
  • the enrichment mode device included in the second chip comprises an enhancement mode transistor having a gate electrode connected to the gate contact pad of the second chip;
  • the enrichment mode device included in the second chip comprises an enhancement mode transistor and a control component, a gate electrode of the enhancement mode transistor being connected to an input of the control component and an output of the control component being connected to the grid contact pad of the second chip;
  • the integrated circuit comprises a third chip comprising a passive or active component
  • the third chip comprises a high voltage transistor in depletion mode, and third gate, source and drain contact pads; the third contact pads formed on a front face of the third chip, being in contact with conductive tracks formed on the front face of the interconnect substrate; the conductive tracks being configured to connect the first and third chips in parallel.
  • FIG. 1 shows an integrated circuit in a box according to the state of the art
  • FIGS. 2a to 2c show elements of the integrated circuit according to the invention
  • FIG. 3 shows a sectional view of an integrated circuit according to the invention
  • Figures 4a to 4d show sectional views of a first embodiment of the integrated circuit according to the invention
  • FIG. 5 shows a sectional view of a second embodiment of the invention.
  • the figures are schematic representations which, for purposes of readability, are not to scale.
  • the thicknesses of the layers or components along the z axis are not scaled with respect to the lateral dimensions along the x and y axes.
  • the sectional views may in certain cases represent elements included in several vertical planes (plane (y, z) in the figures) different.
  • the invention relates to an integrated circuit 100 comprising a housing 10, an insulating portion 15 for encapsulating the electronic components of the integrated circuit is formed by an electrical insulating material, typically resin.
  • the box 10 comprises at least three electrical terminals, a gate terminal 11, a source terminal 12 and a drain terminal 13, as illustrated in FIG. 2a.
  • electrical terminal is meant in particular a pin or a metal pad or any other means for forming an external electrical contact of the integrated circuit 100: this external contact may then be connected to other elements, for example on a printed circuit.
  • the housing 10 also comprises a conductive structural plate 14.
  • the structural plate 14 is intended to support the electronic components of the integrated circuit 100.
  • the structural plate 14 is connected to one of the three terminals 11, 12, 13; in the case illustrated in FIG. 2a, the structural plate 14 is connected to the source terminal 12.
  • by “connected” is meant electrically connected: either directly, that is to say by direct contact between the two elements connected, either indirectly, that is to say by means of an intermediate element, itself in contact with the electrically connected elements; said intermediate element may for example be an electrical connection clip or one or a plurality of connection (s) wire (s).
  • the structural plate 14 is usually encapsulated, as are the electronic components of the integrated circuit 100, in the insulating part 15 of the housing 10.
  • the integrated circuit 100 also comprises an interconnection substrate 20 having a front face 21 and a rear face 22.
  • the interconnection substrate 20 is composed of a base 23 formed by an electrical insulating material and having, for example, a plate shape ( Figure 2b).
  • the insulating material of the base 23 is chosen from ceramics, such as aluminum nitride, or other suitable materials.
  • the interconnection substrate 20 comprises conductive tracks 24 on its front face 21, which extend on the base 23.
  • FIG. 2b is a diagrammatic representation which in no way limits the configurations or distributions in the plane (x, y) that can be adopted for conduction tracks 24.
  • These may be formed by a metallic material such as copper or other suitable materials.
  • the interconnection substrate 20 further comprises at least one via via 25, that is to say going from the front face 21 to the rear face 22 of the interconnection substrate 20, to 23.
  • the conductive via 25 may for example be formed by a material such as copper or other suitable materials.
  • the interconnection substrate 20 also comprises a conductive pad 26 on its rear face 22, in contact with the conductive via 25.
  • the interconnection substrate 20 is arranged on the structural plate In particular, the conductive pad 26 is in direct contact with or assembled by means of an electrically conductive material on the structural plate 14: thus the conductive via 25 makes it possible to connect at least one determined conductive track 24a with the structural plate. 14.
  • connection via at least one conductive via 25 makes it possible to significantly reduce the connection length between the determined conductive track 24a (which is intended to be in contact with at least one contact pad of the first 30 and / or the second 40 chip) and the structural plate 14 electrically connected to a terminal of the integrated circuit 100.
  • the inductors and parasitic resistances being proportional to the geometry of the connection for a given conductive material, the reduction of the connection length results in particular in a reduction of these parasitic elements. In addition, it can also result in a reduction of electromagnetic interference (EMI) emissions.
  • EMI electromagnetic interference
  • the integrated circuit 100 comprises at least a first chip 30 comprising a high voltage transistor in depletion mode, and at least a second chip 40 comprising a device in enrichment mode.
  • the high-voltage transistor in depletion mode may consist of a HEMT transistor developed on GaN.
  • the device in enrichment mode may consist of a field effect MOS transistor (MOSFET) developed on silicon; it may also consist of a device comprising a MOSFET coupled with a control component (driver).
  • MOSFET field effect MOS transistor
  • the first chip 30 and the second chip 40 respectively comprise first gate contact pads 31, source 32 and drain 33, and second gate contact pads 41, source 42 and drain 43. These first and second contact pads are respectively formed on the front face 34 of the first chip 30 and the front face 44 of the second chip 40 ( Figure 2c).
  • the contact pads are composed of an electrically conductive metallic material, for example copper or other suitable materials. In particular, the metal material forming the contact pads is able to be assembled or welded.
  • the contact pads of a chip according to the invention may be in various forms: either in the form of raised blocks with respect to the surface of the front face of the chip, or in the form of balls ("bumps" according to the English terminology) also in the form of relief relative to the surface of the front face of the chip.
  • the first 31,32,33 and second contact pads 41,42,43 may be arranged in different ways on the respective front faces 34,44 of the first 30 and second 40 chips, according to the different embodiments and variants according to the invention. 'invention.
  • the first chip 30 and the second chip 40 are disposed on the interconnection substrate 20, in particular according to the invention, their front faces 34,44 are vis-à-vis with the front face 21 of the interconnection substrate 20 the first 31,32,33 and second contact pads 41,42,43 are in contact with the conductive tracks 24 of the interconnection substrate 20.
  • the assembly of the first 31,32,33 and second 41,42,43 pads on the conductive tracks 24 may be achieved by a metal bonding method for example by thermo-compression or a welding process or soldering between the materials forming the contact pads and the conductive tracks. It is thus possible to obtain a good quality electrical contact between the contact pads of the chips 30, 40 and the interconnection substrate 20, with a greatly reduced conduction path, for example with respect to wire connections.
  • At least one conductive track 24b is configured to connect the first source contact pad 32 with the second drain contact pad 43: such a configuration enables the high-voltage transistor to be put in series in depletion mode and the device enrichment mode, according to an arrangement said cascade.
  • FIG. 3 illustrates a sectional view of an integrated circuit 100 according to the invention.
  • the first contact pads 31, 32, 33 of the first chip 30 and the second contact pads 41, 42, 43 of the second chip 40 are in contact with the conductive tracks 24 (including in particular the tracks referenced 24a, 24b) of the interconnection substrate 20.
  • the conductive via 25 electrically connects the conductive track 24a and the conductive pad 26 on the rear face of the interconnection substrate 20.
  • the conductive pad 26 is assembled by metal bonding, soldering or brazing on the structural plate 14, also establishing with it an electrical contact.
  • Figure 3 does not show the insulating portion 15 of the housing 10, nor the at least three electrical terminals 11,12,13.
  • the conductive track 24b connecting the first source contact pad 32 and the second drain contact pad 43 is not entirely visible: it extends in the plane (x, y) perpendicular to the sectional plane of Figure 3, to form the electrical connection between the two contact pads 32,43.
  • the determined conductive track 24a is the one in contact with the second source contact pad 42, the terminal of the box connected to the structural plate 14 then forms the source terminal 12 of the integrated circuit 100.
  • a conductive track 24c in contact with the first drain contact pad 33 and another conductive track 24d in contact with the second gate contact pad 41 are respectively connected to the drain terminal 13 (not shown in FIG. 4a) and to the gate terminal 11 of the box 10 of the integrated circuit 100.
  • the gate terminal 11 is represented in FIG. 4a in the same section plane as the source terminal 12 for more readability; in fact, it is situated in a neighboring plane (y, z), in accordance with the diagram of FIG. 2a.
  • connections between the conductive tracks 24 and the drain terminals 13 and gate 11 are formed by means of electrical connection clips 16.
  • the electrical connection clips 16 are usually formed by metal strips, for example copper, aluminum or other suitable material, welded to one and the other of the elements to be connected. They have the advantage of a low inductance and a low resistance of access, compared to wired connections.
  • a conductive track 24e in contact with the first gate contact pad 31 is connected to an additional terminal 111 of the box 10.
  • the box 10 comprises in this case four electrical terminals, the three previously mentioned and an additional gate terminal 111, for independently controlling the gate of the high voltage transistor in depletion mode of the first chip 30 (connected to the additional terminal 111), and the gate of the device in enrichment mode of the second chip 40 (connected to the gate terminal 11).
  • the additional grid terminal 111 is shown in Figure 4b in the same section plane as the source terminal 12 for more readability; in reality it is located in a vertical plane (y, z) neighbor.
  • the box 10 comprises only three terminals 11, 12, 13 and at least one conductive track 24 is configured to connect the first contact pad gate 31 with the second source contact pad 42: in the example of FIG. 4c, this means that the conductive track 24e is connected to the track 24a, in the plane (x, y) on the front face 21 of the substrate 20.
  • the conductive track 24e in contact with the first gate contact pad 31 is connected to the rear face 35 of the first chip 30, by means of an electrical connection clip 17, to put said face back to the ground.
  • This clip 17 has the additional advantage of promoting heat dissipation at the rear face 35 of the first chip 30.
  • the housing 10 has only three terminals 11, 12, 13 and the determined conductive track 24 a is configured to connect the first contact pad of gate 31 with the second source contact pad 42.
  • a conductive via 25 or a plurality of conductive vias 25 connects the determined conducting track 24a and the conductive pad 26 on the rear face of the interconnection substrate 20.
  • the track conductive 24a in contact with the first gate contact pad 31 is connected to the rear face 35 of the first chip 30, by means of an electrical connection clip 17 (not shown), for putting said rear face 35 to ground .
  • the determined conductive track 24a is the one in contact with the first stud of drain contact 33, the terminal of the box connected to the structural plate 14 then forms the drain terminal 13 of the integrated circuit 100.
  • the conductive track 24d in contact with the second gate contact pad 41 and a 24f conductive track in contact with the second source contact pad 42 are respectively connected to the gate terminal 11 and the source terminal 12 (not shown) of the housing 10 of the integrated circuit 100.
  • connection between the conductive tracks 24d, 24f and the gate terminals 11 and source 12 are made by means of electrical connection clips 16 having the advantage of a low inductance and a low access resistance, compared to wired connections.
  • the conductive track 24e in contact with the first gate contact pad 31 is connected to an additional terminal of the housing 10 (not shown).
  • the box 10 comprises in this case four electrical terminals, the three previously mentioned and an additional gate terminal, for independently controlling the gate of the high voltage transistor in depletion mode of the first chip 30 (connected to the additional terminal), and the gate the device in enrichment mode of the second chip 40 (connected to the gate terminal 11).
  • the housing 10 comprises only three terminals 11, 12, 13 and at least one conductive track 24 is configured to connect the first gate contact pad 31 with the second source contact pad 42: in the example of FIG. 5, this means that the conductive track 24e is connected to the track 24f, in the plane (x, y) on the front face 21 of the interconnection substrate 20.
  • the conductive track 24e in contact with the first gate stud 31 is connected to the rear face 35 of the first chip 30 (not shown), by means of an electrical connection clip 17, to put said rear face 35 to ground.
  • the enrichment mode device included in the second chip 40 may comprise an enhancement mode transistor including a gate electrode is connected to the second gate contact pad 41 of the second chip 40.
  • the gate terminal 11 of the box 10, connected to the second gate contact pad 41 then makes it possible to send an electrical signal for controlling the gate of the transistor in enrichment mode (for example, a silicon MOSFET).
  • the enrichment mode device included in the second chip 40 may comprise an enhancement mode transistor and a control component: in this case, a gate electrode of the enhancement mode transistor is connected to an input of the control component and a output of the control component is connected to the second gate contact pad 41 of the second chip 40.
  • the gate terminal 11 of the housing 10, connected to the second gate contact pad 41 here makes it possible to send an electrical signal to the component of ordered ; the latter is then able to process this signal to control the gate of the transistor in enrichment mode.
  • the integrated circuit 100 may comprise, in addition to the first 30 and the second chip 40, a third chip comprising a passive or active component.
  • the third chip may comprise a high voltage transistor in depletion mode, and third gate, source and drain contact pads.
  • the third contact pads formed on a front face of the third chip are in contact with conductive tracks 24 formed on the front face 21 of the interconnection substrate 20: said conductive tracks 24 are configured to connect the first 30 and the third chip in parallel.
  • Such a configuration has the particular advantage of minimizing the interconnections and thus reduce parasitic inductances and resistances as well as emissions of EMI.

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

invention concerne un circuit intégré comprenant : • un boîtier comportant au moins trois terminaux électriques, un terminal de grille, un terminal de source et un terminal de drain, et comportant une plaque structurelle conductrice connectée à l'un des trois terminaux, • un substrat d' interconnexion présentant une face avant et une face arrière disposée sur la plaque structurelle, • et, disposées sur le substrat d'interconnexion, au moins une première puce comprenant un transistor à haute tension en mode déplétion, et au moins une deuxième puce comprenant un dispositif en mode enrichissement, la première et la deuxième puces comportant respectivement des premiers et des deuxièmes plots de contact de grille, de source et de drain; circuit intégré est remarquable en ce que : • Les premiers et deuxièmes plots de contacts, respectivement formés sur une face avant de la première puce et sur une face avant de la deuxième puce, sont en contact avec des pistes conductrices formées sur la face avant du substrat d' interconnexion; au moins une piste conductrice étant configurée de manière à connecter le premier plot de contact de source avec le deuxième plot de contact de drain; • Le substrat d' interconnexion comprend au moins un via conducteur traversant pour connecter au moins une piste conductrice déterminée avec la plaque structurelle.

Description

CIRCUIT INTEGRE FORME DE DEUX PUCES CONNECTEES EN SERIE
DOMAINE DE L' INVENTION
La présente invention concerne un circuit intégré comprenant une puce formée d'un transistor à haute tension en mode déplétion et une puce formée d'un transistor en mode enrichissement, connectées en série.
ARRIERE PLAN TECHNOLOGIQUE DE L' INVENTION
Les transistors HEMT (transistors à haute mobilité électronique) élaborés sur des matériaux semi-conducteurs III- N sont classiquement « normally on », c'est-à-dire qu'ils présentent une tension de seuil négative et peuvent conduire le courant avec une tension de grille à 0V. Ces composants avec tensions de seuil négatives sont appelés composants en mode déplétion (« depletion mode » ou « D-mode » selon la terminologie anglo-saxonne) .
Il est préférable pour les applications d'électronique de puissance d'avoir des composants dits « normally off », c'est-à-dire présentant une tension de seuil positive : ces composants ne peuvent pas conduire le courant lorsque la tension de grille est à 0V et sont communément appelés composants en mode enrichissement (« E-mode ») .
La fabrication de composants à haute tension sur matériaux semi-conducteurs III-N en E-mode s'avère complexe. Une alternative à un composant E-mode haute tension simple est de combiner un composant D-mode à haute tension avec un composant E-mode. Un tel dispositif hybride comprend typiquement un transistor HEMT D-mode élaboré sur matériaux semi-conducteurs III-N et un transistor MOSFET (Transistor métal/oxyde/semi-conducteur à effet de champ) E-mode élaboré sur silicium. Par exemple, comme illustré sur la figure 1, des puces 1,2 comprenant respectivement les composants HEMT et MOSFET peuvent être couplées pour former un circuit intégré de type cascode 3 : le drain 2a et la source 2b de la puce MOSFET E- mode 2 sont respectivement connectés à la source lb et à la grille le de la puce HEMT D-mode 1 ; cette connexion électrique se fait dans le boitier 4 du circuit intégré 3 comprenant les deux puces électroniques 1,2, habituellement par connexion filaire 5 (« wire bonding » selon la terminologie anglo-saxonne) entre différents plots de contact de grille le, 2c, de source lb,2b et de drain la, 2a accessibles sur chacune des puces 1,2. Dans un circuit intégré cascode 3, la grille 2c de la puce MOSFET 2 contrôle la mise en mode passant ou bloquant du circuit intégré 3.
Le plot de contact de grille 2c de la puce MOSFET 2 est connecté dans le boitier 4 du circuit intégré 3 à une broche de grille 3c. Le plot de contact de source 2b de la puce MOSFET 2 est connecté dans le boitier 4 à une broche de source 3b. Enfin, le plot de contact de drain de la puce HEMT 1 est connecté, toujours dans le boitier 4, à une broche de drain 3a. Habituellement, les connexions entre les plots de contact des puces et les broches sont faits par connexion filaire ou à l'aide de clips de raccordement électrique. Les trois broches 3a, 3b, 3c constituent les terminaux électriques du circuit intégré 3 vers l'extérieur du boitier 4.
Dans un circuit intégré de type cascode, les interconnexions (notamment les connexions filaires) entre les différents composants vont ralentir la vitesse de commutation, alors qu'une commutation rapide est un des avantages attendus d'une puce HEMT. Pour conserver des vitesses de commutation importantes, il est donc nécessaire de minimiser les inductances et résistances parasites liées aux interconnexions dans un arrangement cascode.
Le document US9171837 présente une solution pour réduire les inductances dans un boitier à trois terminaux électriques, mettant en œuvre un circuit intégré cascode comprenant un substrat sur lequel un premier transistor en mode déplétion et un second transistor MOSFET sont montés ; le substrat comprend des pistes conductrices procurant la connexion entre la source du premier transistor et le drain du second transistor.
OBJET DE L' INVENTION
Un objet de la présente invention est de proposer une solution alternative aux solutions de l'état de l'art. Un objet de l'invention est notamment de proposer un circuit intégré comprenant un substrat d' interconnexion, une puce formée d'un transistor à haute tension en mode déplétion et une puce formée d'un transistor en mode enrichissement, dans lequel les inductances et résistances parasites liées aux interconnexions sont réduites.
BREVE DESCRIPTION DE L' INVENTION La présente invention concerne un circuit intégré comprenant :
• un boitier comportant au moins trois terminaux électriques, un terminal de grille, un terminal de source et un terminal de drain, et comportant une plaque structurelle conductrice connectée à l'un des trois terminaux,
• un substrat d' interconnexion présentant une face avant et une face arrière disposée sur la plaque structurelle,
• et, disposées sur le substrat d'interconnexion, au moins une première puce comprenant un transistor à haute tension en mode déplétion, et au moins une deuxième puce comprenant un dispositif en mode enrichissement, la première et la deuxième puces comportant respectivement des premiers et des deuxièmes plots de contact de grille, de source et de drain; Le circuit intégré est remarquable en ce que : • Les premiers et deuxièmes plots de contacts, respectivement formés sur une face avant de la première puce et sur une face avant de la deuxième puce, sont en contact avec des pistes conductrices formées sur la face avant du substrat d' interconnexion ; au moins une piste conductrice étant configurée de manière à connecter le premier plot de contact de source avec le deuxième plot de contact de drain;
· Le substrat d'interconnexion comprend au moins un via conducteur traversant pour connecter au moins une piste conductrice déterminée avec la plaque structurelle.
Selon d'autres caractéristiques avantageuses et non limitatives de l'invention, prises seules ou selon toute combinaison techniquement réalisable :
• la piste conductrice déterminée est celle en contact avec le deuxième plot de contact de source, le terminal du boitier connecté à la plaque structurelle formant le terminal de source du circuit intégré ;
• la piste conductrice en contact avec le premier plot de contact de drain et la piste conductrice en contact avec le deuxième plot de contact de grille sont respectivement connectées au terminal de drain et au terminal de grille du boitier ;
• les connexions entre les pistes conductrices et les terminaux de drain et de grille sont réalisées au moyen de clips de raccordement électrique ;
• la piste conductrice déterminée est celle en contact avec le premier plot de contact de drain, le terminal du boitier connecté à la plaque structurelle formant le terminal de drain du circuit intégré ; la piste conductrice en contact avec le deuxième plot de contact de grille et la piste conductrice en contact avec le deuxième plot de contact de source sont respectivement connectées au terminal de grille et au terminal de source du boitier ;
les connexions entre les pistes conductrices et les terminaux de grille et de source sont réalisées au moyen de clips de raccordement électrique ;
au moins une piste conductrice est configurée de manière à connecter le premier plot de contact de grille avec le deuxième plot de contact de source, pour connecter la première et la deuxième puce en cascode ;
la piste conductrice en contact avec le premier plot de contact de grille est connectée à un terminal additionnel du boitier ;
le dispositif en mode enrichissement inclus dans la deuxième puce comprend un transistor en mode enrichissement dont une électrode de grille est connectée au plot de contact de grille de la deuxième puce ;
le dispositif en mode enrichissement inclus dans la deuxième puce comprend un transistor en mode enrichissement et un composant de commande, une électrode de grille du transistor en mode enrichissement étant connectée à une entrée du composant de commande et une sortie du composant de commande étant connectée au plot de contact de grille de la deuxième puce ;
le circuit intégré comprend une troisième puce comportant un composant passif ou actif ;
la troisième puce comporte un transistor à haute tension en mode déplétion, et des troisièmes plots de contact de grille, de source et de drain ; les troisièmes plots de contacts formés sur une face avant de la troisième puce, étant en contact avec des pistes conductrices formées sur la face avant du substrat d' interconnexion ; les pistes conductrices étant configurées de manière à connecter la première et la troisième puce en parallèle.
BREVE DESCRIPTION DES DESSINS
D'autres caractéristiques et avantages de l'invention ressortiront de la description détaillée qui va suivre en référence aux figures annexées sur lesquelles :
la figure 1 présente un circuit intégré dans un boitier selon l'état de la technique ;
les figures 2a à 2c présentent des éléments du circuit intégré conforme à l'invention ;
- la figure 3 présente une vue en coupe d'un circuit intégré conforme à l'invention ;
les figures 4a à 4d présentent des vues en coupe d'un premier mode de réalisation du circuit intégré selon 1 ' invention ;
- la figure 5 présente une vue en coupe d'un deuxième mode de réalisation selon l'invention.
DESCRIPTION DETAILLEE DE L' INVENTION
Dans la partie descriptive, les mêmes références sur les figures pourront être utilisées pour des éléments de même nature .
Les figures sont des représentations schématiques qui, dans un objectif de lisibilité, ne sont pas à l'échelle. En particulier, les épaisseurs des couches ou des composants selon l'axe z ne sont pas à l'échelle par rapport aux dimensions latérales selon les axes x et y. Par ailleurs, pour permettre une visualisation plus aisée des connexions dans le circuit intégré selon l'invention, les vues en coupe pourront dans certains cas représenter des éléments compris dans plusieurs plans verticaux (plan (y,z) sur les figures) différents .
L'invention concerne un circuit intégré 100 comprenant un boitier 10 dont une partie isolante 15 destinée à encapsuler les composants électroniques du circuit intégré est formée par un matériau isolant électrique, typiquement de la résine. Le boitier 10 comporte au moins trois terminaux électriques, un terminal de grille 11, un terminal de source 12 et un terminal de drain 13, comme illustré sur la figure 2a. Par terminal électrique, on entend notamment une broche ou un plot métallique ou tout autre moyen permettant de former un contact électrique externe du circuit intégré 100 : ce contact externe pourra ensuite être connecté à d'autres éléments, par exemple sur un circuit imprimé.
Le boitier 10 comporte également une plaque structurelle 14 conductrice. La plaque structurelle 14 est destinée à supporter les composants électroniques du circuit intégré 100. La plaque structurelle 14 est connectée à l'un des trois terminaux 11,12,13 ; dans le cas illustré sur la figure 2a, la plaque structurelle 14 est connectée au terminal de source 12. Dans la présente description, par « connecté », on entend électriquement connecté : soit directement, c'est-à- dire par contact direct entre les deux éléments connectés, soit indirectement, c'est-à-dire au moyen d'un élément intermédiaire, lui-même en contact avec les éléments électriquement connectés ; ledit élément intermédiaire pourra par exemple être un clip de raccordement électrique ou encore une ou une pluralité de connexion (s) filaire(s) . La plaque structurelle 14 est habituellement encapsulée, de même que les composants électroniques du circuit intégré 100, dans la partie isolante 15 du boitier 10. Le circuit intégré 100 comprend également un substrat d'interconnexion 20 présentant une face avant 21 et une face arrière 22. Le substrat d'interconnexion 20 est composé d'une base 23 formée par un matériau isolant électrique et présentant par exemple une forme de plaque (figure 2b) . A titre d'exemple, le matériau isolant de la base 23 est choisi parmi les céramiques, telles que le nitrure d'aluminium, ou autres matériaux appropriés.
Le substrat d'interconnexion 20 comporte des pistes conductrices 24 sur sa face avant 21, qui s'étendent sur la base 23. Rappelons que la figure 2b est une représentation schématique qui ne limite en rien les configurations ou répartitions dans le plan (x,y) que l'on pourra adopter pour les pistes de conduction 24. Ces dernières pourront être formées par un matériau métallique tel que le cuivre ou autres matériaux appropriés.
Selon la présente invention, le substrat d'interconnexion 20 comprend en outre au moins un via conducteur 25 traversant, c'est-à-dire allant de la face avant 21 jusqu'à la face arrière 22 du substrat d'interconnexion 20, à travers la base 23. Le via conducteur 25 pourra par exemple être formé par un matériau tel que le cuivre ou autres matériaux adaptés. Avantageusement, le substrat d'interconnexion 20 comporte également un pavé conducteur 26 sur sa face arrière 22, en contact avec le via conducteur 25. Dans le circuit intégré 100 selon l'invention, le substrat d'interconnexion 20 est disposé sur la plaque structurelle 14 conductrice, en particulier, le pavé conducteur 26 est en contact direct avec ou assemblé au moyen d'un matériau conducteur électrique sur la plaque structurelle 14 : ainsi le via conducteur 25 permet de connecter au moins une piste conductrice déterminée 24a avec la plaque structurelle 14. Cette connexion par au moins un via conducteur 25 permet de réduire significativement la longueur de connexion entre la piste conductrice déterminée 24a (qui est destinée à être en contact avec au moins un plot de contact de la première 30 et/ou de la deuxième 40 puce) et la plaque structurelle 14 électriquement reliée à un terminal du circuit intégré 100. Les inductances et résistances parasites étant proportionnelles à la géométrie de la connexion pour un matériau conducteur donné, la réduction de la longueur de connexion résulte notamment en une diminution de ces éléments parasites. Par ailleurs, elle peut également résulter en une réduction d'émission d'interférences électromagnétiques (EMI).
Le circuit intégré 100 comprend au moins une première puce 30 comprenant un transistor à haute tension en mode déplétion, et au moins une deuxième puce 40 comprenant un dispositif en mode enrichissement. A titre d'exemple, le transistor à haute tension en mode déplétion pourra consister en un transistor HEMT élaboré sur GaN. A titre d'exemple, le dispositif en mode enrichissement pourra consister en un transistor MOS à effet de champ (MOSFET) élaboré sur Silicium ; il pourra également consister en un dispositif comprenant un MOSFET couplé avec un composant de commande (driver) .
La première puce 30 et la deuxième puce 40 comportent respectivement, des premiers plots de contact de grille 31, de source 32 et de drain 33, et des deuxièmes plots de contact de grille 41, de source 42 et de drain 43. Ces premiers et deuxièmes plots de contacts sont respectivement formés sur la face avant 34 de la première puce 30 et la face avant 44 de la deuxième puce 40 (figure 2c) . Comme bien connu de l'homme du métier, les plots de contact sont composés d'un matériau métallique conducteur électrique, par exemple le cuivre ou autres matériaux adaptés. En particulier, le matériau métallique formant les plots de contacts est apte à être assemblé ou soudé. Les plots de contacts d'une puce selon l'invention pourront se présenter sous différentes formes : soit sous la forme de pavés en relief par rapport à la surface de la face avant de la puce, soit sous la forme de billes (« bumps » selon la terminologie anglo-saxonne) également en relief par rapport à la surface de la face avant de la puce. Les premiers 31,32,33 et deuxièmes plots de contacts 41,42,43 pourront être disposés de différentes manières sur les faces avant 34,44 respectives des première 30 et deuxième 40 puces, selon les différents modes de réalisation et variantes conformes à l'invention.
La première puce 30 et la deuxième puce 40 sont disposées sur le substrat d'interconnexion 20, en particulier selon l'invention, leurs faces avant 34,44 sont en vis-à-vis avec la face avant 21 du substrat d'interconnexion 20 : les premiers 31,32,33 et deuxièmes plots de contact 41,42,43 sont en contact avec les pistes conductrices 24 du substrat d'interconnexion 20. L'assemblage des premiers 31,32,33 et deuxièmes 41,42,43 plots sur les pistes conductrices 24 pourra être réalisé par un procédé de collage métallique par exemple par thermo-compression ou un procédé de soudage ou brasage entre les matériaux composant les plots de contact et les pistes conductrices. Il est ainsi possible d'obtenir un contact électrique de bonne qualité entre les plots de contact des puces 30, 40 et le substrat d'interconnexion 20, avec un chemin de conduction fortement réduit, par exemple par rapport à des connexions filaires.
Au moins une piste conductrice 24b est configurée de manière à connecter le premier plot de contact de source 32 avec le deuxième plot de contact de drain 43 : une telle configuration permet la mise en série du transistor à haute tension en mode déplétion et du dispositif en mode enrichissement, selon un arrangement dit cascade.
Cette connexion par une piste de conduction 24b permet également de réduire la longueur de connexion entre la source 32 de la première puce 30 et le drain 43 de la deuxième puce 40, ce qui limite les résistance et inductance parasites au niveau de ce nœud de connexion. La figure 3 illustre une vue en coupe d'un circuit intégré 100 conforme à l'invention. Les premiers plots de contact 31,32,33 de la première puce 30 et les deuxièmes plots de contact 41, 42, 43 de la deuxième puce 40 sont en contact avec les pistes conductrices 24 (incluant notamment les pistes référencées 24a, 24b) du substrat d'interconnexion 20. Le via conducteur 25 relie électriquement la piste conductrice 24a et le pavé conducteur 26 en face arrière du substrat d'interconnexion 20. Le pavé conducteur 26 est assemblé par collage métallique, soudure ou brasage sur la plaque structurelle 14, établissant également avec celle-ci un contact électrique. Pour plus de lisibilité, la figure 3 ne montre pas la partie isolante 15 du boitier 10, ni les au moins trois terminaux électriques 11,12,13. Compte tenu de la vue en coupe, la piste conductrice 24b reliant le premier plot de contact de source 32 et le deuxième plot de contact de drain 43 n'est pas visible entièrement : elle se prolonge dans le plan (x,y) perpendiculaire au plan de coupe de la figure 3, pour former la connexion électrique entre les deux plots de contacts 32,43.
Selon un premier mode de réalisation du circuit intégré 100 selon l'invention (figure 4a), la piste conductrice déterminée 24a est celle en contact avec le deuxième plot de contact de source 42, le terminal du boitier connecté à la plaque structurelle 14 forme alors le terminal de source 12 du circuit intégré 100. Dans ce cas de figure, une piste conductrice 24c en contact avec le premier plot de contact de drain 33 et une autre piste conductrice 24d en contact avec le deuxième plot de contact de grille 41 sont respectivement connectées au terminal de drain 13 (non représenté sur la figure 4a) et au terminal de grille 11 du boitier 10 du circuit intégré 100. Notons que le terminal de grille 11 est représenté sur la figure 4a dans le même plan de coupe que le terminal de source 12 pour plus de lisibilité ; en réalité, il est situé dans un plan (y, z) voisin, conformément au schéma de la figure 2a.
Avantageusement, les connexions entre les pistes conductrices 24 et les terminaux de drain 13 et de grille 11 sont réalisées au moyen de clips de raccordement électrique 16. Les clips de raccordement électrique 16 sont habituellement formés par des bandes métalliques, par exemple en cuivre, en aluminium ou autre matériau approprié, soudées sur l'un et l'autre des éléments à connecter. Ils présentent l'avantage d'une faible inductance et d'une faible résistance d'accès, par rapport à des connexions filaires.
Selon une première variante s' appliquant au cas d'un arrangement cascade (figure 4b) , une piste conductrice 24e en contact avec le premier plot de contact de grille 31 est connectée à un terminal additionnel 111 du boitier 10. Le boitier 10 comporte dans ce cas quatre terminaux électriques, les trois précédemment cités et un terminal additionnel 111 de grille, pour commander indépendamment la grille du transistor à haute tension en mode déplétion de la première puce 30 (connectée au terminal additionnel 111), et la grille du dispositif en mode enrichissement de la deuxième puce 40 (connectée au terminal de grille 11) . Notons que le terminal additionnel de grille 111 est représenté sur la figure 4b dans le même plan de coupe que le terminal de source 12 pour plus de lisibilité ; en réalité il est situé dans un plan vertical (y, z) voisin . Selon une deuxième variante s' appliquant au cas d'un arrangement cascode (figure 4c) , le boitier 10 ne comporte que trois terminaux 11,12,13 et au moins une piste conductrice 24e est configurée de manière à connecter le premier plot de contact de grille 31 avec le deuxième plot de contact de source 42 : dans l'exemple de la figure 4c, cela signifie que la piste conductrice 24e est connectée à la piste 24a, dans le plan (x,y) en face avant 21 du substrat d'interconnexion 20. Avantageusement, la piste conductrice 24e en contact avec le premier plot de contact de grille 31 est connectée à la face arrière 35 de la première puce 30, au moyen d'un clip de raccordement électrique 17, pour mettre ladite face arrière 35 à la masse. Ce clip 17 présente l'avantage additionnel de favoriser une dissipation thermique au niveau de la face arrière 35 de la première puce 30.
Selon une troisième variante s' appliquant au cas d'un arrangement cascode (figure 4d) , le boitier 10 ne comporte que trois terminaux 11,12,13 et la piste conductrice déterminée 24a est configurée de manière à connecter le premier plot de contact de grille 31 avec le deuxième plot de contact de source 42. Un via conducteur 25 ou une pluralité de vias conducteurs 25 permet de connecter la piste conductrice déterminée 24a et le pavé conducteur 26 en face arrière du substrat d'interconnexion 20. Avantageusement, la piste conductrice 24a en contact avec le premier plot de contact de grille 31 est connectée à la face arrière 35 de la première puce 30, au moyen d'un clip de raccordement électrique 17 (non représenté), pour mettre ladite face arrière 35 à la masse.
Selon un deuxième mode de réalisation du circuit intégré 100 selon l'invention (figure 5), la piste conductrice déterminée 24a est celle en contact avec le premier plot de contact de drain 33, le terminal du boitier connecté à la plaque structurelle 14 forme alors le terminal de drain 13 du circuit intégré 100. Dans ce cas de figure, la piste conductrice 24d en contact avec le deuxième plot de contact de grille 41 et une piste conductrice 24f en contact avec le deuxième plot de contact de source 42 sont respectivement connectées au terminal de grille 11 et au terminal de source 12 (non représenté) du boitier 10 du circuit intégré 100.
Avantageusement, la connexion entre les pistes conductrices 24d,24f et les terminaux de grille 11 et de source 12 sont réalisées au moyen de clips de raccordement électrique 16 présentant l'avantage d'une faible inductance et d'une faible résistance d'accès, par rapport à des connexions filaires .
Les première et deuxième variantes décrites dans le cadre du premier mode de réalisation s'appliquent également dans le cadre du deuxième mode de réalisation.
Selon la première variante s' appliquant au cas d'un arrangement cascade, la piste conductrice 24e en contact avec le premier plot de contact de grille 31 est connectée à un terminal additionnel du boitier 10 (non représenté) . Le boitier 10 comporte dans ce cas quatre terminaux électriques, les trois précédemment cités et un terminal additionnel de grille, pour commander indépendamment la grille du transistor à haute tension en mode déplétion de la première puce 30 (connectée au terminal additionnel) , et la grille du dispositif en mode enrichissement de la deuxième puce 40 (connectée au terminal de grille 11) .
Selon la seconde variante s' appliquant au cas d'un arrangement cascode, le boitier 10 ne comporte que trois terminaux 11,12,13 et au moins une piste conductrice 24e est configurée de manière à connecter le premier plot de contact de grille 31 avec le deuxième plot de contact de source 42 : dans l'exemple de la figure 5, cela signifie que la piste conductrice 24e est connectée à la piste 24f, dans le plan (x,y) en face avant 21 du substrat d'interconnexion 20. Avantageusement, la piste conductrice 24e en contact avec le premier plot de grille 31 est connectée à la face arrière 35 de la première puce 30 (non représenté), au moyen d'un clip de raccordement électrique 17, pour mettre ladite face arrière 35 à la masse.
Dans le circuit intégré 100 selon les différents modes de réalisation de l'invention, le dispositif en mode enrichissement inclus dans la deuxième puce 40 pourra comprendre un transistor en mode enrichissement dont une électrode de grille est connectée au deuxième plot de contact de grille 41 de la deuxième puce 40. Le terminal de grille 11 du boitier 10, connecté au deuxième plot de contact de grille 41 permet alors d'envoyer un signal électrique pour commander la grille du transistor en mode enrichissement (par exemple, un MOSFET sur silicium) .
Alternativement, le dispositif en mode enrichissement inclus dans la deuxième puce 40 pourra comprendre un transistor en mode enrichissement et un composant de commande : dans ce cas, une électrode de grille du transistor en mode enrichissement est connectée à une entrée du composant de commande et une sortie du composant de commande est connectée au deuxième plot de contact de grille 41 de la deuxième puce 40. Le terminal de grille 11 du boitier 10, connecté au deuxième plot de contact de grille 41 permet ici d'envoyer un signal électrique au composant de commande ; ce dernier est ensuite apte à traiter ce signal pour commander la grille du transistor en mode enrichissement. Le circuit intégré 100 selon les différents modes de réalisation de l'invention, peut comprendre, outre la première 30 et la deuxième puce 40, une troisième puce comportant un composant passif ou actif. A titre d'exemple, la troisième puce peut comporter un transistor à haute tension en mode déplétion, et des troisièmes plots de contact de grille, de source et de drain. Les troisièmes plots de contacts formés sur une face avant de la troisième puce sont en contact avec des pistes conductrices 24 formées sur la face avant 21 du substrat d'interconnexion 20 : lesdites pistes conductrices 24 sont configurées de manière à connecter la première 30 et la troisième puce en parallèle. Une telle configuration présente notamment l'avantage de minimiser les interconnexions et ainsi, de réduire les inductances et résistances parasites ainsi que les émissions d'EMI.
Bien entendu, l'invention n'est pas limitée aux modes de réalisation décrits et on peut y apporter des variantes de réalisation sans sortir du cadre de l'invention tel que défini par les revendications.

Claims

REVENDICATIONS
Circuit intégré (100) comprenant :
• un boitier (10) comportant au moins trois terminaux électriques, un terminal de grille (11), un terminal de source (12) et un terminal de drain (13), et comportant une plaque structurelle (14) conductrice connectée à l'un des trois terminaux (11,12,13),
• un substrat d'interconnexion (20) présentant une face avant (21) et une face arrière (22) disposée sur la plaque structurelle (14),
• et, disposées sur le substrat d'interconnexion (20), au moins une première puce (30) comprenant un transistor à haute tension en mode déplétion, et au moins une deuxième puce (40) comprenant un dispositif en mode enrichissement, la première (30) et la deuxième (40) puces comportant respectivement des premiers et des deuxièmes plots de contact de grille (31,41), de source (32,42) et de drain (33,43);
Le circuit intégré (100) étant caractérisé en ce que :
• Les premiers (31,32,33) et deuxièmes (41,42,43) plots de contacts, respectivement formés sur une face avant de la première puce (30) et sur une face avant de la deuxième puce (40), sont en contact avec des pistes conductrices
(24) formées sur la face avant (21) du substrat d'interconnexion (20) ; au moins une piste conductrice
(24b) étant configurée de manière à connecter le premier plot de contact de source (32) avec le deuxième plot de contact de drain (43) ;
• Le substrat d'interconnexion (20) comprend au moins un via conducteur traversant (25) pour connecter au moins une piste conductrice déterminée (24a) avec la plaque structurelle (14).
Circuit intégré (100) selon la revendication précédente, dans lequel la piste conductrice déterminée (24a) est celle en contact avec le deuxième plot de contact de source (42), le terminal du boitier connecté à la plaque structurelle (14) formant le terminal de source (12) du circuit intégré (100).
Circuit intégré (100) selon la revendication précédente, dans lequel la piste conductrice (24) en contact avec le premier plot de contact de drain (33) et la piste conductrice (24) en contact avec le deuxième plot de contact de grille (41) sont respectivement connectées au terminal de drain (13) et au terminal de grille (11) du boitier (10).
Circuit intégré (100) selon la revendication précédente, dans lequel les connexions entre les pistes conductrices (24) et les terminaux de drain (13) et de grille (11) sont réalisées au moyen de clips de raccordement électrique (16).
Circuit intégré (100) selon la revendication 1, dans lequel la piste conductrice déterminée (24a) est celle en contact avec le premier plot de contact de drain (33) , le terminal du boitier connecté à la plaque structurelle
(14) formant le terminal de drain (13) du circuit intégré
(100) .
Circuit intégré (100) selon la revendication précédente, dans lequel la piste conductrice (24) en contact avec le deuxième plot de contact de grille (41) et la piste conductrice (24) en contact avec le deuxième plot de contact de source (42) sont respectivement connectées au terminal de grille (11) et au terminal de source (12) du boitier (10).
Circuit intégré (100) selon la revendication précédente, dans lequel les connexions entre les pistes conductrices (24) et les terminaux de grille (11) et de source (12) sont réalisées au moyen de clips de raccordement électrique (16). 8. Circuit intégré (100) selon l'une des revendications précédentes, dans lequel au moins une piste conductrice (24) est configurée de manière à connecter le premier plot de contact de grille (31) avec le deuxième plot de contact de source (42), pour connecter la première (30) et la deuxième (40) puce en cascode.
9. Circuit intégré (100) selon l'une des revendications 1 à 7, dans lequel la piste conductrice (24) en contact avec le premier plot de contact de grille (31) est connectée à un terminal additionnel (111) du boitier (10) .
10. Circuit intégré (100) selon l'une des revendications précédentes, dans lequel le dispositif en mode enrichissement inclus dans la deuxième puce (40) comprend un transistor en mode enrichissement dont une électrode de grille est connectée au plot de contact de grille (41) de la deuxième puce (40) .
11. Circuit intégré (100) selon l'une des revendications 1 à 9, dans lequel le dispositif en mode enrichissement inclus dans la deuxième puce (40) comprend un transistor en mode enrichissement et un composant de commande, une électrode de grille du transistor en mode enrichissement étant connectée à une entrée du composant de commande et une sortie du composant de commande étant connectée au plot de contact de grille (41) de la deuxième puce (40) .
12. Circuit intégré (100) selon l'une des revendications précédentes, comprenant une troisième puce comportant un composant passif ou actif.
13. Circuit intégré (100) selon la revendication précédente, dans lequel la troisième puce comporte un transistor à haute tension en mode déplétion, et des troisièmes plots de contact de grille, de source et de drain ; les troisièmes plots de contacts formés sur une face avant de la troisième puce, étant en contact avec des pistes conductrices (24) formées sur la face avant (21) du substrat d'interconnexion (20) ; les pistes conductrices (24) étant configurées de manière à connecter la première (30) et la troisième puce en parallèle .
PCT/FR2017/053167 2016-11-21 2017-11-20 Circuit intégré forme de deux puces connectées en série Ceased WO2018091852A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR1661315A FR3059154B1 (fr) 2016-11-21 2016-11-21 Circuit integre forme de deux puces connectees en serie
FR1661315 2016-11-21

Publications (1)

Publication Number Publication Date
WO2018091852A1 true WO2018091852A1 (fr) 2018-05-24

Family

ID=57909687

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2017/053167 Ceased WO2018091852A1 (fr) 2016-11-21 2017-11-20 Circuit intégré forme de deux puces connectées en série

Country Status (2)

Country Link
FR (1) FR3059154B1 (fr)
WO (1) WO2018091852A1 (fr)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110504242A (zh) * 2019-08-26 2019-11-26 黄山学院 大电流级联增强型GaN全桥功率模块封装结构及封装方法
CN113345871A (zh) * 2021-04-25 2021-09-03 华中科技大学 一种低寄生电感串联功率模块
CN113410200A (zh) * 2020-03-16 2021-09-17 苏州捷芯威半导体有限公司 一种芯片封装框架和芯片封装结构
CN114121840A (zh) * 2020-08-31 2022-03-01 苏州兴锝电子有限公司 半导体可控硅模块

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5117068A (en) * 1990-08-17 1992-05-26 Watkins-Johnson Company Surface mount package for R.F. devices
US20140167822A1 (en) * 2012-12-17 2014-06-19 Nxp B.V. Cascode circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5117068A (en) * 1990-08-17 1992-05-26 Watkins-Johnson Company Surface mount package for R.F. devices
US20140167822A1 (en) * 2012-12-17 2014-06-19 Nxp B.V. Cascode circuit
US9171837B2 (en) 2012-12-17 2015-10-27 Nxp B.V. Cascode circuit

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110504242A (zh) * 2019-08-26 2019-11-26 黄山学院 大电流级联增强型GaN全桥功率模块封装结构及封装方法
CN113410200A (zh) * 2020-03-16 2021-09-17 苏州捷芯威半导体有限公司 一种芯片封装框架和芯片封装结构
CN113410200B (zh) * 2020-03-16 2023-12-05 苏州捷芯威半导体有限公司 一种芯片封装框架和芯片封装结构
CN114121840A (zh) * 2020-08-31 2022-03-01 苏州兴锝电子有限公司 半导体可控硅模块
CN113345871A (zh) * 2021-04-25 2021-09-03 华中科技大学 一种低寄生电感串联功率模块
CN113345871B (zh) * 2021-04-25 2022-09-13 华中科技大学 一种低寄生电感串联功率模块

Also Published As

Publication number Publication date
FR3059154A1 (fr) 2018-05-25
FR3059154B1 (fr) 2018-11-16

Similar Documents

Publication Publication Date Title
EP3545551B1 (fr) Circuit integre forme d'un empilement de deux puces connectees en serie
EP3465755B1 (fr) Circuit intégré comprenant une puce formée d'un transistor à haute tension et comprenant une puce formée d'un transistor à basse tension
FR2842352A1 (fr) Dispositif a semiconducteur de puissance
WO2018091852A1 (fr) Circuit intégré forme de deux puces connectées en série
FR2826181A1 (fr) Dispositif a semiconducteur de puissance supportant une tension elevee
EP2521175B1 (fr) Dispositif d'interconnexion électrique d'au moins un composant électronique avec une alimentation électrique comprenant des moyens de diminution d'une inductance de boucle entre une première et une deuxième borne
EP3216056B1 (fr) Dispositif electronique de puissance a cellule de commutation 3d verticale
FR2879021A1 (fr) Dispositif a semiconducteur de puissance
FR2759493A1 (fr) Dispositif de puissance a semiconducteur
EP3714669B1 (fr) Module electronique de puissance
CA2915853C (fr) Capteur differentiel de temperature
EP1114456B1 (fr) Procede collectif de conditionnement d'une pluralite de composants formes initialement dans un meme substrat
FR3060901B1 (fr) Module electronique de puissance
EP1427008B1 (fr) Procédé de fabrication d'un module électronique comportant un composant actif sur une embase
WO2007085774A1 (fr) Module electronique et procede d'assemblage d'un tel module
EP3242322B1 (fr) Dispositif electronique de puissance a structure d'interconnexion electrique plane
EP3588556B1 (fr) Composant électronique discret comprenant un transistor
EP2660978A1 (fr) Un dispositif comportant un composant électronique avec une grande vitesse de commutation
WO2020049245A2 (fr) Module electronique de puissance
WO2018002368A1 (fr) Dispositif electronique ayant une banque integree de composants passifs
WO2017203185A1 (fr) Dispositif a haute mobilite electronique avec elements passifs integres
WO2024200805A1 (fr) Module de puissance
EP4449827A1 (fr) Bras de commutation utilisant une carte de circuit imprimé
EP4531104A1 (fr) Circuit electronique
FR3103316A1 (fr) Cadre métallique conducteur pour module électronique de puissance et procédé de fabrication associé

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17811639

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17811639

Country of ref document: EP

Kind code of ref document: A1