WO2017056790A1 - 高周波フロントエンド回路、インピーダンス整合方法 - Google Patents
高周波フロントエンド回路、インピーダンス整合方法 Download PDFInfo
- Publication number
- WO2017056790A1 WO2017056790A1 PCT/JP2016/074574 JP2016074574W WO2017056790A1 WO 2017056790 A1 WO2017056790 A1 WO 2017056790A1 JP 2016074574 W JP2016074574 W JP 2016074574W WO 2017056790 A1 WO2017056790 A1 WO 2017056790A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- signal
- circuit
- impedance
- variable matching
- matching circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/44—Transmit/receive switching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/50—Structural association of antennas with earthing switches, lead-in devices or lightning protectors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/50—Circuits using different frequencies for the two directions of communication
- H04B1/52—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
- H04B1/525—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa with means for reducing leakage of transmitter signal into the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/38—Impedance-matching networks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/38—Impedance-matching networks
- H03H7/40—Automatic matching of load impedance to source impedance
Definitions
- the present invention relates to a high-frequency front-end circuit that transmits and receives high-frequency radio signals.
- the wireless communication terminal includes a high-frequency front-end circuit as disclosed in Patent Document 1.
- the high-frequency front-end circuit disclosed in Patent Document 1 includes a transmission circuit, a reception circuit, a circulator, a demultiplexing circuit, and an antenna.
- the transmission circuit and the reception circuit are connected to the antenna through a circulator and a branching circuit.
- a variable matching circuit is connected between the antenna and the demultiplexing circuit.
- a fixed matching circuit is connected between the branching circuit and the circulator.
- the fixed matching circuit performs impedance matching between the branching circuit side and the circulator side during communication.
- the variable matching circuit adjusts the impedance by this deviation when the impedance of the antenna deviates from a desired value.
- the variable amount is not sufficient. Therefore, in the case of a circuit configuration using a circulator, it becomes difficult to match the impedance of the antenna on the antenna side of the circulator. If the impedance of the antenna is not matched on the antenna side of the circulator, the circulator does not demultiplex at the frequency, so the transmission signal reflected by the antenna leaks to the reception side via the circulator and causes deterioration in reception sensitivity. There is a problem.
- An object of the present invention is to make the antenna impedance on the antenna side of the circulator closer to the ideal value than the conventional configuration, thereby reducing the leakage of the transmission signal reflected by the antenna to the reception side via the circulator. It is to provide an end circuit.
- the high-frequency front end circuit of the present invention includes an antenna, a circulator, a signal transmission unit, and first and second variable matching circuits.
- the antenna transmits a transmission signal to the outside and receives a reception signal.
- the circulator demultiplexes the transmission signal and the reception signal.
- the signal transmission unit connects the antenna and the circulator.
- the first variable matching circuit is connected between the antenna and the signal transmission unit, and variably matches the impedance between the antenna and the signal transmission unit.
- the second variable matching circuit is connected between the circulator and the signal transmission unit, variably matches the impedance between the signal transmission unit and the circulator, and further, the impedance that could not be matched by the first variable matching circuit is In some cases, impedance that cannot be matched is also matched.
- the antenna impedance is adjusted by the two variable matching circuits, so that the adjustable range of the impedance is widened.
- the second variable matching circuit also matches the impedance that could not be matched when there was impedance that could not be matched by the first variable matching circuit. Therefore, high isolation is ensured between the input terminal for the transmission signal of the circulator and the output terminal for the reception signal, and transmission loss of these communication signals is suppressed.
- the first variable matching circuit is adjusted to a phase that has an impedance closest to the theoretical value within the adjustable impedance range.
- the high frequency front end circuit of the present invention preferably has the following configuration.
- the high-frequency front-end circuit includes a signal detection circuit that detects the amplitude and phase of the transmission signal and the reception signal between the first variable matching circuit and the circulator.
- the phase adjustment amount is determined using the amplitude and phase of the transmission signal and the reception signal detected by the signal detection circuit.
- the high-frequency front end circuit of the present invention preferably has the following configuration.
- the high frequency front end circuit further includes an IC circuit.
- the IC circuit stores a relationship table between the amplitude and phase of the transmission signal and the reception signal and the amount of adjustment of the phase of the first variable matching circuit and the second variable matching circuit.
- the IC circuit determines the amount of adjustment of the phase of the first variable matching circuit and the second variable matching circuit using the relationship table.
- the amount of phase adjustment between the first variable matching circuit and the second variable matching circuit is determined by a reliable and easy process.
- the first variable matching circuit and the second variable matching circuit are adjusted in phase at the same time.
- impedance matching can be performed more reliably, isolation between transmission and reception of the circulator can be ensured, and reduction in reception sensitivity can be suppressed.
- FIG. 1 is a functional block diagram of a high-frequency front-end circuit according to the first embodiment of the present invention.
- the high-frequency front end circuit 10 includes an antenna 101, a first variable matching circuit 20, a second variable matching circuit 30, a signal cable 40, a branching circuit 50, a circulator 60, a transmission filter 71, a reception filter 72, and a PA (power amplifier) 81. , An LNA (low noise amplifier) 82, an RFIC 90, a signal detection circuit 110, and a high frequency signal processing circuit 910.
- the signal cable 40 and the branching circuit 50 constitute a signal transmission unit 45.
- the antenna 101 is connected to the first variable matching circuit 20.
- the first variable matching circuit 20 is connected to the signal detection circuit 110.
- the signal detection circuit 110 is connected to the signal cable 40 of the signal transmission unit 45.
- the signal cable 40 is connected to the branching circuit 50.
- the branching circuit 50 is connected to the second variable matching circuit 30. Further, the branching circuit 50 is connected to the high frequency signal processing circuit 910.
- the second variable matching circuit 30 is connected to the third terminal of the circulator 60.
- the high frequency signal processing circuit 910 is a circuit that processes the high frequency signal demultiplexed by the demultiplexing circuit 50, and includes a circuit that processes the transmission signal and the reception signal.
- the first terminal of the circulator 60 is connected to the transmission filter 71, and the transmission filter 71 is connected to the PA 81.
- the second terminal of the circulator 60 is connected to the reception filter 72, and the reception filter 72 is connected to the LNA 82.
- PA 81 and LNA 82 are connected to RFIC 90.
- the high frequency signal processing circuit 910 is connected to the RFIC 90.
- Such a high-frequency front-end circuit 10 transmits and receives communication signals in a desired communication band as shown below.
- the transmission signal of the desired communication band is the “transmission signal” of the present invention
- the reception signal is the “reception signal” of the present invention. Note that transmission and reception may be performed in a time division manner, or may be performed simultaneously.
- the RFIC 90 When sending, The RFIC 90 generates a transmission signal and outputs it to the PA 81.
- the PA 81 amplifies the transmission signal and outputs it to the transmission filter 71.
- the transmission filter 71 attenuates unnecessary waves such as harmonic components contained in the amplified transmission signal and outputs the attenuated wave to the circulator 60.
- the circulator 60 outputs the high frequency signal input from the first terminal to the third terminal.
- the high-frequency signal input from the third terminal is output to the second terminal.
- the circulator 60 is a demultiplexer that demultiplexes according to the directivity in the transmission direction of the high-frequency signal.
- the circulator 60 transmits the transmission signal input from the first terminal to the third terminal and outputs it to the second variable matching circuit 30.
- the transmission signal input from the first terminal is hardly transmitted to the second terminal.
- the second variable matching circuit 30 variably matches the impedance between the signal transmission unit 45 and the circulator 60 and outputs the transmission signal to the branching circuit 50.
- the demultiplexing circuit 50 is configured by any of a diplexer, a duplexer, a switch plexer, and the like, for example.
- the demultiplexing circuit 50 does not transmit the communication signal of the communication band different from the communication signal of the communication band demultiplexed by the circulator 60 to the high frequency signal processing circuit 910 side without transmitting to the circulator 60 side.
- the transmission signal output from the second variable matching circuit 30 is output to the signal detection circuit 110 via the branching circuit 50 and the signal cable 40.
- the signal detection circuit 110 outputs the transmission signal to the first variable matching circuit 20. At this time, the signal detection circuit 110 detects the amplitude and phase of the transmission signal and outputs them to the RFIC 90.
- the first variable matching circuit 20 variably matches the impedance between the antenna 101 and the signal transmission unit 45 and outputs a transmission signal to the antenna 101.
- the antenna 101 transmits (radiates) a transmission signal to the outside.
- the antenna 101 receives the received signal and outputs it to the first variable matching circuit 20.
- the first variable matching circuit 20 variably matches the impedance between the antenna 101 and the signal transmission unit 45 and outputs the received signal to the signal detection circuit 110.
- the signal detection circuit 110 outputs the received signal to the signal cable 40. Output to the demultiplexing circuit 50. At this time, the signal detection circuit 110 detects the amplitude and phase of the received signal and outputs them to the RFIC 90.
- the received signal transmitted to the signal cable 40 is input to the demultiplexing circuit 50.
- the demultiplexing circuit 50 outputs the received signal to the second variable matching circuit 30.
- the second variable matching circuit 30 variably matches the impedance between the signal transmission unit 45 and the circulator 60 and outputs the received signal to the third terminal of the circulator 60.
- the circulator 60 transmits the reception signal input to the third terminal to the second terminal and outputs it to the reception filter 72.
- the reception filter 72 attenuates an unnecessary wave component included in the reception signal and outputs the attenuated wave component to the LNA 82.
- the LNA 82 amplifies the received signal and outputs it to the RFIC 90.
- the first variable matching circuit 20 and the second variable matching circuit 30 each include an element whose element value can be adjusted, such as a variable capacitor and a variable inductor.
- the first variable matching circuit 20 and the second variable matching circuit 30 are in an ideal communication state, that is, in a state where they are not adversely affected by the external environment, and the impedance of the antenna 101 is a low value such as a theoretical value (for example, 50 ⁇ ).
- Each element value is determined so that the circulator 60 and the antenna 101 are impedance-matched in a state where the impedance is such that a communication signal can be transmitted and received due to loss.
- the first variable matching circuit 20 is set so that the signal transmission unit 45 and the antenna 101 are impedance-matched
- the second variable matching circuit 30 is that the signal transmission unit 45 and the circulator 60 are impedance-matched. It is set to be consistent.
- first variable matching circuit 20 and the second variable matching circuit 30 operate as follows to adjust the impedance when the impedance of the antenna 101 deviates from the theoretical value due to a change in the external environment or the like.
- the impedance adjustment of the first variable matching circuit 20 and the second variable matching circuit 30 is preferably performed simultaneously. Thereby, stabilization of an impedance is realizable.
- the first variable matching circuit 20 adjusts the element value so that the deviation is corrected and eliminated, and the antenna
- the impedance between 101 and the signal transmission unit 45 is variably matched.
- the second variable matching circuit 30 adjusts the element values so as to match the impedance between the signal transmission unit 45 and the circulator 60 and adjusts the phases of the transmission signal and the reception signal.
- the correction of the antenna impedance deviation is realized by the impedance matching by the first variable matching circuit 20 and the impedance matching by the second variable matching circuit 30.
- the impedance when the antenna 101 side is viewed from the circulator 60 becomes equal to or close to the theoretical value, and it is possible to suppress the transmission signal from being reflected by the antenna 101 and returning to the circulator 60 and leaking to the reception filter 72 side. Accordingly, it is possible to ensure high isolation between the circuit on the transmission filter 71 side (transmission circuit) and the circuit on the reception filter 72 side (reception circuit).
- the high-frequency front-end circuit 10 of the present embodiment uses a plurality of variable matching circuits, impedance matching in an impedance range wider than the impedance range that can be adjusted by one variable matching circuit is possible. Therefore, even a deviation in antenna impedance over a wider impedance range can be adjusted.
- the second variable matching circuit 30 not only adjusts the antenna impedance but also performs impedance matching between the signal transmission unit 45 and the circulator 60, the circuit scale can be made smaller than when each of them is performed by another variable matching circuit. .
- difference of antenna impedance can be corrected in a wide range, suppressing the enlargement of a circuit scale.
- FIG. 2 is a Smith chart showing the concept of antenna impedance adjustment according to the embodiment of the present invention. As shown in FIG. 2, a region surrounded by a two-dot chain line with an impedance of 50 ⁇ as a center is a region where VSWR is less than 3. Further, as shown in FIG. 2, a region surrounded by a dotted line with an impedance of 50 ⁇ at the center is a region where VSWR is less than 2.
- the impedance after correction by lies inside the circle of VSWR 2 (region of VSWR ⁇ 2).
- the impedance can be made closer to the theoretical value by the second variable matching circuit 30, but this need not be performed.
- power consumption for adjusting the element value of the second variable matching circuit 30 can be suppressed, and power saving of the high-frequency front-end circuit 10 can be achieved.
- antenna impedance matching can be performed over a wider impedance range.
- the adjustment of the element value preferably satisfies the following conditions.
- the element value is adjusted so as to be closest to the theoretical value within the impedance range that can be varied by each variable matching circuit. As a result, higher isolation between the transmission circuit and the reception circuit can be ensured.
- the element value is adjusted so that the impedance locus due to the adjustment of the element value becomes the shortest.
- the elements can be formed as small as possible.
- FIG. 3 is a diagram showing an aspect of an element value adjustment table of the high-frequency front-end circuit according to the embodiment of the present invention.
- the RFIC 90 stores an adjustment table as shown in FIG.
- the adjustment table includes a transmission direction signal amplitude At, a transmission direction signal phase ⁇ t, a reception direction signal amplitude Ar, a reception direction signal phase ⁇ r, a first variable matching circuit control signal Sgn1, and Two variable matching circuit control signals Sgn2 are associated with each other.
- the first variable matching circuit control signal Sgn1 and the second variable matching circuit control signal Sgn2 are associated with the transmission direction signal amplitude At, the transmission direction signal phase ⁇ t, the reception direction signal amplitude Ar, the reception direction, which are associated in the adjustment table.
- an element value that optimally matches the impedance of the antenna is set to be realized by the first variable matching circuit 20 and the second variable matching circuit 30.
- the RFIC 90 acquires the amplitude of the transmission signal detected by the signal detection circuit 110 as the transmission direction signal amplitude At, and acquires the phase of the transmission signal as the transmission direction signal phase ⁇ t.
- the RFIC 90 acquires the amplitude of the reception signal detected by the signal detection circuit 110 as the reception direction signal amplitude Ar, and acquires the phase of the reception signal as the reception direction signal phase ⁇ r.
- the RFIC 90 compares the combination of the acquired transmission direction signal amplitude At, transmission direction signal phase ⁇ t, reception direction signal amplitude Ar, and reception direction signal phase ⁇ r with the adjustment table, and controls the first variable matching circuit control signal Sgn1, Then, the control signal Sgn2 for the second variable matching circuit is determined.
- the RFIC 90 outputs the first variable matching circuit control signal Sgn1 determined by the adjustment table to the first variable matching circuit 20, and the second variable matching circuit control signal Sgn2 determined by the adjustment table is second variable. Output to the matching circuit 30.
- the first variable matching circuit 20 adjusts the element value based on the first variable matching circuit control signal Sgn1.
- the second variable matching circuit 30 adjusts the element value based on the second variable matching circuit control signal Sgn2.
- the element values of the first variable matching circuit 20 and the second variable matching circuit 30 are determined based on the transmission signal and the reception signal that are actually transmitted. Therefore, the antenna impedance can be set optimally. At this time, more efficient and optimum impedance matching can be realized by adding a concept such as a locus on the Smith chart.
- the second variable matching circuit control signal Sgn2 is constant at Sgn2 (1) from the transmission direction signal amplitude At (1) to the transmission direction signal amplitude At (m). Show. This shows a case where impedance matching can be realized only by the first variable matching circuit 20 described above. In this case, within this range, it is not necessary to output a new second variable matching circuit control signal Sgn2 to the second variable matching circuit 30, and further power saving can be achieved.
- the adjustment table is used.
- the first variable matching is performed using the transmission direction signal amplitude At, the transmission direction signal phase ⁇ t, the reception direction signal amplitude Ar, and the reception direction signal phase ⁇ r.
- the circuit control signal Sgn1 and the second variable matching circuit control signal Sgn2 can be determined by mathematical calculation, an arithmetic expression is stored, and the first variable matching circuit is stored using the arithmetic expression.
- the control signal Sgn1 and the second variable matching circuit control signal Sgn2 may be calculated.
- FIG. 4 is a circuit diagram of the variable matching circuit according to the embodiment of the present invention.
- the variable matching circuit includes an antenna side terminal Pant and an RF side terminal Prf.
- the antenna side terminal Pant is connected to the antenna 101, and the RF side terminal Prf is connected to the signal cable 40.
- the antenna side terminal Pant is connected to the branching circuit 50, and the RF side terminal Prf is connected to the circulator 60.
- the variable matching circuit includes inductors L11 and L21 and variable capacitors VC11 and VC21.
- the inductor L11 and the variable capacitor VC11 are connected in series.
- the end of the series circuit on the inductor L11 side is connected to the antenna side terminal Pant.
- the end of the series circuit on the variable capacitor VC11 side is connected to the RF side terminal Prf.
- the RF side terminal Prf side of the variable capacitor VC11 is connected to the ground potential by the inductor L21 and the variable capacitor VC21.
- variable capacitor is connected in series and in parallel to the transmission line connecting the antenna side terminal Pant and the RF side terminal Prf, so that the adjustable impedance range can be widened.
- variable matching circuit includes at least one of the components shown in FIG.
- FIG. 5 is a circuit diagram of components of the variable matching circuit according to the embodiment of the present invention.
- Each component shown in FIG. 5 includes a first terminal P01 and a second terminal P02.
- the component shown in FIG. 5A includes a variable capacitor VC01 and a variable inductor VL01.
- the variable capacitor VC01 is connected between the first terminal P01 and the second terminal P02.
- the variable inductor VL01 is connected between the second terminal P02 side of the variable capacitor VC01 and the ground potential.
- the component shown in FIG. 5B includes a variable capacitor VC02 and a variable inductor VL02.
- the variable inductor VL02 is connected between the first terminal P01 and the second terminal P02.
- the variable capacitor VC02 is connected between the second terminal P02 side of the variable inductor VL02 and the ground potential.
- the component shown in FIG. 5A includes a variable capacitor VC01 and a variable inductor VL01.
- the variable capacitor VC01 is connected between the first terminal P01 and the second terminal P02.
- the variable inductor VL01 is connected between the second terminal P02 side
- variable inductors VL031 and VL032 includes variable inductors VL031 and VL032.
- the variable inductor VL031 is connected between the first terminal P01 and the second terminal P02.
- the variable inductor VL032 is connected between the second terminal P02 side of the variable inductor VL031 and the ground potential.
- the component in FIG. 5D includes variable capacitors VC041 and VC042.
- the variable capacitor VC041 is connected between the first terminal P01 and the second terminal P02.
- the variable capacitor VC042 is connected between the second terminal P02 side of the variable capacitor VC041 and the ground potential.
- the component shown in FIG. 5E includes a variable capacitor VC05 and a variable inductor VL05.
- the variable capacitor VC05 and the variable inductor VL05 are connected in parallel.
- the component in FIG. 5F includes a variable capacitor VC06 and a variable inductor VL06.
- the variable capacitor VC06 and the variable inductor VL06 are connected in series.
- This series circuit is connected between a transmission line connecting the first terminal P01 and the second terminal P02 and the ground potential.
- the component shown in FIG. 5G includes a variable capacitor VC07 and a variable inductor VL07.
- the variable capacitor VC07 and the variable inductor VL07 are connected in series.
- This series circuit is connected between the first terminal P01 and the second terminal P02.
- the component shown in FIG. 5H includes a variable capacitor VC08 and a variable inductor VL08.
- the variable capacitor VC08 and the variable inductor VL08 are connected in parallel. This parallel circuit is connected between the first terminal P01 and the second terminal P02.
- the adjustable impedance range can be widened.
- the number of variable elements may be three or more, and may be set as appropriate according to the relationship between the limit of the circuit scale and the adjustable impedance range.
- variable capacitor and the variable inductor may be capable of continuously changing the element value or discretely changing the element value.
- the variable capacitor and the variable inductor may be capable of continuously changing the element value. In this case, more realizable impedance is effective.
- the impedance adjustment range is widened.
- the antenna impedance can be made closer to the theoretical value and isolation can be further improved. Highly secured.
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transceivers (AREA)
- Details Of Aerials (AREA)
Abstract
高周波フロントエンド回路(10)は、アンテナ(101)、サーキュレータ(60)、信号伝送部(45)、および、第1、第2可変整合回路(20,30)を備える。第1可変整合回路(20)は、アンテナ(101)と信号伝送部(45)との間に接続され、アンテナ(101)と信号伝送部(45)との間にあるインピーダンスを可変整合する。第2可変整合回路(30)は、サーキュレータ(60)と信号伝送部(45)との間に接続され、信号伝送部(45)とサーキュレータ(60)との間にあるインピーダンスを可変整合し、さらに、第1可変整合回路(20)によって整合しきれなかったインピーダンスがある場合に、整合しきれなかったインピーダンスも整合する。
Description
本発明は、高周波の無線信号を送受信する高周波フロントエンド回路に関する。
現在、多くの無線通信端末が実用化されている。無線通信端末は、特許文献1に示すような高周波フロントエンド回路を備えている。特許文献1に示す高周波フロントエンド回路は、送信回路、受信回路、サーキュレータ、分波回路、および、アンテナを備える。送信回路と受信回路は、サーキュレータと分波回路を介してアンテナに接続されている。
アンテナと分波回路との間には、可変整合回路が接続されている。また、分波回路とサーキュレータとの間には、固定整合回路が接続されている。固定整合回路は、通信時の分波回路側とサーキュレータ側とのインピーダンス整合を行っている。可変整合回路は、アンテナのインピーダンスが所望値からずれた時に、このズレ分だけインピーダンスを調整している。この構成を備えることによって、特許文献1に記載の高周波フロントエンド回路は、インピーダンスのズレによるアンテナでの送信信号の反射を抑制し、送信信号が受信回路に漏洩することを抑制している。これにより、送信回路と受信回路との間のアイソレーションを確保している。
しかしながら、従来技術のように固定整合回路と可変整合回路を用いる場合、可変量が十分ではない。そのため、サーキュレータを用いた回路構成の場合、サーキュレータのアンテナ側でアンテナのインピーダンスを整合することが困難となる。そして、サーキュレータのアンテナ側でアンテナのインピーダンスが整合されていない場合、サーキュレータは周波数で分波しないため、アンテナで反射した送信信号がサーキュレータを介して受信側に漏洩してしまい、受信感度劣化を引き起こすという課題がある。
本発明の目的は、サーキュレータのアンテナ側でのアンテナのインピーダンスを、従来構成よりも理想値に近づけることで、アンテナで反射した送信信号がサーキュレータを介して受信側に漏洩することを低減できる高周波フロントエンド回路を提供することにある。
この発明の高周波フロントエンド回路は、アンテナ、サーキュレータ、信号伝送部、および、第1、第2可変整合回路を備える。アンテナは、送信信号を外部へ送信し、受信信号を受信する。サーキュレータは、送信信号と受信信号を分波する。信号伝送部は、アンテナとサーキュレータとを接続する。第1可変整合回路は、アンテナと信号伝送部との間に接続され、アンテナと信号伝送部との間にあるインピーダンスを可変整合する。第2可変整合回路は、サーキュレータと信号伝送部との間に接続され、信号伝送部とサーキュレータとの間にあるインピーダンスを可変整合し、さらに、第1可変整合回路によって整合しきれなかったインピーダンスがある場合に、整合しきれなかったインピーダンスも整合する。
この構成では、2つの可変整合回路によってアンテナインピーダンスが調整されるので、インピーダンスの調整可能な範囲が広くなる。また、第2可変整合回路は、第1可変整合回路によって整合しきれなかったインピーダンスがある場合に、整合しきれなかったインピーダンスも整合する。したがって、サーキュレータの送信信号の入力端子と受信信号の出力端子との間のアイソレーションが高く確保され、且つこれらの通信信号の伝送損失が抑制される。
また、この発明の高周波フロントエンド回路では、第1可変整合回路は、調整可能なインピーダンスの範囲内において理論値に最も近いインピーダンスになる位相に調整されていることが好ましい。
この構成では、アンテナのインピーダンスによっては、第1可変整合回路のみによるインピーダンス整合が可能になり、第1可変整合回路によるインピーダンス整合が不十分な場合であっても第2可変整合回路による理論値へのインピーダンス整合が容易になる。
また、この発明の高周波フロントエンド回路は、次の構成であることが好ましい。高周波フロントエンド回路は、第1可変整合回路とサーキュレータとの間に、送信信号と受信信号の振幅及び位相を検出する信号検出回路を備える。第1可変整合回路と第2可変整合回路は、信号検出回路で検出された、送信信号と受信信号の振幅及び位相を用いて、位相の調整量が決定されている。
この構成では、検出された送信信号と受信信号の振幅及び位相から位相の調整量が決定されるので、より高精度にインピーダンス整合が実現される。
また、この発明の高周波フロントエンド回路は、次に示す構成であることが好ましい。高周波フロントエンド回路は、IC回路をさらに備える。IC回路は、送信信号と受信信号の振幅及び位相と、第1可変整合回路と第2可変整合回路の位相の調整量との関係テーブルを記憶している。IC回路は、関係テーブルを用いて、第1可変整合回路と第2可変整合回路の位相の調整量を決定している。
この構成では、確実且つ容易な処理で第1可変整合回路と第2可変整合回路の位相の調整量が決定される。
また、この発明の高周波フロントエンド回路では、第1可変整合回路と第2可変整合回路は、位相の調整が同時に行われていることが好ましい。
この構成では、安定したインピーダンス整合が実現される。
この発明によれば、整合させるインピーダンスの範囲が広くても、より確実にインピーダンス整合を行うことができ、サーキュレータの送受信間のアイソレーションを確保でき、受信感度の低下を抑制できる。
本発明の実施形態に係る高周波フロントエンド回路について、図を参照して説明する。図1は、本発明の第1の実施形態に係る高周波フロントエンド回路の機能ブロック図である。
高周波フロントエンド回路10は、アンテナ101、第1可変整合回路20、第2可変整合回路30、信号ケーブル40、分波回路50、サーキュレータ60、送信フィルタ71、受信フィルタ72、PA(パワーアンプ)81、LNA(低ノイズアンプ)82、RFIC90、信号検出回路110、および、高周波信号処理回路910を備える。信号ケーブル40と分波回路50は、信号伝送部45を構成する。
アンテナ101は、第1可変整合回路20に接続されている。第1可変整合回路20は、信号検出回路110に接続されている。信号検出回路110は、信号伝送部45の信号ケーブル40に接続されている。信号ケーブル40は、分波回路50に接続されている。分波回路50は、第2可変整合回路30に接続されている。また、分波回路50は、高周波信号処理回路910に接続されている。第2可変整合回路30は、サーキュレータ60の第3端子に接続されている。
高周波信号処理回路910は、分波回路50によって分波された高周波信号を処理する回路であり、送信信号及び受信信号を処理する回路を含んでいる。
サーキュレータ60の第1端子は、送信フィルタ71に接続されており、送信フィルタ71は、PA81に接続されている。サーキュレータ60の第2端子は受信フィルタ72に接続されており、受信フィルタ72は、LNA82に接続されている。PA81およびLNA82は、RFIC90に接続されている。また、高周波信号処理回路910はRFIC90に接続されている。
このような高周波フロントエンド回路10では、次に示すように、所望の通信バンドの通信信号の送受信が行われる。なお、所望とする通信バンドの送信信号が本発明の「送信信号」であり、受信信号が本発明の「受信信号」である。なお、送信と受信は時分割で行われてもよく、同時に行われていてもよい。
(送信時)
RFIC90は、送信信号を生成してPA81に出力する。PA81は、送信信号を増幅して送信フィルタ71に出力する。送信フィルタ71は、増幅後の送信信号に含まれる高調波成分等の不要波を減衰させて、サーキュレータ60に出力する。
RFIC90は、送信信号を生成してPA81に出力する。PA81は、送信信号を増幅して送信フィルタ71に出力する。送信フィルタ71は、増幅後の送信信号に含まれる高調波成分等の不要波を減衰させて、サーキュレータ60に出力する。
サーキュレータ60は、第1端子から入力された高周波信号を第3端子に出力する。第3端子から入力された高周波信号を第2端子に出力する。このように、サーキュレータ60は、高周波信号の伝送方向の方向性によって分波を行う分波器である。サーキュレータ60は、第1端子から入力された送信信号を第3端子へ伝送し、第2可変整合回路30に出力する。第1端子から入力された送信信号は、第2端子へ殆ど伝送されない。
第2可変整合回路30は、信号伝送部45とサーキュレータ60との間にあるインピーダンスを可変整合し、送信信号を分波回路50に出力する。分波回路50は、例えば、ダイプレクサ、デュプレクサ、スイッチプレクサ等のいずれかによって構成されている。分波回路50は、サーキュレータ60によって分波される通信バンドの通信信号とは別の通信バンドの通信信号をサーキュレータ60側に伝送させず、高周波信号処理回路910側に伝送させる。第2可変整合回路30から出力された送信信号は、分波回路50、信号ケーブル40を介して、信号検出回路110に出力される。
信号検出回路110は、送信信号を第1可変整合回路20に出力する。この際、信号検出回路110は、送信信号の振幅および位相を検出して、RFIC90に出力する。
第1可変整合回路20は、アンテナ101と信号伝送部45との間にあるインピーダンスを可変整合し、送信信号をアンテナ101に出力する。アンテナ101は、送信信号を外部に送信(放射)する。
(受信時)
アンテナ101は、受信信号を受信して第1可変整合回路20に出力する。第1可変整合回路20は、アンテナ101と信号伝送部45との間にあるインピーダンスを可変整合し、受信信号を信号検出回路110に出力する。
アンテナ101は、受信信号を受信して第1可変整合回路20に出力する。第1可変整合回路20は、アンテナ101と信号伝送部45との間にあるインピーダンスを可変整合し、受信信号を信号検出回路110に出力する。
信号検出回路110は、受信信号を信号ケーブル40に出力する。分波回路50に出力する。この際、信号検出回路110は、受信信号の振幅および位相を検出して、RFIC90に出力する。信号ケーブル40に伝送された受信信号は、分波回路50に入力される。分波回路50は、受信信号を第2可変整合回路30に出力する。第2可変整合回路30は、信号伝送部45とサーキュレータ60との間にあるインピーダンスを可変整合し、受信信号をサーキュレータ60の第3端子に出力する。
サーキュレータ60は、第3端子に入力された受信信号を第2端子に伝送し、受信フィルタ72に出力する。受信フィルタ72は、受信信号に含まれる不要波成分を減衰させて、LNA82に出力する。LNA82は、受信信号を増幅して、RFIC90に出力する。
このような構成および信号処理を行う高周波フロントエンド回路10では、次の処理が実現されている。
第1可変整合回路20および第2可変整合回路30は、可変キャパシタ、可変インダクタのように素子値が調整可能な素子をそれぞれに備える。第1可変整合回路20および第2可変整合回路30は、理想的な通信状態、すなわち、外部環境の悪影響を受けない状態であり、アンテナ101のインピーダンスが理論値(例えば、50Ωのように、低損失で通信信号を送受信できるインピーダンス)になっている状態において、サーキュレータ60とアンテナ101とがインピーダンス整合されるように、各素子値が決定されている。ここで、主として、第1可変整合回路20は、信号伝送部45とアンテナ101とがインピーダンス整合するように設定されており、第2可変整合回路30は、信号伝送部45とサーキュレータ60とがインピーダンス整合するように設定されている。
さらに、第1可変整合回路20と第2可変整合回路30は、外的環境の変化等によってアンテナ101のインピーダンスが理論値からずれた場合に、以下のように動作してインピーダンスを調整する。なお、第1可変整合回路20と第2可変整合回路30のインピーダンス調整は同時であることが好ましい。これにより、インピーダンスの安定化を実現することができる。
第1可変整合回路20は、第1可変整合回路20からアンテナ101を視たインピーダンスがアンテナインピーダンスの理論値からずれていると、このずれを補正して無くすように素子値を調整して、アンテナ101と信号伝送部45との間にあるインピーダンスを可変整合する。
第2可変整合回路30は、信号伝送部45とサーキュレータ60との間にあるインピーダンスを整合するように素子値を調整して、送信信号及び受信信号の位相を調整する。
このように、アンテナインピーダンスのずれの補正は、第1可変整合回路20によるインピーダンス整合と第2可変整合回路30によるインピーダンス整合とによって実現されている。
これにより、サーキュレータ60からアンテナ101側を視たインピーダンスは、理論値に一致または近くなり、送信信号がアンテナ101に反射してサーキュレータ60に戻り、受信フィルタ72側に漏洩することを抑制できる。したがって、送信フィルタ71側の回路(送信回路)と受信フィルタ72側の回路(受信回路)との間のアイソレーションを高く確保することができる。
このように、本実施形態の高周波フロントエンド回路10では、複数の可変整合回路を用いているので、1つの可変整合回路によって調整可能なインピーダンス範囲よりも広いインピーダンス範囲のインピーダンス整合が可能である。したがって、より広いインピーダンス範囲に亘るアンテナインピーダンスのずれであっても調整できる。
さらに、第2可変整合回路30は、アンテナインピーダンスの調整のみでなく、信号伝送部45とサーキュレータ60のインピーダンス整合も行っているので、それぞれを別の可変整合回路で行うよりも回路規模を小さくできる。これにより、本実施形態の高周波フロントエンド回路10では、回路規模の大型化を抑制しながら、広い範囲においてアンテナインピーダンスのずれを補正することができる。
なお、高周波フロントエンド回路10は、上述の補正を実現するために、スミスチャート上で次に示すインピーダンスの動きを実現するように、第1可変整合回路20および第2可変整合回路30の素子値を調整している。図2は、本発明の実施形態に係るアンテナインピーダンスの調整概念を示すスミスチャートである。図2に示すように、インピーダンス50Ωを中心として二点鎖線で囲まれる領域はVSWRが3未満となる領域である。また、図2に示すように、インピーダンス50Ωを中心として点線で囲まれる領域はVSWRが2未満となる領域である。一般的には、VSWR<3でもアンテナ101による送受信は可能であるが、本実施形態の高周波フロントエンド回路10では、VSWR<2の状態でアンテナ101による送受信が良好に行えるものとする。すなわち、本実施形態の高周波フロントエンド回路10では、VSWR=2をインピーダンス整合されたか否かの閾値としている。なお、この閾値は、高周波フロントエンド回路10が装備される通信機器の仕様等に応じて適宜設定が可能である。
(第1態様)
補正前後のインピーダンスを表す×印、および、インピーダンスの動きを示す矢印MPT1に示すように、スミスチャートにおいて、補正前のインピーダンスはVSWR=3の円よりも外側にあるが、第1可変整合回路20による補正後のインピーダンスはVSWR=2の円よりも内側(VSWR<2の領域)に入る。これにより、アンテナのインピーダンス整合を実現することができる。
補正前後のインピーダンスを表す×印、および、インピーダンスの動きを示す矢印MPT1に示すように、スミスチャートにおいて、補正前のインピーダンスはVSWR=3の円よりも外側にあるが、第1可変整合回路20による補正後のインピーダンスはVSWR=2の円よりも内側(VSWR<2の領域)に入る。これにより、アンテナのインピーダンス整合を実現することができる。
この場合、第2可変整合回路30によって、さらにインピーダンスを理論値に近づけることも可能であるが、これを行わなくてもよい。このような処理を採用することによって、第2可変整合回路30の素子値を調整する電力の消耗を抑制でき、高周波フロントエンド回路10の省電力化が可能になる。
(第2態様)
補正前後のインピーダンスを表す▲印、および、インピーダンスの動きを示す矢印MPT2に示すように、スミスチャートにおいて、補正前のインピーダンスはVSWR=3の円よりも外側にあるが、第1可変整合回路20による補正後のインピーダンスはVSWR=3の円よりも内側(VSWR<3の領域)でVSWR=2の円よりも外側(VSWR>2の領域)に入る。さらに第2可変整合回路30による補正を加えることによって、補正後のインピーダンスはVSWR=2の円よりも内側(VSWR<2の領域)に入る。これにより、アンテナのインピーダンス整合を実現することができる。このように、本実施形態の高周波フロントエンド回路10を用いることによって、より広いインピーダンス範囲に対してアンテナインピーダンスの整合を行うことできる。
補正前後のインピーダンスを表す▲印、および、インピーダンスの動きを示す矢印MPT2に示すように、スミスチャートにおいて、補正前のインピーダンスはVSWR=3の円よりも外側にあるが、第1可変整合回路20による補正後のインピーダンスはVSWR=3の円よりも内側(VSWR<3の領域)でVSWR=2の円よりも外側(VSWR>2の領域)に入る。さらに第2可変整合回路30による補正を加えることによって、補正後のインピーダンスはVSWR=2の円よりも内側(VSWR<2の領域)に入る。これにより、アンテナのインピーダンス整合を実現することができる。このように、本実施形態の高周波フロントエンド回路10を用いることによって、より広いインピーダンス範囲に対してアンテナインピーダンスの整合を行うことできる。
なお、素子値の調整は、次の条件を満たすことが好ましい。各可変整合回路で可変できるインピーダンス範囲内において最も理論値に近づくように、素子値を調整する。これにより、送信回路と受信回路のアイソレーションをより高く確保することができる。
さらに、第1可変整合回路20と第2可変整合回路30の両方を用いる第2態様においては、素子値の調整によるインピーダンスの軌跡が最も短くなるように、素子値を調整する。このような調整を行うことによって、可変整合回路の素子の可変範囲が不要に大きくなることを抑制でき、例えば、素子を可能な限り小型に形成することができる。
次に、第1可変整合回路20と第2可変整合回路30への素子値の調整制御の具体的な方法について説明する。図3は、本発明の実施形態に係る高周波フロントエンド回路の素子値の調整用テーブルの一態様を示す図である。
RFIC90は、図3に示すような調整用テーブルを記憶している。図3に示すように、調整用テーブルには、送信方向信号振幅At、送信方向信号位相θt、受信方向信号振幅Ar、受信方向信号位相θr、第1可変整合回路用制御信号Sgn1、および、第2可変整合回路用制御信号Sgn2が互いに関連付けされている。第1可変整合回路用制御信号Sgn1、および、第2可変整合回路用制御信号Sgn2は、調整用テーブルにおいて関連付けされた送信方向信号振幅At、送信方向信号位相θt、受信方向信号振幅Ar、受信方向信号位相θrの組み合わせにおいて、アンテナのインピーダンスを最適に整合する素子値が第1可変整合回路20および第2可変整合回路30によって実現されるように設定されている。
RFIC90は、信号検出回路110によって検出された送信信号の振幅を、送信方向信号振幅Atとして取得し、送信信号の位相を送信方向信号位相θtとして取得する。RFIC90は、信号検出回路110によって検出された受信信号の振幅を、受信方向信号振幅Arとして取得し、受信信号の位相を受信方向信号位相θrとして取得する。
RFIC90は、取得した送信方向信号振幅At、送信方向信号位相θt、受信方向信号振幅Ar、受信方向信号位相θrの組み合わせと、調整用テーブルとを比較し、第1可変整合回路用制御信号Sgn1、および、第2可変整合回路用制御信号Sgn2を決定する。RFIC90は、調整用テーブルによって決定された第1可変整合回路用制御信号Sgn1を第1可変整合回路20に出力し、調整用テーブルによって決定された第2可変整合回路用制御信号Sgn2を第2可変整合回路30に出力する。第1可変整合回路20は、第1可変整合回路用制御信号Sgn1に基づいて素子値を調整する。第2可変整合回路30は、第2可変整合回路用制御信号Sgn2に基づいて素子値を調整する。
このような処理を行うことによって、実際に伝送している送信信号および受信信号に基づいて、第1可変整合回路20および第2可変整合回路30の素子値が決定される。したがって、アンテナインピーダンスを最適に設定することができる。この際、上述のスミスチャート上で軌跡等の概念を加えることによって、さらに効率的で最適なインピーダンス整合を実現できる。
なお、図3では、送信方向信号振幅At(1)の組から送信方向信号振幅At(m)の組までは、第2可変整合回路用制御信号Sgn2がSgn2(1)で一定である場合を示している。これは、上述の第1可変整合回路20のみでインピーダンス整合を実現できる場合を示している。この場合、この範囲内であれば、第2可変整合回路30に新たな第2可変整合回路用制御信号Sgn2を出力しなくてもよく、さらに省電力化が可能になる。
また、上述の説明では調整用テーブルを用いる態様を示したが、送信方向信号振幅At、送信方向信号位相θt、受信方向信号振幅Ar、および、受信方向信号位相θrを用いて、第1可変整合回路用制御信号Sgn1および第2可変整合回路用制御信号Sgn2を数学的な演算で決定することができる場合には、演算式を記憶しておき、当該演算式を用いて、第1可変整合回路用制御信号Sgn1および第2可変整合回路用制御信号Sgn2を算出してもよい。
次に、第1可変整合回路20および第2可変整合回路30の具体的な回路構成例について、図4、図5を用いて説明する。図4は、本発明の実施形態に係る可変整合回路の回路図である。
図4に示すように、可変整合回路は、アンテナ側端子Pant、RF側端子Prfを備える。例えば、第1可変整合回路20では、アンテナ側端子Pantがアンテナ101に接続されており、RF側端子Prfが信号ケーブル40に接続されている。第2可変整合回路30では、アンテナ側端子Pantが分波回路50に接続されており、RF側端子Prfがサーキュレータ60に接続されている。
可変整合回路は、インダクタL11,L21、可変キャパシタVC11,VC21を備える。インダクタL11と可変キャパシタVC11は、直列接続されている。この直列回路のインダクタL11側の端部は、アンテナ側端子Pantに接続されている。この直列回路の可変キャパシタVC11側の端部は、RF側端子Prfに接続されている。
可変キャパシタVC11のRF側端子Prf側は、インダクタL21と可変キャパシタVC21とによって接地電位に接続されている。
このような構成を備えることによって、アンテナ側端子Pant、RF側端子Prfを接続する伝送ラインに対して可変キャパシタが直列および並列に接続されるので、調整可能なインピーダンスの範囲を広くすることができる。
なお、可変整合回路は、図5に示すような構成要素の少なくとも1つを備えていると、より好ましい。図5は、本発明の実施形態に係る可変整合回路の構成要素の回路図である。
図5に示す各構成要素は、第1端子P01と第2端子P02を備える。図5(A)の構成要素は、可変キャパシタVC01と可変インダクタVL01を備える。可変キャパシタVC01は、第1端子P01と第2端子P02との間に接続されている。可変インダクタVL01は、可変キャパシタVC01の第2端子P02側と接地電位との間に接続されている。図5(B)の構成要素は、可変キャパシタVC02と可変インダクタVL02を備える。可変インダクタVL02は、第1端子P01と第2端子P02との間に接続されている。可変キャパシタVC02は、可変インダクタVL02の第2端子P02側と接地電位との間に接続されている。図5(C)の構成要素は、可変インダクタVL031,VL032を備える。可変インダクタVL031は、第1端子P01と第2端子P02との間に接続されている。可変インダクタVL032は、可変インダクタVL031の第2端子P02側と接地電位との間に接続されている。図5(D)の構成要素は、可変キャパシタVC041,VC042を備える。可変キャパシタVC041は、第1端子P01と第2端子P02との間に接続されている。可変キャパシタVC042は、可変キャパシタVC041の第2端子P02側と接地電位との間に接続されている。図5(E)の構成要素は、可変キャパシタVC05と可変インダクタVL05を備える。可変キャパシタVC05と可変インダクタVL05は並列接続されている。この並列回路は、第1端子P01と第2端子P02を接続する伝送ラインと接地電位との間に接続されている。図5(F)の構成要素は、可変キャパシタVC06と可変インダクタVL06を備える。可変キャパシタVC06と可変インダクタVL06は直列接続されている。この直列回路は、第1端子P01と第2端子P02を接続する伝送ラインと接地電位との間に接続されている。図5(G)の構成要素は、可変キャパシタVC07と可変インダクタVL07を備える。可変キャパシタVC07と可変インダクタVL07は直列接続されている。この直列回路は、第1端子P01と第2端子P02との間に接続されている。図5(H)の構成要素は、可変キャパシタVC08と可変インダクタVL08を備える。可変キャパシタVC08と可変インダクタVL08は並列接続されている。この並列回路は、第1端子P01と第2端子P02との間に接続されている。
図5(A)から図5(H)に示す各構成要素は、それぞれ素子値が変更できる可変素子を複数備えている。このような複数の可変素子を備える構成とすることによって、調整可能なインピーダンスの範囲を広くすることができる。なお、可変素子の個数は、3つ以上であってもよく、回路規模の制限と調整可能なインピーダンスの範囲との関係に応じて、適宜設定すればよい。
なお、可変キャパシタや可変インダクタは、連続的に素子値を変更可能なものでも、離散的に素子値を変更可能なものであってもよいが、連続的に素子値を変更可能なものであれば、実現可能なインピーダンスがより多くなり有効である。
また、上述の説明では、インピーダンスの調整範囲が広くなることを特徴としたが、この原理を用いて、狭いインピーダンスの調整範囲であっても、アンテナのインピーダンスを理論値により近づけ、アイソレーションをより高く確保することができる。
10:高周波フロントエンド回路
20:第1可変整合回路
30:第2可変整合回路
40:信号ケーブル
45:信号伝送部
50:分波回路
60:サーキュレータ
71:送信フィルタ
72:受信フィルタ
81:PA
82:LNA
90:RFIC
101:アンテナ
110:信号検出回路
910:高周波信号処理回路
20:第1可変整合回路
30:第2可変整合回路
40:信号ケーブル
45:信号伝送部
50:分波回路
60:サーキュレータ
71:送信フィルタ
72:受信フィルタ
81:PA
82:LNA
90:RFIC
101:アンテナ
110:信号検出回路
910:高周波信号処理回路
Claims (6)
- 送信信号を外部へ送信し、受信信号を受信するアンテナと、
前記送信信号と前記受信信号を分波するサーキュレータと、
前記アンテナと前記サーキュレータとを接続する信号伝送部と、
前記アンテナと前記信号伝送部との間に接続され、前記アンテナと前記信号伝送部との間にあるインピーダンスを可変整合する第1可変整合回路と、
前記サーキュレータと前記信号伝送部との間に接続され、前記信号伝送部と前記サーキュレータとの間にあるインピーダンスを可変整合する第2可変整合回路と、
を備え、
前記第2可変整合回路は、さらに、前記第1可変整合回路によって整合しきれなかったインピーダンスがある場合に、前記整合しきれなかったインピーダンスも整合する、
高周波フロントエンド回路。 - 前記第1可変整合回路は、調整可能なインピーダンスの範囲内において前記理論値に最も近いインピーダンスになる位相に調整されている、
請求項1に記載の高周波フロントエンド回路。 - 前記第1可変整合回路と前記サーキュレータとの間に、前記送信信号と前記受信信号の振幅及び位相を検出する信号検出回路を備え、
前記第1可変整合回路と前記第2可変整合回路は、前記信号検出回路で検出された、前記送信信号と前記受信信号の振幅及び位相を用いて、位相の調整量が決定されている、
請求項1または請求項2に記載の高周波フロントエンド回路。 - IC回路をさらに備え、
前記IC回路は、
前記送信信号と前記受信信号の振幅及び位相と、前記第1可変整合回路と前記第2可変整合回路の位相の調整量との関係テーブルを記憶しており、
前記関係テーブルを用いて、前記第1可変整合回路と前記第2可変整合回路の位相の調整量を決定する、
請求項3に記載の高周波フロントエンド回路。 - 前記第1可変整合回路と前記第2可変整合回路は、前記位相の調整が同時に行われている、
請求項1乃至請求項4のいずれか1項に記載の高周波フロントエンド回路。 - サーキュレータおよび信号伝送部を介してアンテナから送信信号を外部へ送信する工程と、
受信信号を前記アンテナで受信し、前記信号伝送部を介して前記サーキュレータに出力する工程と、
前記送信信号と前記受信信号をサーキュレータで分波する工程と、
前記アンテナと前記信号伝送部との間にあるインピーダンスを可変整合する第1可変整合工程と、
前記信号伝送部と前記サーキュレータとの間にあるインピーダンスを可変整合する第2可変整合工程と、
を備え、
前記第2可変整合工程は、さらに、前記第1可変整合工程によって整合しきれなかったインピーダンスがある場合には、前記整合しきれなかったインピーダンスも整合する、
インピーダンス整合方法。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2017543016A JPWO2017056790A1 (ja) | 2015-09-28 | 2016-08-24 | 高周波フロントエンド回路、インピーダンス整合方法 |
| CN201680056335.2A CN108141242A (zh) | 2015-09-28 | 2016-08-24 | 高频前端电路和阻抗匹配方法 |
| US15/937,047 US20180212644A1 (en) | 2015-09-28 | 2018-03-27 | Radio frequency front-end circuit and impedance matching method |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015-189188 | 2015-09-28 | ||
| JP2015189188 | 2015-09-28 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| US15/937,047 Continuation US20180212644A1 (en) | 2015-09-28 | 2018-03-27 | Radio frequency front-end circuit and impedance matching method |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2017056790A1 true WO2017056790A1 (ja) | 2017-04-06 |
Family
ID=58423406
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2016/074574 Ceased WO2017056790A1 (ja) | 2015-09-28 | 2016-08-24 | 高周波フロントエンド回路、インピーダンス整合方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US20180212644A1 (ja) |
| JP (1) | JPWO2017056790A1 (ja) |
| CN (1) | CN108141242A (ja) |
| WO (1) | WO2017056790A1 (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112534728B (zh) * | 2018-09-18 | 2022-10-28 | 阿尔卑斯阿尔派株式会社 | 放大器模块 |
| US11515608B2 (en) * | 2019-02-27 | 2022-11-29 | Skyworks Solutions, Inc. | Remote compensators for mobile devices |
| KR102659090B1 (ko) * | 2019-03-29 | 2024-04-23 | 삼성전자주식회사 | 적응형 임피던스 매칭을 수행하기 위한 방법, 전자 장치 및 저장 매체 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0897733A (ja) * | 1994-09-27 | 1996-04-12 | Mitsubishi Electric Corp | インピーダンス整合装置 |
| JP2002300082A (ja) * | 2001-03-30 | 2002-10-11 | Kyocera Corp | 高周波モジュール |
| WO2007114126A1 (ja) * | 2006-03-31 | 2007-10-11 | Matsushita Electric Industrial Co., Ltd. | ノイズ低減回路及び方法 |
| WO2014061443A1 (ja) * | 2012-10-17 | 2014-04-24 | 株式会社村田製作所 | 送受信装置 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101800561B (zh) * | 2010-01-25 | 2014-04-09 | 中兴通讯股份有限公司 | 一种阻抗匹配装置及方法 |
| WO2014061444A1 (ja) * | 2012-10-17 | 2014-04-24 | 株式会社村田製作所 | 送受信装置 |
-
2016
- 2016-08-24 CN CN201680056335.2A patent/CN108141242A/zh active Pending
- 2016-08-24 WO PCT/JP2016/074574 patent/WO2017056790A1/ja not_active Ceased
- 2016-08-24 JP JP2017543016A patent/JPWO2017056790A1/ja not_active Abandoned
-
2018
- 2018-03-27 US US15/937,047 patent/US20180212644A1/en not_active Abandoned
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0897733A (ja) * | 1994-09-27 | 1996-04-12 | Mitsubishi Electric Corp | インピーダンス整合装置 |
| JP2002300082A (ja) * | 2001-03-30 | 2002-10-11 | Kyocera Corp | 高周波モジュール |
| WO2007114126A1 (ja) * | 2006-03-31 | 2007-10-11 | Matsushita Electric Industrial Co., Ltd. | ノイズ低減回路及び方法 |
| WO2014061443A1 (ja) * | 2012-10-17 | 2014-04-24 | 株式会社村田製作所 | 送受信装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN108141242A (zh) | 2018-06-08 |
| JPWO2017056790A1 (ja) | 2018-07-05 |
| US20180212644A1 (en) | 2018-07-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9799444B2 (en) | Reconfigurable directional coupler | |
| CN105099493B (zh) | 射频电路和移动终端 | |
| US9413416B2 (en) | Transmit and receive RF multiplexer | |
| US9287918B2 (en) | High-frequency front-end circuit | |
| US20140376419A1 (en) | Passive leakage cancellation networks for duplexers and coexisting wireless communication systems | |
| US20130016634A1 (en) | Electronic duplexer | |
| US10135486B2 (en) | High-frequency front-end circuit | |
| WO2016104234A1 (ja) | 高周波フロントエンド回路および通信装置 | |
| WO2015056685A1 (ja) | 送受信装置 | |
| WO2015093462A1 (ja) | 高周波回路及び該高周波回路を用いた送受信回路 | |
| US9438303B2 (en) | Front end circuit where an antenna is shared for transmission and reception in a wireless communication apparatus | |
| WO2017056790A1 (ja) | 高周波フロントエンド回路、インピーダンス整合方法 | |
| US9843342B2 (en) | Tunable RF transmit/receive multiplexer | |
| JP6311785B2 (ja) | 高周波フロントエンド回路 | |
| US9407315B2 (en) | Transmission/reception device | |
| US9893709B2 (en) | RF triplexer architecture | |
| US10027353B2 (en) | High-frequency front end circuit | |
| JP6409255B2 (ja) | デュプレクサ | |
| JP6424891B2 (ja) | 送信回路、高周波フロントエンド回路、送信信号の制御方法、および、高周波フロントエンドの送受信制御方法 | |
| US20150280759A1 (en) | Enhanced receive sensitivity for concurrent communications | |
| WO2015151745A1 (ja) | 送受信装置および反射信号抑制方法 | |
| JP2016086371A (ja) | 送受信装置 | |
| JP2018107688A (ja) | 通信機 | |
| JPWO2011111259A1 (ja) | 無線通信装置のフロントエンド回路 | |
| JP2016086244A (ja) | 無線回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 16850966 Country of ref document: EP Kind code of ref document: A1 |
|
| ENP | Entry into the national phase |
Ref document number: 2017543016 Country of ref document: JP Kind code of ref document: A |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 16850966 Country of ref document: EP Kind code of ref document: A1 |