[go: up one dir, main page]

WO2016170902A1 - 電子デバイスの製造方法、電子デバイス、回路基板の製造方法、および、回路基板 - Google Patents

電子デバイスの製造方法、電子デバイス、回路基板の製造方法、および、回路基板 Download PDF

Info

Publication number
WO2016170902A1
WO2016170902A1 PCT/JP2016/059240 JP2016059240W WO2016170902A1 WO 2016170902 A1 WO2016170902 A1 WO 2016170902A1 JP 2016059240 W JP2016059240 W JP 2016059240W WO 2016170902 A1 WO2016170902 A1 WO 2016170902A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductive
film
substrate
circuit pattern
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2016/059240
Other languages
English (en)
French (fr)
Inventor
明彦 半谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Stanley Electric Co Ltd
Original Assignee
Stanley Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stanley Electric Co Ltd filed Critical Stanley Electric Co Ltd
Publication of WO2016170902A1 publication Critical patent/WO2016170902A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits

Definitions

  • the present invention relates to a method for manufacturing an electronic device using a circuit board having a through hole.
  • a method of manufacturing a circuit board having a through hole a method of forming a conductive through hole by forming a circuit pattern on a substrate, then opening a through hole in the circuit board, and filling the through hole with a conductive material Is used.
  • Patent Document 1 a non-conductive film containing copper nanoparticles is deposited by an inkjet printer or the like, and the formed film is irradiated with light from above to fuse the copper particles to form a conductive circuit. Techniques to do this are disclosed.
  • the conductive through hole formed by the above-described conventional method is made of a member different from the circuit pattern and the conductive material in the through hole, the strength of the joint portion is weak, and disconnection occurs due to stress or heat. Sometimes.
  • An object of the present invention is to provide an electronic device manufacturing method capable of forming a circuit pattern of a circuit board and a conductive material in a through hole with the same member.
  • the present invention provides a solution in which conductive nano-sized particles having a particle size of less than 1 ⁇ m, conductive micro-sized particles having a particle size of 1 ⁇ m or more, and an insulating material are dispersed, Alternatively, a solution in which conductive nano-sized particles and conductive micro-sized particles respectively coated with an insulating material layer are dispersed is applied to the surface of the substrate in a desired shape. Thereby, a film containing conductive nano-sized particles and conductive micro-sized particles coated with an insulating material is formed. On the other hand, light is irradiated to a predetermined position from the surface opposite to the film of the substrate, and a through hole is formed in the substrate by the light.
  • the through hole As the through hole is formed in the substrate, a part of the coating film having fluidity flows into the through hole and fills the through hole.
  • the conductive nano-sized particles and the conductive micro-sized particles of the film in the through hole are sintered to form a conductor, and the conductor in the through hole is formed. Fill with.
  • the circuit pattern of the circuit board and the conductive material in the through hole can be formed from the same member, disconnection at the junction between the conductive portion in the through hole and the circuit pattern is unlikely to occur.
  • FIG. 7A is a top view of the electronic device according to the third embodiment with the substrate 10-2 removed, (b) AA sectional view, and (c) BB sectional view.
  • a substrate 10 is prepared as shown in FIG.
  • conductive nano-sized particles having a particle size (for example, average particle size) of less than 1 ⁇ m, and particle sizes (for example, average particles)
  • Conductive nano-size particles (hereinafter referred to as conductive micro-particles) having a diameter (diameter) of 1 ⁇ m or more and conductive nanoparticles at least coated with a solution in which an insulating material is dispersed in a solvent or an insulating material layer And a solution in which conductive microparticles are at least dispersed in a solvent.
  • the solvent an organic solvent or water can be used. This solution is applied to the surface of the substrate 10 in a desired shape.
  • the applied solution has a smooth surface on the substrate 10 to form a coating film (film 51).
  • film 51 conductive nanoparticles and conductive microparticles are dispersed, and the periphery of the conductive nanoparticles and the conductive microparticles is covered with an insulating material. Therefore, the film 51 is non-conductive at this stage.
  • the coating film 51 is held on the substrate in a liquid state in which the viscosity is adjusted so that it can flow into the through hole in FIG.
  • the viscosity is appropriately selected depending on the size of the through hole. For example, the type and concentration of the solvent to be used, the type of additive such as an insulating material, and the type of additive such as a viscosity modifier are adjusted.
  • the conductive microparticles can be sintered at a lower temperature than the bulk by light irradiation starting from the conductive nanoparticles. Therefore, by irradiating the light 101, the conductive nanoparticles and the conductive microparticles of the film 51 in the through hole are sintered to form the conductor 52, and the inside of the through hole 70 is filled with the conductor 52. it can.
  • leakage of the coating film 51 from the through hole 70 can be prevented by adjusting the viscosity of the coating film 51 and managing the irradiation time of the light 101 to be sintered.
  • the irradiation conditions (time and output) of the light 101 are set in consideration of drying or evaporating the viscosity-adjusted solvent or additive (viscosity adjusting material, etc.) during firing.
  • the substrate 10 at the position where the through hole 70 is to be formed can be previously colored in a color that absorbs the light 101. Thereby, the through hole 70 can be formed easily.
  • a predetermined region of the film 51 around the through hole 70 is irradiated with light 102 to sinter the conductive nanoparticles and the conductive microparticles. Then, a circuit pattern 50 continuous with the conductor 52 in the through hole 70 is formed.
  • the electroconductive nanoparticle after light irradiation has couple
  • the conductor 52 and the circuit pattern 50 in the through hole 70 formed by such a process are continuous and become one member. Therefore, the strength of the joint portion between the conductor 52 and the circuit pattern 50 is strong, and it is difficult to break even when subjected to stress or heat.
  • a coating film 51 is formed on the back surface of the substrate 10, and the light 102 is irradiated as shown in FIG.
  • a circuit pattern in which the front and back circuit patterns 50 are connected can be formed through the through hole 70 filled with the body 52.
  • the circuit pattern 50 around them is formed.
  • the present invention is not limited to this procedure.
  • the light 102 reaches the region where the through hole 70 is to be formed while performing the sintering by moving the light 102 along a predetermined pattern. For example, if the light intensity is increased and irradiated as the light 101 and the through hole 70 is formed, the light intensity is immediately decreased to form the conductor 52 as the light 102, and then the light 102 is again formed into a predetermined pattern. It is also possible to make it a procedure to move along.
  • the film 51a is laminated only by dropping the solution as shown in FIGS. 2C and 2D only in the region where the through hole 70 is to be formed. It is also possible to keep it. 2E and 2F, even when the light 101 is irradiated to form the through hole 70 and the inside thereof is filled with the conductor 52, the upper surface of the film 51 is directly above the through hole 70. It will flatten out without being depressed.
  • FIGS. 3A to 3D are used.
  • the heat transfer member 80 can be disposed so as to contact the film 51 before irradiating the light 101 for forming the through hole 70 as in the process of FIG.
  • the heat transfer member 80 is mounted so as to be in contact with the film 51 on the region where the through hole 70 is to be formed. Thereby, the heat generated in the film 51 on the through hole formation region can be conducted to the heat transfer member 80, and the firing of the film 51 on the formation region of the through hole 70 can be suppressed.
  • the heat transfer member 80 a member made of a material having a large heat capacity, for example, a member made of aluminum, copper, iron, or the like can be used.
  • the size of the heat transfer member 80 is desirably set to cover at least the through-hole formation region.
  • the heat transfer member 80 is removed after the through hole 70 is filled with the softened film 51 as shown in FIG. 3 (c-2). That is, the irradiation of the light 102 for sintering the film 51 in a predetermined region around the through hole 70 is performed with the heat transfer member 80 removed, as shown in FIG.
  • the coating film 51 that has flowed into the through hole 70 from the upper surface side of the substrate 10 may not completely fill the through hole 70 (FIG. 4c)
  • the coating film 51 formed on the surface side of the substrate 10 is sintered as shown in FIG.
  • a part of the coating film 51 formed from the back side of the substrate 10 is caused to flow into the space remaining in the through hole 70 and further irradiated with light 101 and 102 to be sintered (FIG. 4D).
  • a circuit pattern in which the front and back circuit patterns 50 are connected can be formed through the through hole 70 filled with the conductor 52.
  • the region of the film 51 that is not irradiated with light remains non-conductive because sintering does not occur.
  • the nonconductive film 51 may be removed in a subsequent process.
  • the film 51 can be removed using an organic solvent or the like.
  • any material may be used for the substrate 10 as long as it can support the first circuit pattern 40, has at least a surface insulating property, and can withstand light irradiation when forming the circuit pattern 50. It may be a material. It is further desirable if the substrate 10 is a material that can be bent. For example, a polyethylene terephthalate (PET) substrate, a polyethylene naphthalate (PEN) substrate, a glass epoxy substrate, a paper phenol substrate, a flexible printed substrate, a ceramic substrate, a glass substrate, a metal substrate whose surface is covered with an insulating layer, and the like can be used. .
  • PET polyethylene terephthalate
  • PEN polyethylene naphthalate
  • the substrate 10 can be either a light transmissive substrate or a non-light transmissive substrate.
  • the transmittance is preferably 50% or more and 95% or less, and more preferably 70% or more and 90% or less, from the viewpoint of forming the through hole 70 and firing with the light transmitted through the substrate. It is preferable that
  • light 102 for firing the circuit pattern 50 can be irradiated from the surface side of the substrate 10 as shown in FIG.
  • the substrate 10 of the present embodiment can be a film-like one.
  • conductive metals and conductive metal oxides such as Ag, Cu, Au, Pd, ITO, Pt, and Fe can be used. .
  • Insulating materials for coating the conductive nanoparticles include organic materials such as styrene resin, epoxy resin, silicone resin, and acrylic resin, inorganic materials such as SiO 2 , Al 2 O 3 , and TiO 2, and organic and inorganic materials. One or more of these hybrid materials can be used.
  • the thickness of the insulating material layer covering the conductive nanoparticles and the conductive microparticles in the film 51 is preferably about 1 nm to 10000 nm.
  • the conductor 52 and the circuit pattern 50 include, for example, conductive particles having a particle size (for example, an average particle size) of 1 ⁇ m to 100 ⁇ m.
  • the wiring width of the circuit pattern 50 can be 10 ⁇ m or more, and can be formed to about 100 ⁇ m, for example.
  • the circuit pattern 50 can be formed to a thickness of about 1 ⁇ m to 100 ⁇ m, for example, about 20 ⁇ m.
  • the electric resistance value of the second circuit pattern 50 is preferably 10 ⁇ 4 ⁇ / cm 2 or less, and particularly preferably a low resistance of the order of 10 ⁇ 6 ⁇ / cm 2 or less.
  • the wavelength of the light irradiated in the steps of FIG. 1C, FIG. 2E, etc. may be ultraviolet, visible, or infrared light, but is absorbed by the conductive nanoparticles contained in the film 51. Select the wavelength to be used.
  • Ag, Cu, Au, Pd or the like is used as the conductive nanoparticles, visible light of 400 to 600 nm can be used, for example.
  • Desired patterns for irradiating light (through hole 70 and circuit pattern 50) can be formed by passing light through a mask having an opening.
  • a light beam condensed to an irradiation diameter smaller than the size of the through hole 70 and the wiring width of the circuit pattern 50 may be used to scan the light beam in a desired pattern on the film 51.
  • the film 51 is formed by sintering conductive nanoparticles and conductive microparticles.
  • the present invention is not limited to this, and a conductive material having a particle size (for example, an average particle size) of 1 ⁇ m or less. It is also possible to form the conductive body 52 and the circuit pattern 50 in the through hole 70 by sintering the conductive nanoparticles. The details of each process other than the particle size are the same as those described above. Thereby, a thin circuit pattern can be formed.
  • the electronic device of FIG. 5 includes a substrate 10 provided with a circuit pattern 50 (50a, 50b) (also referred to as a second circuit pattern 50), an electronic component 30, and a resistor 240.
  • a part 50 a of the circuit pattern 50 is mounted on one surface of the substrate 10, and the other portion 50 b is mounted on the other surface of the substrate 10.
  • the second circuit pattern 50 a on one surface and the second circuit pattern 50 b on the other surface are connected in the thickness direction of the substrate 10 by the conductor 52 in the through hole 70.
  • the substrate 10 is provided with a region 20 for mounting the electronic component 30, and a first circuit pattern 40 electrically connected to the electronic component 30 is disposed in the region 20.
  • the second circuit pattern 50 is connected to the first circuit pattern 40 at the periphery of the region 20.
  • the second circuit pattern 50 supplies current to the first circuit pattern 40 from the power source 60 disposed outside the region 20.
  • the conductor 52 and the second circuit pattern 50 in the through hole 70 are formed of a layer containing conductive nanoparticles and conductive microparticles.
  • a part or all of the first circuit pattern 40 is constituted by a layer containing conductive nanoparticles having a particle size of less than 1 ⁇ m.
  • the second circuit pattern 50 is disposed on both sides of the region 20 for mounting the electronic component 30.
  • the first circuit patterns 40 are arranged in at least one pair in the region 20 and are connected to the second circuit patterns 50 on both sides of the region 20, respectively.
  • a non-conductive layer 41 is disposed between the pair of first circuit patterns 40.
  • the electrode 31 of the electronic component 30 is directly fixed to the pair of first circuit patterns 40.
  • the thickness of the second circuit pattern 50 is larger than the thickness of the first circuit pattern 40 as shown in FIG.
  • the first circuit pattern 40 is formed only in the region 20 on which the electronic component 30 is mounted, which requires fine wiring, and the outside of the region 20 is configured by the thick second circuit pattern 50. Thus, a large current can be supplied to the electronic component 30.
  • the conductive nanoparticles include conductive particles having a particle diameter of 0.01 ⁇ m to 1 ⁇ m.
  • the wiring width of the first circuit pattern 40 (sintered portion) can be set to 1 ⁇ m or more, for example.
  • the first circuit pattern 40 can be formed to a thickness of about 10 nm to 10 ⁇ m.
  • the electrical resistance value of the first circuit pattern 40 is preferably 10 ⁇ 4 ⁇ / cm 2 or less, and particularly preferably a low resistance of the order of 10 ⁇ 6 ⁇ / cm 2 or less.
  • the substrate 10 is prepared.
  • a transparent substrate is used as the substrate 10.
  • 1 (a) and 1 (b) is applied to one surface of the substrate 10 to form a film 51, and FIGS. 1 (c) and 1 (d) described in the first embodiment.
  • the second circuit pattern 50a, the through hole 70, and the conductor 52 filling it are formed.
  • the region of the film 51 not irradiated with light remains non-conductive because sintering does not occur. Note that the region of the non-conductive film 51 that is not sintered may be left as it is, or may be removed as shown in FIG.
  • the second circuit pattern 50a may be formed by forming the film 51 only on the region where the second circuit pattern 50a is to be formed using a printing method or the like and irradiating the entire film 51 with light. it can.
  • the film 51 is formed on the other surface of the substrate 10 by the steps of FIGS. 1A and 1B of the first embodiment, and the film 51 is irradiated with light to sinter the second circuit pattern 50b. Is formed on the other surface of the substrate 10.
  • the second circuit pattern 50b is formed so as to cover the position of the through hole 70, whereby the second circuit pattern 50a on one surface and the second circuit pattern 50b on the other surface are electrically connected to each other in the through hole 70. They can be joined by the body 52.
  • a gap is provided in the middle of the second circuit pattern 50a.
  • the substrate 10 in which the second circuit pattern 50 (50a, 50b), the through hole 70 and the conductor 52 are formed in the shape of FIGS. 5A and 5B is formed (FIG. 6A). ), FIG. 7 (a)).
  • the conductive nanoparticle and the conductive material coated with a layer of the insulating material or a solution in which the insulating material is dispersed in a solvent are prepared.
  • the same conductive nanoparticles and insulating material as in the first embodiment can be used.
  • the solution is applied to the inside of the region 20 on the surface of the substrate 10 and the gap between the second circuit patterns 50 where the resistors 240 are to be formed.
  • the applied solution has a smooth surface on the substrate 10 as shown in FIGS. 6C and 7C, and forms coating films (films 41 and 141), respectively.
  • the ends of the films 41 and 141 are overlapped with the ends of the second circuit pattern 50, respectively.
  • the membranes 41 and 141 are heated and dried.
  • Conductive nanoparticles are dispersed in the films 41 and 141, and the periphery of the conductive nanoparticles is covered with an insulating material.
  • the electronic component 30 is mounted in alignment with a predetermined position of the film 41, and the electrode 31 of the electronic component 30 is in close contact with the film 41 as shown in FIG. 6E.
  • the films 41 and 141 are each irradiated with light in a desired pattern, and the conductive nanoparticles are sintered by the light.
  • a pair of first circuit patterns 40 is formed in the region 20 as shown in FIG. 6G, and the resistor film 140 is formed in the gap where the resistor 240 is to be formed as shown in FIG. Form.
  • the light irradiating the film 41 is irradiated from the back side of the substrate 10 as shown in FIG. 6F, while the light irradiating the film 141 is irradiated from the front side of the substrate 10 as shown in FIG. You may do and may irradiate from the back side.
  • the wavelength of the light to be irradiated is a wavelength that is absorbed by the conductive nanoparticles contained in the films 41 and 141, and a wavelength that is less absorbed by the substrate 10 is selected and used.
  • Irradiation light may be any of ultraviolet, visible, and infrared light.
  • visible light 400 to 600 nm can be used.
  • the irradiation pattern of the light applied to the film 41 includes a region where the electrode 31 of the electronic component 30 of the film 41 is in contact. Since the position of the electrode 31 of the mounted electronic component 30 can be confirmed and the irradiation pattern can be determined using the electrode position as a reference, positional deviation between the circuit pattern and the electronic component can be suppressed.
  • the insulating material layer around the conductive nanoparticles is evaporated or softened by light irradiation. Therefore, the molten conductive nanoparticles are fused directly with the adjacent particles, or are fused with the adjacent particles through the softened insulating material layer. Thereby, electroconductive nanoparticles can be sintered and the area
  • FIG. although the electroconductive nanoparticle after light irradiation has couple
  • the resistance value is measured by the process of FIG. 7E, and when the resistance value is larger than a predetermined range, the edge of the resistor film 140 is shown in FIG. Then, the resistor film 140 is spread, and the resistor film 140 is additionally formed. On the other hand, when the resistance value is smaller than the predetermined range, the resistor film 140 is trimmed and removed by irradiating light. As a result, the resistance value can be adjusted to fall within a predetermined range.
  • the unsintered films 41 and 141 may be removed.
  • the electronic component 30 is mounted and connected to the first circuit pattern 40.
  • the film 141 that forms the resistor 240 is formed of the same coating liquid as the film 41 that forms the first circuit pattern 40 at the same timing, but the film 141 that forms the resistor 240 is the second film. It is also possible to form the circuit pattern 50a and the conductor 52 with the same coating solution as the film 51 at the timing of forming the film 51. That is, conductive microparticles can be contained in the coating liquid that forms the film 141 that forms the resistor 240.
  • the amount of conductive microparticles or the amount of the insulator material may be adjusted according to the target resistance value and the thickness of the resistor film. it can.
  • the resistor film 140 is formed in a state where a part of the particle shape of the conductive microparticles and the conductive nanoparticles remains.
  • the insulating material dispersed together with the conductive nanoparticles and the conductive microparticles, or the insulating material covering the conductive nanoparticles and the conductive microparticles is Although it evaporates at the time of light irradiation for sintering conductive nanoparticles and conductive microparticles, it may not be completely evaporated and may partially remain in the resistor film. Since a part of the insulating material remains in the resistor film, the resistance value is increased accordingly.
  • resistance is adjusted by adjusting the residual amount of the insulating material dispersed together with the conductive nanoparticles or conductive microparticles or the insulating material covering the conductive nanoparticles or conductive microparticles in the resistor film.
  • the value can be adjusted.
  • the coating liquid for forming the film 141 that forms the resistor 240 includes powder, particles composed of indium oxide, copper oxide, silver oxide, Cr, C, and the like together with conductive nanoparticles and conductive microparticles. Can be dispersed to adjust the resistance value.
  • the resistor film 140 is in a state in which these powders and particles are interposed in the sintered conductive nanoparticles and conductive microparticles, and partially conductive nanoparticles and conductive microparticles.
  • the resistance of the resistor film 140 is higher than that of particles that inhibit the particle sintering and do not disperse. These powders and particles can be nano-sized or micro-sized.
  • the second circuit pattern 50 shown in FIGS. 5A to 5C, the through hole 70 filled with the conductor 50, the first circuit pattern 40 having a desired pattern, and the resistor film 140 can be simultaneously formed by a simple process of coating and light irradiation. Since these are integrally connected by light sintering, they are not easily disconnected.
  • the resistance value of the resistor film 140 can be increased or decreased by light irradiation, and a resistor having a desired resistance value can be easily formed. Therefore, a large current can be supplied from the low-resistance thick film second circuit pattern 50 to the electronic component 30 via the first circuit pattern 40, and an excessive current flows through the electronic component 30 by the resistor 240. Can be prevented.
  • the conductive nanoparticles are also bonded to the electrode 31 of the electronic component 30 and can fix the first circuit pattern 40 and the electrode 31. That is, the electrode 31 is directly bonded to the first circuit pattern 40 without using bumps or the like. Since this manufacturing method performs light irradiation with the electronic component 30 mounted, the light irradiation can be performed with a pattern based on the position of the electrode 31 after mounting. Therefore, the bonding between the electrode 31 of the electronic component 30 and the first circuit pattern 40 is reliably obtained with high accuracy.
  • the conductive nanoparticles and the insulating material dispersed in a solvent, or the conductive nanoparticles coated with a layer of the insulating material are used.
  • the films 41 and 141 may be formed using a printing method.
  • a printing method inkjet printing, flexographic printing, gravure offset printing, screen printing, or the like can be used.
  • the entire film 41, 141 formed by printing is irradiated with light to sinter the first circuit pattern 40 and the resistor film 140. Can be formed.
  • the resistor film 140 is irradiated by adjusting the irradiation light intensity so that only a part in the thickness direction is sintered, and the resistance value is adjusted by spreading the resistor film 140 in the thickness direction. It can also be done.
  • This method has an advantage that the nonconductive film 41 is not formed around the first circuit pattern 40 and the resistor film 140.
  • the substrate 10 When the substrate 10 is bent as shown in FIGS. 5B and 5C, the substrate 10 is bent before the first light irradiation step (FIGS. 1C and 2E). It is preferable. Thereby, disconnection and thinning of the second circuit pattern 40 can be prevented.
  • the resistor film 140 expands and contracts to change the resistance value of the resistor film, thereby reducing the role as a protective circuit. By implementing the above, a desired resistance value can be obtained.
  • the film 41 containing the conductive nanoparticles may be formed before or after the bending process.
  • the substrate 10 is bent in a state where the film 41 is formed, cracks may occur in the film 41 itself, but the conductive nanoparticles melted by light irradiation fuse with adjacent particles, and in this fusion process Since the cracks in the film 41 disappear, the first circuit pattern 40 without cracks can be formed.
  • the film 41 and the film 141 are formed using the non-light transmissive substrate 10 as the substrate 10. It is also possible to irradiate light from the upper surface.
  • bumps 42, solder balls or the like are mounted on the first circuit pattern 40 as necessary, and the electronic component 30 is The electrodes 31 are mounted so as to be aligned on the first circuit pattern 40.
  • the bumps are aligned so that the positions of the bumps coincide with the positions of the electrodes 31 of the electronic component 30.
  • heating or ultrasonic waves are applied to connect the electrode 31 of the electronic component 30 to the first circuit pattern 40 and fix the electronic component 30.
  • an electronic device can be manufactured by collectively forming a circuit including a through hole and mounting the electronic component with a small number of manufacturing processes. Moreover, since the circuit pattern can be easily changed by light irradiation, it is possible to easily cope with a design change.
  • an electronic component 30 (30-a, 30-b) having electrodes 31 on both the upper surface and the lower surface is used.
  • the electronic component 30-a is sandwiched between the two substrates 10-1 and 10-2 from above and below.
  • another board 10-3 is arranged under the board 10-1, and the electronic component 30-b is sandwiched between the boards 10-1 and 10-3.
  • the substrates 10-1, 10-2, and 10-3 are all light transmissive.
  • the second circuit pattern 50-1a, the through hole 70, the first circuit pattern 40-1a, and the resistor film 140 are formed on one surface of the substrate 10-1.
  • a second circuit pattern 50-1b and a first circuit pattern 40-1b are formed on the other surface. Then, the first circuit pattern 40-1a of the substrate 10-1 and the electrode 31-1 on the lower surface of the electronic component 30-a are fixed. The first circuit pattern 40-1b of the substrate 10-1 and the electrode 31-2 on the upper surface of the electronic component 30-b are fixed.
  • a film 41-2 is formed on the other transparent substrate 10-2.
  • the substrate 10-2 is mounted on the electronic component 30-a so that the film 41-2 is in contact with the electrode 31-2 on the upper surface. Then, light is irradiated in a predetermined pattern from the back surface (upper surface) side of the other substrate 10-2 to the upper film 41-2.
  • the first circuit pattern 40-2 connected to the electrode 31-2 on the upper surface of the electronic component 30 is formed. At the same time, the first circuit pattern 40-2 and the electrode 31-2 on the upper surface of the electronic component 30 are fixed.
  • a film 41-3 is formed on the transparent substrate 10-3.
  • the substrate 10-3 is mounted under the electronic component 30-b so that the film 41-3 is in contact with the electrode 31-1 on the lower surface.
  • the upper film 41-3 is irradiated with light in a predetermined pattern from the back surface (lower surface) side of the substrate 10-3.
  • the first circuit pattern 40-3 connected to the electrode 31-1 on the lower surface of the electronic component 30-b is formed.
  • the first circuit pattern 40-3 and the electrode 31-1 on the lower surface of the electronic component 30 are fixed.
  • an electronic device in which the electronic components 30-a and 30-b are sandwiched between the three transparent substrates 10-1, 10-2, and 10-3 can be manufactured.
  • the order in which the upper and lower electrodes 31 of the electronic component 30 are connected to the substrates 10-1, 10-2, and 10-3 is not limited to the above-described order, but is connected first from the side that requires high positional accuracy. It is desirable to do.
  • the second circuit pattern 50-1 formed on the transparent substrate 10-1 and the second circuit pattern 50-2 formed on the transparent substrate 10-2 are vertically moved by the vertical conduction portion 50-4. Linked in the direction.
  • the second circuit pattern 50-1 formed on the transparent substrate 10-1 and the second circuit pattern 50-3 formed on the transparent substrate 10-3 are connected in the vertical direction by the vertical conduction portion 50-5.
  • the upper and lower conductive portions 50-4 and 50-5 are formed by overlapping the substrates 10-1, 10-2 and 10-3 after forming a coating film to be the second circuit patterns 50-1, 50-2 and 50-3.
  • the second circuit patterns 50-1, 50-2, 50-3 are irradiated with light in a state where the second circuit patterns 50-1, 50-2, and 50-3 are in contact with each other and sintered. It can be formed simultaneously with the formation.
  • the present embodiment it is possible to manufacture an electronic device by mounting various electronic components on the substrate 10 with high density and mounting them in a small number of manufacturing processes. Moreover, since the circuit pattern can be easily changed by light irradiation, it is possible to easily cope with a design change.
  • a method for manufacturing a resistor is also provided. That is, a solution in which conductive nano-sized particles having a particle size of less than 1 ⁇ m and an insulating material are dispersed, or a solution in which the conductive nano-sized particles coated with an insulating material layer are dispersed is desired on the substrate surface.
  • a second step of forming a resistor film that is a nano-sized particle layer is also provided.
  • a method for manufacturing a circuit board having a curved board is also provided. That is, in the first step, a solution in which conductive nanosize particles having a particle diameter of less than 1 ⁇ m and an insulating material are dispersed, or a solution in which the conductive nanosize particles coated with an insulating material layer are dispersed is used. Then, it is applied to the substrate surface in a desired shape to form a film containing the conductive nano-sized particles coated with the insulating material. In the second step, the film is irradiated with light in a predetermined pattern, and the conductive nanosize particles are sintered by the light to form a first circuit pattern that is a conductive nanosize particle layer of the predetermined pattern. . A step of bending the substrate is further performed before the first step or after the first step and before the second step.
  • any device can be applied as long as the electronic component is mounted on a substrate.
  • the present invention can be applied to an instrument panel (instrument display panel) of a car or a display unit of a game machine.
  • the substrate can be curved, it can be applied to wearable electronic devices (glasses, watches, displays, medical devices, etc.) and curved displays.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

回路基板の回路パターンとスルーホール内の導電材料を同一部材で形成することができる電子デバイスの製造方法を提供する。粒径が1μm未満である導電性ナノサイズ粒子と、粒径が1μm以上である導電性マイクロサイズ粒子と、絶縁材料とが少なくとも分散された溶液、もしくは、絶縁材料層でそれぞれ被覆された導電性ナノサイズ粒子および導電性マイクロサイズ粒子が少なくとも分散された溶液を、基板の表面に所望の形状で塗布し、絶縁材料で被覆された導電性ナノサイズ粒子と導電性マイクロサイズ粒子を含む膜を形成する。基板の膜とは逆側の面から所定の位置に光を照射し、光によって基板に貫通孔をあけ、流動性を有する塗布膜の一部が貫通孔に流入し、貫通孔内を充填する。貫通孔に流入した塗布膜に光を照射することにより、貫通孔内の膜の導電性ナノサイズ粒子と導電性マイクロサイズ粒子とを焼結して導電体を形成し、貫通孔内を導電体で充填する。

Description

電子デバイスの製造方法、電子デバイス、回路基板の製造方法、および、回路基板
 本発明は、スルーホールを備えた回路基板を用いた電子デバイスの製造方法に関する。
 スルーホールを備えた回路基板を製造する方法としては、基板に回路パターンを形成した後、回路基板に貫通孔をあけ、貫通孔内に導電材料を充填することにより導電性スルーホールを形成する方法が用いられている。
 また、近年、回路パターンを印刷により形成するプリンテッドエレクトロニクスという技術分野が盛んに研究されている。例えば、特許文献1には、銅ナノ粒子を含む非導電性フィルムをインクジェットプリンタ等により堆積させ、形成したフィルムに上方から光を照射することにより、銅粒子を融合させ、導電性の回路を形成する技術が開示されている。
特開2014-116315号公報
 上述の従来の方法で形成された導電性スルーホールは、回路パターンと、スルーホール内の導電材料とは別部材でできているため、接合部の強度が弱く、応力や熱などで断線に至ることがある。
 本発明の目的は、回路基板の回路パターンとスルーホール内の導電材料を同一部材で形成することができる電子デバイスの製造方法を提供することにある。
 上記目的を達成するために、本発明は、粒径が1μm未満である導電性ナノサイズ粒子と、粒径が1μm以上である導電性マイクロサイズ粒子と、絶縁材料とが少なくとも分散された溶液、もしくは、絶縁材料層でそれぞれ被覆された導電性ナノサイズ粒子および導電性マイクロサイズ粒子が少なくとも分散された溶液を、基板の表面に所望の形状で塗布する。これにより、絶縁材料で被覆された導電性ナノサイズ粒子と導電性マイクロサイズ粒子を含む膜を形成する。一方、基板の膜とは逆側の面から所定の位置に光を照射し、光によって基板に貫通孔をあける。基板に貫通孔が形成されるに伴い、流動性を有する塗布膜の一部が貫通孔に流入し、貫通孔内を充填する。貫通孔に流入した塗布膜に光を照射することにより、貫通孔内の膜の導電性ナノサイズ粒子と導電性マイクロサイズ粒子とを焼結して導電体を形成し、貫通孔内を導電体で充填する。
 本発明によれば、回路基板の回路パターンとスルーホール内の導電材料を同一部材で形成することができるため、スルーホール内の導電部と回路パターンとの接合部での断線を生じにくい。
(a)~(g)第1の実施形態のスルーホール70と導電体52の製造方法を示す説明図。 (a)~(f)第1の実施形態のスルーホール70と導電体52の別の製造方法を示す説明図。 (a)~(d)第1の実施形態のスルーホール70と導電体52の別の製造方法を示す説明図。 (a)~(e)第1の実施形態のスルーホール70と導電体52の別の製造方法を示す説明図。 第2の実施形態の電子デバイスの(a)上面図、(b)A-A断面図、(c)B-B断面図。 (a)~(g)第2の実施形態の電子デバイスの製造工程を示す説明図。 (a)~(f)第2の実施形態の電子デバイスの製造工程を示す説明図。 第3の実施形態の電子デバイスの(a)基板10-2を外した状態の上面図、(b)A-A断面図、(c)B-B断面図。
 本発明の一実施形態の電子デバイスの製造方法について説明する。
 <第1の実施形態>
 まず、図1(a)のように、基板10を用意する。
 つぎに、図1(b)のように、粒径(例えば、平均粒子径)が1μm未満である導電性ナノサイズ粒子(以下、導電性ナノ粒子と呼ぶ)と、粒径(例えば、平均粒子径)が1μm以上である導電性マイクロサイズ粒子(以下、導電性マイクロ粒子と呼ぶ)と、絶縁材料とが溶媒に少なくとも分散された溶液、もしくは、絶縁材料層でそれぞれ被覆された導電性ナノ粒子と導電性マイクロ粒子とが溶媒に少なくとも分散された溶液を用意する。溶媒としては、有機溶媒や水を用いることができる。この溶液を、基板10の表面に所望の形状で塗布する。塗布された溶液は、基板10上で表面が平滑になり、塗膜(膜51)を形成する。膜51内には、導電性ナノ粒子と導電性マイクロ粒子とが分散され、導電性ナノ粒子と導電性マイクロ粒子の周囲は絶縁材料で覆われた状態である。よって、膜51はこの段階では非導電性である。
 ここで、塗膜51は、後述する図1(c)において貫通孔内へ流入可能なように粘度が調整された液体状態で基板上に保持する。粘度は、貫通孔の大きさによって適宜選択される。例えば、使用する溶媒の種類や濃度、絶縁材料等の添加物や粘度調整材等の添加物の種類や添加量を調整する。
 つぎに、図1(c)のように、基板10の膜51とは逆側の面から所定の位置に光を照射し、光101によって基板10にスルーホール(貫通孔)70を形成する。これにより、膜51をスルーホール70内に落とし込み、スルーホール70を充填する(図1(d))。光101は、スルーホール70が形成されたら、強度を弱める。導電性ナノ粒子は、光101の照射により、その粒子を構成する材料のバルクの融点よりも低い温度で溶融し、導電性ナノ粒子の周囲の絶縁材料層は、光101の照射により蒸発するかもしくは軟化する。溶融した導電性ナノ粒子は、周囲の導電性マイクロ粒子と結合するため、導電性ナノ粒子を起点として、導電性マイクロ粒子を光照射によってバルクよりも低温で焼結することができる。よって、光101の照射により、貫通孔内の膜51の導電性ナノ粒子と導電性マイクロ粒子とを焼結して導電体52を形成し、スルーホール70内を導電体52で充填することができる。
 また、塗膜51の粘度調整および、焼結する光101の照射の時間管理により、スルーホール70内から塗膜51の漏出を防ぐことができる。
 光101の照射条件(時間や出力)は、粘度調整した溶媒や添加物(粘度調整材など)などを焼成時に乾燥させたり蒸発させることを考慮して、設定される。
 なお、スルーホール70を形成する位置の基板10を、予め光101を吸収する色に着色等しておくことも可能である。これにより、容易にスルーホール70が形成できる。
 さらに、図1(c)、(d)のように、スルーホール70の周囲の膜51の所定の領域に光102を照射して、導電性ナノ粒子と導電性マイクロ粒子とを焼結して、スルーホール70内の導電体52に連続する回路パターン50を形成する。なお、光照射後の導電性ナノ粒子は、粒子同士が結合しているが、ある程度粒子形状を保っている。
 このような工程で形成されたスルーホール70内の導電体52と、回路パターン50は、連続しており、一つの部材となる。よって、導電体52と回路パターン50の接合部の強度が強く、応力や熱などを受けても断線しにくい。
 続いて、図1(e)のように、基板10の裏面に塗膜51を形成し、図1(f)のように光102の照射を行うことにより、図1(g)のように導電体52で充填されたスルーホール70を介して、表裏の回路パターン50が接続された回路パターンを形成することができる。
 なお、ここでは、スルーホール70と導電体52を形成した後、その周囲の回路パターン50を形成しているが、この手順に限られるものではない。例えば、図1(c)において回路パターン50を形成するために、光102を所定のパターンに沿って移動させて焼結を行いながら、光102がスルーホール70を形成すべき領域に到達したならば、光強度を強めて光101として照射し、スルーホール70が形成されたならば、すぐに光強度を弱めて、光102として導電体52を形成し、その後再び光102を所定のパターンに沿って移動させる手順にすることも可能である。
 また、図2(a)~(f)の工程のように、スルーホール70を形成すべき領域にのみ、図2(c)、(d)のようにさらに溶液を滴下して膜51aを積層しておくことも可能である。これにより、図2(e),(f)において、光101を照射してスルーホール70を形成し、その内部を導電体52で充填した場合でも、膜51の上面がスルーホール70の直上においてくぼまず、平坦になる。
 またスルーホール70を形成する光101の照射による発熱で、スルーホール70内を軟化した膜51が充填する前に膜51が焼成してしまうのを防ぐため、図3(a)~(d)の工程のように、スルーホール70を形成する光101を照射する前に伝熱部材80を膜51に接触するように配置することができる。例えば、図3(c-1)のように、伝熱部材80を、スルーホール70を形成する領域上の膜51に接触するように搭載する。これにより、スルーホール形成領域上の膜51に発生した熱を伝熱部材80に伝導することができ、スルーホール70の形成領域上の膜51の焼成を抑制することができる。伝熱部材80としては、熱容量の大きな材料から構成された部材、例えば、アルミニウム、銅、鉄などから構成された部材を用いることができる。また伝熱部材80の大きさは、少なくともスルーホール形成領域を覆う大きさとすることが望ましい。伝熱部材80は、図3(c-2)のようにスルーホール70内が軟化した膜51で充填された後、取り外す。つまり、スルーホール70の周囲の所定領域の膜51の焼結のための光102の照射は、図3(c-4)のように、伝熱部材80を取り外した状態で行う。
 なお、伝熱部材80は、膜51と接合することがないよう、表面処理を施したものを用いることが好ましい。
 また、伝熱部材80を用いずに、冷風を膜51に当てて、温度を下げ、スルーホール70内を軟化した膜51が充填する前に膜51が焼成されるのを抑制することも可能である。
 さらに、図4(a)~(e)に示すように、基板10の上面側から貫通孔70内に流入した塗膜51は、貫通孔70内を全て充填しなくてもよい(図4(c-2)。この場合は、図4(c-3)のように基板10の表面側に形成した塗膜51を焼結して導電体52を形成後、図4(c-4)において、基板10の裏面側から形成する塗膜51の一部を、貫通孔70内に残る空間に流入させ、さらに光101,102を照射して焼結する(図4(d))。これにより、導電体52で充填された貫通孔70を介して、表裏の回路パターン50を接続した回路パターンを形成することができる。
 なお、光を照射していない膜51の領域は、焼結が生じないため、非導電性のまま残る。非導電性の膜51は、この後の工程で除去してもよい。例えば、有機溶媒等を用いて膜51を除去することが可能である。
 基板10の材質としては、第1回路パターン40を支持することができ、少なくとも表面が絶縁性であり、しかも、回路パターン50の形成時の光照射に耐えることができるものであればどのような材質であってもよい。基板10が湾曲させる加工が可能な材質であればさらに望ましい。例えば、ポリエチレンテレフタレート(PET)基板、ポリエチレンナフタレート(PEN)基板、ガラスエポキシ基板、紙フェノール基板、フレキシブルプリント基板、セラミック基板、ガラス基板、表面を絶縁層で被覆した金属基板などを用いることができる。
 基板10は、光透過性基板および非光透過性基板のいずれをも用いることができる。
 光透過性の基板10を用いた場合には、回路パターン50の焼成のための光を図1および図2のように基板10の裏面側から照射することができる。光透過性基板10である場合には、スルーホール70を形成する観点と基板を透過した光で焼成を行う観点より、透過率は50%以上95%以下が好ましく、さらに70%以上90%以下であることが好ましい。
 非光透過性の基板を用いた場合には、図3のように回路パターン50の焼成のための光102を基板10の表面側から照射することができる。
 また、本実施形態の基板10は、フィルム状のものを用いることも可能である。
 回路パターン50を構成する導電性ナノ粒子の材料としては、Ag、Cu、Au、Pd、ITO、Pt、Feなどの導電性金属および導電性金属酸化物のうちの1つ以上を用いることができる。
 導電性ナノ粒子を被覆する絶縁材料としては、スチレン樹脂、エポキシ樹脂、シリコーン樹脂、および、アクリル樹脂などの有機物、ならびに、SiO、Al、TiOなどの無機材料、また有機と無機のハイブリット材料のうちの1以上を用いることができる。また、膜51において導電性ナノ粒子および導電性マイクロ粒子を被覆する絶縁材料層の厚みは、1nm~10000nm程度であることが好ましい。
 導電体52および回路パターン50は、例えば、粒径(例えば、平均粒子径)1μm~100μmの導電性粒子を含んでいる。回路パターン50の配線幅は、10μm以上にすることができ、例えば100μm程度に形成することが可能である。回路パターン50の厚みは、1μm~100μm程度、例えば20μm程度に形成することが可能である。また、第2回路パターン50の電気抵抗値は、10-4Ω/cm2以下であることが望ましく、特に、10-6Ω/cm2オーダー以下の低抵抗であることが望ましい。
 図1(c)、図2(e)等の工程で照射する光の波長は、紫外、可視、赤外いずれの光であってもよいが、膜51に含まれる導電性ナノ粒子に吸収される波長を選択して用いる。導電性ナノ粒子として、Ag、Cu、Au、Pdなどを用いた場合、例えば400~600nmの可視光を用いることができる。光を照射する所望のパターン(スルーホール70および回路パターン50)は、開口を有するマスクに光を通すことにより形成することができる。また、スルーホール70のサイズや回路パターン50の配線幅よりも小さい照射径に集光した光ビームを用い、光ビームを膜51上で所望のパターンに走査させてもよい。
 本実施形態では、膜51を導電性ナノ粒子と導電性マイクロ粒子を焼結して形成したが、本発明はこれに限られるものではなく、粒径(例えば、平均粒子径)1μm以下の導電性ナノ粒子を焼結して、スルーホール70内の導電体52と回路パターン50を形成することも可能である。粒子サイズ以外の各工程の詳細は、上述した工程と同様にする。これにより、膜厚の薄い回路パターンを形成することができる。
 <第2の実施形態>
 第2の実施形態では、第1の実施形態と同様の方法で形成された、スルーホール70と回路パターン50を備えた回路基板に電子部品を実装した、図5(a)~(c)の電子デバイスを製造する方法について説明する。
 図5の電子デバイスは、回路パターン50(50a,50b)(第2回路パターン50とも呼ぶ)を備えた基板10と、電子部品30と、抵抗器240とを備えている。回路パターン50のうち一部50aは、基板10の一方の面に搭載され、他の部分50bは、基板10の他方の面に搭載されている。一方の面の第2回路パターン50aと他方の面の第2回路パターン50bは、スルーホール70内の導電体52により基板10の厚み方向に接続されている。
 また、基板10には、電子部品30を搭載するための領域20が設けられ、領域20内には電子部品30と電気的に接続される第1回路パターン40が配置されている。第2回路パターン50は、領域20の周縁部で第1回路パターン40に接続されている。第2回路パターン50は、領域20の外側に配置された電源60から第1回路パターン40に電流を供給する。
 スルーホール70の導電体52と第2回路パターン50は、第1の実施の形態と同様に導電性ナノ粒子と導電性マイクロ粒子とを含んだ層によって形成されている。一方、第1回路パターン40の一部または全部は、粒径が1μm未満である導電性ナノ粒子を含んだ層によって構成されている。
 具体的には、図5(a)、(b)のように、第2回路パターン50は、電子部品30を搭載するための領域20の両脇に配置されている。第1回路パターン40は、領域20内に少なくとも一対配置され、領域20の両脇の第2回路パターン50とそれぞれ接続されている。一対の第1回路パターン40の間には、非導電性層41が配置されている。電子部品30の電極31は、一対の第1回路パターン40に直接固着されている。
 第2回路パターン50の厚さは、図5(b)のように、第1回路パターン40の厚さよりも大きい。本実施形態では、微細な配線が必要な、電子部品30を搭載する領域20内のみを第1回路パターン40で形成し、領域20の外側は厚膜の第2回路パターン50によって構成することにより、電子部品30への大きな電流の供給を可能にしている。
 第1回路パターン40は、導電性ナノ粒子は、粒径0.01μm~1μmの導電性粒子を含んでいる。第1回路パターン40(焼結された部分)の配線幅は、例えば1μm以上にすることが可能である。第1回路パターン40の厚みは、10nm~10μm程度に形成することが可能である。また、第1回路パターン40の電気抵抗値は、10-4Ω/cm2以下であることが望ましく、特に、10-6Ω/cm2オーダー以下の低抵抗であることが望ましい。
 第2回路パターン50の導電性粒子の粒径および配線幅等は、第1の実施形態の回路パターン50と同様であるので説明を省略する。
 製造方法について説明する。まず、基板10を用意する。ここでは基板10として透明基板を用いる。
 つぎに、導電性ナノ粒子と、導電性マイクロ粒子と、絶縁材料とが溶媒に分散された溶液、もしくは、絶縁材料の層で被覆された導電性ナノ粒子および導電性マイクロ粒子が溶媒に分散された溶液を、図1(a),(b)のように基板10の一方の面に塗布して、膜51を形成し、第1の実施形態で説明した図1(c)、(d)の工程により、第2回路パターン50aと、スルーホール70と、それを充填する導電体52を形成する。
 光を照射していない膜51の領域は、焼結が生じないため、非導電性のまま残る。なお、焼結されない非導電性の膜51の領域は、残存させたままでもよいし、図5(a)のように、除去してもよい。
 なお、第2回路パターン50aを形成するべき領域のみに、印刷手法等を用いて、膜51を形成し、膜51の全体に光を照射することにより、第2回路パターン50aを形成することもできる。
 つぎに、基板10の他方の面に、第1の実施形態の図1(a),(b)の工程により、膜51を形成し、光を照射して焼結し、第2回路パターン50bを基板10の他方の面に形成する。このとき第2回路パターン50bをスルーホール70の位置を覆うように形成することにより、一方の面の第2回路パターン50aと、他方の面の第2回路パターン50bとをスルーホール70内の導電体52により結合することができる。
 なお、抵抗器240を形成すべき領域は、第2回路パターン50aの途中に間隙を設ける。
 つぎに、基板10に第1の回路パターン40と抵抗器240を形成する工程を、図6および図7を用いて説明する。
 上述の工程により、第2回路パターン50(50a,50b)およびスルーホール70と導電体52が図5(a),(b)の形状に形成された基板10が形成される(図6(a)、図7(a))。第1回路パターン40および抵抗器240の抵抗体膜140を形成するため、導電性ナノ粒子と、絶縁材料とが溶媒に分散された溶液、もしくは、上記絶縁材料の層で被覆された上記導電性ナノ粒子が溶媒に分散された溶液を用意する。導電性ナノ粒子および絶縁材料は、第1の実施形態と同じものを用いることができる。
 図6(b)、図7(b)のように、上記溶液を、基板10表面の領域20内と、抵抗器240を形成すべき第2回路パターン50の間隙とにそれぞれ塗布する。塗布された溶液は、図6(c)、図7(c)のように、基板10上で表面が平滑になり、塗膜(膜41、141)をそれぞれ形成する。膜41、141の端部はそれぞれ、第2回路パターン50の端部と重なるようにする。必要に応じて膜41、141を加熱し、乾燥させる。膜41、141内には、導電性ナノ粒子が分散され、導電性ナノ粒子の周囲は絶縁材料で覆われた状態である。
 続いて、図6(d)のように、電子部品30を膜41の所定の位置に位置合わせして搭載し、図6(e)のように、電子部品30の電極31を膜41に密着させる。
 つぎに、図6(f)、図7(d)のように、膜41、141にそれぞれ所望のパターンで光を照射し、光によって導電性ナノ粒子を焼結する。これにより、領域20には、図6(g)のように一対の第1回路パターン40を形成し、抵抗器240を形成すべき間隙には、図7(e)のように抵抗体膜140を形成する。
 膜41に照射する光は、図6(f)のように基板10の裏面側から照射を行うが、膜141に照射する光は、図7(d)のように基板10の表面側から照射してよいし、裏面側から照射してもよい。
 照射する光の波長は、膜41、141に含まれる導電性ナノ粒子に吸収される波長であって、基板10での吸収が少ない波長を選択して用いる。照射する光は、紫外、可視、赤外いずれの光であってもよい。例えば導電性ナノ粒子として、Ag、Cu、Au、Pdなどを用いた場合、400~600nmの可視光を用いることができる。
 膜41に照射する光の照射パターンは、膜41の電子部品30の電極31が当接された領域を含む。搭載された電子部品30の電極31の位置を確認し、その電極位置を基準として照射パターンを決定することができるため、回路パターンと電子部品との位置ずれを抑制することができる。光は、第2回路パターン50と連続した第1回路パターン40を形成するため、第2回路パターン50と重なる領域にも照射することが望ましい。光照射により、導電性ナノ粒子は、その粒子を構成する材料のバルクの融点よりも低い温度で溶融する。導電性ナノ粒子の周囲の絶縁材料層は、光照射により蒸発するかもしくは軟化する。そのため、溶融した導電性ナノ粒子は、隣接する粒子と直接融合するか、もしくは、軟化した絶縁材料層と突き破って隣接する粒子と融合する。これにより、導電性ナノ粒子同士を焼結することができ、光照射した領域が、電気導電性の第1回路パターン40となる。なお、光照射後の導電性ナノ粒子は、粒子同士が結合しているが、ある程度粒子形状を保っている。つまり、導電性ナノサイズ粒子層には、導電性ナノ粒子の粒子形状の一部が残っている。
 一方、抵抗体膜140については、図7(e)の工程により、抵抗値を測定し、抵抗値が予め定めた範囲よりも大きい場合には、図7(f)により抵抗体膜140の縁に光を照射し、抵抗体膜140を広げ、抵抗体膜140を追加形成する。一方、抵抗値が予め定めた範囲より小さい場合には、光を照射して、抵抗体膜140をトリミングして除去する。これにより、抵抗値を予め定めた範囲に入るように調整することができる。
 この後、未焼結の膜41、141を除去してもよい。
 また、基板10の他方側の面にも同様に、一対の第1回路パターン40を形成した後、電子部品30を搭載し、第1回路パターン40と接続する。
 上述において、抵抗器240を形成する膜141は、第1の回路パターン40を形成する膜41と同じ塗布液で、同様のタイミングで形成したが、抵抗器240を形成する膜141は、第2回路パターン50a、導電体52を形成する膜51と同じ塗布液で、膜51を形成するタイミングで形成することもできる。つまり、抵抗器240を形成する膜141を構成する塗布液には導電性マイクロ粒子を含有させることができる。
 また、膜141を形成する塗布液には、目標とする抵抗値、抵抗体膜の厚みに応じて、導電性マイクロ粒子の量を調整したり、絶縁体材料を量を調整したりすることもできる。膜141を形成用の塗布液に導電性マイクロ粒子を含有させた場合、抵抗体膜140は、導電性マイクロ粒子と導電性ナノ粒子の粒子形状の一部が残る状態で形成される。
 また、抵抗器240を形成する膜141を形成する塗布液において、導電性ナノ粒子や導電性マイクロ粒子と共に分散される絶縁材料、あるいは、導電性ナノ粒子や導電性マイクロ粒子を被覆する絶縁材料は、導電性ナノ粒子および導電性マイクロ粒子を焼結させる光照射時に、蒸発するが、完全に蒸発させず、部分的に抵抗体膜中に残してもよい。絶縁材料の一部が抵抗体膜中に残ることにより、その分抵抗値は大きいものとなる。つまり、導電性ナノ粒子や導電性マイクロ粒子と共に分散される絶縁材料、あるいは、導電性ナノ粒子や導電性マイクロ粒子を被覆する絶縁材料の、抵抗体膜中への残留量を調整して、抵抗値を調整することができる。
 また、抵抗器240を形成する膜141を形成する塗布液には、導電性ナノ粒子や導電性マイクロ粒子と共に、酸化インジウム、酸化銅、酸化銀、Cr、Cなどから構成される粉体、粒子を分散して、抵抗値を調整することができる。これら紛体、粒子を分散することにより抵抗体膜140は焼結した導電性ナノ粒子や導電性マイクロ粒子中にこれら粉体、粒子が介在する状態となり、部分的に導電性ナノ粒子や導電性マイクロ粒子の焼結を阻害して、分散しないものと比較して抵抗体膜140の抵抗は高くなる。これら粉体、粒子は、ナノサイズ、マイクロサイズのものを用いることができる。
 以上の工程により、図5(a)~(c)の第2回路パターン50と、導電体50が充填されたスルーホール70と、所望のパターンの微細な第1回路パターン40と、抵抗体膜140とを備えた電子デバイスを、塗布と光照射という簡単な工程で同時に形成できる。これらは、光焼結により一体に連結されているため、断線しにくい。また、抵抗体膜140の抵抗値を光照射により増減することができ、所望の抵抗値の抵抗器を容易に形成することができる。よって、低抵抗の厚膜の第2回路パターン50から大きな電流を第1回路パターン40を介して電子部品30に供給することができるとともに、抵抗器240により、電子部品30に過大な電流が流れるのを防止できる。
 また、導電性ナノ粒子は、焼結時に溶融するため、電子部品30の電極31とも結合し、第1回路パターン40と電極31とを固着することができる。すなわち、電極31はバンプ等を用いることなく、第1回路パターン40と直接接合される。この製造方法は、電子部品30を搭載した状態で光照射を行うため、搭載後の電極31の位置を基準としたパターンで光照射を行うことができる。そのため電子部品30の電極31と第1回路パターン40との接合は確実に高い精度で得られる。
 なお、第1回路パターン40と電極31とを固着強度を高めるため、電子部品を加熱しながら光照射することや、圧力をかけながら光照射とすることが好ましい。
 上述の、図6(b)、図7(b)の工程において、導電性ナノ粒子と絶縁材料とが溶媒に分散された溶液、もしくは、絶縁材料の層で被覆された上記導電性ナノ粒子が溶媒に分散された溶液を基板10上に塗布する際に、印刷手法を用いて膜41,141を形成してもよい。印刷手法としては、インクジェット印刷やフレキソ印刷、グラビアオフセット印刷、スクリーン印刷等を用いることができる。この場合、図6(d)、図7(d)の工程では、印刷により形成した膜41,141の全体に光を照射して焼結して、第1回路パターン40および抵抗体膜140を形成することができる。なお、抵抗体膜140は、厚さ方向の一部のみが焼結されるように照射光強度を調整して照射し、抵抗値の調整は、厚さ方向に抵抗体膜140を広げることにより行うこともできる。この方法は、第1回路パターン40および抵抗体膜140の周囲に非導電性の膜41が形成されないという利点がある。
 基板10を図5(b)、(c)のように湾曲させる場合には、最初の光照射工程(図1(c)、図2(e))の前までに基板10を湾曲させておくことが好ましい。これにより、第2回路パターン40の断線や線細りを防ぐことができる。特に、抵抗体膜140は、焼結工程後に湾曲工程を実施すると、伸縮することで抵抗体膜の抵抗値が変化してしまい、保護回路としての役割が低減するが、湾曲工程後に焼結工程を実施することにより、所望の抵抗値を得ることができる。
 このとき、導電性ナノ粒子を含む膜41の形成は、湾曲工程の前でも湾曲工程の後でもよい。膜41が形成された状態で基板10を湾曲させる場合には、膜41自体にクラックが生じる可能性があるが、光照射により溶融した導電性ナノ粒子が隣接粒子と融合し、この融合過程で膜41のクラックは消失するため、クラックのない第1回路パターン40を形成することができる。
 なお、第2の実施形態では、光透過性の基板10を用いて、膜41の裏面側から光を照射したが、基板10として非光透過性の基板10を用いて、膜41および膜141の上面から光を照射することもできる。その場合においては、膜41に光を照射して第1回路パターン40を形成した後に、第1回路パターン40上にバンプ42やはんだボール等を必要に応じて搭載し、電子部品30を、その電極31が第1回路パターン40上に一致するように位置合わせして搭載する。バンプ等を配置した場合には、バンプの位置が電子部品30の電極31の位置と一致するように位置合わせする。その後、加熱または超音波を照射して、電子部品30の電極31を第1回路パターン40とを接続し、電子部品30を固定する。
 本実施形態によれば、種々の電子部品を高密度に基板10に搭載しつつ、少ない製造工程で一括して、スルーホールを含む回路形成と電子部品の実装を行い、電子デバイスを製造できる。しかも、光照射により、回路パターンを容易に変更できるため、設計変更にも容易に対応することができる。
 <第3の実施形態>
 第3の実施形態の電子デバイス製造方法について図8を用いて説明する。
 第3の実施形態では、電子部品30(30-a、30-b)として上面と下面の両方に電極31を備えたものを用いる。電子部品30-aを上下から2枚の基板10-1、10-2で挟む構成とする。さらに、基板10-1の下にもう一枚基板10-3を配置し、基板10-1、10-3の間にも電子部品30-bを挟み込む構成とする。また、基板10-1,10-2,10-3は、いずれも光透過性のものを用いる。
 第2の実施形態と同様に、基板10-1の一方の面に、第2回路パターン50-1aと、スルーホール70と、第1回路パターン40-1aと、抵抗体膜140を形成し、他方の面に、第2回路パターン50-1bと、第1回路パターン40-1bとを形成する。そして、基板10-1の第1回路パターン40-1aと電子部品30-aの下面の電極31-1とを固着する。基板10-1の第1回路パターン40-1bと電子部品30-bの上面の電極31-2とを固着する。
 一方、もう一枚の透明基板10-2に、膜41-2を形成する。基板10-2を、電子部品30-aの上に、膜41-2が上面の電極31-2に接するように搭載する。そして、もう1枚の基板10-2の裏面(上面)側から上側の膜41-2に所定のパターンで光を照射する。これにより、電子部品30の上面の電極31-2に接続された第1回路パターン40-2を形成する。同時に、第1回路パターン40-2と電子部品30の上面の電極31-2とを固着する。
 さらに、透明基板10-3に、膜41-3を形成する。基板10-3を、電子部品30-bの下に、膜41-3が下面の電極31-1に接するように搭載する。そして、基板10-3の裏面(下面)側から上側の膜41-3に所定のパターンで光を照射する。これにより、電子部品30-bの下面の電極31-1に接続された第1回路パターン40-3を形成する。同時に、第1回路パターン40-3と電子部品30の下面の電極31-1とを固着する。
 これにより、3枚の透明基板10-1,10-2、10-3の間に、電子部品30-a、30-bを挟み込んだ電子デバイスを製造することができる。
 なお、電子部品30の上下の電極31を基板10-1,10-2、10-3と接続した順番は、上記順番に限られるものではなく、位置精度が高く要求される側から先に接続することが望ましい。
 なお、図8の構成では、透明基板10-1に形成した第2回路パターン50-1と、透明基板10-2に形成した第2回路パターン50-2を上下導通部50-4により、上下方向に連結している。同様に、透明基板10-1に形成した第2回路パターン50-1と、透明基板10-3に形成した第2回路パターン50-3を上下導通部50-5により、上下方向に連結している。上下導通部50-4,50-5は、第2回路パターン50-1、50-2、50-3となる塗膜を形成した後、基板10-1,10-2、10-3を重ね合わせて、第2回路パターン50-1と50-2および50-3とが接触した状態で光を照射して焼結することにより第2回路パターン50-1,50-2、50-3の形成と同時に形成することができる。
 本実施形態によれば、種々の電子部品を高密度に基板10に搭載しつつ、少ない製造工程で一括して実装して、電子デバイスを製造できる。しかも、光照射により、回路パターンを容易に変更できるため、設計変更にも容易に対応することができる。
 上述のように本実施形態によれば、抵抗器の製造方法も提供される。すなわち、粒径が1μm未満である導電性ナノサイズ粒子と絶縁材料とが分散された溶液、もしくは、絶縁材料層で被覆された前記導電性ナノサイズ粒子が分散された溶液を、基板表面に所望の形状で塗布し、膜を形成する第1工程と、前記膜の一部に所定のパターンで光を照射し、前記光によって導電性ナノサイズ粒子を焼結し、前記所定のパターンの導電性ナノサイズ粒子層である抵抗体膜を形成する第2工程とを有する抵抗器の製造方法である。
 また、本実施の形態によれば、湾曲した基板を有する回路基板の製造方法も提供される。すなわち、第1工程では、粒径が1μm未満である導電性ナノサイズ粒子と絶縁材料とが分散された溶液、もしくは、絶縁材料層で被覆された前記導電性ナノサイズ粒子が分散された溶液を、基板表面に所望の形状で塗布し、前記絶縁材料で被覆された前記導電性ナノサイズ粒子を含む膜を形成する。第2工程では、前記膜に所定のパターンで光を照射し、前記光によって導電性ナノサイズ粒子を焼結し、前記所定のパターンの導電性ナノサイズ粒子層である第1回路パターンを形成する。前記第1工程の前、もしくは、前記第1工程の後であって第2工程の前に、前記基板を湾曲させる工程をさらに行う。
 本実施形態の電子デバイスは、電子部品を基板に搭載したデバイスであればどのようなものでも適用可能である。例えば、自動車のインストルメント・パネル(計器表示盤)やゲーム機の表示部等に適用できる。また、基板を湾曲させることができるため、ウエアラブル(体に装着可能な)な電子デバイス(メガネ、時計、ディスプレイ、医療機器等)や、湾曲したディスプレイに適用可能である。
10・・・基板、20・・・電子部品搭載のための領域、30・・・電子部品、40・・・第1回路パターン、41・・・膜、42・・・バンプ、50・・・第2回路パターン、60・・・電源、80・・・伝熱部材

 

Claims (8)

  1.  粒径が1μm未満である導電性ナノサイズ粒子と、粒径が1μm以上である導電性マイクロサイズ粒子と、絶縁材料とが少なくとも分散された溶液、もしくは、絶縁材料層でそれぞれ被覆された前記導電性ナノサイズ粒子および前記導電性マイクロサイズ粒子が少なくとも分散された溶液を、基板の表面に所望の形状で塗布し、前記絶縁材料で被覆された前記導電性ナノサイズ粒子と前記導電性マイクロサイズ粒子を含む膜を形成する第1工程と、
     前記基板に設けた貫通孔内を導電体で充填する第2工程とを含み、
     前記第2工程は、
     前記基板の前記膜とは逆側の面から所定の位置に光を照射し、前記光によって前記基板に前記貫通孔をあけ、前記貫通孔に前記膜の一部を流入させて前記貫通孔を前記膜で充填する第2-1工程と、
     光照射により、前記貫通孔内の前記膜の導電性ナノサイズ粒子と導電性マイクロサイズ粒子とを焼結して前記導電体を形成する第2-2工程とを含むことを特徴とする電子デバイスの製造方法。
  2.  請求項1に記載の電子デバイスの製造方法であって、
     前記貫通孔の周囲の前記膜の所定の領域に光を照射して、前記導電性ナノサイズ粒子と導電性マイクロサイズ粒子とを焼結して、前記貫通孔内の前記導電体に連続する回路パターンを形成する第3工程をさらに含むことを特徴とする電子デバイスの製造方法。
  3.  請求項2に記載の電子デバイスの製造方法であって、
     前記基板は、光透過性であり、前記第3工程は、前記基板の前記膜とは逆側の面から前記基板を通して前記膜に光を照射することを特徴とする電子デバイスの製造方法。
  4.  請求項2に記載の電子デバイスの製造方法であって、
     前記基板上の電子部品を搭載すべき領域に、粒径が1μm未満である導電性ナノサイズ粒子と絶縁材料とが少なくとも分散された溶液、もしくは、絶縁材料層で被覆された前記導電性ナノサイズ粒子が少なくとも分散された溶液を、前記基板表面に所望の形状で塗布し、前記絶縁材料層で被覆された前記導電性ナノサイズ粒子を含む膜を形成する第4工程と、
     前記第4工程で形成した膜に、前記膜に所定のパターンで光を照射し、前記光によって導電性ナノサイズ粒子を焼結し、前記所定のパターンの導電性ナノサイズ粒子層である第1回路パターンを形成する第5工程とを含むことを特徴とする電子デバイスの製造方法。
  5.  請求項2に記載の電子デバイスの製造方法であって、
     前記基板上の電子部品を搭載すべき領域に、粒径が1μm未満である導電性ナノサイズ粒子と絶縁材料とが分散された溶液、もしくは、絶縁材料層で被覆された前記導電性ナノサイズ粒子が分散された溶液を、基板表面に所望の形状で塗布し、前記絶縁材料層で被覆された前記導電性ナノサイズ粒子を含む膜を形成する第4工程と、
     前記第4工程で形成した膜に、電子部品をその電極が前記膜に接触するように搭載し、前記基板の前記膜とは逆側から前記膜に所定のパターンで光を照射し、前記光によって導電性ナノサイズ粒子を焼結し、前記所定のパターンの導電性ナノサイズ粒子を焼結した層を形成することにより、前記電子部品の電極に接続された第1回路パターンを形成するとともに、前記第1回路パターンと前記電子部品の電極とを固着する第5工程とを含むことを特徴とする電子デバイスの製造方法。
  6.  基板と、前記基板に設けられた、電子部品を搭載するための領域と、前記領域内に配置され、前記電子部品と電気的に接続される第1回路パターンと、前記第1回路パターンに接続されて、前記領域の外側から前記第1回路パターンに電流を供給する第2回路パターンと、前記第2回路パターンと連続した導電体が充填されたスルーホールと、前記領域に搭載され、前記第1回路パターンに接続された電子部品とを有し、
     前記第2回路パターンの一部または全部と前記スルーホールの導電体は、粒径が1μm未満である導電性ナノサイズ粒子と、粒径が1μm以上である導電性マイクロサイズ粒子とを焼結した材料を含むことを特徴とする電子デバイス。
  7.  粒径が1μm未満である導電性ナノサイズ粒子と、粒径が1μm以上である導電性マイクロサイズ粒子と、絶縁材料とが少なくとも分散された溶液、もしくは、絶縁材料層でそれぞれ被覆された前記導電性ナノサイズ粒子および前記導電性マイクロサイズ粒子が少なくとも分散された溶液を、基板の表面に所望の形状で塗布し、前記絶縁材料で被覆された前記導電性ナノサイズ粒子と前記導電性マイクロサイズ粒子を含む膜を形成する第1工程と、
    前記基板に設けられた貫通孔内を導電体で充填する第2工程とを含み、
     前記第2工程は、
     前記基板の前記膜とは逆側の面から所定の位置に光を照射し、前記光によって基板に貫通孔をあけ、前記貫通孔に前記膜の一部を流入させて前記貫通孔を前記膜で充填する第2-1工程と、
     光照射により、前記貫通孔内の前記膜の導電性ナノサイズ粒子と導電性マイクロサイズ粒子とを焼結して前記導電体を形成する第2-2工程とを含むことを特徴とする回路基板の製造方法。
  8.  基板と、前記基板に設けられた、電子部品を搭載するための領域と、前記領域内に配置され、前記電子部品と電気的に接続される第1回路パターンと、前記第1回路パターンに接続されて、前記領域の外側から前記第1回路パターンに電流を供給する第2回路パターンと、前記第2回路パターンと連続した導電体が充填されたスルーホールとを有し、
     前記第2回路パターンの一部または全部と前記スルーホールの導電体は、粒径が1μm未満である導電性ナノサイズ粒子と、粒径が1μm以上である導電性マイクロサイズ粒子とを焼結した材料を含むことを特徴とする回路基板。
PCT/JP2016/059240 2015-04-24 2016-03-23 電子デバイスの製造方法、電子デバイス、回路基板の製造方法、および、回路基板 Ceased WO2016170902A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-089853 2015-04-24
JP2015089853A JP2016207905A (ja) 2015-04-24 2015-04-24 電子デバイスの製造方法、電子デバイス、回路基板の製造方法、および、回路基板

Publications (1)

Publication Number Publication Date
WO2016170902A1 true WO2016170902A1 (ja) 2016-10-27

Family

ID=57144444

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/059240 Ceased WO2016170902A1 (ja) 2015-04-24 2016-03-23 電子デバイスの製造方法、電子デバイス、回路基板の製造方法、および、回路基板

Country Status (2)

Country Link
JP (1) JP2016207905A (ja)
WO (1) WO2016170902A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3537854A1 (en) * 2018-03-08 2019-09-11 Stanley Electric Co., Ltd. Circuit board, electronic circuit device, and production method of circuit board
JP2019201140A (ja) * 2018-05-17 2019-11-21 スタンレー電気株式会社 多層回路基板、および、その製造方法
WO2024237008A1 (ja) * 2023-05-15 2024-11-21 株式会社ダイセル 構造体の製造方法および構造体

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08148804A (ja) * 1994-11-17 1996-06-07 Sharp Corp 電気回路の作成方法
WO2004103043A1 (ja) * 2003-05-16 2004-11-25 Harima Chemicals, Inc. 銅微粒子焼結体型の微細形状導電体の形成方法、該方法を応用した銅微細配線ならびに銅薄膜の形成方法
JP2007281253A (ja) * 2006-04-07 2007-10-25 Nippon Foil Mfg Co Ltd 回路基板、それを用いた多層回路基板、モジュールおよびコネクタ構造
JP2008060509A (ja) * 2006-09-04 2008-03-13 Seiko Epson Corp 配線形成方法、液滴吐出装置及び回路モジュール

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08148804A (ja) * 1994-11-17 1996-06-07 Sharp Corp 電気回路の作成方法
WO2004103043A1 (ja) * 2003-05-16 2004-11-25 Harima Chemicals, Inc. 銅微粒子焼結体型の微細形状導電体の形成方法、該方法を応用した銅微細配線ならびに銅薄膜の形成方法
JP2007281253A (ja) * 2006-04-07 2007-10-25 Nippon Foil Mfg Co Ltd 回路基板、それを用いた多層回路基板、モジュールおよびコネクタ構造
JP2008060509A (ja) * 2006-09-04 2008-03-13 Seiko Epson Corp 配線形成方法、液滴吐出装置及び回路モジュール

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3537854A1 (en) * 2018-03-08 2019-09-11 Stanley Electric Co., Ltd. Circuit board, electronic circuit device, and production method of circuit board
JP2019160885A (ja) * 2018-03-08 2019-09-19 スタンレー電気株式会社 回路基板、電子回路装置、および、回路基板の製造方法
US10932373B2 (en) 2018-03-08 2021-02-23 Stanley Electric Co., Ltd. Circuit board, electronic circuit device, and production method of circuit board
JP7075785B2 (ja) 2018-03-08 2022-05-26 スタンレー電気株式会社 回路基板、電子回路装置、および、回路基板の製造方法
JP2019201140A (ja) * 2018-05-17 2019-11-21 スタンレー電気株式会社 多層回路基板、および、その製造方法
US11355684B2 (en) 2018-05-17 2022-06-07 Stanley Electric Co., Ltd. Multilayer circuit substrate and manufacturing method thereof
JP7137354B2 (ja) 2018-05-17 2022-09-14 スタンレー電気株式会社 多層回路基板、および、その製造方法
WO2024237008A1 (ja) * 2023-05-15 2024-11-21 株式会社ダイセル 構造体の製造方法および構造体

Also Published As

Publication number Publication date
JP2016207905A (ja) 2016-12-08

Similar Documents

Publication Publication Date Title
JP6491032B2 (ja) 抵抗器の製造方法、および、抵抗器
JP6473361B2 (ja) 電子デバイスの製造方法、および、電子デバイス
JP7075785B2 (ja) 回路基板、電子回路装置、および、回路基板の製造方法
JP6630053B2 (ja) 電子デバイスの製造方法
US10312223B2 (en) Semiconductor light-emitting device and method for producing the same
WO2016170902A1 (ja) 電子デバイスの製造方法、電子デバイス、回路基板の製造方法、および、回路基板
JP6771346B2 (ja) 電子デバイスの製造方法、および、電子デバイス
US10912201B2 (en) Electronic device and production method thereof
JP2014075461A (ja) 導電性配線及び導電性配線作製方法
JP2016207904A (ja) 回路基板の製造方法、電子デバイスの製造方法、および、電子デバイス
JP7137354B2 (ja) 多層回路基板、および、その製造方法
TW201108903A (en) Printed wiring board and method for producing the same
JP2009016570A (ja) 透明性を有する電磁波シールド部材の製造方法
JP2020039002A (ja) 電子デバイス
CN106409793A (zh) 具有电磁屏蔽结构的电子模组及其制造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16782924

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16782924

Country of ref document: EP

Kind code of ref document: A1