[go: up one dir, main page]

WO2013121536A1 - 半導体記憶装置 - Google Patents

半導体記憶装置 Download PDF

Info

Publication number
WO2013121536A1
WO2013121536A1 PCT/JP2012/053532 JP2012053532W WO2013121536A1 WO 2013121536 A1 WO2013121536 A1 WO 2013121536A1 JP 2012053532 W JP2012053532 W JP 2012053532W WO 2013121536 A1 WO2013121536 A1 WO 2013121536A1
Authority
WO
WIPO (PCT)
Prior art keywords
diffusion layer
layer
transistor
gate
transistors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2012/053532
Other languages
English (en)
French (fr)
Inventor
舛岡 富士雄
紳太郎 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisantis Electronics Singapore Pte Ltd
Original Assignee
Unisantis Electronics Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisantis Electronics Singapore Pte Ltd filed Critical Unisantis Electronics Singapore Pte Ltd
Priority to KR1020137021567A priority Critical patent/KR20130116334A/ko
Priority to PCT/JP2012/053532 priority patent/WO2013121536A1/ja
Priority to CN2012800090242A priority patent/CN103370781A/zh
Priority to TW102105176A priority patent/TW201336052A/zh
Publication of WO2013121536A1 publication Critical patent/WO2013121536A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
    • H10D89/10Integrated device layouts

Definitions

  • the present invention relates to a semiconductor memory device, and more particularly, to a semiconductor memory device made of SRAM (Static Random Access to Memory).
  • SRAM Static Random Access to Memory
  • a columnar semiconductor is formed on the surface of a semiconductor substrate, and an SGT (vertical gate transistor having a gate formed so as to surround the columnar semiconductor layer on a sidewall thereof.
  • SGT vertical gate transistor having a gate formed so as to surround the columnar semiconductor layer on a sidewall thereof.
  • Patent Document 1 JP-A-2-188966
  • the drain, gate and source are arranged in the vertical direction, so that the occupied area can be greatly reduced as compared with the conventional planar type transistor.
  • Patent Document 2 International Publication No. W02009 / 096466 shows a Loadless 4T-SRAM formed on an SOI substrate using four SGTs.
  • An equivalent circuit diagram of the Loadless 4T-SRAM is shown in FIG.
  • FIG. 21 is a plan view of the Loadless 4T-SRAM disclosed in Patent Document 2
  • FIG. 22 is a cross-sectional view thereof.
  • the operation principle of the Loadless 4T-SRAM will be described below using the equivalent circuit of the Loadless 4T-SRAM shown in FIG.
  • the Loadless 4T-SRAM is composed of a total of four transistors: two access transistors for accessing a memory which is a PMOS and two driver transistors for driving a memory which is an NMOS.
  • a data holding operation in the case where “L” data is stored in the storage node Qa1 and “H” data is stored in the storage node Qb1 will be described below.
  • the word line WL1 and the bit lines BL1 and BLB1 are all driven to the “H” potential.
  • the off-leakage current of the access transistors (Qp11, Qp21) is set to be, for example, about 10 to 1000 times larger than the off-leakage current of the driver transistor. Therefore, the “H” level of the storage node Qb1 is held by the off leak current flowing from the bit line BLB1 to the storage node Qb1 through the access transistor Qp21. On the other hand, the “L” level of storage node Qa1 is stably held by driver transistor Qn11.
  • FIG. 21 shows a layout diagram of a conventional SRAM memory cell.
  • the unit cells UC shown in FIG. 21 are repeatedly arranged in the SRAM cell array.
  • 22A to 22D show cross-sectional structures taken along cut lines A-A ′, B-B ′, C-C ′, and D-D ′ in the layout diagram of FIG.
  • the storage nodes (602a, 602b) are formed by a silicon layer formed on the buried oxide film layer 601, and the silicon layer is subjected to impurity implantation or the like, thereby performing N + diffusion layer regions (604a, 604b) and P + diffusion. It consists of layer regions (603a, 603b).
  • Qp16 and Qp26 indicate access transistors, and Qn16 and Qn26 indicate driver transistors.
  • Contact 610a formed on storage node 602a is connected to contact 611b formed on the gate wiring extending from the gate electrode of driver transistor Qn26 by node connection wiring Na6, and contact 610b formed on storage node 602b is Node connection wiring Nb6 connects to contact 611a formed on the gate wiring extending from the gate electrode of driver transistor Qn16.
  • Contact 606a formed on access transistor Qp16 is connected to bit line BL6, and contact 606b formed on access transistor Qp26 is connected to bit line BLB6.
  • Contact 607 formed on the gate wiring extending from the gate electrodes of access transistors Qp16 and Qp26 is connected to word line WL6.
  • the contacts (608a, 608b) formed on the driver transistors (Qn16, Qn26) are both connected to the wiring layer Vss6, which is the ground potential.
  • P + source diffusion layers (603a, 603b) made of silicon layers as storage nodes (602a, 602b) are formed on the buried oxide film layer 601, respectively.
  • Silicide layers (613a and 613b) are formed on the source diffusion layer.
  • a columnar silicon layer 621a for forming the access transistor Qp16 is formed on the P + source diffusion layer region 603a, and a columnar silicon layer 621b for forming the access transistor Qp26 is formed on the P + source diffusion layer region 603b.
  • a gate insulating film 617 and a gate electrode 618 are formed around each columnar silicon layer.
  • a P + drain diffusion layer region 616 is formed on the columnar silicon layer by impurity implantation, and a silicide layer 615 is formed on the surface of the drain diffusion layer region.
  • Contact 606a formed on access transistor Qp16 is connected to bit line BL6, contact 606b formed on access transistor Qp26 is connected to bit line BLB6, and gate line 618a extends from the gates of access transistors Qp16 and Qp26.
  • a contact 607 formed above is connected to the word line WL6.
  • N + source diffusion layers (604a, 604b) made of silicon layers as storage nodes (602a, 602b) are formed on the buried oxide film layer 601, respectively.
  • Silicide layers (613a and 613b) are formed on the source diffusion layer.
  • Contact 611a formed on gate line 618b extending from the gate electrode of driver transistor Qn16 is connected to contact 610b formed on N + source diffusion layer 604b through storage node connection line Na6.
  • N + source diffusion layers (604a, 604b) made of a silicon layer as a storage node are formed on the buried oxide film layer 601. Silicide layers (613a and 613b) are formed on the N + source diffusion layer.
  • a columnar silicon layer 622a for forming the driver transistor Qn16 is formed in the N + source diffusion layer region 604a, and a columnar silicon layer 622b for forming the driver transistor Qn26 is formed in the N + source diffusion layer region 604b.
  • a gate insulating film 617 and a gate electrode 618 are formed around each columnar silicon layer.
  • An N + drain diffusion layer region 614 is formed on the columnar silicon layer by impurity implantation or the like, and a silicide layer 615 is formed on the surface of the drain diffusion layer region.
  • the contacts (608a, 608b) formed on the driver transistors (Qn16, Qn26) are both connected to the ground potential Vss6 through the wiring layer.
  • a P + source diffusion layer 603a and an N + source diffusion layer 604a made of a silicon layer as a storage node are formed on the buried oxide film layer 601.
  • a silicide layer 613a is formed on the source diffusion layer, and the P + source diffusion layer 603a and the N + source diffusion layer 604a are connected by the silicide layer 613a.
  • the present invention has been made in view of the above circumstances, and an object of the present invention is to realize a Loadless 4T-SRAM cell using an SGT having a smaller cell area than the conventionally proposed Loadless 4T-SRAM using an SGT.
  • the present invention provides a semiconductor memory device including a plurality of static memory cells in which four MOS transistors are arranged on an insulating film formed on a substrate, Each of the four MOS transistors is First and second PMOS access transistors for supplying charge to hold memory cell data and accessing the memory, and for driving the storage node to write and read data in the memory cell Functions as a second NMOS driver transistor, In the first and second PMOS access transistors, A first diffusion layer having a P-type conductivity, a first columnar semiconductor layer, and a second diffusion layer having a P-type conductivity are hierarchically formed in a vertical direction on an insulating film formed on a substrate.
  • the first columnar semiconductor layer is disposed, and the first diffusion layer formed on the bottom of the first columnar semiconductor layer and the second diffusion layer formed on the top of the first columnar semiconductor layer A gate insulating film and a gate are formed on sidewalls of the first columnar semiconductor layer,
  • a third diffusion layer having an N-type conductivity, a second columnar semiconductor layer, and a fourth diffusion layer having an N-type conductivity are hierarchically formed in a vertical direction on an insulating film formed on the substrate.
  • the second columnar semiconductor layer is disposed, and the third diffusion layer formed on the bottom of the second columnar semiconductor layer and the fourth diffusion layer formed on the top of the first columnar semiconductor layer.
  • a gate insulating film and a gate are formed on sidewalls of the second columnar semiconductor layer,
  • the first PMOS access transistor and the first NMOS driver transistor are arranged adjacent to each other,
  • the second PMOS access transistor and the second NMOS driver transistor are arranged adjacent to each other,
  • the first diffusion layer having the P-type conductivity formed at the bottom of the first PMOS access transistor and the first NMOS driver transistor functioning as a first storage node for holding data Disposing the third diffusion layer having the N-type conductivity type formed on the bottom on the insulating film;
  • the first diffusion layer and the third diffusion layer functioning as the first storage node are connected to each other,
  • the first diffusion layer having the P-type conductivity formed at the bottom of the second PMOS access transistor and the second NMOS driver transistor functioning as a second storage node for holding data Disposing the third diffusion layer having the N-type conductivity type formed on the bottom on the insulating film;
  • the first diffusion layer and the third diffusion layer functioning as the second storage node are connected
  • a word line is formed by being connected to each gate of the access transistors of Provided is a semiconductor memory device, wherein a first contact is formed on the first gate wiring which is a word line for each of a plurality of adjacent memory cells.
  • a pillar is disposed in the region where the first contact is formed on the first gate wiring which is the word line, similarly to the memory cell.
  • An apparatus is provided.
  • a second gate wiring extending from a gate of the first NMOS driver transistor is connected to a diffusion layer functioning as the second storage node by a second contact in common, and 3.
  • a semiconductor memory device characterized in that a third gate wiring extending from the gate of the second NMOS driver transistor is connected to the diffusion layer functioning as the first storage node by a common third contact.
  • the peripheral length of the side wall of the columnar semiconductor layer forming the first and second NMOS driver transistors is the side wall of the columnar semiconductor layer forming the first and second PMOS access transistors.
  • the columnar semiconductor layer forming the first and second NMOS driver transistors has a columnar shape forming the first and second PMOS access transistors.
  • a semiconductor memory device having a value equal to or less than the peripheral length of the side wall of the semiconductor layer.
  • the four MOS transistors are arranged in two rows and two columns on the insulating film, the first PMOS access transistors are arranged in the first row and first column, and the first transistors The NMOS driver transistor is arranged in the second row and the first column, the second PMOS access transistor is arranged in the first row and the second column, and the second NMOS driver transistor is arranged in the second row and the second column.
  • a semiconductor memory device is provided.
  • the four MOS transistors are arranged on the insulating film, the first PMOS access transistor and the second PMOS access transistor are arranged adjacent to each other, and the first PMOS access transistor is arranged adjacent to the first PMOS access transistor.
  • the first NMOS driver transistor is arranged adjacent to the first PMOS access transistor in one direction orthogonal to the adjacent direction of the PMOS access transistor and the second PMOS access transistor
  • the second NMOS driver transistor is arranged adjacent to the second PMOS access transistor in the other direction orthogonal to the adjacent direction of the second PMOS access transistor and the second PMOS access transistor.
  • semiconductor memory device characterized by It is.
  • 1 is a plan view of an SRAM showing a first embodiment of the present invention.
  • 1 is a plan view of an SRAM showing a first embodiment of the present invention.
  • 1 is a cross-sectional view of an SRAM showing a first embodiment of the present invention.
  • 1 is a cross-sectional view of an SRAM showing a first embodiment of the present invention.
  • 1 is a cross-sectional view of an SRAM showing a first embodiment of the present invention.
  • 1 is a cross-sectional view of an SRAM showing a first embodiment of the present invention.
  • 1 is a cross-sectional view of an SRAM showing a first embodiment of the present invention. It is process drawing which shows the manufacturing method of this invention in process order.
  • SRAM which shows the 3rd Example of this invention. It is a top view of SRAM which shows the 4th Example of this invention. It is a top view of SRAM which shows the 5th Example of this invention. It is a top view of SRAM which shows the 5th Example of this invention. It is a top view which shows SRAM using the conventional SGT. It is sectional drawing which shows SRAM using the conventional SGT. It is sectional drawing which shows SRAM using the conventional SGT. It is sectional drawing which shows SRAM using the conventional SGT. It is sectional drawing which shows SRAM using the conventional SGT. It is sectional drawing which shows SRAM using the conventional SGT.
  • FIG. 2 shows a layout diagram of the SRAM memory cell in the first embodiment of the present invention.
  • the unit cells UC shown in FIG. 2 are repeatedly arranged in the SRAM memory cell array.
  • FIGS. 3A to 3D show cross-sectional structures along cut lines A-A ′, B-B ′, C-C ′, and D-D ′ in the layout diagram of FIG.
  • one unit cell UC includes transistors arranged in 2 rows and 2 columns on a substrate.
  • an access transistor Qp11 and a driver transistor Qn11 are arranged on the first storage node Qa1 from the upper side of the drawing, respectively.
  • an access transistor Qp21 and a driver transistor Qn21 are arranged on the second storage node Qb1 from the upper side in the drawing.
  • a gate wiring 134 extending from the gate of the access transistor is shared with a plurality of memory cells adjacent in the horizontal direction to form a word line.
  • the SRAM cell array of this embodiment is configured by continuously arranging unit cells UC having such four transistors in the vertical direction of the figure.
  • the storage nodes (102a, 102b) are formed of a silicon layer formed on the buried oxide film layer 101, and the silicon layer is subjected to impurity implantation or the like, so that N + diffusion layer regions (104a, 104b) and P + diffusion are formed. It consists of layer regions (103a, 103b).
  • Qp11 and Qp21 indicate access transistors, and Qn11 and Qn21 indicate driver transistors.
  • Contact 110a formed on storage node 102a is connected to contact 111b formed on the gate wiring extending from the gate electrode of driver transistor Qn21 by node connection wiring Na1, and contact 110b formed on storage node 102b is Node connection wiring Nb1 connects to contact 111a formed on the gate wiring extending from the gate electrode of driver transistor Qn11.
  • the contacts (108a, 108b) formed on the driver transistors (Qn11, Qn21) are both connected to the wiring layer Vss1 which is the ground potential.
  • Contact 106a formed on access transistor Qp11 is connected to bit line BL1
  • contact 106b formed on access transistor Qp21 is connected to bit line BLB1.
  • Gate wiring (118a) extending from the gate electrodes of access transistors Qp11 and Qp21 is connected as a word line to a plurality of memory cells adjacent in the horizontal direction.
  • the node connection wiring Na1, the node connection wiring Nb1, and the ground potential wiring Vss1 are formed by lower layer wirings, and the bit lines (BL1, BLB1) are formed by upper layer wirings. It is feasible.
  • FIG. 3A shows a plan view of a part of an SRAM memory cell array composed of a plurality of SRAM memory cells.
  • a plurality of memory cells are arranged in the horizontal direction, and the word line 118a is shared by the plurality of memory cells arranged in the horizontal direction.
  • the word line is connected to the upper layer wiring by the contact 107 formed in the contact area, and is backed by the wiring layer as necessary. Therefore, unlike the SRAM cell of Patent Document 2, it is not necessary to form a contact to the word line in each cell, so that the SRAM cell area can be reduced.
  • FIG. 3B shows a plan view of a part of an SRAM cell array composed of a plurality of SRAM cells in another case. Similarly, in the cell array area in the figure, a plurality of memory cells are arranged in the horizontal direction, and the word lines 118a are shared in the memory cells arranged in the horizontal direction. However, in FIG.
  • pillars are arranged in the contact area as well as in the cell array area. In this way, by arranging the pillars in the contact area in the same pattern as the memory cell region, the same pillar arrangement regularity as in the cell array can be maintained also in the contact area. A difference in dimension between pillars not adjacent to the area can be reduced, and an error between the characteristics of the SGT adjacent to the contact area and the SGT characteristics not adjacent to the contact area can be minimized.
  • FIG. 3 the configuration of the word lines and the word line contacts is described using the layout of the first embodiment as an example. The same configuration of word lines and word line contacts can be applied in FIG.
  • the source and drain of each transistor constituting the SRAM are defined as follows.
  • a diffusion layer formed above the columnar semiconductor layer connected to the ground voltage is defined as a source diffusion layer
  • a diffusion layer formed below the columnar semiconductor layer is defined as a drain diffusion layer.
  • the access transistors (Qp11, Qp21) depending on the operating state, both the diffusion layer formed above the columnar semiconductor layer and the diffusion layer formed below are the source or drain.
  • the diffusion layer formed in (1) is defined as the source diffusion layer
  • the diffusion layer formed under the columnar semiconductor layer is defined as the drain diffusion layer.
  • P + source diffusion layers (103a, 103b) made of silicon layers as storage nodes (102a, 102b) are formed on the buried oxide film layer 101, respectively.
  • Silicide layers (113a and 113b) are formed on the source diffusion layer.
  • a columnar silicon layer 121a for forming the access transistor Qp11 is formed on the P + source diffusion layer region 103a, and a columnar silicon layer 121b for forming the access transistor Qp21 is formed on the P + source diffusion layer region 103b.
  • a gate insulating film 117 and a gate electrode 118 are formed around each columnar silicon layer.
  • a P + drain diffusion layer region 116 is formed on the columnar silicon layer by impurity implantation or the like, and a silicide layer 115 is formed on the surface of the drain diffusion layer region.
  • Contact 106a formed on access transistor Qp11 is connected to bit line BL1
  • contact 106b formed on access transistor Qp21 is connected to bit line BLB1.
  • N + source diffusion layers (104a, 104b) made of silicon layers as storage nodes (102a, 102b) are formed on the buried oxide film layer 101, respectively.
  • Silicide layers (113a and 113b) are formed on the source diffusion layer.
  • Contact 111a formed on gate line 118b extending from the gate electrode of driver transistor Qn11 is connected to contact 110b formed on N + source diffusion layer 104b through storage node connection line Na.
  • N + source diffusion layers (104a, 104b) made of a silicon layer as a storage node are formed on the buried oxide film layer 101.
  • Silicide layers (113a, 113b) are formed on the N + source diffusion layer.
  • a columnar silicon layer 122a for forming the driver transistor Qn11 is formed in the N + source diffusion layer region 104a, and a columnar silicon layer 122b for forming the driver transistor Qn21 is formed in the N + source diffusion layer region 104b.
  • a gate insulating film 117 and a gate electrode 118 are formed around each columnar silicon layer.
  • An N + drain diffusion layer region 114 is formed on the columnar silicon layer by impurity implantation, and a silicide layer 115 is formed on the surface of the drain diffusion layer region.
  • the contacts (108a, 108b) formed on the driver transistors (Qn11, Qn21) are both connected to the ground potential Vss1 through the wiring layer.
  • a P + source diffusion layer 103a and an N + source diffusion layer 104a made of a silicon layer as a storage node are formed on the buried oxide film layer 101.
  • a silicide layer 113a is formed on the source diffusion layer, and the P + source diffusion layer 103a and the N + source diffusion layer 104a are connected by the silicide layer 113a.
  • the N + source diffusion layer and the P + source diffusion layer are connected by silicide.
  • the contact resistance between the N + source diffusion layer and the P + source diffusion layer is sufficiently small, it is not necessary to form silicide.
  • the N + source diffusion layer and the P + source diffusion layer are connected by contact with the N + source diffusion layer and the P + source diffusion layer by contact, or by other methods. Layers may be connected.
  • FIG. 4E shows a cross-sectional structure taken along line EE ′ of FIG.
  • a P + source diffusion layer 103 made of the silicon layer of the left cell and the right cell is formed.
  • a silicide layer 113 is formed on each source diffusion layer.
  • a columnar silicon layer 121 for forming an access transistor is formed on each P + source diffusion layer region 103, and a columnar silicon layer 121 for forming an access transistor is formed on the P + source diffusion layer region 103.
  • a gate insulating film 117 and a gate electrode 118 are formed around each columnar silicon layer.
  • a P + drain diffusion layer region 116 is formed on the columnar silicon layer by impurity implantation or the like, and a silicide layer 115 is formed on the surface of the drain diffusion layer region.
  • a contact 106 formed on each access transistor is connected to a bit line, and a contact 107 formed on the word line 118a is connected to a lower resistance word line formed by an upper wiring layer.
  • FIGS. An example of a manufacturing method for forming the semiconductor device of the present invention will be described below with reference to FIGS.
  • (a) is a plan view
  • (b) is a cross-sectional view taken along D-D '.
  • a silicon nitride film or the like is formed on an SOI substrate, and a pattern of columnar silicon layers (121a, 122a, 121b, 122b) is formed by lithography and etched to form a silicon nitride film.
  • a mask 119 and a columnar silicon layer (121a, 122a, 121b, 122b) are formed.
  • the silicon layer (120) is separated to form a silicon layer which is a storage node (102a, 102b).
  • impurities are introduced into the P + implantation region 124 and the N + implantation region 125 by ion implantation or the like to form drain diffusion layers (103a, 103b, 104a, 104b) below the columnar silicon layer on the substrate. To do.
  • a gate insulating film 117 and a gate conductive film 118 are formed.
  • the gate insulating film 117 is formed of an oxide film or a high-k film.
  • the gate conductive film is formed of polysilicon or a metal film.
  • a gate wiring pattern is formed by lithography using a resist 133 or the like.
  • the gate conductive film 117 and the gate insulating film 118 are etched and removed using the resist 133 as a mask. Thereby, gate wirings (118a to 118c) are formed.
  • the mask 119 on the pillar is removed by wet etching or dry etching.
  • an insulating film such as a silicon nitride film
  • it is etched back so that the sidewall of the columnar silicon layer and the sidewall of the gate electrode are covered with an insulating film 134 such as a silicon nitride film.
  • impurities are introduced into the P + implantation region 124 and the N + implantation region 125 by ion implantation or the like, respectively, to form source diffusion layers (114, 116) above the columnar silicon layer.
  • the silicide layers (113a, 113b) on the drain diffusion layer and the silicide layer 115 on the source diffusion layer above the columnar silicon layer are formed.
  • the drain-gate and source-gate short circuit due to the silicide layer can be suppressed by the insulating film 134 such as a silicon nitride film covering the columnar silicon layer and the side wall of the gate electrode.
  • contacts (106a, 106b, 108a, 108b, 110a, 110b, 111a, 111b) are formed after a silicon oxide film as an interlayer film is formed.
  • FIG. 16 shows the SRAM layout of this embodiment.
  • This embodiment is different from the first embodiment in that the shape of the columnar silicon layer forming the access transistor is different from the size of the columnar silicon layer forming the driver transistor.
  • the leakage current is set by setting the peripheral length of the columnar silicon layer forming the access transistor larger than the peripheral length of the columnar silicon layer forming the driver transistor as shown in FIG. Can be increased.
  • the peripheral length of the columnar silicon layer of the driver transistor is formed larger than the peripheral length of the columnar silicon layer forming the access transistor, and the current of the driver transistor is increased to increase the read margin.
  • the pillar layout similar to that of the first embodiment is used as an example.
  • the layout of the first embodiment is not limited to the layout of the first embodiment. An example can be applied. Since the other points are the same as the configuration shown in the first embodiment, description thereof is omitted.
  • FIG. 17 shows the SRAM cell layout of this embodiment.
  • the present embodiment is different from the first embodiment in the following points.
  • the storage node Qa3 formed by the first diffusion layer on the substrate and the gate wiring extending from the gate electrode of the driver transistor Qn23 are connected to each other by a common contact 310a formed over both of them.
  • Qb3, which is a storage node formed by the second diffusion layer, and a gate wiring extending from the gate electrode of driver transistor Qn13 are connected by a common contact 310b formed across both.
  • the number of contacts in the SRAM cell can be reduced by directly connecting the gate and the storage node with the contact instead of the wiring layer. Therefore, the cell area can be reduced by adjusting the arrangement of the columnar silicon layer and the contact. Can be reduced.
  • a configuration in which Vss3 is formed of a lower layer wiring and bit lines (BL3, BLB3) are formed of an upper layer wiring can be realized.
  • the node connection wiring Na1 and the node connection wiring Nb1 are formed by contacts.
  • the same pillar layout as in the first embodiment is used as an example.
  • the layout is not limited to this layout in practice, and the present embodiment can be similarly applied to other layouts. it can. Since the other points are the same as the configuration shown in the first embodiment, description thereof is omitted.
  • FIG. 18 shows the SRAM cell layout of this embodiment.
  • the present embodiment is different from the first embodiment in the following points.
  • the contact 110a is disposed only adjacent to the driver transistor Qn11 on the storage node Qa1, but the contact 110b is provided between the driver transistor Qn21 and the access transistor Qp21 on the storage node Qb1.
  • Such an asymmetry of the layout may cause an asymmetry in the characteristics of the SRAM cell, and the operation margin may be narrowed.
  • the access transistor Qp14, contacts (410a, 411a) and driver transistor Qn14 on the first storage node Qa4 and the access transistor Qp24, contacts (410b, 411b) and driver transistor on the second storage node Qb4 are used. Since the layout of Qn24 is symmetric, the operation margin is not deteriorated due to the asymmetry as described above, and an SRAM cell having a wide operation margin is possible.
  • the node connection wiring Na4, the node connection wiring Nb4, and the ground potential wiring Vss4 are formed by lower layer wirings, and the bit lines (BL1, BLB1) are formed by upper layer wirings. It is feasible.
  • FIG. 19 shows the SRAM cell layout of this embodiment. Since the layout of this embodiment is symmetrical as in the fourth embodiment, an SRAM cell having a wide operation margin is possible.
  • Qa5 which is a storage node formed by the first diffusion layer on the substrate, and a gate wiring extending from the gate electrode of the driver transistor Qn25 are formed over both.
  • the storage node Qb5 connected by the contact 510a and formed by the second diffusion layer on the substrate and the gate wiring extending from the gate electrode of the driver transistor Qn15 are connected by a common contact 510b formed over both. Connected.
  • bit line wiring and the ground potential wiring are preferably arranged in a layer higher than the node connection wiring which is a wiring in each memory cell, in order to share the wiring with other memory cells.
  • the node connection wiring is formed by contacts.
  • Vss3 is formed by a lower layer wiring
  • bit lines (BL5, BLB5) are formed by an upper layer wiring.
  • the node connection wiring Na5 and the node connection wiring Nb5 are formed by contacts.
  • FIG. 20A shows a plan view of a part of an SRAM memory cell array composed of a plurality of SRAM memory cells.
  • a plurality of memory cells are arranged in the horizontal direction, and the word lines 518a are shared by the plurality of memory cells arranged in the horizontal direction.
  • the word line is connected to the upper layer wiring by a contact 507 formed in the contact area, and backed by the wiring layer as necessary. Therefore, unlike the SRAM cell of Patent Document 2, it is not necessary to form a contact to the word line in each cell, so that the SRAM cell area can be reduced.
  • FIG. 20B shows a plan view of a part of an SRAM cell array composed of a plurality of SRAM cells in other cases. Similarly, in the cell array area in the figure, a plurality of memory cells are arranged in the horizontal direction, and the word line 518a is shared in the memory cells arranged in the horizontal direction. However, in FIG. 20B, pillars are arranged in the contact area as well as in the cell array area. As described above, by arranging the pillars in the contact area, it is possible to minimize the error in the characteristics of the SGT adjacent to the contact area and the SGT not adjacent to the contact area.
  • the MOS transistor is an SGT in which a drain, a gate, and a source are arranged in a vertical direction, and an access transistor CMOS having a very small memory cell area by sharing a plurality of cells adjacent to each other in a row (in the horizontal direction in the drawing) as a word line and forming one contact to the word line for each of the plurality of cells.
  • SGT in which a drain, a gate, and a source are arranged in a vertical direction
  • CMOS having a very small memory cell area by sharing a plurality of cells adjacent to each other in a row (in the horizontal direction in the drawing) as a word line and forming one contact to the word line for each of the plurality of cells.
  • a type Loadless 4T-SRAM can be realized.

Landscapes

  • Semiconductor Memories (AREA)

Description

半導体記憶装置
本発明は半導体記憶装置に関し、特にSRAM(Static Random Access Memory)からなる半導体記憶装置に関する。
半導体装置の高集積化、高性能化を実現するため、半導体基板の表面に柱状半導体を形成し、その側壁に柱状半導体層を取り囲むように形成されたゲートを有する縦型ゲートトランジスタであるSGT(Surrounding Gate Transistor)が提案された(例えば、特許文献1:特開平2-188966)。SGTではドレイン、ゲート、ソースが垂直方向に配置されるため、従来のプレーナー型トランジスタに比べて占有面積を大幅に縮小することができる。
SGTを用いてLSI(大規模集積回路)を構成する場合、それらのキャッシュ用メモリとしてSGTの組み合わせで構成されるSRAMを用いることが必須である。近年、LSIに搭載されるSRAMに対する大容量化の要求は非常に強いため、SGTを用いた場合にも小さいセル面積を持つSRAMを実現することが必須である。
特許文献2(国際公開番号W02009/096466)に4個のSGTを用いてSOI基板上に形成されたLoadless4T-SRAMが示されている。Loadless4T-SRAMの等価回路図を図1に示す。また、特許文献2のLoadless4T-SRAMの平面図を図21に、断面図を図22に示す。
図1に示したLoadless4T-SRAMの等価回路を用いて、Loadless4T-SRAMの動作原理について以下に示す。Loadless4T-SRAMはPMOSであるメモリにアクセスするための2個のアクセストランジスタとNMOSであるメモリを駆動するための2個のドライバトランジスタの計4個のトランジスタにより構成されている。
以下に図1のメモリセルの動作の一例として、記憶ノードQa1に“L”のデータが、記憶ノードQb1に“H”のデータが記憶されている場合のデータの保持動作について説明する。データ保持中はワード線WL1、ビット線BL1およびBLB1はすべて“H”電位に駆動されている。アクセストランジスタ(Qp11、Qp21)のオフリーク電流はドライバトランジスタのオフリーク電流より、例えば10倍~1000倍程度大きくなるように設定されている。このため、記憶ノードQb1の“H”レベルはアクセストランジスタQp21を通してビット線BLB1から記憶ノードQb1にOffリーク電流が流れることにより保持される。一方、記憶ノードQa1の“L”レベルはドライバトランジスタQn11により安定して保持される。
図21に従来のSRAMメモリセルのレイアウト図を示す。SRAMセルアレイ内においては図21に示したユニットセルUCが繰り返し配置されている。図22(a)~(d)に図21のレイアウト図のカットラインA-A’、B-B’、C-C’及びD-D’における断面構造をそれぞれ示す。
まず、図21及び図22を用いて特許文献2の実施例1のSRAMセルのレイアウトについて説明する。
記憶ノード(602a、602b)は埋め込み酸化膜層601上に形成されたシリコン層により形成されており、上記シリコン層は不純物注入等を行うことにより、N+拡散層領域(604a、604b)およびP+拡散層領域(603a、603b)から構成されている。Qp16およびQp26はアクセストランジスタ、Qn16およびQn26はドライバトランジスタを示している。記憶ノード602a上に形成されるコンタクト610aはノード接続配線Na6によりドライバトランジスタQn26のゲート電極より延在するゲート配線上に形成されるコンタクト611bと接続され、記憶ノード602b上に形成されるコンタクト610bはノード接続配線Nb6によりドライバトランジスタQn16のゲート電極より延在するゲート配線上に形成されるコンタクト611aと接続される。アクセストランジスタQp16上部に形成されるコンタクト606aはビット線BL6に接続され、アクセストランジスタQp26上部に形成されるコンタクト606bはビット線BLB6に接続される。アクセストランジスタQp16およびQp26のゲート電極から延在するゲート配線上に形成されるコンタクト607はワード線WL6に接続される。また、ドライバトランジスタ(Qn16、Qn26)上部に形成されるコンタクト(608a、608b)はともに接地電位である配線層Vss6に接続される。
続いて、図22の断面図を用いて特許文献2の実施例1のSRAMセルの構造について説明する。
図22(a)より、埋め込み酸化膜層601上に記憶ノード(602a、602b)であるシリコン層よりなるP+ソース拡散層(603a、603b)がそれぞれ形成されている。ソース拡散層上にはシリサイド層(613a、613b)が形成されている。P+ソース拡散層領域603a上にアクセストランジスタQp16を形成する柱状シリコン層621aが形成され、P+ソース拡散層領域603b上にアクセストランジスタQp26を形成する柱状シリコン層621bが形成される。それぞれの柱状シリコン層の周囲にはゲート絶縁膜617およびゲート電極618が形成されている。柱状シリコン層上部にはP+ドレイン拡散層領域616が不純物注入などにより形成され、ドレイン拡散層領域表面にはシリサイド層615が形成されている。アクセストランジスタQp16上に形成されるコンタクト606aはビット線BL6に接続され、アクセストランジスタQp26上に形成されるコンタクト606bはビット線BLB6に接続され、アクセストランジスタQp16およびQp26のゲートより延在するゲート配線618a上に形成されるコンタクト607はワード線WL6に接続される。
図22(b)より、埋め込み酸化膜層601上に記憶ノード(602a、602b)であるシリコン層よりなるN+ソース拡散層(604a、604b)がそれぞれ形成されている。ソース拡散層上にはシリサイド層(613a、613b)が形成されている。ドライバトランジスタQn16のゲート電極から延在するゲート配線618b上に形成されるコンタクト611aは記憶ノード接続配線Na6を通じてN+ソース拡散層604b上に形成されるコンタクト610bに接続される。
図22(c)より、埋め込み酸化膜層601上に記憶ノードであるシリコン層よりなるN+ソース拡散層(604a、604b)が形成されている。N+ソース拡散層上にはシリサイド層(613a、613b)が形成されている。N+ソース拡散層領域604aにドライバトランジスタQn16を形成する柱状シリコン層622aが形成され、N+ソース拡散層領域604bにドライバトランジスタQn26を形成する柱状シリコン層622bが形成される。それぞれの柱状シリコン層の周囲にゲート絶縁膜617およびゲート電極618が形成されている。柱状シリコン層上部にはN+ドレイン拡散層領域614が不純物注入などにより形成され、ドレイン拡散層領域表面にはシリサイド層615が形成されている。ドライバトランジスタ(Qn16、Qn26)上に形成されるコンタクト(608a、608b)はともに配線層を通して接地電位Vss6に接続される。
図22(d)より、埋め込み酸化膜層601上に記憶ノードであるシリコン層よりなるP+ソース拡散層603aおよびN+ソース拡散層604aが形成される。ソース拡散層上にはシリサイド層613aが形成され、シリサイド層613aによってP+ソース拡散層603aとN+ソース拡散層604aは接続されている。
図21及び図22の4T-SRAMセルにおいては、アクセストランジスタ間のゲート上に形成されるワード線コンタクトにより、上下方向にデッドスペースが発生し、効率的に小さいSRAMセルを形成することができない。
本発明は上記の事情を鑑みてなされたもので、従来提案されていたSGTを用いたLoadless4T-SRAMより、さらにセル面積の小さいSGTを用いたLoadless4T-SRAMセルを実現することを目的とする。
 上記課題を解決するために、本発明は、4個のMOSトランジスタが基板上に形成された絶縁膜上に配列された複数のスタティック型メモリセルを備えた半導体記憶装置であって、
 前記4個のMOSトランジスタの各々は、
 メモリセルデータを保持するために電荷を供給すると共にメモリにアクセスするための第1及び第2のPMOSのアクセストランジスタと、メモリセルのデータを書き込み及び読み出しするために記憶ノードを駆動する第1及び第2のNMOSのドライバトランジスタとして機能し、
 前記第1及び第2のPMOSのアクセストランジスタにおいて、
 P型の導電型を持つ第1の拡散層、第1の柱状半導体層及びP型の導電型を持つ第2の拡散層が、基板上に形成された絶縁膜上に垂直方向に階層的に配置され、前記第1の柱状半導体層は前記第1の柱状半導体層の底部に形成される前記第1の拡散層と前記第1の柱状半導体層の上部に形成される前記第2の拡散層の間に配置され、前記第1の柱状半導体層の側壁にゲート絶縁膜及びゲートが形成されており、
 前記第1及び第2のNMOSのドライバトランジスタにおいて、
 N型の導電型を持つ第3の拡散層、第2の柱状半導体層及びN型の導電型を持つ第4の拡散層が、基板上に形成された絶縁膜上に垂直方向に階層的に配置され、前記第2の柱状半導体層は前記第2の柱状半導体層の底部に形成される前記第3の拡散層と前記第1の柱状半導体層の上部に形成される前記第4の拡散層の間に配置され、前記第2の柱状半導体層の側壁にゲート絶縁膜及びゲートが形成されており、
 前記第1のPMOSのアクセストランジスタ及び前記第1のNMOSのドライバトランジスタは、互いに隣接して配列され、
 前記第2のPMOSのアクセストランジスタ及び前記第2のNMOSのドライバトランジスタは、互いに隣接して配列され、
 データを保持する第1の記憶ノードとして機能する、前記第1のPMOSのアクセストランジスタの底部に形成されるP型の導電型を持つ前記第1の拡散層及び前記第1のNMOSのドライバトランジスタの底部に形成されるN型の導電型を持つ前記第3の拡散層を前記絶縁膜上に配置し、
 前記第1の記憶ノードとして機能する、前記第1の拡散層、前記第3の拡散層は相互に接続され、
 データを保持する第2の記憶ノードとして機能する、前記第2のPMOSのアクセストランジスタの底部に形成されるP型の導電型を持つ前記第1の拡散層及び前記第2のNMOSのドライバトランジスタの底部に形成されるN型の導電型を持つ前記第3の拡散層を前記絶縁膜上に配置し、
 前記第2の記憶ノードとして機能する、前記第1の拡散層、前記第3の拡散層は相互に接続され、
 前記第1及び前記第2のPMOSのドライバトランジスタのそれぞれのゲートは第1のゲート配線により互いに接続され、前記第1のゲート配線は隣接する複数のメモリセルにおける前記第1及び前記第2のPMOSのアクセストランジスタのそれぞれのゲートと互いに接続されることによりワード線を形成しており、
 隣接する複数のメモリセルごとに、ワード線である前記第1のゲート配線上に第1のコンタクトが形成されることを特徴とする半導体記憶装置を提供する。
 本発明の好ましい態様では、前記ワード線である前記第1のゲート配線上に前記第1のコンタクトが形成される領域において、メモリセルと同様にピラーが配置されていることを特徴とする半導体記憶装置が提供される。
 別の好ましい態様では、前記第1のNMOSのドライバトランジスタのゲートより延在する第2のゲート配線が、前記第2の記憶ノードとして機能する拡散層と共通の第2のコンタクトにより接続され、前記第2のNMOSのドライバトランジスタのゲートより延在する第3のゲート配線が、前記第1の記憶ノードとして機能する拡散層と共通の第3のコンタクトにより接続されることを特徴とする半導体記憶装置が提供される。
 更に別の好ましい態様では、前記第1及び第2のNMOSのドライバトランジスタを形成する柱状半導体層の側壁の周囲長は、前記第1及び第2のPMOSのアクセストランジスタを形成する柱状半導体層の側壁の周囲長以上の値を持つこと、又は前記第1及び第2のNMOSのドライバトランジスタを形成する柱状半導体層の側壁の周囲長は、前記第1及び第2のPMOSのアクセストランジスタを形成する柱状半導体層の側壁の周囲長以下の値を持つことを特徴とする半導体記憶装置が提供される。
 更に別の好ましい態様では、前記4個のMOSトランジスタは、前記絶縁膜上に2行2列に配列され、前記第1のPMOSのアクセストランジスタは1行1列目に配列され、前記第1のNMOSのドライバトランジスタは2行1列目に配列され、前記第2のPMOSのアクセストランジスタは1行2列目に配列され、前記第2のNMOSのドライバトランジスタは2行2列目に配列されていることを特徴とする半導体記憶装置が提供される。
 更に別の好ましい態様では、前記4個のMOSトランジスタは前記絶縁膜上に配列され、前記第1のPMOSのアクセストランジスタと前記第2のPMOSのアクセストランジスタは隣接して配列され、前記第1のPMOSのアクセストランジスタと前記第2のPMOSのアクセストランジスタの隣接方向に直交する一方の方向において前記第1のNMOSのドライバトランジスタは前記第1のPMOSのアクセストランジスタと隣接して配列され、前記第1のPMOSのアクセストランジスタと前記第2のPMOSのアクセストランジスタの隣接方向に直交する他方の方向において前記第2のNMOSのドライバトランジスタは前記第2のPMOSのアクセストランジスタと隣接して配列されていることを特徴とする半導体記憶装置が提供される。
本発明のSRAMを示す等価回路である。 本発明の第1の実施例を示すSRAMの平面図である。 本発明の第1の実施例を示すSRAMの平面図である。 本発明の第1の実施例を示すSRAMの断面図である。 本発明の第1の実施例を示すSRAMの断面図である。 本発明の第1の実施例を示すSRAMの断面図である。 本発明の第1の実施例を示すSRAMの断面図である。 本発明の第1の実施例を示すSRAMの断面図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の第2の実施例を示すSRAMの平面図である。 本発明の第3の実施例を示すSRAMの平面図である。 本発明の第4の実施例を示すSRAMの平面図である。 本発明の第5の実施例を示すSRAMの平面図である。 本発明の第5の実施例を示すSRAMの平面図である。 従来のSGTを用いたSRAMを示す平面図である。 従来のSGTを用いたSRAMを示す断面図である。 従来のSGTを用いたSRAMを示す断面図である。 従来のSGTを用いたSRAMを示す断面図である。 従来のSGTを用いたSRAMを示す断面図である。
図2に本発明の第1の実施例におけるSRAMメモリセルのレイアウト図を示す。SRAMメモリセルアレイ内においては図2に示したユニットセルUCが繰り返し配置されている。図3(a)~(d)に図2のレイアウト図のカットラインA-A’、B-B’、C-C’及びD-D’における断面構造をそれぞれ示す。
まず図2のレイアウト図を参考にして本実施例について説明する。
Qp11およびQp21はPMOSであるメモリセルにアクセスするためのアクセストランジスタであり、Qn11およびQn21はNMOSであるメモリセルを駆動するドライバトランジスタである。
本実施例では、1つのユニットセルUCは、基板上に2行2列に配列されたトランジスタを備えている。1列目には、第1の記憶ノードQa1上に、図の上側からアクセストランジスタQp11及びドライバトランジスタQn11がそれぞれ配列されている。また、2列目には、第2の記憶ノードQb1上に、図の上側からアクセストランジスタQp21及びドライバトランジスタQn21がそれぞれ配列されている。また、アクセストランジスタのゲートから延在するゲート配線134は横方向に隣接する複数のメモリセルと共通化され、ワード線を形成している。本実施例のSRAMセルアレイは、このような4個のトランジスタを備えたユニットセルUCを図の上下方向に連続的に配列することにより構成される。
記憶ノード(102a、102b)は埋め込み酸化膜層101上に形成されたシリコン層により形成されており、上記シリコン層は不純物注入等を行うことにより、N+拡散層領域(104a、104b)およびP+拡散層領域(103a、103b)から構成されている。Qp11およびQp21はアクセストランジスタ、Qn11およびQn21はドライバトランジスタを示している。記憶ノード102a上に形成されるコンタクト110aはノード接続配線Na1によりドライバトランジスタQn21のゲート電極より延在するゲート配線上に形成されるコンタクト111bと接続され、記憶ノード102b上に形成されるコンタクト110bはノード接続配線Nb1によりドライバトランジスタQn11のゲート電極より延在するゲート配線上に形成されるコンタクト111aと接続される。ドライバトランジスタ(Qn11、Qn21)上部に形成されるコンタクト(108a、108b)はともに接地電位である配線層Vss1に接続される。アクセストランジスタQp11上部に形成されるコンタクト106aはビット線BL1に接続され、アクセストランジスタQp21上部に形成されるコンタクト106bはビット線BLB1に接続される。アクセストランジスタQp11およびQp21のゲート電極から延在するゲート配線(118a)はワード線として横方向に隣接する複数のメモリセルに接続されている。
階層的な配線の構成の一例として、ノード接続配線Na1、ノード接続配線Nb1、及び接地電位の配線Vss1を下層の配線で形成し、ビット線(BL1、BLB1)を上層の配線で形成する構成が実現可能である。
図3(a)に複数のSRAMメモリセルからなるSRAMメモリセルアレイの一部の平面図を示す。
図におけるCell array Areaにおいては複数のメモリセルが横方向に配置されており、横方向に配置された複数のメモリセルにおいて、ワード線118aが共通化されている。ワード線はContact Areaに形成されたコンタクト107により上層の配線に接続され、必要に応じて配線層で裏打ちされる。このため、特許文献2のSRAMセルとは異なり、各々のセルにワード線へのコンタクトを形成する必要がないので、SRAMセル面積を縮小することができる。
ワード線118aに複数のセルを接続することにより、ワード線コンタクト107から遠い側のセルにおいてはワード線の信号の遅延による読み出しや書き込みの遅延が問題になる可能性がある。このため、ワード線に接続するセルの数は、各デバイスの設計仕様等に基づいて読み出しや書き込みの遅延が問題ない範囲で決めることができる。
図3(b)に他の場合における複数のSRAMセルからなるSRAMセルアレイの一部の平面図を示す。図におけるCell array Areaにおいても同様に、複数のメモリセルが横方向に配置されており、横方向に配置されたメモリセルにおいて、ワード線118aが共通化されている。しかし、図3(b)においてはContact Areaにおいても、Cell array Areaと同様にピラーが配置されている。このようにContact  Areaにおいてもピラーをメモリセル領域と同じパターンで配置することにより、Contact AreaにおいてもCell array内と同じピラー配置の規則性を保つことができるため、Contact Areaに隣接するピラーとContact Areaに隣接していないピラー間の寸法の差を小さくすることができ、Contact Areaに隣接するSGTの特性とContact Areaに隣接していないSGT特性の誤差を最小限に抑えることができる。
図3においては、一例として実施例1のレイアウトを用いてワード線及びワード線コンタクトの構成について述べたが、実際には実施例1のレイアウトに限定されるものではなく、他の実施例のレイアウトにおいても同様なワード線及びワード線コンタクトの構成を適用することができる。
本発明において、SRAMを構成する各トランジスタのソースおよびドレインを以下のように定義する。ドライバトランジスタ(Qn11、Qn21)については、接地電圧に接続される柱状半導体層の上部に形成される拡散層をソース拡散層、柱状半導体層の下部に形成される拡散層をドレイン拡散層と定義する。アクセストランジスタ(Qp11、Qp21)については、動作状態によっては柱状半導体層の上部に形成される拡散層および下部に形成される拡散層がともにソースまたはドレインになるが、便宜的に柱状半導体層の上部に形成される拡散層をソース拡散層、柱状半導体層の下部に形成される拡散層をドレイン拡散層と定義する。
続いて、図4の断面構造を参照して本発明について説明する。
図4(a)より、埋め込み酸化膜層101上に記憶ノード(102a、102b)であるシリコン層よりなるP+ソース拡散層(103a、103b)がそれぞれ形成されている。ソース拡散層上にはシリサイド層(113a、113b)が形成されている。P+ソース拡散層領域103a上にアクセストランジスタQp11を形成する柱状シリコン層121aが形成され、P+ソース拡散層領域103b上にアクセストランジスタQp21を形成する柱状シリコン層121bが形成される。それぞれの柱状シリコン層の周囲にはゲート絶縁膜117およびゲート電極118が形成されている。柱状シリコン層上部にはP+ドレイン拡散層領域116が不純物注入などにより形成され、ドレイン拡散層領域表面にはシリサイド層115が形成されている。アクセストランジスタQp11上に形成されるコンタクト106aはビット線BL1に接続され、アクセストランジスタQp21上に形成されるコンタクト106bはビット線BLB1に接続される。
図4(b)より、埋め込み酸化膜層101上に記憶ノード(102a、102b)であるシリコン層よりなるN+ソース拡散層(104a、104b)がそれぞれ形成されている。ソース拡散層上にはシリサイド層(113a、113b)が形成されている。ドライバトランジスタQn11のゲート電極から延在するゲート配線118b上に形成されるコンタクト111aは記憶ノード接続配線Naを通じてN+ソース拡散層104b上に形成されるコンタクト110bに接続される。
図4(c)より、埋め込み酸化膜層101上に記憶ノードであるシリコン層よりなるN+ソース拡散層(104a、104b)が形成されている。N+ソース拡散層上にはシリサイド層(113a、113b)が形成されている。N+ソース拡散層領域104aにドライバトランジスタQn11を形成する柱状シリコン層122aが形成され、N+ソース拡散層領域104bにドライバトランジスタQn21を形成する柱状シリコン層122bが形成される。それぞれの柱状シリコン層の周囲にゲート絶縁膜117およびゲート電極118が形成されている。柱状シリコン層上部にはN+ドレイン拡散層領域114が不純物注入などにより形成され、ドレイン拡散層領域表面にはシリサイド層115が形成されている。ドライバトランジスタ(Qn11、Qn21)上に形成されるコンタクト(108a、108b)はともに配線層を通して接地電位Vss1に接続される。
図4(d)より、埋め込み酸化膜層101上に記憶ノードであるシリコン層よりなるP+ソース拡散層103aおよびN+ソース拡散層104aが形成される。ソース拡散層上にはシリサイド層113aが形成され、シリサイド層113aによってP+ソース拡散層103aとN+ソース拡散層104aは接続されている。
本実施例においてはシリサイドによってN+ソース拡散層とP+ソース拡散層が接続されているが、N+ソース拡散層とP+ソース拡散層間の接触抵抗が十分小さい場合にはシリサイドを形成する必要はない。また、シリサイドでN+ソース拡散層とP+ソース拡散層を接続する代わりにコンタクトでN+ソース拡散層とP+ソース拡散層で裏打ちすることによって接続したり、他の方法でN+ソース拡散層とP+ソース拡散層を接続してもよい。
図4(e)に図3(a)のE-E’における断面構造を示す。
埋め込み酸化膜層101上に左側のセル及び右側のセルのシリコン層よりなるP+ソース拡散層103が形成されている。それぞれのソース拡散層上にはシリサイド層113が形成されている。それぞれのP+ソース拡散層領域103上にアクセストランジスタを形成する柱状シリコン層121が形成され、P+ソース拡散層領域103上にアクセストランジスタを形成する柱状シリコン層121が形成される。それぞれの柱状シリコン層の周囲にはゲート絶縁膜117およびゲート電極118が形成されている。柱状シリコン層上部にはP+ドレイン拡散層領域116が不純物注入などにより形成され、ドレイン拡散層領域表面にはシリサイド層115が形成されている。それぞれのアクセストランジスタ上に形成されるコンタクト106はビット線に接続され、ワード線118a上に形成されるコンタクト107は上層の配線層により形成されるより低抵抗なワード線に接続される。
以下に本発明の半導体装置を形成するための製造方法の一例を図5~図13を参照して説明する。各図において(a)は平面図、(b)はD-D’間の断面図を示している。
図5に示されるように、SOI基板上にシリコン窒化膜等を成膜して、柱状シリコン層(121a、122a、121b、122b)のパターンをリソグラフィーにより形成し、エッチングすることにより、シリコン窒化膜マスク119および柱状シリコン層(121a、122a、121b、122b)を形成する。
図6に示されるように、シリコン層(120)を分離して、記憶ノード(102a、102b)であるシリコン層を形成する。
図7に示されるように、P+注入領域124およびN+注入領域125にそれぞれイオン注入などにより不純物を導入し、基板上に柱状シリコン層下部のドレイン拡散層(103a、103b、104a、104b)を形成する。
図8に示されるように、ゲート絶縁膜117およびゲート導電膜118を成膜する。ゲート絶縁膜117は酸化膜やHigh-k膜により形成される。また、ゲート導電膜はポリシリコンや金属膜により形成される。
図9に示されるように、レジスト等133を用いて、リソグラフィーによりゲート配線パターンを形成する。
図10に示されるように、レジスト133をマスクにして、ゲート導電膜117及びゲート絶縁膜118をエッチングし、除去する。これによりゲート配線(118a~118c)が形成される。
図11に示されるように、ピラー上のマスク119をウェットエッチやドライエッチでなどで除去する。
図12に示されるように、シリコン窒化膜等の絶縁膜を成膜後、エッチバックして、柱状シリコン層の側壁およびゲート電極の側壁をシリコン窒化膜等の絶縁膜134で覆う構造にする。
図13に示されるように、P+注入領域124およびN+注入領域125にそれぞれイオン注入などにより不純物を導入し、柱状シリコン層上部のソース拡散層(114、116)を形成する。
図14に示されるように、Niなどの金属をスパッタして、熱処理を行うことにより、ドレイン拡散層上のシリサイド層(113a、113b)および柱状シリコン層上部のソース拡散層上のシリサイド層115を形成する。
ここで、柱状シリコン層およびゲート電極の側壁を覆っているシリコン窒化膜等の絶縁膜134により、シリサイド層に起因するドレイン-ゲート間およびソース-ゲート間のショートを抑制することができる。
図15に示されるように、層間膜であるシリコン酸化膜を形成後にコンタクト(106a、106b、108a、108b、110a、110b、111a、111b)を形成する。
図16に本実施例のSRAMレイアウトを示す。本実施例において実施例1と異なる点は、アクセストランジスタを形成する柱状シリコン層の形状とドライバトランジスタを形成する柱状シリコン層の大きさが異なる点である。本発明のLoadless4T-SRAMでは、アクセストランジスタのリーク電流をドライバトランジスタのリーク電流より大きく設定する必要がある。アクセストランジスタのリーク電流を増加させる一つの手段として、図16のようにアクセストランジスタを形成する柱状シリコン層の周囲長を、ドライバトランジスタを形成する柱状シリコン層の周囲長より大きく設定することによってリーク電流を増加させることができる。
一方、読み出しマージンを改善したい場合には、ドライバトランジスタの柱状シリコン層の周囲長を、アクセストランジスタを形成する柱状シリコン層の周囲長より大きく形成して、ドライバトランジスタの電流を大きくすることによって読み出しマージンを改善することができる。
本実施例においては、一例として実施例1と同様のピラーのレイアウトを用いたが、実際には実施例1のレイアウトに限定されるものではなく、他の実施例のレイアウトにおいても同様に本実施例を適用することができる。
これ以外の点に関しては実施例1に示す構成と同一であるので説明を省略する。
図17に本実施例のSRAMセルレイアウトを示す。本実施例においては以下の点において、実施例1と異なる。基板上の第1の拡散層により形成される記憶ノードであるQa3と、ドライバトランジスタQn23のゲート電極より延在するゲート配線は両者にまたがって形成される共通のコンタクト310aにより接続され、基板上の第2の拡散層により形成される記憶ノードであるQb3と、ドライバトランジスタQn13のゲート電極より延在するゲート配線は両者にまたがって形成される共通のコンタクト310bにより接続される。上記のようにゲートと記憶ノードを配線層ではなくコンタクトで直接接続することによって、SRAMセル内におけるコンタクトの数を減らすことができるので、柱状シリコン層やコンタクトの配置を調整することによりセル面積を縮小することができる。
階層的な配線の構成の一例として、Vss3を下層の配線で形成し、ビット線(BL3、BLB3)を上層の配線で形成する構成が実現可能である。なお、本実施例ではノード接続配線Na1、ノード接続配線Nb1はコンタクトにより形成されている。
本実施例においては、一例として実施例1と同様のピラーのレイアウトを用いたが、実際にはこのレイアウトに限定されるものではなく、他のレイアウトにおいても同様に本実施例を適用することができる。
これ以外の点に関しては実施例1に示す構成と同一であるので説明を省略する。
図18に本実施例のSRAMセルレイアウトを示す。本実施例においては以下の点において、実施例1と異なる。実施例1においては、記憶ノードQa1上においては、コンタクト110aはドライバトランジスタQn11にのみ隣接して配置されているが、記憶ノードQb1上においては、コンタクト110bはドライバトランジスタQn21とアクセストランジスタQp21の間の拡散層上に配置されている。このようなレイアウトの非対称性により、SRAMセルの特性に非対称性が生じ、動作マージンが狭くなる可能性がある。本実施例においては、第1の記憶ノードQa4上のアクセストランジスタQp14、コンタクト(410a、411a)及びドライバトランジスタQn14と第2の記憶ノードQb4上のアクセストランジスタQp24、コンタクト(410b、411b)及びドライバトランジスタQn24のレイアウトが対称であるため、上記のような非対称性に起因する動作マージンの劣化はなく、広い動作マージンを持つSRAMセルが可能である。
階層的な配線の構成の一例として、ノード接続配線Na4、ノード接続配線Nb4、及び接地電位の配線Vss4を下層の配線で形成し、ビット線(BL1、BLB1)を上層の配線で形成する構成が実現可能である。
図19に本実施例のSRAMセルレイアウトを示す。
本実施例は実施例4と同様にレイアウトが対称であるため、広い動作マージンを持つSRAMセルが可能である。
また、実施例2と同様に、基板上の第1の拡散層により形成される記憶ノードであるQa5と、ドライバトランジスタQn25のゲート電極より延在するゲート配線は両者にまたがって形成される共通のコンタクト510aにより接続され、基板上の第2の拡散層により形成される記憶ノードであるQb5と、ドライバトランジスタQn15のゲート電極より延在するゲート配線は両者にまたがって形成される共通のコンタクト510bにより接続される。
なお、ビット線の配線及び接地電位の配線は、望ましくは、他のメモリセルの配線と共用するために、各メモリセル内での配線であるノード接続配線より上位の層に配置される。本実施例ではノード接続配線はコンタクトにより形成されている。
階層的な配線の構成の一例として、Vss3を下層の配線で形成し、ビット線(BL5、BLB5)を上層の配線で形成する構成が実現可能である。なお、本実施例ではノード接続配線Na5、ノード接続配線Nb5はコンタクトにより形成されている。
図20(a)に複数のSRAMメモリセルからなるSRAMメモリセルアレイの一部の平面図を示す。
図におけるCell array Areaにおいては複数のメモリセルが横方向に配置されており、横方向に配置された複数のメモリセルにおいて、ワード線518aが共通化されている。ワード線はContact Areaに形成されたコンタクト507により上層の配線に接続され、必要に応じて配線層で裏打ちされる。このため、特許文献2のSRAMセルとは異なり、各々のセルにワード線へのコンタクトを形成する必要がないので、SRAMセル面積を縮小することができる。
ワード線518aに複数のセルを接続することにより、ワード線コンタクト507から遠い側のセルにおいてはワード線の信号の遅延による読み出しや書き込みの遅延が問題になる可能性がある。このため、ワード線に接続するセルの数は読み出しや書き込みの遅延が問題ない範囲で決めることができる。
図20(b)に他の場合における複数のSRAMセルからなるSRAMセルアレイの一部の平面図を示す。図におけるCell array Areaにおいても同様に、複数のメモリセルが横方向に配置されており、横方向に配置されたメモリセルにおいて、ワード線518aが共通化されている。しかし、図20(b)においてはContact Areaにおいても、Cell array Areaと同様にピラーが配置されている。このようにContact  Areaにおいてもピラーを配置することにより、Contact Areaに隣接するSGTの特性とContact Areaに隣接していないSGTとの特性の誤差を最小限に抑えることができる。
以上説明したように、本発明によれば4個のMOSトランジスタを用いて構成されたスタティック型メモリセルにおいて、前記MOSトランジスタはドレイン、ゲート、ソースが垂直方向に配置されたSGTであり、アクセストランジスタのゲートをワードラインとして一列(図面では横方向)に隣接する複数のセルで共通化し、ワード線へのコンタクトを複数のセルごとに1個形成することにより、非常に小さいメモリセル面積を持つCMOS型Loadless4T-SRAMを実現することができる。
101、201、301、401、501:埋め込み酸化膜
102、102a、102b、202a、202b、302a、302b、402a、402b、502a、502b、602a、602b:シリコン層
103、103a、103b、203a、203b、603a、603b:p+拡散層
104a、104b、204a、204b、604a、604b:n+拡散層
106、106a、206a、306a、406a、506a、106b、206b、306b、406b、506b:アクセストランジスタ柱状シリコン層上コンタクト
107:ワード線コンタクト
108a、208a、308a、408a、508a、108b、208b、308b、408b、508b:ドライバトランジスタ柱状シリコン層上コンタクト
110a、210a、310a、410a、110b、210b、310b、410b:記憶ノード上コンタクト
111a、211a、111b、211b:ゲート配線上コンタクト
113、113a、113b、115、513a、513b、515:シリサイド層
114、514:ピラー上部N+拡散層
116、516:ピラー上部P+拡散層
117、517:ゲート絶縁膜
118、518:ゲート電極
118a、118b、118c、518a、518b、518c:ゲート配線
118a、218a、318a、418a:ワード線
119:シリコン酸化膜等のマスク層
120:シリコン層
121、121a、121b、521a、521b:アクセストランジスタ柱状シリコン層
122a、122b、522a、522b:ドライバトランジスタ柱状シリコン層
124、524:P+注入領域
125、525:N+注入領域
131:シリコン酸化膜
132:シリコン窒化膜サイドウォール
133:レジスト
134:シリコン窒化膜
Qp11、Qp21、Qp12、Qp22、Qp13、Qp23、Qp14、Qp24、Qp15、Qp25:アクセストランジスタ
Qn11、Qn21、Qn12、Qn22、Qn13、Qn23、Qn14、Qn24、Qn15、Qn25:ドライバトランジスタ
BL1、BL3、BL4、BL5、BLB1、BLB3、BLB4、BLB5:ビット線
Vss1、Vss2、Vss3、Vss4、Vss5:接地電位線
Na1、Nb1、Na2、Nb2、Na5、Nb5:ノード接続配線

Claims (6)

  1.  4個のMOSトランジスタが基板上に形成された絶縁膜上に配列された複数のスタティック型メモリセルを備えた半導体記憶装置であって、
     前記4個のMOSトランジスタの各々は、
     メモリセルデータを保持するために電荷を供給すると共にメモリにアクセスするための第1及び第2のPMOSのアクセストランジスタと、メモリセルのデータを書き込み及び読み出しするために記憶ノードを駆動する第1及び第2のNMOSのドライバトランジスタとして機能し、
     前記第1及び第2のPMOSのアクセストランジスタにおいて、
     P型の導電型を持つ第1の拡散層、第1の柱状半導体層及びP型の導電型を持つ第2の拡散層が、基板上に形成された絶縁膜上に垂直方向に階層的に配置され、前記第1の柱状半導体層は前記第1の柱状半導体層の底部に形成される前記第1の拡散層と前記第1の柱状半導体層の上部に形成される前記第2の拡散層の間に配置され、前記第1の柱状半導体層の側壁にゲート絶縁膜及びゲートが形成されており、
     前記第1及び第2のNMOSのドライバトランジスタにおいて、
     N型の導電型を持つ第3の拡散層、第2の柱状半導体層及びN型の導電型を持つ第4の拡散層が、基板上に形成された絶縁膜上に垂直方向に階層的に配置され、前記第2の柱状半導体層は前記第2の柱状半導体層の底部に形成される前記第3の拡散層と前記第1の柱状半導体層の上部に形成される前記第4の拡散層の間に配置され、前記第2の柱状半導体層の側壁にゲート絶縁膜及びゲートが形成されており、
     前記第1のPMOSのアクセストランジスタ及び前記第1のNMOSのドライバトランジスタは、互いに隣接して配列され、
     前記第2のPMOSのアクセストランジスタ及び前記第2のNMOSのドライバトランジスタは、互いに隣接して配列され、
     データを保持する第1の記憶ノードとして機能する、前記第1のPMOSのアクセストランジスタの底部に形成されるP型の導電型を持つ前記第1の拡散層及び前記第1のNMOSのドライバトランジスタの底部に形成されるN型の導電型を持つ前記第3の拡散層を前記絶縁膜上に配置し、
     前記第1の記憶ノードとして機能する、前記第1の拡散層、前記第3の拡散層は相互に接続され、
     データを保持する第2の記憶ノードとして機能する、前記第2のPMOSのアクセストランジスタの底部に形成されるP型の導電型を持つ前記第1の拡散層及び前記第2のNMOSのドライバトランジスタの底部に形成されるN型の導電型を持つ前記第3の拡散層を前記絶縁膜上に配置し、
     前記第2の記憶ノードとして機能する、前記第1の拡散層、前記第3の拡散層は相互に接続され、
     前記第1及び前記第2のPMOSのドライバトランジスタのそれぞれのゲートは第1のゲート配線により互いに接続され、前記第1のゲート配線は隣接する複数のメモリセルにおける前記第1及び前記第2のPMOSのアクセストランジスタのそれぞれのゲートと互いに接続されることによりワード線を形成しており、
     隣接する複数のメモリセルごとに、ワード線である前記第1のゲート配線上に第1のコンタクトが形成されることを特徴とする半導体記憶装置。
  2.  前記ワード線である前記第1のゲート配線上に前記第1のコンタクトが形成される領域において、メモリセルの領域と同様にピラーが配置されていることを特徴とする請求項1に記載の半導体記憶装置。
  3.  前記第1のNMOSのドライバトランジスタのゲートより延在する第2のゲート配線が、前記第2の記憶ノードとして機能する拡散層と共通の第2のコンタクトにより接続され、
     前記第2のNMOSのドライバトランジスタのゲートより延在する第3のゲート配線が、前記第1の記憶ノードとして機能する拡散層と共通の第3のコンタクトにより接続されることを特徴とする請求項1に記載の半導体記憶装置。
  4.  前記第1及び第2のNMOSのドライバトランジスタを形成する柱状半導体層の側壁の周囲長は、前記第1及び第2のPMOSのアクセストランジスタを形成する柱状半導体層の側壁の周囲長以上の値を持つこと、
     又は前記第1及び第2のNMOSのドライバトランジスタを形成する柱状半導体層の側壁の周囲長は、前記第1及び第2のPMOSのアクセストランジスタを形成する柱状半導体層の側壁の周囲長以下の値を持つことを特徴とする請求項1に記載の半導体記憶装置。
  5.  前記4個のMOSトランジスタは、前記絶縁膜上に2行2列に配列され、
     前記第1のPMOSのアクセストランジスタは1行1列目に配列され、
     前記第1のNMOSのドライバトランジスタは2行1列目に配列され、
     前記第2のPMOSのアクセストランジスタは1行2列目に配列され、
     前記第2のNMOSのドライバトランジスタは2行2列目に配列されていることを特徴とする請求項1に記載の半導体記憶装置。
  6.  前記4個のMOSトランジスタは前記絶縁膜上に配列され、
     前記第1のPMOSのアクセストランジスタと前記第2のPMOSのアクセストランジスタは隣接して配列され、
     前記第1のPMOSのアクセストランジスタと前記第2のPMOSのアクセストランジスタの隣接方向に直交する一方の方向において前記第1のNMOSのドライバトランジスタは前記第1のPMOSのアクセストランジスタと隣接して配列され、
     前記第1のPMOSのアクセストランジスタと前記第2のPMOSのアクセストランジスタの隣接方向に直交する他方の方向において前記第2のNMOSのドライバトランジスタは前記第2のPMOSのアクセストランジスタと隣接して配列されていることを特徴とする請求項1に記載の半導体記憶装置。
PCT/JP2012/053532 2012-02-15 2012-02-15 半導体記憶装置 Ceased WO2013121536A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020137021567A KR20130116334A (ko) 2012-02-15 2012-02-15 반도체 기억 장치
PCT/JP2012/053532 WO2013121536A1 (ja) 2012-02-15 2012-02-15 半導体記憶装置
CN2012800090242A CN103370781A (zh) 2012-02-15 2012-02-15 半导体存储器件
TW102105176A TW201336052A (zh) 2012-02-15 2013-02-08 半導體記憶裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2012/053532 WO2013121536A1 (ja) 2012-02-15 2012-02-15 半導体記憶装置

Publications (1)

Publication Number Publication Date
WO2013121536A1 true WO2013121536A1 (ja) 2013-08-22

Family

ID=48983697

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/053532 Ceased WO2013121536A1 (ja) 2012-02-15 2012-02-15 半導体記憶装置

Country Status (4)

Country Link
KR (1) KR20130116334A (ja)
CN (1) CN103370781A (ja)
TW (1) TW201336052A (ja)
WO (1) WO2013121536A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017212021A (ja) * 2016-05-24 2017-11-30 東芝メモリ株式会社 半導体記憶装置
CN108735743A (zh) * 2017-04-14 2018-11-02 上海磁宇信息科技有限公司 一种超高密度随机存储器制造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07201184A (ja) * 1993-12-28 1995-08-04 Hitachi Ltd 半導体記憶装置
JP2000137986A (ja) * 1998-10-29 2000-05-16 Nec Corp 半導体記憶装置
WO2009096466A1 (ja) * 2008-01-29 2009-08-06 Unisantis Electronics (Japan) Ltd. 半導体記憶装置
JP2011061110A (ja) * 2009-09-14 2011-03-24 Unisantis Electronics Japan Ltd 半導体記憶装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07201184A (ja) * 1993-12-28 1995-08-04 Hitachi Ltd 半導体記憶装置
JP2000137986A (ja) * 1998-10-29 2000-05-16 Nec Corp 半導体記憶装置
WO2009096466A1 (ja) * 2008-01-29 2009-08-06 Unisantis Electronics (Japan) Ltd. 半導体記憶装置
JP2011061110A (ja) * 2009-09-14 2011-03-24 Unisantis Electronics Japan Ltd 半導体記憶装置

Also Published As

Publication number Publication date
CN103370781A (zh) 2013-10-23
KR20130116334A (ko) 2013-10-23
TW201336052A (zh) 2013-09-01

Similar Documents

Publication Publication Date Title
KR101182025B1 (ko) 반도체 기억장치
JP5524547B2 (ja) 半導体記憶装置
KR101147582B1 (ko) 반도체 기억 장치와 그 제조방법
KR101146869B1 (ko) 반도체 기억장치
JP2010272874A (ja) 半導体記憶装置
JP2011066109A (ja) 半導体記憶装置
CN101911286B (zh) 半导体存储器件
WO2013121536A1 (ja) 半導体記憶装置
JP5715209B2 (ja) 半導体記憶装置
JPWO2013121536A1 (ja) 半導体記憶装置
WO2013121537A1 (ja) 半導体記憶装置
JP2014099664A (ja) 半導体記憶装置
JP5489272B2 (ja) 半導体記憶装置
JP5566697B2 (ja) 半導体記憶装置
JPWO2013121537A1 (ja) 半導体記憶装置
JP5382939B2 (ja) 半導体記憶装置

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2013537717

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 20137021567

Country of ref document: KR

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12868368

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12868368

Country of ref document: EP

Kind code of ref document: A1