WO2013018783A1 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- WO2013018783A1 WO2013018783A1 PCT/JP2012/069390 JP2012069390W WO2013018783A1 WO 2013018783 A1 WO2013018783 A1 WO 2013018783A1 JP 2012069390 W JP2012069390 W JP 2012069390W WO 2013018783 A1 WO2013018783 A1 WO 2013018783A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- substrate
- insulating layer
- semiconductor device
- layer
- white
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/05—Insulated conductive substrates, e.g. insulated metal substrate
- H05K1/056—Insulated conductive substrates, e.g. insulated metal substrate the metal substrate being covered by an organic insulating layer
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/855—Optical field-shaping means, e.g. lenses
- H10H20/856—Reflecting means
-
- H10W90/00—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/02—Fillers; Particles; Fibers; Reinforcement materials
- H05K2201/0203—Fillers and particles
- H05K2201/0206—Materials
- H05K2201/0209—Inorganic, non-metallic particles
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10106—Light emitting diode [LED]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/20—Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
- H05K2201/2054—Light-reflecting surface, e.g. conductors, substrates, coatings, dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/857—Interconnections, e.g. lead-frames, bond wires or solder balls
-
- H10W72/0198—
-
- H10W72/884—
-
- H10W74/00—
-
- H10W90/724—
-
- H10W90/753—
-
- H10W90/754—
Definitions
- Patent Document 3 discloses an LED package using, as a substrate material, a Cu substrate integrally having a thin-film Cu wiring layer with an insulating layer made of silicon dioxide (SiO 2 ) as an adhesive on the surface.
- 24A and 24B show an LED package disclosed in Patent Document 3, in which FIG. 24A is a side sectional view of a central portion of the package, and FIG. 24B is a plan view thereof.
- a concave recess on which the LED chip is mounted is formed by pressing.
- SiO 2 is hard and easily broken during pressing, there is a problem that it is not suitable for pressing.
- Ag plating is given to the surface of Cu wiring layer, and it has a high-cost structure.
- Patent Document 4 a vapor diffusion path for diffusing the vaporized refrigerant, a flat plate-like main body section having a capillary channel for recirculating the condensed refrigerant, and a temperature measurement section for measuring a temperature difference between at least two positions of the main body section.
- 1st invention is a semiconductor device provided with the 1st board
- the chip is an LED chip, and at least the surface of the first substrate is metal, and a liquid material containing nano-sized SiO 2 and a white inorganic pigment is applied to the surface of the first substrate and baked, whereby white
- the present invention relates to a semiconductor device in which a laminated structure of an insulating layer and a metal layer is formed.
- the first substrate may be a module substrate on which a semiconductor package having a semiconductor chip is mounted or a package substrate on which a semiconductor chip is directly mounted. Since the first substrate only needs to have at least the surface made of metal, for example, a substrate having a metal thin film layer formed on the upper surface, a substrate having a water cooling structure (see Patent Document 4), or a water cooling structure. The case where the board
- the first substrate also includes a package substrate in which a wiring layer is formed on the upper surface of the organic material insulating layer.
- a second invention is a semiconductor device comprising a first substrate on which a semiconductor chip is directly or indirectly mounted, and a white insulating layer formed on the surface of the first substrate, wherein the first substrate is at least The surface is a metal, and the first substrate surface is coated with a liquid material containing nanoparticulated SiO 2 and a white inorganic pigment and baked to form a laminated structure of a white insulating layer and a metal layer.
- the present invention relates to a featured semiconductor device.
- a third invention is characterized in that, in the first or second invention, a ratio of SiO 2 and white inorganic pigment contained in the fired white insulating layer is 80% by weight or more.
- a sixteenth invention is a package substrate according to any one of the first to sixth inventions, wherein the first substrate has a recess in which the white insulating layer on which one or a plurality of semiconductor chips are arranged is formed.
- a second substrate having an opening into which the first substrate is fitted is provided.
- a wiring layer connected to the electrode of the semiconductor chip is formed on the organic insulating layer formed on the surface of the base material of the first substrate. At least a part of the surface is covered with the white insulating layer.
- a lower separation portion including a portion extending in the second direction is provided.
- the upper wiring layer and the lower wiring layer are connected by a thermal via.
- a metal thin film layer is provided on surfaces of the upper wiring layer and the lower wiring layer.
- a twenty-sixth invention is characterized in that, in any one of the first to twenty-fifth inventions, the thickness of the white insulating layer is 10 to 150 ⁇ m. According to a twenty-seventh aspect, in any one of the first to twenty-sixth aspects, the wiring is formed by drawing and applying ink containing silver particles and copper particles.
- a thirtieth aspect of the invention is a method for manufacturing a semiconductor device comprising a substrate on which an LED chip is mounted and a white insulating layer formed on the surface of the substrate, and by bending a metal plate, Forming the substrate by forming a bottom portion where a plurality of LED chips are arranged, a wall portion rising from both sides of the bottom end, and an edge portion extending substantially horizontally from the wall portion, and forming a nanoparticle on the surface of the substrate A liquid material containing SiO 2 and a white inorganic pigment is applied and baked to form a white insulating layer, and a conductive metal ink is applied and baked to form a wiring on the white insulating layer.
- the present invention relates to a method for manufacturing a semiconductor device.
- the above-described liquid material is a highly thermally conductive filler made of an inorganic material (for example, silicon carbide (SiC) coated with an nm-size alumina film). May be mixed.
- the thermal conductivity of SiC is about 160 w / m ⁇ k, which is about 20 times that of titanium dioxide (TiO 2 ).
- TiO 2 titanium dioxide
- the white inorganic pigment is mixed at a ratio of 1 to 30, preferably 5 to 20, and more preferably 5 to 15 with respect to 100 weight of the white inorganic pigment.
- a white inorganic ink made of such an insulating material is applied onto a metal plate and heated at 160 to 200 ° C., for example, so that nano-sized insulating particles dispersed in the solvent are arranged following the irregularities on the surface of the substrate.
- the solvent evaporates to form a dense white insulating layer (film).
- mixed powder of nano-sized ceramics is heated under atmospheric pressure while in direct contact with the metal surface, sintered in situ, and bonded to the metal surface at the bonding interface using the diffusion state due to the nano-size effect.
- a laminated structure of an insulating layer and a metal layer is formed.
- the white insulating layer having a desired shape and thickness can be formed at a desired position on the substrate by converting the insulating material forming the white insulating layer into an ink.
- the present invention for example, after forming a recess in the substrate surface, it is also possible to apply and form a white insulating layer on the substrate surface portion excluding the placement portion of the LED chip 3.
- FIG. 3 is a view for explaining bending of the metal plate 21 constituting the package substrate 2.
- (A) is a side view which shows the metal plate (The plate-shaped metal member of high heat conductivity like copper or aluminum) before being processed.
- the metal plate 21 is bent into a predetermined shape so as to have a recess 22 for mounting the LED chip 3. That is, the depression 22 for mounting the LED chip 3 and the upper end portion are bent outward to form a flat edge portion 25 extending in a substantially horizontal direction by press working using a mold. Bending is performed.
- the white insulating layer 24 is formed on the surface of the metal plate 21 bent into a predetermined shape.
- the white insulating layer 24 is formed on the entire surface of the metal plate 21 including the recess 22 and the edge 25.
- the white insulating layer 24 contains SiO 2 at a certain ratio or more, the white insulating layer 24 easily breaks during the press working, and thus needs to be formed after the press working. Since the screen printing cannot be performed after the press working due to the unevenness, the white insulating layer 24 is formed by an inkjet method, a dispenser method or a spray coating method.
- the white inorganic pigment preferably uses titanium dioxide having an average particle diameter of 50 nm or less, and more preferably contains titanium dioxide having a particle diameter of 25 nm or less.
- wirings 23 are drawn and formed at necessary positions on the white insulating layer 24.
- the wiring 23 is formed by drawing and applying a conductive metal ink by an ink jet method or a dispenser method, and then baking and metallizing.
- a pair of opposing connection electrodes (external connection electrodes) 26 are formed on the edge 25.
- a wiring non-formation portion 27 where the white insulating layer 24 is exposed is provided.
- the wiring 23 is drawn and formed with a pattern having a separation portion 28 so as to insulate and separate the pair of connection electrodes 26.
- the rising of the left and right wall portions from the bottom end can be any shape or angle, and linearly, for example, diagonally upward so that the connection electrode 26 can be positioned above the flat bottom. Alternatively, it may be curved and raised.
- a layered structure consisting of a lower layer of an organic insulating layer and an upper layer of a wiring layer is realized by pressing a laminated member consisting of a resin layer (for example, a polyimide film) and a metal stay (for example, a copper foil) at high temperature and pressure with an adhesive May be.
- a resin layer for example, a polyimide film
- a metal stay for example, a copper foil
- the back surfaces of the package substrate 2 and the module substrate 12 and the surface of the heat dissipation plate 29 are brought into contact with each other and fixed. Since the heat dissipation effect is reduced when the back surfaces of the substrates 2 and 12 and the surface of the heat sink 29 are separated from each other, the back surfaces of the substrates 2 and 12 and the surface of the heat sink 29 are fixed by a high heat conductive adhesive, solder connection, or the like. It is preferable to do.
- the heat generated from the LED chip 3 is radiated from the heat radiating plate 29 via the package substrate 2 and the module substrate 12, so that the emission intensity of the LED chip 3 and It is possible to eliminate the restriction on the degree of integration.
- the module substrate 12 is based on the premise that an arbitrary wiring substrate is used.
- the module substrate 12 is configured by a single-layer glass epoxy substrate.
- the module substrate 12 includes an opening 17 into which the wiring 13 and the package substrate 2 are fitted.
- a white insulating layer 24 as a reflector / solder resist layer may be formed on the surface of the module substrate 12.
- the LED package 1 is attached to the module substrate 12 by filling a gap between the side surface of the LED package 1 fitted in the opening 17 and the module substrate 12 with an adhesive (heat-resistant adhesive) 18.
- the pair of connection electrodes (external connection electrodes for connecting to the module substrate) 26 are connected to the wiring 13 on the upper surface of the module substrate 12 by soldering or the like.
- connection electrode 26 is formed by drawing and applying a conductive metal ink (for example, a hybrid ink in which silver and copper are mixed) by an inkjet method, a dispenser method, or the like, and then baking and metallizing. Also in the fourth example, a solder resist layer 15 is formed on the package substrate as necessary.
- a conductive metal ink for example, a hybrid ink in which silver and copper are mixed
- FIG. 8 is a side sectional view for explaining a fifth configuration example of the LED illumination module embodying the present invention.
- the LED illumination module 11 in (a) is face-down mounted by connecting electrodes (for example, stud bumps) provided on the surface (lower surface) of the LED chip 3 to the wiring 13 formed on the module substrate 12 with solder or the like. Is done.
- This is a so-called flip chip.
- the chip surface is on the lower side because the face is down.
- resin or the like may be underfilled as a means to fill this gap. Illustration is omitted.
- the base material of the module substrate 12 is a material excellent in thermal conductivity and electrical characteristics, and is made of, for example, a copper plate or an aluminum plate.
- the wiring 13 is formed on an organic insulating layer 30 made of a known organic material (for example, polyimide).
- the white insulating layer 14 described above is formed by coating on the portion of the module substrate 12 where the wiring 13 and the organic insulating layer 30 are not provided.
- the portion of the lower surface of the LED chip 3 that is not in contact with the wiring 13 is in contact with the white insulating layer 14 or through an under filler, and is radiated from the module substrate 12 through the white insulating layer 14.
- the transparent resin 5 is formed by filling a transparent resin in a removable formwork or in a fixed enclosure member.
- a resist is applied on the copper foil, the pattern is exposed and developed, and etching is further performed to remove the resist, thereby forming a copper foil removing portion.
- the organic insulating layer is etched using the copper foil as a mask (STEP 3).
- amine-based solutions are often used as polyimide etching solutions.
- a white inorganic material is applied so as to fill the copper foil removal portion on the module substrate 12 (STEP 4).
- coating of a white inorganic material changes with aspects (refer FIG. 8) of the desired LED module.
- (A) shows a mode in which a white inorganic material is applied to a height substantially the same as the wiring
- (b) shows a mode in which the white inorganic material is applied by partially riding on the wiring except for the opening for electrical connection. Show.
- screen printing is first mentioned. Other methods include coating the entire surface, including the wiring, and then providing an opening with a laser.
- the white insulating layer 14a is a layer using zinc oxide as a white inorganic pigment
- the white insulating layer 14b is a layer using titanium dioxide as a white inorganic pigment.
- the zinc oxide particles constituting the lower layer 14a of the white insulating layer are coated with a transparent insulating film (for example, an alumina film), and the average particle diameter is 1 ⁇ m or less.
- the titanium dioxide particles constituting the upper layer 14b of the white insulating layer are nano-sized particles or particles having an average particle diameter of 1 ⁇ m or less coated with a transparent insulating film (for example, an alumina film).
- the white inorganic material excellent in heat conduction used for the laminated structure may be white inorganic material having higher heat conductivity than magnesium oxide or titanium dioxide instead of zinc oxide particles.
- the thickness of the lower layer 14a and the organic insulating layer 30 and the thickness of the upper layer 14b and the wiring 13 are drawn to be the same.
- the thickness of the lower layer 14a and the upper layer 14b is not limited to this. It is appropriately determined from the viewpoint of performance, reflection performance and insulation performance.
- FIG. 11 is a side sectional view showing an LED package according to a seventh configuration example embodying the present invention.
- the LED package 1 having the configuration shown in FIG. 1 can reduce the manufacturing cost by using a production method called a MAP (Mold Array Package) method for collectively sealing a plurality of LED packages.
- MAP Mold Array Package
- the package substrate 2 is divided by the separating portions 28a and 28b, there is a problem that the package substrate 2 is easily dropped.
- CSP Chip Size Package
- a surface-mount type LED package 1 that can be produced by the MAP method and has a structure that does not cause a drop-off problem even if the area of the package substrate 2 is set to a certain value or less is disclosed.
- the wiring layers 32a and 32b are made of a metal material (for example, copper) having excellent thermal conductivity and electrical characteristics, and the organic insulating layer 30 is passed through an adhesive layer (not shown) such as a prepreg or via an adhesive layer. It is laminated without. A high thermal conductive filler may be mixed in the adhesive layer.
- the thickness of the wiring layer 32a is, for example, 10 to 35 ⁇ m, preferably 10 to 20 ⁇ m.
- the thickness of the wiring layer 32b is, for example, 25 to 50 ⁇ m, preferably 30 to 40 ⁇ m.
- the wiring layers 32a and 32b are not necessarily provided so as to cover the entire surface of the organic insulating layer 30, and may be provided only in a region (land portion) necessary for electrically connecting the LED chip 3.
- the surfaces of the wiring layers 32a and 32b are preferably subjected to metal plating (gold plating, silver plating, rhodium plating or solder plating). This is to ensure oxidation prevention and bonding properties when
- the upper and lower wiring layers 32 a and 32 b are electrically connected by a via 33.
- the via 33 may be a simple plating connection. However, when a role as a thermal via that conducts heat is expected, the inner hole may be filled with a metal material (for example, copper). From the viewpoint of heat dissipation, it is preferable to provide the via 33 so as to include directly under or near the LED chip 3.
- One or a plurality of vias 33 having a cross-sectional area smaller than that of the LED chip 3 may be provided immediately below the LED chip 3, or a via having a cross-sectional area larger than that of the LED chip 3 may be provided.
- the notch 34 is provided in order to prevent the wiring layer 32a and the wiring layer 32b from being short-circuited by cutting with a cutting blade described later.
- the white insulating layer 14 described above is formed on the upper surface of the wiring layer 32a except for a region (land portion) necessary for electrically connecting one or a plurality of LED chips 3.
- the thickness of the white insulating layer 14 is determined from the balance of reflectivity, workability, insulation, and thermal conductivity, and is, for example, 30 to 60 ⁇ m, preferably 40 to 50 ⁇ m. From the viewpoint of ensuring a reflectance of 95% or more, the thickness is preferably 40 ⁇ m or more.
- the LED chip 3 is fixed to the upper surface of the package substrate 2 with a die-bonding material and wire-bonded to the wiring layer 32a, and then the transparent resin 5 is filled.
- Resin sealing is performed by a batch sealing method in which a plurality of chips are collectively sealed and then divided.
- the Shore D hardness of the sealing resin 5 is 80 or more, and it is more preferable that the Shore D hardness is 86 or more.
- dicing could not be performed with high accuracy at Shore D hardness 81, but good results were obtained at Shore D hardness 87 and 88.
- a laminate is formed by forming wiring layers 32a and 32b made of copper foil on the upper and lower surfaces of the organic insulating layer 30.
- the method for laminating the wiring layers 32a and 32b is not particularly limited, and methods such as lamination by rolling, plating, and vapor deposition can be used, and a laminated film made of a metal foil with resin can also be used.
- the via 33 is provided in the produced laminate with a tool such as a drill. Subsequently, the via 33 is filled with a conductive material having good heat dissipation (for example, solder, copper, silver, etc.) by a method such as plating or screen printing of a conductive paste.
- a resist is applied onto the wiring layers 32a and 32b, the pattern is exposed and developed, and further etched, and the resist is removed to complete the wiring layers 32a and 32b.
- the order of (2) and (3) may be reversed, or vias may be plated integrally with the front and back patterns.
- a surface treatment for facilitating electrical connection (wi-bond or flip chip) in a region connecting the chip and the wiring is performed. For example, partial silver plating, silver paste application / firing, or silver ink application / firing may be used as the surface treatment. This step may be performed after (8).
- white inorganic ink is applied by screen printing or the like to form the white insulating layer 14.
- the multi-piece substrate obtained in the above steps is fired at a low temperature in a short time (for example, 40 ° C. ⁇ 10 minutes).
- the above steps can be performed on a hoop line.
- the multiple substrate is cut with a cutting blade to obtain a frame substrate that is an assembly of a plurality of package substrates 2.
- the frame substrate is baked at a high temperature for a long time (for example, 200 ° C. ⁇ 60 minutes).
- the frame substrate before chip mounting is completed through the steps so far. At this time, it is preferable to perform firing in a reducing atmosphere (for example, 4% or less of nitrogen and hydrogen) in order to prevent the lower surface copper foil serving as an electrode for substrate connection from being oxidized.
- a reducing atmosphere for example, 4% or less of nitrogen and hydrogen
- the LED chip 3 is mounted on the frame substrate, and electrical connection is performed by wire bonding (or flip chip).
- Batch resin sealing is performed on the frame substrate by a transfer molding method or the like.
- the LED package 1 is obtained by dividing (dicing) the frame substrate along the dividing line 35 with a cutting blade.
- FIG. 12 shows an image diagram of the dicing method and the separated LED package 1.
- FIG. 13 shows a modified example in which the LED chip 3 whose back surface is insulated is disposed on the concave mounting portion 16 and is fixed by a heat conductive adhesive.
- the white insulating layer 24 is not provided, and the wiring layer 32a is exposed.
- FIG. 14 shows a modification in which the LED chip 3 is flip-chip mounted. In this example, the LED chip 3 is flip-chip mounted by being connected to the portion of the wiring layer 32a where the white insulating layer is not formed by the electrical connection portion 31.
- FIG. 15 shows a modification in which a phosphor is disposed on the LED chip 3. In this example, the phosphor 38 is disposed on the LED chip.
- the transparent resin 5 may be mixed with a phosphor and may be mixed with a phosphor.
- the color of the phosphor 38 on the LED chip 3 for example, yellow
- the phosphor mixed in the transparent resin 5 are set to different colors (for example, blue), so that a desired color (by blue) is obtained. For example, white) can be obtained.
- FIG. 16A and 16B show an eighth configuration example of the LED package, in which FIG. 16A is a side sectional view, FIG. 16B is a perspective view of a main part, and FIG. 16C is a plan view (a silver plating layer is not shown).
- the package substrate 2 has an organic insulating layer 30, wiring layers 32 a and 32 b provided on the same layer, a via 33 that connects the wiring layers 32 a and 32 b, and a notch 34 is the same as the seventh configuration example.
- the LED package 1 according to this configuration example is different from the seventh configuration example in that a silver plating layer (metal thin film layer) 37 is formed on the upper surface of the wiring layer 32a.
- a solder resist layer 15 made of the above-described transparent inorganic material may be provided on the surface of the silver plating layer 37 other than a region (land portion) necessary for electrically connecting the LED chip 3 as necessary. Further, the white insulating layer 14 may be formed on the upper surface of the wiring layer 32a instead of the silver plating layer 37.
- the upper wiring layer 32a is provided with the separation portion 28a extending in the first direction, and the lower wiring layer 32b extends in the second direction different from the first direction.
- a separation portion 28b is provided. This is because the first direction and the second direction are different from each other in order to ensure the rigidity and flatness of the substrate and increase the effective area for heat dissipation.
- the first direction and the second direction may not be 90 degrees as shown in FIG.
- the separation part 28a and / or the separation part 28b do not have to be linear, and may be bent (L-shaped) as shown in FIG. In this case, a part (less than half of the entire length) of the separation part 28a and / or the separation part 28b may extend in the same direction as the first direction.
- the wiring layer 32a preferably has a large area as much as possible in order to improve heat dissipation (for example, 80 to 90% or more of the organic insulating layer 30 is covered with the wiring layer 32a).
- the area of the region on the side where 3 is mounted is made as large as possible.
- the area of the wiring layer 32a (reference numeral 321) on the side where the LED chip 3 is placed is compared with the area of the wiring layer 32a (reference numeral 322) on the side separated from the LED chip 3 by the separating portion 28a. It is preferable to increase the cross-sectional area.
- the inner hole of the via 33 is filled with a metal material (for example, copper). From the viewpoint of heat dissipation, it is preferable to provide the via 33 so as to include directly under or near the LED chip 3.
- the via 33 may be provided with a large number of columnar ones having a small cross-sectional area or a small number of columnar ones having a large cross-sectional area.
- FIG. 18 is a side sectional view showing an LED package according to a ninth configuration example.
- the LED package 1 of this configuration example is characterized in that it includes a lens-shaped resin cover 39 containing a phosphor. In order to ensure rigidity, it is preferable that the end opening area of the resin cover 39 be as close to the package size as possible.
- An inert gas (for example, nitrogen, argon, etc.) may be sealed in the space in the resin cover 39.
- the above-described white insulating layer 14 is applied and formed except for a region (land portion) necessary for electrically connecting the LED chip 3.
- a solder resist layer 15 made of the above-described transparent inorganic material may be provided instead of the white insulating layer 14. According to the LED package 1 of this configuration example, the influence of heat generation can be avoided by separating the phosphor from the LED chip 3, and the amount of phosphor used can be reduced.
- FIG. 19 is a side sectional view showing a power semiconductor package according to a tenth configuration example. Since power semiconductor elements generate more heat than other semiconductor elements, it is necessary to efficiently dissipate heat with a heat dissipation member made of a metal plate or the like.
- the package substrate 40 on which the power semiconductor package 41 according to the tenth configuration example is mounted includes a substrate insulating layer 42, wiring layers 32a and 32b provided across the same layer, and vias connecting the wiring layers 32a and 32b. 33 and a notch 34.
- the substrate insulating layer 42 is configured by impregnating glass cloth or glass nonwoven fabric with a liquid material that functions as a heat conductive material made of an inorganic material.
- a liquid material for example, the above-described white inorganic ink can be used, and examples of the white inorganic pigment to be added include titanium dioxide (TiO 2 ) and magnesium oxide (MgO) (from the viewpoint of thermal conductivity). Is preferably MgO).
- the thermal conductivity may be increased by adding a high thermal conductive filler made of an inorganic material (for example, silicon carbide (SiC) coated with an alumina film of nm size, SiO 2 particles).
- the thickness of the substrate insulating layer 42 is determined based on the balance between insulation and thermal conductivity, and is set to 12 to 30 ⁇ m, for example. It is preferable to use a glass cloth or glass nonwoven fabric for a printed wiring board having low dielectric properties.
- the wiring layers 32a and 32b are the same as in the seventh configuration example, and are made of a metal material (for example, copper) having excellent thermal conductivity and electrical characteristics, and an adhesive layer (not shown) such as a prepreg on the substrate insulating layer 42. ) Or without an adhesive layer.
- the thickness of the wiring layer 32a is, for example, 30 to 100 ⁇ m.
- the thickness of the wiring layer 32b is, for example, 50 to 300 ⁇ m.
- the upper and lower wiring layers 32 a and 32 b are electrically connected by a via 33.
- the inner hole is filled with a metal material (for example, copper) so that the via 33 can be expected to serve as a thermal via that conducts heat.
- the wiring layers 32a and 32b and the via 33 are formed by applying a metal paste material such as a copper paste by printing (screen printing or flexographic printing) or a dispenser and baking it.
- the via 33 can be formed, for example, by forming one wiring layer, opening it with a drill, filling the opening at the same time when forming the other wiring layer, and firing the wiring layer at the same time.
- the above-described inorganic insulating layer 44 is formed on the upper surface of the wiring layer 32a except for a region (land portion) necessary for electrically connecting one or a plurality of power semiconductor chips 43.
- the inorganic insulating layer 44 is formed by printing (screen printing or flexographic printing), inkjet method or dispenser method using a white inorganic ink, a sol (liquid coating agent) containing SiO 2 (average particle diameter of 50 nm or less) or a polysilazane solution. It is formed by coating at a necessary location and firing.
- the inorganic insulating layer 44 may be omitted when the semiconductor chip to be mounted is a power semiconductor and voltage resistance is not required.
- the sealing resin 45 is filled.
- a mounting portion where the wiring layer 32a is exposed or a convex mounting portion 47 described later may be provided on the upper surface of the package substrate 40, and the power semiconductor chip 43 may be mounted on the mounting portion.
- the power semiconductor chip 43 may be replaced with another semiconductor chip such as an LED.
- the thickness of the inorganic insulating layer 44 is determined from the balance of reflectivity, workability, insulating properties, and thermal conductivity, and is, for example, 30 to 60 ⁇ m.
- the power semiconductor package 41 of this configuration example it is possible to provide a semiconductor substrate in which all of the material is made of an inorganic material. Further, since the wiring layer and the inorganic insulating layer can be formed by printing or the like, the cost is low.
- FIG. 20 is a side sectional view showing an LED package according to an eleventh configuration example
- FIG. 21 is a top view showing the LED package according to the eleventh configuration example.
- the LED package 1 is similar to the fifth configuration example in that a plurality of LED chips 3 are mounted, but is mainly different in that a convex mounting portion 47 provided on the upper surface of the package substrate 2 is provided. .
- the base material of the package substrate 2 is a material having excellent thermal conductivity and electrical characteristics, and is made of, for example, a copper plate or an aluminum plate.
- a convex placement portion 47 is provided at a place on the package substrate 2 where the LED chip 3 is placed.
- the convex placement portion 47 is formed of a member having excellent thermal conductivity, and is formed by applying and baking a metal paste material such as a copper paste, a silver paste, or a solder paste, for example.
- the convex placement portion may be formed by etching a metal substrate.
- substrate what is necessary is just to laminate
- the upper surface of the convex mounting portion 47 is a flat surface in consideration of adhesiveness with the back surface of the LED chip 3.
- the white insulating layer 14 is substantially the same height as the convex placement portion 47 or slightly lower than the convex placement portion.
- the reflection region 49 is substantially flat.
- the thickness of the white insulating layer 14 may be changed between the reflective region 49 and its external region. For example, the withstand voltage may be improved by making the external region thicker than in the reflective region 49.
- the reflection region 49 is surrounded by at least a dam material 48 having light reflectivity on the surface, and the inside of the dam material 48 is filled with the transparent resin 5.
- the dam material 48 prevents the sealing resin from flowing at the time of manufacture, and is made of a resin or a metal material. In this configuration example, the dam material 48 is fixed, but unlike this, the dam material 48 may be detachably installed.
- the transparent resin 5 may be mixed with a phosphor.
- the LED chips 3 are arranged in n rows ⁇ m columns (for example, 5 rows ⁇ 5 columns) in the reflection region 49, and are mounted on a so-called COB (Chip On Board). Each LED chip 3 is wire-bonded to the wiring 13 or the adjacent LED chip 3 with a fine gold wire or the like.
- the back surface (lower surface) of the LED chip 3 is fixed to the convex mounting portion 47 with a high heat conductive adhesive or the like. According to the LED package 1 of this configuration example, heat from the LED chip 3 can be efficiently radiated to the package substrate 2 via the convex mounting portion 47, so that it is possible to provide an LED package with excellent heat dissipation. It becomes.
- FIG. 22 is a side sectional view showing an LED package according to a twelfth configuration example.
- This LED package 1 is similar to the eleventh configuration example in that a plurality of LED chips 3 are COB-mounted, but differs in that a metal thin film layer 50 provided on the upper surface of the package substrate 2 is provided.
- a metal thin film layer 50 made of silver, chrome, nickel, aluminum or the like is formed on the upper surface of the package substrate 2 by plating, vapor deposition, or painting.
- the thickness of the white insulating layer 14 can be reduced by the amount of the metal thin film layer 50 to enhance the heat dissipation effect.
- the convex placement portion 47 is the same as in the eleventh configuration example, and is formed, for example, by applying and baking a metal paste material such as a copper paste, a silver paste, or a solder paste.
- the metal thin film layer 50 is formed on the substrate by plating, vapor deposition, or painting.
- a metal paste material is drawn and applied to a necessary portion by an ink jet method or a dispenser method, and then fired and metallized to form the convex mounting portion 47.
- White inorganic ink is applied by printing (screen printing or flexographic printing), an ink jet method or a dispenser method on the substrate except for the convex placement portion 47, and baked at 200 ° C. for 60 minutes, for example. Then, a frame substrate which is an assembly of a plurality of package substrates 2 is obtained.
- the wiring 13 is formed by copper foil etching or screen printing.
- the LED chip 3 is mounted on the frame substrate, and electrical connection is performed by wire bonding.
- Resin sealing is performed on the frame substrate, and the LED package 1 is obtained by dividing into pieces with a cutting blade.
- the thickness of the white insulating layer 14 can be reduced, and the heat from the LED chip 3 can be efficiently radiated from the convex mounting portion 47 to the package substrate 2. It is possible to provide an excellent LED package. Further, since the thickness of the white insulating layer 14 can be reduced, it is possible to diversify the application method of the white inorganic ink and increase the efficiency of the manufacturing process.
- FIG. 23 is a side sectional view showing an LED package according to a thirteenth configuration example.
- This LED package 1 is different from the twelfth configuration example in that it does not have the convex mounting portion 47 provided on the upper surface of the package substrate 2 but is provided with the mounting portion 16 instead.
- a metal mounting layer 50 made of silver, chrome, nickel, aluminum, or the like is formed on the upper surface of the package substrate 2 by plating, vapor deposition processing, or coating processing, and then a concave mounting portion where the metal thin film layer 50 is exposed.
- a reflection effect and a heat dissipation effect are realized.
- the reflective effect of the exposed metal thin film layer 50 can be obtained.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Led Device Packages (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
Abstract
Description
発明者は、ナノ粒子化された二酸化珪素(SiO2)と白色無機顔料の配合されたインクを用いることにより、白色無機絶縁材料をインクジェット法やディスペンサー法あるいはスプレーコート法のインクとすることができ、任意のパターン形成や凹凸部への塗布を行うことを可能とした。またナノサイズ化されたことにより、塗布対象の基板、例えば銅板などの微小な凹凸へのインクの周りこみが可能となり、密着性が大幅に向上し、白色絶縁層と金属層の積層構造を形成することが可能となった。
第1の発明は、半導体チップが直接または間接に装着される第1の基板と、第1の基板の表面に形成された反射材として機能する白色絶縁層とを備える半導体装置であって、半導体チップがLEDチップであり、第1の基板は少なくとも表面が金属であり、第1の基板表面にナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層と金属層の積層構造を形成したことを特徴とする半導体装置に関する。ここにいう第1の基板は、半導体チップを有する半導体パッケージが装着されるモジュール基板である場合と、半導体チップが直接装着されるパッケージ基板である場合とがある。第1の基板は、少なくとも表面が金属により構成されていれば足りるから、例えば、上面に金属薄膜層が形成されている基板、水冷構造を有する基板(特許文献4参照)、或いは、水冷構造を有する放熱部材を積層した基板をモジュール基板として用いる場合も含まれる。また、第1の基板には、有機材絶縁層の上面に配線層を形成したパッケージ基板も含まれる。
第3の発明は、第1または2の発明において、前記焼成後の白色絶縁層に含有されるSiO2及び白色無機顔料の割合が、80重量%以上であることを特徴とする。
第4の発明は、第3の発明において、前記焼成後の白色絶縁層に含有される白色無機顔料の割合が40重量%以上であり、SiO2の割合が25重量%以上であることを特徴とする。なお、前記白色無機顔料が平均粒径50nm以下の二酸化チタンであって、粒径が25nm以下の二酸化チタンを含むことが例示される。
第5の発明は、第1ないし4のいずれかの発明において、前記白色無機顔料が、表面が透明絶縁膜でコートされた、二酸化チタンまたは酸化亜鉛の粒子であることを特徴とする。
第6の発明は、第1ないし5のいずれかの発明において、前記白色絶縁層が酸化亜鉛を白色無機顔料とする第1の層と二酸化チタンを白色無機顔料とする第2の層の積層からなり、第1の層を構成する酸化亜鉛粒子が透明絶縁膜でコートされていることを特徴とする。
第8の発明は、第1ないし6のいずれかの発明において、前記第1の基板が、複数の半導体チップが装着されるモジュール基板であり、半導体チップの電極と接続される配線層が前記第1の基板表面に形成された絶縁層上に形成されていることを特徴とする。
第9の発明は、第6の発明において、前記配線層の下に位置する絶縁層が有機絶縁層であることを特徴とする。
第10の発明は、第7の発明において、前記配線層の表面の少なくとも一部が前記白色絶縁層により覆われていることを特徴とする。
第11の発明は、第8の発明において、前記配線層の下に位置する絶縁層が白色絶縁層であることを特徴とする。
第12の発明は、第8ないし11のいずれかの発明において、半導体チップが配置される位置に、金属面が露出する載置部が形成されていることを特徴とする。
第13の発明は、第12の発明において、前記載置部が、凸状載置部であることを特徴とする。
第14の発明は、第8ないし13のいずれかの発明において、前記複数の半導体チップが、隣り合う半導体チップとワイヤボンディング接続されることを特徴とする。
第15の発明は、第7ないし14のいずれかの発明において、前記第1の基板に、無機材料からなる透明なソルダーレジスト層が形成されていることを特徴とする。
第17の発明は、第16の発明において、半導体チップの電極と接続される配線層が前記第1の基板のベース材表面に形成された有機材絶縁層上に形成されており、当該配線層の表面の少なくとも一部が前記白色絶縁層により覆われていることを特徴とする。
第18の発明は、第16または17の発明において、前記第1の基板の凹所の半導体チップが配置される位置に、金属面が露出する載置部が形成されていることを特徴とする。
第19の発明は、第16、17または18の発明において、前記第1及び第2の基板の裏面に当接される放熱板を備えることを特徴とする。
第21の発明は、第20の発明において、前記基板絶縁層が、無機材料からなる高熱伝導フィラーを含浸させたガラスクロスまたはガラス不織布により構成されることを特徴とする。
第22の発明は、第20または21の発明において、前記基板絶縁層および前記上側配線層の側端面が面一であり、前記下側配線層の側端面が前記基板絶縁層の側端面よりも内側に位置することを特徴とする。
第23の発明は、第20、21または22の発明において、前記上側配線層には第一の方向に延出する上側分離部が設けられ、前記下側配線層には第一の方向と異なる第二の方向に延出する部分を含む下側分離部が設けられていることを特徴とする。
第24の発明は、第20ないし23のいずれかの発明において、前記上側配線層と前記下側配線層とがサーマルビアにより連結されていることを特徴とする。
第25の発明は、第20ないし24のいずれかの発明において、前記上側配線層および前記下側配線層の表面に金属薄膜層が施されていることを特徴とする。
第27の発明は、第1ないし26のいずれかの発明において、前記配線が、銀粒子と銅粒子を含有するインクを描画塗布することにより形成されることを特徴とする。
第29の発明は、第28の発明において、前記絶縁層形成工程の前工程として、前記基板の表面に凸状載置部を形成する載置部形成工程を有することを特徴とする。
第30の発明は、LEDチップが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、金属プレートの曲げ加工を行うことにより、一または複数のLEDチップが配置される底部、底部端の両側から立ち上がる壁部及び壁部からほぼ水平方向に延出する縁部を形成して前記基板を構成し、前記基板の表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成し、導電性金属インクを塗布し、焼成することにより、白色絶縁層上に配線を形成し、前記基板の底部にLEDチップを固着し、白色絶縁層上に形成された配線に電気的に接続することを特徴とする半導体装置の製造方法に関する。
第31の発明は、LEDチップが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、金属プレートの表面に、有機材絶縁層の下層と配線層の上層からなる積層構造を形成すると共に、少なくとも当該配線層を分離する分離部を形成し、前記金属プレートの曲げ加工を行うことにより、一または複数のLEDチップが配置される底部、底部端の両側から立ち上がる壁部及び壁部からほぼ水平方向に延出する縁部を形成して前記基板を構成し、LEDチップが電気的に接続される部分を除く前記基板の底部及び壁部の表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成し、前記基板にLEDチップを固着し、前記配線層の配線部分に電気的に接続することを特徴とする半導体装置の製造方法に関する。
第32の発明は、第28ないし31の発明において、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を、インクジェット法、ディスペンサー法、スプレーコート法またはスクリーン印刷法により塗布することを特徴とする。
第33の発明は、一または複数のLEDチップまたは複数のLEDパッケージが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、前記基板のベース材表面に、有機材絶縁層を介して金属層を形成し、金属層をエッチング加工することにより配線パターンを形成し、配線パターンをマスクとして有機材絶縁層をエッチング加工し、前記基板の少なくとも配線パターンの形成されていない部分を含む表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成し、前記基板上にLEDチップまたはLEDパッケージを装着し、配線パターンに電気的に接続することを特徴とする半導体装置の製造方法に関する。
第35の発明は、第34の発明において、前記樹脂の硬度が、ショアD硬度86以上であることを特徴とする。
第36の発明は、一または複数の半導体チップが装着される基板を備える半導体装置の製造方法であって、ガラスクロスまたはガラス不織布に無機材料からなる高熱伝導フィラーを含浸させて基板絶縁層を構成し、基板絶縁層の上側に上側配線層を形成すると共に下側に下側配線層を形成することにより基板を構成し、上側配線層および下側配線層に配線パターンを形成すると共に上側配線層および下側配線層を連結するビアを設け、基板上に半導体チップを装着し、上側配線層に電気的に接続することを特徴とする半導体装置の製造方法に関する。
[1]LEDチップが装着されるパッケージ基板と、パッケージ基板の表面に形成された反射材として機能する金属薄膜層とを備えるLED発光装置であって、当該パッケージ基板が、基板絶縁層と、同層を挟む上側配線層および下側配線層を有し、上側配線層に第一の方向に延出する上側分離部が設けられ、下側配線層に第一の方向とは異なる第二の方向に延出する部分を含む下側分離部が設けられていることを特徴とするLED発光装置。
[2]前記基板絶縁層および前記上側配線層の側端面が面一であり、前記下側配線層の側端面が前記基板絶縁層の側端面よりも内側に位置することを特徴とする[1]に記載のLED発光装置。
[3]前記上側分離部と前記下側分離部とが直交することを特徴とする[1]または[2]に記載のLED発光装置。
[4]前記上側配線層が無機材コーティング層で覆われていることを特徴とする[1]ないし[3]のいずれかに記載のLED発光装置。
[5]前記無機材コーティング層が、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより形成されることを特徴とする[4]に記載のLED発光装置。
また、電気絶縁層が反射材としての役割を奏するので、半導体チップがLEDの場合でも高価な反射材を用いることが不要となり、また反射層を形成するための別途のプロセスが不要となる。
なお、図1では、1個のLEDパッケージ1に1個のLEDチップ3を配置する態様を図示しているが、1個のLEDパッケージ1に複数のLEDチップ3を設けることも当然可能である。
この金属ナノ粒子で配線を行う場合は銀と銅のハイブリッドインクを用いることが好ましい。銀配線へ半田接合すると銀が半田に食われ(溶融半田中へ銀が拡散して)銀配線が断線したり、銀リッチな半田となり接続信頼性に課題がある。このため銀と銅のハイブリッドインクを用いれば、銅リッチ部と半田が接合して界面合金を形成することで半田中への銀拡散を抑制することができる。
第1の特徴は、成膜された白色絶縁層の80重量%以上(好ましくは85重量%以上、より好ましくは90重量%以上、さらに好ましくは95重量%以上)が無機材料で構成されているということである。例えば、90重量%以上が無機材料で構成されているインクを塗布し、焼成すると、有機材料が殆ど存在しない絶縁層を形成することができる。
白色無機粉末は、平均粒径は50nm以下のものを用いることが好ましく、これに粒径が25nm以下のものを含んでいることがより好ましい。かかるナノ粒子化された白色無機粉末は、インクジェット法、ディスペンサー法またはスプレーコート法による塗布に好適である。
粒子表面を透明絶縁膜でコートした白色無機粉末を用いてもよい。透明絶縁膜としては、アルミナコートまたはシリカコートが例示されるが、熱伝導性の観点からはアルミナコートを用いることが好まし。透明絶縁膜でコートされた白色無機粒子の平均粒径は、例えば10nm~5μm(好ましくは1μm以下)であり、コート膜厚は10~50nmである。透明絶縁膜でコートすることにより、酸化チタンの有する触媒効果によるLEDの透明樹脂の劣化の問題の低減も期待できる。
LEDパッケージ1は、拡径された凹所22を有するパッケージ基板2の表面に白色絶縁層24を形成し、白色絶縁層24の上に配線23を描画形成し、この配線23とLEDチップ3をワイヤボンディングしたものを樹脂封止して構成される。
なお、底部端から左右前後の壁部の立ち上げは、任意の形状ないし角度とすることができ、接続電極26が平板状の底部より上方に位置できるように、例えば、斜め上方に直線的に、或いは湾曲させて立ち上がらせてもよい。
まず、(a)に示すように、モジュール基板12の開口17にLEDパッケージ1が嵌着される。縁部25の裏面とモジュール基板12の表面を高熱伝導性接着材等により固着してもよい。続いて、(b)に示すように、LEDパッケージ1の縁部25とモジュール基板12上の配線13との間を絶縁接着材18で埋め、この絶縁接着材18の上に半田等による電気接続部19を設け、一対の接続電極(外部接続電極)26とモジュール基板上の配線13を電気的に接続する。最後に、(c)に示すように、パッケージ基板2及びモジュール基板12の裏面と放熱板29の表面を当接させて固定する。各基板2,12の裏面と放熱板29の表面が離間すると放熱効果が削減されるので、各基板2,12の裏面と放熱板29の表面を、高熱伝導性接着材、半田接続等により固着することが好ましい。
以上の如く構成される第2の構成例によれば、LEDチップ3から発生した熱は、パッケージ基板2及びモジュール基板12を介して放熱板29より放熱されるので、LEDチップ3の発光強度や集積度の制約を解消することが可能となる。
パッケージ基板2は、熱伝導性および電気特性に優れる材料(例えば、銅板またはアルミ板)により構成され、白色絶縁層14が設けられていない凹状の載置部16が形成されている。第3の構成例では、裏面が絶縁されたLEDチップ3が、白色絶縁層14が設けられていない載置部16に設置されることから、LEDチップ3の裏面からの放熱性が良好である。なお、載置部16に代えて、第10の構成例で後述する凸状載置部47を設けてもよい。
以上に説示した第3の構成例の放熱構造は、LEDチップを含む発熱量の多い半導体チップに好適である。例えば、LEDチップをパワー半導体チップに置き変え、半導体装置を構成してもよい。
LEDパッケージ1は、パッケージ基板2上の凹状の載置部16にLEDチップ3が直接配置され、熱伝導性接着材(例えば、窒化アルミなどのセラミックや金属からなる熱伝導性フィラーが充填されたもの)により固着される。パッケージ基板2は、載置部16を除く表面に白色絶縁層24が形成されており、白色絶縁層24上には必要箇所に配線23が設けられている。LEDパッケージ1は、LEDチップ3と配線23が電気的に接続された後、透明樹脂5で封止することにより構成される。透明樹脂5による封止は、LEDチップ3とその近傍の配線23及び白色絶縁層24のみを覆うように行われ、露出するLEDパッケージ両端の配線23が接続電極26を構成する。パッケージ基板2の両端部は、パッケージ基板上の接続電極26とモジュール基板上の配線13をつなぐように絶縁接着材18により覆われる。この絶縁接着材18の上に、パッケージ基板上の接続電極26とモジュール基板上の配線13を接続する電気接続部19が設けられている。電気接続部19は、導電性金属インク(例えば、銀と銅を混合したハイブリッドインク)をインクジェット法やディスペンサー法などで描画塗布した後、焼成して金属化させることにより形成される。第4の例でも必要に応じて、パッケージ基板上にソルダーレジスト層15を形成する。
(a)のモジュール基板12は、LEDパッケージ1を嵌着するための開口17が複数設けられている。これら開口17は、例えば、打ち抜き加工(パンチング)で形成される。配線13は、開口17を形成する前、或いは、開口17を形成した後に描画塗布等により形成される。
(b)のモジュール基板12は、当該基板上にLEDパッケージ1が直接配置されるため、開口17は設けられていない。
(a)(b)のいずれのモジュール基板12も、LEDパッケージ1が装着された後、LEDパッケージ1の接続電極26と配線13を電気的に接続配線することにより、LED照明モジュール11が製造される。
(a)のLED照明モジュール11は、LEDチップ3の表面(下面)に設けられた電極(例えばスタッドバンプ)が、モジュール基板12上に形成された配線13と半田等で接続されてフェイスダウン実装される。所謂フリップチップである。このフリップチップ実装ではフェイスダウンのため、チップ表面が下側になる。なお、フリップチップ実装では、チップはバンプを介して配線に接続されるため基板との間に僅かな隙間ができ、この隙間を埋める手段として樹脂等をアンダーフィルする場合があるが、本願においては図示省略する。モジュール基板12のベース材は、熱伝導性および電気特性に優れる材料であり、例えば、銅板またはアルミ板により構成される。配線13は、公知の有機系の材料(例えば、ポリイミド)からなる有機材絶縁層30の上に形成されている。モジュール基板12のベース材表面の配線13及び有機材絶縁層30が設けられていない部分には、上述した白色絶縁層14が塗布により形成されている。LEDチップ3の下面の配線13に接触していない部分は、白色絶縁層14に当接あるいはアンダーフィラーを介して当接しており、白色絶縁層14を介してモジュール基板12から放熱される。透明樹脂5は、取り外し可能な型枠内、或いは、固設した囲み部材内に透明樹脂を充填し形成する。
(c)のLED照明モジュール11は、LEDチップ3が配線13とワイヤボンド接続される。モジュール基板12、配線13及び、白色絶縁層14は、(a)と同じ構成である。LEDチップ3の裏面(下面)は、モジュール基板12の上面に高熱伝導性接着材等により固設される。
まず、基板上に、有機材絶縁層(例えば、ポリイミド層)と銅箔層を形成する(STEP1)。例えば金属板上に熱可塑性ポリイミド膜と銅箔を積層して、高温加圧(例えば350℃で20分)して形成する。
次に、貼り付けた銅箔の加工を行って、パターニング加工を行う(STEP2)。例えば、この加工のために、ホトリソグラフィ技術を用いる。銅箔の上にレジストを塗布し、パターンを露光、現像してさらにエッチングを行い、レジストを除去して、銅箔除去部を形成する。
次に、銅箔をマスクにして有機材絶縁層のエッチングを行う(STEP3)。ポリイミドエッチング用の溶液としては例えばアミン系のものがよく使用される。
白色絶縁層をこのような積層構造とした理由は、白色無機顔料を酸化亜鉛とする層だけでは反射率の満足が得られない場面が想定される一方、熱伝導的に優れた酸化亜鉛の特性を生かす点にある。すなわち、酸化亜鉛を白色無機顔料として用いた絶縁層を下層14aとし、反射率のよい二酸化チタンを白色無機顔料として用いた絶縁層を上層14bとすることにより、低熱抵抗で反射率も良い特性を有する白色絶縁層を得ることを可能とした。このとき酸化亜鉛粒子は透明絶縁膜コートが不可欠であるが、二酸化チタン粒子は透明絶縁膜コートを設けてもよいし設けなくてもよい。積層構造に使用する熱伝導に優れた白色無機材料としては酸化亜鉛粒子に代えて酸化マグネシュームあるいは二酸化チタンより高熱伝導の白色無機材料でも良い。
なお、図10では、下層14aと有機材絶縁層30厚さおよび上層14bと配線13の厚さを同じに描いているがこれに限定されず、下層14aと上層14bの厚さは、熱伝導性能、反射性能および絶縁性能の観点から適宜決定される。
ところで、図1に示す構成のLEDパッケージ1は、MAP(Mold Array Package)工法と呼ばれる複数のLEDパッケージを一括して封止する生産方式を用いて製造コストの低減を図ることが可能である。しかし、このLEDパッケージ1においては、パッケージ基板2が分離部28a、28bにより分断されているため、パッケージ基板2が脱落しやすいという問題がある。
近年、電子機器の小型化・軽量化の要請から、CSP(Chip Size Package)が求められているが、図1に示す構成のLEDパッケージ1では、機械的強度をするためにパッケージ基板の面積を一定以上確保する必要があり、CSPを実現することが難しかった。セラミック基板を用いた場合、強度の点は改善されるが、低コスト・高放熱を実現することは難しい。本構成例では、MAP工法で生産することができ、パッケージ基板2の面積を一定以下としても脱落の問題が生じない構造を有する表面実装型のLEDパッケージ1を開示する。
有機材絶縁層30は、ポリイミド系樹脂、オレフィン系樹脂、ポリエステル系樹脂、およびこれらの混合物もしくは変性物から選択される1種以上の樹脂を用いることができる。有機材絶縁層30の厚さは、絶縁性と熱伝導性の調和から決せられ、例えば、これらの樹脂を用いた場合、10~60μm、好ましくは10~30μmとする。
なお、有機材絶縁層30は、第9の構成例で後述する基板絶縁層42に置き換えてもよい。
前記オレフィン系樹脂としては、例えば、ポリエチレン、ポリプロピレン、ポリイソブチレン、ポリブタジエン、ポリイソプレン、シクロオレフィン系樹脂、これらの樹脂の共重合体等が挙げられる。
前記ポリエステル系樹脂としては、ポリエチレンテレフタレート、ポリブチレンテレフタレート、ポリエチレンナフタレート、液晶ポリエステル等を挙げることができる。
耐久性の観点からは、耐圧性、耐熱性および吸水性・吸湿性に優れた樹脂を用いることが好ましい。オレフィン系樹脂やポリエステル系樹脂は、ポリイミド系樹脂と比べ吸水性・吸湿性に優れている。
配線層32a、32bは、必ずしも有機材絶縁層30の全面を覆って設けなくともよく、LEDチップ3を電気接続するために必要な領域(ランド部分)にのみ設けるようにしてもよい。配線層32a、32bの表面は、金属メッキ(金メッキ、銀メッキ、ロジュームメッキまたは半田メッキ)を施すことが好ましい。基板焼成時の酸化防止とボンディング性を確保するためである。
切欠部34は、後述する切断用刃物による切断により、配線層32aと配線層32bとがショートするのを防ぐために設けられている。
(1)有機材絶縁層30の上下面に、銅箔からなる配線層32a、32bを形成してなる積層体を作製する。配線層32a、32bを積層する方法に特に制限はなく、圧延による積層、メッキ、蒸着等の方法を用いることができ、また樹脂付き金属箔からなる積層膜を用いることも可能である。
(2)作製した積層体にドリル等の器具でビア33を設ける。続いて、メッキや導電性ペーストのスクリーン印刷等の方法でビア33を放熱性のよい導電性材料(例えば、半田、銅、銀等)で埋める。
(3)配線層32a、32b上にレジストを塗布し、パターンを露光、現像してさらにエッチングを行い、レジストを除去して、配線層32a、32bを完成させる。なお、(2)と(3)の順番は逆にしてもよいし、表裏のパターンと一体でビアをメッキしてもよい。
(4)チップと配線とを接続する領域の電気接続(ワイボンドあるいはフリップチップ)を容易にするための表面処理を行う。例えば表面処理として部分銀メッキや銀ペーストの塗布・焼成、あるいは銀インク塗布・焼成が挙げられる。この工程は(8)の後に行っても良い。
(5)配線層32a上に、白色無機インクをスクリーン印刷等により塗布し、白色絶縁層14を形成する。
(6)これまでの工程で得られた多数個取り基板を低温短時間(例えば、40℃×10分)で焼成する。以上の工程は、フープラインで行うことができる。
(7)多数個取り基板を切断用刃物により切断し、複数個のパッケージ基板2の集合体であるフレーム基板を得る。
(8)フレーム基板を高温長時間(例えば、200℃×60分)で焼成する。ここまでの工程によりチップ搭載前のフレーム基板が完成する。このとき好ましくは基板接続のための電極となる下面銅箔が酸化されるのを防ぐために、還元雰囲気(例えば窒素と水素4%以下)で焼成を行うと良い。すでに金属メッキで電極パターンが覆われている場合はこの限りでない。
(9)フレーム基板にLEDチップ3を搭載し、ワイヤボンディング(またはフリップチップ)により電気接続を行う。
(10)フレーム基板に対し、トランスファーモールド法等により一括樹脂封止を行う。
(11)フレーム基板を分割線35に沿って切断用刃物により分割(ダイシング)することで、LEDパッケージ1を得る。図12にダイシング方法と個片化されたLEDパッケージ1のイメージ図を示す。
図14は、LEDチップ3がフリップチップ実装される変形例である。この例では、LEDチップ3が配線層32aの白色絶縁層非形成部分に電気接続部31で接続されてフリップチップ実装される。
図15は、LEDチップ3上に蛍光体を配置した変形例である。この例ではLEDチップ上に蛍光体38が配置されている。透明樹脂5は、蛍光体を混入しない場合と蛍光体を混入する場合とがある。後者の場合、LEDチップ3上の蛍光体38の色(例えば、黄色)と透明樹脂5に混入する蛍光体を異なる色(例えば、青色)とすることで、色のかけあわせにより所望の色(例えば、白色)を得ることができる。
本構成例に係るLEDパッケージ1は、パッケージ基板2が有機材絶縁層30と、同層を挟んで設けられた配線層32a、32bと、配線層32a、32bを接続するビア33と、切欠部34とを有している点で第7の構成例と同様である。しかし、本構成例に係るLEDパッケージ1は、配線層32aの上面に銀メッキ層(金属薄膜層)37が形成されている点で第7の構成例と相違する。
LEDチップ3を電気接続するために必要な領域(ランド部分)以外の銀メッキ層37表面には、必要に応じて上述した透明な無機材料からなるソルダーレジスト層15を設けてもよい。
また、銀メッキ層37に代えて白色絶縁層14を配線層32aの上面に形成するようにしてもよい。
ビア33の内孔は金属材料(例えば、銅)で埋められている。放熱の観点から、LEDチップ3の直下または近傍を含むようにビア33を設けることが好ましい。ビア33は、断面積の小さい柱状のものを多数設けてもよいし、断面積の大きい柱状のものを小数設けてもよい。
本構成例のLEDパッケージ1は、蛍光体を含有したレンズ状の樹脂カバー39を備える点に特徴がある。
剛性確保のため、樹脂カバー39の端部開口面積はできるだけパッケージサイズに近くすることが好ましい。樹脂カバー39内の空間には不活性ガス(例えば、窒素、アルゴンなど)を封入しても良い。
配線層32aの上面には、LEDチップ3を電気接続するために必要な領域(ランド部分)を除き、上述した白色絶縁層14が塗布形成されている。白色絶縁層14に代えて上述した透明な無機材料からなるソルダーレジスト層15を設けてもよい。
本構成例のLEDパッケージ1によれば、蛍光体をLEDチップ3から離すことにより発熱の影響を避けることができ、また蛍光体の使用量を減らすことができる。
パワー半導体素子は、他の半導体素子と比べ発熱量が多いので、金属板などからなる放熱部材により効率よく熱を放散することが必要である。
第10の構成例に係るパワー半導体パッケージ41が搭載されるパッケージ基板40は、基板絶縁層42と、同層を挟んで設けられた配線層32a、32bと、配線層32a、32bを接続するビア33と、切欠部34とを有している。
基板絶縁層42の厚さは、絶縁性と熱伝導性の調和から決せられ、例えば、12~30μmとする。ガラスクロスまたはガラス不織布は、低誘電特性を有するプリント配線基板用のものを用いることが好ましい。
なお、無機絶縁層44は、搭載する半導体チップがパワー半導体の場合かつ耐電圧性が不要の場合は無くても良い。
本構成例のパワー半導体パッケージ41によれば、材料の全てが無機材からなる半導体基板を提供することが可能となる。また、配線層や無機絶縁層の形成を印刷等により行うことができるので、低コストである。
このLEDパッケージ1は、複数のLEDチップ3が搭載される点で第5の構成例と類似するが、パッケージ基板2の上面に設けられた凸状載置部47を備える点で主に相違する。
反射領域49は、少なくとも表面に光反射性が付与されたダム材48により囲まれており、ダム材48の内側には透明樹脂5が充填される。ダム材48は、製造時において封止樹脂の流動を防ぐもので、樹脂や金属材料などで構成する。なお、本構成例ではダム材48は固設されているが、これとは異なり、ダム材48を取り外し可能に設置してもよい。なお、透明樹脂5には蛍光体を混合しても良い。
本構成例のLEDパッケージ1によれば、LEDチップ3からの熱を凸状載置部47を介してパッケージ基板2に効率よく放熱できるので、放熱性に優れたLEDパッケージを提供することが可能となる。
このLEDパッケージ1は、複数のLEDチップ3がCOB実装される点は第11の構成例と同様であるが、パッケージ基板2の上面に設けられた金属薄膜層50を備える点で相違する。
本構成例では、パッケージ基板2上面に、銀、クローム、ニッケル、アルミ等からなる金属薄膜層50がメッキや蒸着加工、塗装加工により形成されている。金属薄膜層50の分、白色絶縁層14の厚みを肉薄とし放熱効果を高めることができる。
凸状載置部47は、第11の構成例と同様であり、例えば、銅ペースト、銀ペースト、半田ペースト等の金属ペースト材料を塗布、焼成することにより形成される。
(1)基板上に、メッキや蒸着加工、塗装加工により金属薄膜層50を形成する。
(2)金属薄膜層50上に、金属ペースト材料をインクジェット法やディスペンサー法などで必要箇所に描画塗布した後、焼成して金属化させることにより凸状載置部47を形成する。
(3)基板上の凸状載置部47を除く箇所に、白色無機インクを印刷(スクリーン印刷或いはフレキソ印刷)、インクジェット法またはディスペンサー法により塗布し、例えば、200℃×60分で焼成して、複数個のパッケージ基板2の集合体であるフレーム基板を得る。
(4)銅箔エッチングまたはスクリーン印刷などにより配線13を形成する。
(5)フレーム基板にLEDチップ3を搭載し、ワイヤボンディングにより電気接続を行う。
(6)フレーム基板に対し樹脂封止を行い、切断用刃物により個片化することで、LEDパッケージ1を得る。
このLEDパッケージ1は、パッケージ基板2の上面に設けられた凸状載置部47を有さず、代わりに載置部16が設けられている点で第12の構成例と相違する。
本構成例は、パッケージ基板2上面に、銀、クローム、ニッケル、アルミ等からなる金属薄膜層50をメッキや蒸着加工、塗装加工により形成し、次いで金属薄膜層50が露出する凹状の載置部16を設けることで、反射効果と放熱効果を実現している。
本構成例によれば、載置部16の面積がLEDチップ3の底面積よりも多少大きい場合でも、露出する金属薄膜層50の反射効果を得ることができる。
2 パッケージ基板
3 LEDチップ
4 白色樹脂
5 透明樹脂
11 LED照明モジュール(LEDモジュール)
12 モジュール基板(配線基板)
13 配線
14 白色絶縁層
15 ソルダーレジスト層
16 載置部
17 開口
18 絶縁接着材
19 電気接続部
20 高熱伝導性接着材
21 金属プレート
22 凹所
23 配線
24 白色絶縁層
25 縁部
26 接続電極
27 配線非形成部
28 分離部
29 放熱板
30 有機材絶縁層
31 電気接続部
32 配線層
33 ビア
34 切欠部
35 分割線
36 ランド
37 銀メッキ層
38 蛍光体
39 樹脂カバー
40 パッケージ基板
41 パワー半導体パッケージ
42 基板絶縁層
43 パワー半導体チップ
44 無機絶縁層
45 封止樹脂
46 モジュール基板
47 凸状載置部
48 ダム材
49 反射領域
50 金属薄膜層
Claims (36)
- 半導体チップが直接または間接に装着される第1の基板と、第1の基板の表面に形成された反射材として機能する白色絶縁層とを備える半導体装置であって、
半導体チップがLEDチップであり、
第1の基板は少なくとも表面が金属であり、第1の基板表面にナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層と金属層の積層構造を形成したことを特徴とする半導体装置。 - 半導体チップが直接または間接に装着される第1の基板と、第1の基板の表面に形成された白色絶縁層とを備える半導体装置であって、
第1の基板は少なくとも表面が金属であり、第1の基板表面にナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層と金属層の積層構造を形成したことを特徴とする半導体装置。 - 前記焼成後の白色絶縁層に含有されるSiO2及び白色無機顔料の割合が、80重量%以上であることを特徴とする請求項1または2に記載の半導体装置。
- 前記焼成後の白色絶縁層に含有される白色無機顔料の割合が40重量%以上であり、SiO2の割合が25重量%以上であることを特徴とする請求項3に記載の半導体装置。
- 前記白色無機顔料が、表面が透明絶縁膜でコートされた、二酸化チタンまたは酸化亜鉛の粒子であることを特徴とする請求項1ないし4のいずれかに記載の半導体装置。
- 前記白色絶縁層が酸化亜鉛を白色無機顔料とする第1の層と二酸化チタンを白色無機顔料とする第2の層の積層からなり、第1の層を構成する酸化亜鉛粒子が透明絶縁膜でコートされていることを特徴とする請求項1ないし5のいずれかに記載の半導体装置。
- 前記第1の基板が、半導体チップを有する半導体パッケージが装着されるモジュール基板であり、前記白色絶縁層の上に、半導体パッケージの電極と接続される配線のパターンが形成されていることを特徴とする請求項1ないし6のいずれかに記載の半導体装置。
- 前記第1の基板が、複数の半導体チップが装着されるモジュール基板であり、半導体チップの電極と接続される配線層が前記第1の基板表面に形成された絶縁層上に形成されていることを特徴とする請求項1ないし6のいずれかに記載の半導体装置。
- 前記配線層の下に位置する絶縁層が有機絶縁層であることを特徴とする請求項8に記載の半導体装置。
- 前記配線層の表面の少なくとも一部が前記白色絶縁層により覆われていることを特徴とする請求項9に記載の半導体装置。
- 前記配線層の下に位置する絶縁層が白色絶縁層であることを特徴とする請求項8に記載の半導体装置。
- 半導体チップが配置される位置に、金属面が露出する載置部が形成されていることを特徴とする請求項8ないし11のいずれかに記載の半導体装置。
- 前記載置部が、凸状載置部であることを特徴とする請求項12に記載の半導体装置。
- 前記複数の半導体チップが、隣り合う半導体チップとワイヤボンディング接続されることを特徴とする請求項8ないし13のいずれかに記載の半導体装置。
- 前記第1の基板に、無機材料からなる透明なソルダーレジスト層が形成されていることを特徴とする請求項7ないし14のいずれかに記載の半導体装置。
- 前記第1の基板が、一または複数の半導体チップが配置される前記白色絶縁層が形成された凹所を有するパッケージ基板であり、さらに、第1の基板が嵌着される開口を有する第2の基板を備えることを特徴とする請求項1ないし6のいずれかに記載の半導体装置。
- 半導体チップの電極と接続される配線層が前記第1の基板のベース材表面に形成された有機材絶縁層上に形成されており、当該配線層の表面の少なくとも一部が前記白色絶縁層により覆われていることを特徴とする請求項16に記載の半導体装置。
- 前記第1の基板の凹所の半導体チップが配置される位置に、金属面が露出する載置部が形成されていることを特徴とする請求項16または17に記載の半導体装置。
- 前記第1及び第2の基板の裏面に当接される放熱板を備えることを特徴とする請求項16、17または18に記載の半導体装置。
- 前記第1の基板が、一または複数の半導体チップが配置されるパッケージ基板であり、当該パッケージ基板が、基板絶縁層と、同層の上層に設けられた上側配線層および/または同層の下層に設けられた下側配線層を有することを特徴とする請求項1ないし6のいずれかに記載の半導体装置。
- 前記基板絶縁層が、無機材料からなる高熱伝導フィラーを含浸させたガラスクロスまたはガラス不織布により構成されることを特徴とする請求項20に記載の半導体装置。
- 前記基板絶縁層および前記上側配線層の側端面が面一であり、前記下側配線層の側端面が前記基板絶縁層の側端面よりも内側に位置することを特徴とする請求項20または21に記載の半導体装置。
- 前記上側配線層には第一の方向に延出する上側分離部が設けられ、前記下側配線層には第一の方向と異なる第二の方向に延出する部分を含む下側分離部が設けられていることを特徴とする請求項20、21または22に記載の半導体装置。
- 前記上側配線層と前記下側配線層とがサーマルビアにより連結されていることを特徴とする請求項20ないし23のいずれかに記載の半導体装置。
- 前記上側配線層および前記下側配線層の表面に金属薄膜層が施されていることを特徴とする請求項20ないし24のいずれかに記載の半導体装置。
- 前記白色絶縁層の厚さが、10~150μmであることを特徴とする請求項1ないし25のいずれかに記載の半導体装置。
- 前記配線が、銀粒子と銅粒子を含有するインクを描画塗布することにより形成されることを特徴とする請求項1ないし26のいずれかに記載の半導体装置。
- LEDパッケージが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、
前記基板の表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成する絶縁層形成工程、
導電性金属インクを塗布し、焼成することにより、白色絶縁層上に配線を形成する配線形成工程、
基板上にLEDチップを装着し、白色絶縁層上に形成された配線に電気的に接続するチップ装着工程、
を有することを特徴とする半導体装置の製造方法。 - 前記絶縁層形成工程の前工程として、前記基板の表面に凸状載置部を形成する載置部形成工程を有することを特徴とする請求項28に記載の半導体装置の製造方法。
- LEDチップが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、
金属プレートの曲げ加工を行うことにより、一または複数のLEDチップが配置される底部、底部端の両側から立ち上がる壁部及び壁部からほぼ水平方向に延出する縁部を形成して前記基板を構成し、
前記基板の表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成し、導電性金属インクを塗布し、焼成することにより、白色絶縁層上に配線を形成し、
前記基板の底部にLEDチップを固着し、白色絶縁層上に形成された配線に電気的に接続することを特徴とする半導体装置の製造方法。 - LEDチップが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、
金属プレートの表面に、有機材絶縁層の下層と配線層の上層からなる積層構造を形成すると共に、少なくとも当該配線層を分離する分離部を形成し、
前記金属プレートの曲げ加工を行うことにより、一または複数のLEDチップが配置される底部、底部端の両側から立ち上がる壁部及び壁部からほぼ水平方向に延出する縁部を形成して前記基板を構成し、
LEDチップが電気的に接続される部分を除く前記基板の底部及び壁部の表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成し、
前記基板にLEDチップを固着し、前記配線層の配線部分に電気的に接続することを特徴とする半導体装置の製造方法。 - ナノ粒子化されたSiO2及び白色無機顔料を含む液材を、インクジェット法、ディスペンサー法、スプレーコート法またはスクリーン印刷法により塗布することを特徴とする請求項28ないし31のいずれかに記載の半導体装置の製造方法。
- 一または複数のLEDチップまたはLEDパッケージが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、
前記基板のベース材表面に、有機材絶縁層を介して金属層を形成し、金属層をエッチング加工することにより配線パターンを形成し、配線パターンをマスクとして有機材絶縁層をエッチング加工し、
前記基板の少なくとも配線パターンの形成されていない部分を含む表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成し、
前記基板上にLEDチップまたはLEDパッケージを装着し、配線パターンに電気的に接続することを特徴とする半導体装置の製造方法。 - 一または複数のLEDチップまたはLEDパッケージが装着される基板と、当該基板の表面に形成された白色絶縁層とを備える半導体装置の製造方法であって、
多数個取り基板を構成する基板絶縁層の上側に上側配線層を形成すると共に下側に下側配線層を形成し、
上側配線層および下側配線層に配線パターンを形成すると共に上側配線層および下側配線層を連結するビアを設け、
上側配線層の電気接続部を除く表面に、ナノ粒子化されたSiO2及び白色無機顔料を含む液材を塗布し、焼成することにより、白色絶縁層を形成し、
前記多数個取り基板上に多数個のLEDチップを装着し、それぞれを電気接続部に電気的に接続し、
前記多数個取り基板を樹脂で一括封止し、分割して個片化することを特徴とする半導体装置の製造方法。 - 前記樹脂の硬度が、ショアD硬度86以上であることを特徴とする請求項34に記載の半導体装置の製造方法。
- 一または複数の半導体チップが装着される基板を備える半導体装置の製造方法であって、
ガラスクロスまたはガラス不織布に無機材料からなる高熱伝導フィラーを含浸させて基板絶縁層を構成し、
基板絶縁層の上側に上側配線層を形成すると共に下側に下側配線層を形成することにより基板を構成し、
上側配線層および下側配線層に配線パターンを形成すると共に上側配線層および下側配線層を連結するビアを設け、
基板上に半導体チップを装着し、上側配線層に電気的に接続することを特徴とする半導体装置の製造方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201280038340.2A CN103828076B (zh) | 2011-08-01 | 2012-07-31 | 半导体装置及其制造方法 |
| US14/236,584 US9812621B2 (en) | 2011-08-01 | 2012-07-31 | Semiconductor device and fabrication method for same |
| JP2013526927A JP5456209B2 (ja) | 2011-08-01 | 2012-07-31 | 半導体装置及びその製造方法 |
| EP12820247.0A EP2741341B1 (en) | 2011-08-01 | 2012-07-31 | Semiconductor device and fabrication method thereof |
| KR1020147003419A KR101900352B1 (ko) | 2011-08-01 | 2012-07-31 | 반도체 장치 및 그 제조 방법 |
Applications Claiming Priority (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011168734 | 2011-08-01 | ||
| JP2011-168734 | 2011-08-01 | ||
| JP2011-245821 | 2011-11-09 | ||
| JP2011245821 | 2011-11-09 | ||
| JP2012129643 | 2012-06-07 | ||
| JP2012-129643 | 2012-06-07 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2013018783A1 true WO2013018783A1 (ja) | 2013-02-07 |
Family
ID=47629304
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2012/069390 Ceased WO2013018783A1 (ja) | 2011-08-01 | 2012-07-31 | 半導体装置及びその製造方法 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US9812621B2 (ja) |
| EP (1) | EP2741341B1 (ja) |
| JP (2) | JP5456209B2 (ja) |
| KR (1) | KR101900352B1 (ja) |
| CN (1) | CN103828076B (ja) |
| TW (1) | TWI570971B (ja) |
| WO (1) | WO2013018783A1 (ja) |
Cited By (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014232751A (ja) * | 2013-05-28 | 2014-12-11 | 京セラ株式会社 | 発光素子用基板および発光装置 |
| CN104282817A (zh) * | 2013-07-01 | 2015-01-14 | 广镓光电股份有限公司 | 发光二极管组件及制作方法 |
| KR20150042012A (ko) * | 2013-10-10 | 2015-04-20 | 엘지디스플레이 주식회사 | 발광다이오드 어레이 |
| JP2015211092A (ja) * | 2014-04-25 | 2015-11-24 | 四国計測工業株式会社 | 配線基板および半導体装置 |
| JP2016086940A (ja) * | 2014-10-31 | 2016-05-23 | 日立工機株式会社 | 電動集じん機 |
| JP2016105450A (ja) * | 2014-11-21 | 2016-06-09 | 株式会社Steq | Led光源装置およびプロジェクター |
| CN105814703A (zh) * | 2013-12-18 | 2016-07-27 | 夏普株式会社 | 发光装置用基板、发光装置及发光装置用基板的制造方法 |
| CN105874619A (zh) * | 2014-01-10 | 2016-08-17 | 夏普株式会社 | 发光装置用基板、发光装置及发光装置用基板的制造方法 |
| US9698324B2 (en) | 2014-10-24 | 2017-07-04 | Nichia Corporation | Light emitting device, package, and methods of manufacturing the same |
| JP2017126714A (ja) * | 2016-01-15 | 2017-07-20 | 東芝ライテック株式会社 | 発光装置 |
| WO2017209149A1 (ja) * | 2016-05-31 | 2017-12-07 | シチズン電子株式会社 | 発光装置 |
| US10181552B2 (en) | 2015-04-28 | 2019-01-15 | Nichia Corporation | Light emitting device, package, and method for manufacturing these |
| JP2019016740A (ja) * | 2017-07-10 | 2019-01-31 | 新光電気工業株式会社 | リードフレーム、半導体装置、及びリードフレームの製造方法 |
| US10461234B2 (en) | 2016-09-29 | 2019-10-29 | Nichia Corporation | Metal-base substrate, semiconductor device and method for manufacturing the same |
| US10851973B2 (en) | 2017-09-29 | 2020-12-01 | Nichia Corporation | Light-emitting device and method for manufacturing same |
| CN112382206A (zh) * | 2020-11-13 | 2021-02-19 | Tcl华星光电技术有限公司 | 背板及led面板 |
| JP2021125484A (ja) * | 2020-01-31 | 2021-08-30 | 日亜化学工業株式会社 | 面状光源の製造方法 |
Families Citing this family (62)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2014021220A1 (ja) * | 2012-07-30 | 2014-02-06 | 株式会社日立国際電気 | 基板処理装置、半導体装置の製造方法および記録媒体 |
| US10308856B1 (en) | 2013-03-15 | 2019-06-04 | The Research Foundation For The State University Of New York | Pastes for thermal, electrical and mechanical bonding |
| CN104078556B (zh) * | 2013-03-28 | 2017-03-01 | 展晶科技(深圳)有限公司 | 发光二极管封装结构的制造方法 |
| KR20140143701A (ko) * | 2013-06-07 | 2014-12-17 | 서울반도체 주식회사 | 발광 디바이스 및 이의 제조방법 |
| JP2015207754A (ja) * | 2013-12-13 | 2015-11-19 | 日亜化学工業株式会社 | 発光装置 |
| US10276765B2 (en) * | 2013-12-27 | 2019-04-30 | Sharp Kabushiki Kaisha | Substrate for light emitting devices, light emitting device, and method for producing substrate for light emitting devices |
| KR101443870B1 (ko) * | 2014-03-05 | 2014-09-23 | 주식회사 루멘스 | 발광 소자 패키지, 백라이트 유닛, 조명 장치 및 발광 소자 패키지의 제조 방법 |
| US10663142B2 (en) * | 2014-03-31 | 2020-05-26 | Bridgelux Inc. | Light-emitting device with reflective ceramic substrate |
| CN106134297B (zh) | 2014-04-04 | 2019-08-06 | 夏普株式会社 | 发光装置用基板、发光装置及照明装置 |
| WO2015163075A1 (ja) * | 2014-04-23 | 2015-10-29 | シャープ株式会社 | 発光装置用基板、発光装置、及び、発光装置用基板の製造方法 |
| CN113035851B (zh) * | 2014-06-18 | 2022-03-29 | 艾克斯展示公司技术有限公司 | 微组装led显示器 |
| DE102014110473A1 (de) * | 2014-07-24 | 2016-01-28 | Osram Opto Semiconductors Gmbh | Träger für ein elektrisches Bauelement |
| KR101524049B1 (ko) * | 2014-09-05 | 2015-05-29 | 주식회사 루멘스 | 백 플레이트형 모듈 장치와, 백라이트 유닛 및 이의 제조 방법 |
| JP6461991B2 (ja) * | 2014-10-28 | 2019-01-30 | シャープ株式会社 | 基板、発光装置および照明装置 |
| TWI575785B (zh) | 2014-10-30 | 2017-03-21 | 新世紀光電股份有限公司 | 發光裝置 |
| TW201616699A (zh) * | 2014-10-30 | 2016-05-01 | 新世紀光電股份有限公司 | 驅動覆晶發光晶片之電路板及包含其之發光模組 |
| KR101668353B1 (ko) * | 2014-11-03 | 2016-10-21 | (주)포인트엔지니어링 | 칩 기판 및 칩 패키지 모듈 |
| JP6451257B2 (ja) * | 2014-11-21 | 2019-01-16 | 富士電機株式会社 | 半導体装置 |
| TWI559581B (zh) * | 2014-12-11 | 2016-11-21 | 綠點高新科技股份有限公司 | 發光單元、其製造方法及發光裝置 |
| KR102212340B1 (ko) * | 2015-01-02 | 2021-02-05 | (주)포인트엔지니어링 | 렌즈 삽입부 내에 접합 홈을 구비하는 칩 기판 |
| JP6473361B2 (ja) * | 2015-03-25 | 2019-02-20 | スタンレー電気株式会社 | 電子デバイスの製造方法、および、電子デバイス |
| JP6630053B2 (ja) | 2015-03-25 | 2020-01-15 | スタンレー電気株式会社 | 電子デバイスの製造方法 |
| JP6491032B2 (ja) | 2015-04-24 | 2019-03-27 | スタンレー電気株式会社 | 抵抗器の製造方法、および、抵抗器 |
| US10326066B2 (en) * | 2015-10-29 | 2019-06-18 | Kyocera Corporation | Light emitting element-mounting substrate and light emitting apparatus |
| JP6817599B2 (ja) * | 2016-03-10 | 2021-01-20 | パナソニックIpマネジメント株式会社 | Ledモジュール |
| ITUA20164136A1 (it) * | 2016-05-18 | 2016-08-18 | Claudio Sensidoni | Procedimento industriale per il collaggio cob led |
| US20200313049A1 (en) * | 2016-06-21 | 2020-10-01 | Soraa, Inc. | Light emitting diode package |
| US9924592B2 (en) * | 2016-08-18 | 2018-03-20 | Napra Co., Ltd. | Three-dimensional laminated circuit board, electronic device, information processing system, and information network system |
| KR102761525B1 (ko) * | 2016-12-07 | 2025-02-04 | 서울바이오시스 주식회사 | 디스플레이 장치 및 그의 전극 연결 방법 |
| US10120111B2 (en) * | 2016-12-14 | 2018-11-06 | Google Llc | Thin ceramic imaging screen for camera systems |
| JP6857496B2 (ja) | 2016-12-26 | 2021-04-14 | 日亜化学工業株式会社 | 発光装置 |
| JP6724775B2 (ja) * | 2016-12-28 | 2020-07-15 | 凸版印刷株式会社 | 配線基板の個片化方法及びパッケージ用基板 |
| CN110313063B (zh) * | 2017-02-23 | 2023-01-10 | 京瓷株式会社 | 布线基板、电子装置用封装体以及电子装置 |
| US10700252B2 (en) | 2017-04-18 | 2020-06-30 | Bridgelux Chongqing Co., Ltd. | System and method of manufacture for LED packages |
| CN108807352B (zh) * | 2017-05-03 | 2020-07-14 | 申广 | 一种新型led灯丝制作方法 |
| EP3422826A1 (en) * | 2017-06-26 | 2019-01-02 | Koninklijke Philips N.V. | An apparatus and a method of manufacturing an apparatus |
| KR102432213B1 (ko) * | 2017-09-12 | 2022-08-12 | 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 | 발광소자 패키지 |
| DE102018204552A1 (de) * | 2018-03-26 | 2019-09-26 | Schweizer Electronic Ag | Verfahren zur Herstellung einer Leiterplatte und Leiterplatte |
| CN110611020A (zh) * | 2018-06-15 | 2019-12-24 | 中华映管股份有限公司 | 发光元件 |
| KR102193700B1 (ko) * | 2018-07-11 | 2020-12-21 | 엘지전자 주식회사 | 반도체 발광소자를 이용한 디스플레이 장치 |
| CN111352516B (zh) * | 2018-12-24 | 2022-08-19 | 江西卓讯微电子有限公司 | 触摸屏及电子设备 |
| JP7262621B2 (ja) * | 2019-05-23 | 2023-04-21 | シグニファイ ホールディング ビー ヴィ | 固体光源用途用の安定したpcb |
| TWI744893B (zh) * | 2019-05-24 | 2021-11-01 | 啟耀光電股份有限公司 | 電子裝置及其製造方法 |
| CN111987084B (zh) | 2019-05-24 | 2022-07-26 | 方略电子股份有限公司 | 电子装置及其制造方法 |
| CN110290633B (zh) * | 2019-06-05 | 2025-08-15 | 众普森科技(株洲)有限公司 | Pcb板、pcb板的制造方法及电器设备 |
| EP3799539B1 (de) * | 2019-09-27 | 2022-03-16 | Siemens Aktiengesellschaft | Schaltungsträger, package und verfahren zu ihrer herstellung |
| CN112736071A (zh) * | 2019-10-29 | 2021-04-30 | 深圳第三代半导体研究院 | 一种高功率芯片嵌入式封装散热结构及其制备方法 |
| WO2021246389A1 (ja) * | 2020-06-03 | 2021-12-09 | 日亜化学工業株式会社 | 面状光源及びその製造方法 |
| EP4177973A4 (en) | 2020-10-27 | 2023-09-27 | Samsung Electronics Co., Ltd. | Display device, and light source device therefor |
| WO2022092454A1 (ko) * | 2020-10-27 | 2022-05-05 | 삼성전자주식회사 | 디스플레이 장치 및 그 광원 장치 |
| TWI748736B (zh) * | 2020-11-06 | 2021-12-01 | 友達光電股份有限公司 | 發光裝置及其製作方法 |
| KR102823668B1 (ko) * | 2020-11-27 | 2025-06-20 | 엘지전자 주식회사 | 디스플레이 디바이스 |
| CN112670391A (zh) * | 2020-12-31 | 2021-04-16 | 深圳第三代半导体研究院 | 一种发光二极管及其制造方法 |
| TWI820389B (zh) | 2021-02-08 | 2023-11-01 | 隆達電子股份有限公司 | 發光元件封裝體、顯示裝置及製造顯示裝置的方法 |
| TWI820627B (zh) * | 2021-02-08 | 2023-11-01 | 隆達電子股份有限公司 | 顯示裝置及其製造方法 |
| JP7484766B2 (ja) * | 2021-02-19 | 2024-05-16 | 三菱電機株式会社 | 半導体モジュール |
| CN113130466A (zh) * | 2021-03-26 | 2021-07-16 | 杭州美卡乐光电有限公司 | Led显示模组及其制作方法 |
| KR102663687B1 (ko) * | 2021-07-30 | 2024-05-08 | 엘지전자 주식회사 | 발광 소자 패키지의 제조 방법, 디스플레이 장치 및 디스플레이 장치의 제조 방법 |
| CN113690228B (zh) * | 2021-08-05 | 2023-06-23 | 福建天电光电有限公司 | 集成式led发光器件及其制备方法 |
| TWI806218B (zh) * | 2021-11-03 | 2023-06-21 | 群光電子股份有限公司 | 電子裝置及其電路板模組 |
| CN115425139A (zh) * | 2022-08-24 | 2022-12-02 | 苏州工业园区服务外包职业学院 | 一种Mini LED散热片的制备方法 |
| CN119008814A (zh) * | 2024-08-13 | 2024-11-22 | 江西省鑫聚能科技有限公司 | 一种led芯片凸台载板及其生产方法和控制系统 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1168269A (ja) * | 1997-08-12 | 1999-03-09 | Mitsubishi Plastics Ind Ltd | 窪み付きメタルコア印刷回路基板及びこれを用いた照明具 |
| JP2005167086A (ja) * | 2003-12-04 | 2005-06-23 | Daiwa Kogyo:Kk | 発光素子搭載用基板及びその製造方法 |
| JP2006245032A (ja) * | 2005-02-28 | 2006-09-14 | Toyoda Gosei Co Ltd | 発光装置およびledランプ |
| JP2007083723A (ja) * | 2005-09-20 | 2007-04-05 | Seiko Epson Corp | 同一表面上に異なる親水性及び親油性を呈する領域を有する基板の製造方法 |
| JP2009004718A (ja) * | 2007-05-18 | 2009-01-08 | Denki Kagaku Kogyo Kk | 金属ベース回路基板 |
| WO2009008509A1 (ja) * | 2007-07-11 | 2009-01-15 | Nissan Chemical Industries, Ltd. | 無機粒子を含有した液状エポキシ樹脂形成用製剤 |
| JP4904604B1 (ja) * | 2011-02-17 | 2012-03-28 | 国立大学法人九州工業大学 | Ledモジュール装置及びその製造方法 |
Family Cites Families (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3245329B2 (ja) * | 1995-06-19 | 2002-01-15 | 京セラ株式会社 | 半導体素子収納用パッケージ |
| US7368408B2 (en) * | 2004-03-01 | 2008-05-06 | Murata Manufacturing Co., Ltd. | Glass-ceramic composition, glass-ceramic sintered body, and monolithic ceramic electronic component |
| JP4049186B2 (ja) * | 2006-01-26 | 2008-02-20 | ソニー株式会社 | 光源装置 |
| JP4753904B2 (ja) * | 2007-03-15 | 2011-08-24 | シャープ株式会社 | 発光装置 |
| KR101555386B1 (ko) * | 2007-05-18 | 2015-09-23 | 덴끼 가가꾸 고교 가부시키가이샤 | 금속 베이스 회로 기판 |
| JP2009043914A (ja) | 2007-08-08 | 2009-02-26 | Ishida Yukio | 配線板の製造法および配線板 |
| US20110190429A1 (en) | 2007-11-08 | 2011-08-04 | Camtek Ltd. | Coloured ink and a method for formulating a colored ink |
| US8278757B2 (en) | 2008-02-05 | 2012-10-02 | Vorbeck Materials Corporation | Printed electronics |
| JP5160945B2 (ja) | 2008-04-21 | 2013-03-13 | 日本モレックス株式会社 | ヒートパイプおよび電子機器 |
| JP2009289810A (ja) * | 2008-05-27 | 2009-12-10 | Toshiba Lighting & Technology Corp | 照明装置 |
| EP2416389A4 (en) * | 2009-03-31 | 2012-08-01 | Toshiba Lighting & Technology | LIGHT-EMITTING DEVICE AND LIGHTING DEVICE |
| JP5330889B2 (ja) * | 2009-04-14 | 2013-10-30 | 電気化学工業株式会社 | 照明用ledモジュール |
| JP2011009298A (ja) * | 2009-06-23 | 2011-01-13 | Citizen Electronics Co Ltd | 発光ダイオード光源装置 |
| US9048404B2 (en) * | 2009-07-06 | 2015-06-02 | Zhuo Sun | Thin flat solid state light source module |
| JP5680537B2 (ja) * | 2009-08-17 | 2015-03-04 | 日本板硝子株式会社 | 光触媒膜を備えたガラス物品 |
| JP2011054902A (ja) * | 2009-09-04 | 2011-03-17 | Shin-Etsu Chemical Co Ltd | 光半導体ケース形成用白色熱硬化性シリコーン樹脂組成物及び光半導体ケース |
| TWI488891B (zh) * | 2009-12-22 | 2015-06-21 | 三菱化學股份有限公司 | And a material for a resin molded body for a semiconductor light emitting device |
| JP5846408B2 (ja) * | 2010-05-26 | 2016-01-20 | 東芝ライテック株式会社 | 発光装置および照明装置 |
| JP2012064928A (ja) * | 2010-08-18 | 2012-03-29 | Mitsubishi Chemicals Corp | 半導体発光装置用樹脂成形体用材料及び樹脂成形体 |
-
2012
- 2012-07-31 JP JP2013526927A patent/JP5456209B2/ja active Active
- 2012-07-31 KR KR1020147003419A patent/KR101900352B1/ko not_active Expired - Fee Related
- 2012-07-31 CN CN201280038340.2A patent/CN103828076B/zh active Active
- 2012-07-31 EP EP12820247.0A patent/EP2741341B1/en active Active
- 2012-07-31 US US14/236,584 patent/US9812621B2/en active Active
- 2012-07-31 WO PCT/JP2012/069390 patent/WO2013018783A1/ja not_active Ceased
- 2012-08-01 TW TW101127725A patent/TWI570971B/zh not_active IP Right Cessation
-
2014
- 2014-01-07 JP JP2014000886A patent/JP6049644B2/ja active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1168269A (ja) * | 1997-08-12 | 1999-03-09 | Mitsubishi Plastics Ind Ltd | 窪み付きメタルコア印刷回路基板及びこれを用いた照明具 |
| JP2005167086A (ja) * | 2003-12-04 | 2005-06-23 | Daiwa Kogyo:Kk | 発光素子搭載用基板及びその製造方法 |
| JP2006245032A (ja) * | 2005-02-28 | 2006-09-14 | Toyoda Gosei Co Ltd | 発光装置およびledランプ |
| JP2007083723A (ja) * | 2005-09-20 | 2007-04-05 | Seiko Epson Corp | 同一表面上に異なる親水性及び親油性を呈する領域を有する基板の製造方法 |
| JP2009004718A (ja) * | 2007-05-18 | 2009-01-08 | Denki Kagaku Kogyo Kk | 金属ベース回路基板 |
| WO2009008509A1 (ja) * | 2007-07-11 | 2009-01-15 | Nissan Chemical Industries, Ltd. | 無機粒子を含有した液状エポキシ樹脂形成用製剤 |
| JP4904604B1 (ja) * | 2011-02-17 | 2012-03-28 | 国立大学法人九州工業大学 | Ledモジュール装置及びその製造方法 |
Non-Patent Citations (1)
| Title |
|---|
| See also references of EP2741341A4 * |
Cited By (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014232751A (ja) * | 2013-05-28 | 2014-12-11 | 京セラ株式会社 | 発光素子用基板および発光装置 |
| CN104282817A (zh) * | 2013-07-01 | 2015-01-14 | 广镓光电股份有限公司 | 发光二极管组件及制作方法 |
| KR20150042012A (ko) * | 2013-10-10 | 2015-04-20 | 엘지디스플레이 주식회사 | 발광다이오드 어레이 |
| KR102131853B1 (ko) | 2013-10-10 | 2020-07-08 | 엘지디스플레이 주식회사 | 발광다이오드 어레이 |
| CN105814703A (zh) * | 2013-12-18 | 2016-07-27 | 夏普株式会社 | 发光装置用基板、发光装置及发光装置用基板的制造方法 |
| CN105814703B (zh) * | 2013-12-18 | 2019-08-20 | 夏普株式会社 | 发光装置用基板以及发光装置 |
| CN105874619B (zh) * | 2014-01-10 | 2019-08-20 | 夏普株式会社 | 发光装置用基板、发光装置及发光装置用基板的制造方法 |
| CN105874619A (zh) * | 2014-01-10 | 2016-08-17 | 夏普株式会社 | 发光装置用基板、发光装置及发光装置用基板的制造方法 |
| JP2015211092A (ja) * | 2014-04-25 | 2015-11-24 | 四国計測工業株式会社 | 配線基板および半導体装置 |
| US9698324B2 (en) | 2014-10-24 | 2017-07-04 | Nichia Corporation | Light emitting device, package, and methods of manufacturing the same |
| US9847466B2 (en) | 2014-10-24 | 2017-12-19 | Nichia Corporation | Light emitting device, package, and methods of manufacturing the same |
| JP2016086940A (ja) * | 2014-10-31 | 2016-05-23 | 日立工機株式会社 | 電動集じん機 |
| JP2016105450A (ja) * | 2014-11-21 | 2016-06-09 | 株式会社Steq | Led光源装置およびプロジェクター |
| US10804449B2 (en) | 2015-04-28 | 2020-10-13 | Nichia Corporation | Method for manufacturing package, and method for manufacturing light emitting device |
| US10181552B2 (en) | 2015-04-28 | 2019-01-15 | Nichia Corporation | Light emitting device, package, and method for manufacturing these |
| WO2016199804A1 (ja) * | 2015-06-08 | 2016-12-15 | 株式会社Steq | Led光源装置およびプロジェクター |
| JP2017126714A (ja) * | 2016-01-15 | 2017-07-20 | 東芝ライテック株式会社 | 発光装置 |
| WO2017209149A1 (ja) * | 2016-05-31 | 2017-12-07 | シチズン電子株式会社 | 発光装置 |
| US10461234B2 (en) | 2016-09-29 | 2019-10-29 | Nichia Corporation | Metal-base substrate, semiconductor device and method for manufacturing the same |
| US11018288B2 (en) | 2016-09-29 | 2021-05-25 | Nichsa Corporation | Metal-base substrate and semiconductor device |
| JP2019016740A (ja) * | 2017-07-10 | 2019-01-31 | 新光電気工業株式会社 | リードフレーム、半導体装置、及びリードフレームの製造方法 |
| US10851973B2 (en) | 2017-09-29 | 2020-12-01 | Nichia Corporation | Light-emitting device and method for manufacturing same |
| US11112094B2 (en) | 2017-09-29 | 2021-09-07 | Nichia Corporation | Method for manufacturing light-emitting device |
| JP2021125484A (ja) * | 2020-01-31 | 2021-08-30 | 日亜化学工業株式会社 | 面状光源の製造方法 |
| JP7117684B2 (ja) | 2020-01-31 | 2022-08-15 | 日亜化学工業株式会社 | 面状光源の製造方法 |
| CN112382206A (zh) * | 2020-11-13 | 2021-02-19 | Tcl华星光电技术有限公司 | 背板及led面板 |
| US12107200B2 (en) | 2020-11-13 | 2024-10-01 | Tcl China Star Optoelectronics Technology Co., Ltd. | Backplane and light emitting diode panel |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6049644B2 (ja) | 2016-12-21 |
| US20140327024A1 (en) | 2014-11-06 |
| KR101900352B1 (ko) | 2018-09-19 |
| EP2741341A4 (en) | 2015-03-11 |
| JP5456209B2 (ja) | 2014-03-26 |
| EP2741341A1 (en) | 2014-06-11 |
| CN103828076B (zh) | 2017-07-07 |
| KR20140047123A (ko) | 2014-04-21 |
| TWI570971B (zh) | 2017-02-11 |
| US9812621B2 (en) | 2017-11-07 |
| TW201322510A (zh) | 2013-06-01 |
| JPWO2013018783A1 (ja) | 2015-03-05 |
| EP2741341B1 (en) | 2022-11-23 |
| JP2014060462A (ja) | 2014-04-03 |
| CN103828076A (zh) | 2014-05-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5456209B2 (ja) | 半導体装置及びその製造方法 | |
| JP6133856B2 (ja) | Led照明モジュールおよびled照明装置 | |
| CN101673796B (zh) | 光半导体装置及其制造方法 | |
| US9966522B2 (en) | Light-emitting device substrate, light-emitting device, and method for manufacturing light-emitting device substrate | |
| CN102263194A (zh) | 半导体封装与制造半导体封装的方法 | |
| KR20120002916A (ko) | 엘이디 모듈, 엘이디 패키지와 배선기판 및 그 제조방법 | |
| JP4910220B1 (ja) | Ledモジュール装置及びその製造方法 | |
| US9553245B2 (en) | Light emitting device | |
| US20130062656A1 (en) | Thermally enhanced optical package | |
| JP4904604B1 (ja) | Ledモジュール装置及びその製造方法 | |
| TW201511347A (zh) | 發光二極體封裝結構及其製造方法 | |
| TW201246618A (en) | Led module device, method for manufacturing same, led package used for led module device, and method for manufacturing same | |
| JP2013143517A (ja) | 電子部品素子搭載用基板 | |
| JP2025107436A (ja) | 発光モジュール | |
| KR101253183B1 (ko) | 인쇄회로기판, 이를 포함하는 발광 장치 및 그 제조 방법 | |
| US8461614B2 (en) | Packaging substrate device, method for making the packaging substrate device, and packaged light emitting device | |
| CN101546737A (zh) | 化合物半导体元件的封装结构及其制造方法 | |
| TW201318235A (zh) | 加強散熱的光學元件封裝 | |
| CN104350621B (zh) | Led照明模块及led照明装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12820247 Country of ref document: EP Kind code of ref document: A1 |
|
| ENP | Entry into the national phase |
Ref document number: 2013526927 Country of ref document: JP Kind code of ref document: A |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| ENP | Entry into the national phase |
Ref document number: 20147003419 Country of ref document: KR Kind code of ref document: A |
|
| WWE | Wipo information: entry into national phase |
Ref document number: 14236584 Country of ref document: US |