[go: up one dir, main page]

WO2012081237A1 - 半導体装置及びその制御方法 - Google Patents

半導体装置及びその制御方法 Download PDF

Info

Publication number
WO2012081237A1
WO2012081237A1 PCT/JP2011/006961 JP2011006961W WO2012081237A1 WO 2012081237 A1 WO2012081237 A1 WO 2012081237A1 JP 2011006961 W JP2011006961 W JP 2011006961W WO 2012081237 A1 WO2012081237 A1 WO 2012081237A1
Authority
WO
WIPO (PCT)
Prior art keywords
gate electrode
current
ohmic
electrode
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2011/006961
Other languages
English (en)
French (fr)
Inventor
優人 山際
学 柳原
真吾 橋詰
文智 井腰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to JP2012548654A priority Critical patent/JP5654044B2/ja
Publication of WO2012081237A1 publication Critical patent/WO2012081237A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/47FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
    • H10D30/471High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
    • H10D30/475High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/343Gate regions of field-effect devices having PN junction gates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/85Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
    • H10D62/8503Nitride Group III-V materials, e.g. AlN or GaN

Definitions

  • the present invention relates to a semiconductor device and a control method thereof, and more particularly, to a semiconductor device including a semiconductor element capable of flowing a current bidirectionally and a control method thereof.
  • a wide gap semiconductor such as a group III nitride semiconductor represented by GaN or silicon carbide (SiC) has been studied.
  • a wide gap semiconductor has a dielectric breakdown electric field about an order of magnitude higher than that of silicon (Si).
  • AlGaN aluminum gallium nitride
  • GaN gallium nitride
  • 2DEG high mobility two-dimensional electron gas
  • a bidirectional semiconductor device can be formed with a single semiconductor device (see, for example, Patent Document 1). .
  • FIG. 8 is a diagram showing a configuration of a conventional semiconductor element 300 described in Patent Document 1.
  • a conventional semiconductor element 300 includes a substrate 301, a semiconductor layer stack 302, a first electrode 303a, a second electrode 303b, a first gate electrode 304a, and a second gate electrode 304b. Is provided.
  • the semiconductor element 300 causes the power supply voltage to be reduced between the first electrode 303a and the second electrode 303b via the channel.
  • a current can flow in a direction corresponding to the polarity.
  • the conventional semiconductor device has a problem that power consumption increases.
  • a first gate current flows from the first gate electrode toward the channel region immediately below the first gate electrode.
  • a second gate current flows from the second gate electrode toward the channel region immediately below the second gate electrode.
  • the potential of the second gate electrode is higher than the second electrode by the potential difference VGb between the second gate electrode and the second electrode, and higher than the first electrode by the sum of the power supply voltage VSba and the potential difference VGb. .
  • the second gate current flows not only through the second electrode but also through the first electrode.
  • the semiconductor device When the semiconductor device is in a conductive state and the power supply voltage VSba increases, the potential difference between the second gate electrode and the first electrode increases. For this reason, the second gate current increases as the power supply voltage VSba increases. Therefore, the driving power for driving the second gate electrode is increased.
  • the present invention has been made to solve the above-described problems, and an object thereof is to provide a semiconductor device that can suppress an increase in power consumption and a driving method thereof.
  • a semiconductor device is a semiconductor device including a semiconductor element that can flow a current bidirectionally, and the semiconductor element is formed over the substrate and the substrate And a pair of ohmic electrodes formed on or above the semiconductor layer and spaced apart from each other, and between the pair of ohmic electrodes on or above the semiconductor layer.
  • a pair of gate electrodes corresponding to each of the pair of ohmic electrodes, and the semiconductor device further bi-directionally passes the semiconductor element between the pair of ohmic electrodes via the channel region.
  • a control unit configured to make a conductive state in which a current can flow; and when the semiconductor element is in the conductive state, the control unit is configured to be a high one of the pair of ohmic electrodes.
  • the potential of the high-potential side gate electrode which is a potential corresponding to the high-potential-side ohmic electrode
  • a first electric signal is supplied to the high potential side gate electrode so as to be lower than the potential of the low potential side gate electrode which is a gate electrode corresponding to the low potential side ohmic electrode, and A second electric signal is supplied to the low potential side gate electrode.
  • the magnitude of the gate current flowing through the high potential side gate electrode depends on the potential difference between the high potential side ohmic electrode and the high potential side gate electrode. Increase is suppressed and power consumption can be reduced.
  • the magnitude of the saturation current of the current flowing between the pair of ohmic electrodes depends on the potential difference between the low-potential side ohmic electrode and the low-potential side gate electrode. The magnitude of the current can be maintained. Therefore, power consumption can be reduced while maintaining the characteristics of the power supply current and the power supply voltage.
  • control unit includes a first voltage source that generates a first voltage that is equal to or higher than a threshold voltage of the pair of gate electrodes, and a second voltage source that generates a second voltage higher than the first voltage. And the control unit supplies the first voltage as the first electric signal to the high potential side gate electrode, and supplies the second voltage as the second electric signal to the low potential side gate electrode. Also good.
  • a high voltage or a low voltage can be easily supplied between each gate electrode and the corresponding ohmic electrode. Accordingly, since the current flowing from the high potential side gate electrode to the channel region can be reduced while maintaining the characteristics of the power supply current and the power supply voltage, the driving power of the high potential side gate electrode can be suppressed.
  • the control unit may include a first current source that generates a first current for applying a voltage that is equal to or higher than a threshold voltage of the pair of gate electrodes, and a second current that generates a second current larger than the first current. And the controller supplies the first current to the high potential side gate electrode as the first electrical signal and supplies the second current to the low potential side gate electrode as the second electrical signal. May be.
  • the control unit may supply a current for applying a voltage equal to or higher than a threshold voltage of the pair of gate electrodes to the pair of gate electrodes as the first electric signal and the second electric signal.
  • the threshold voltage of the pair of gate electrodes may be positive.
  • the semiconductor element can be in a cut-off state.
  • the semiconductor element may further include a pair of control layers having P-type conductivity formed between the pair of gate electrodes and the semiconductor layer.
  • the threshold voltage of the first gate electrode and the threshold voltage of the second gate electrode can be made positive.
  • the pair of gate electrodes may be in Schottky junction with the semiconductor layer.
  • the threshold voltage of the first gate electrode and the threshold voltage of the second gate electrode can be made positive.
  • the semiconductor element may further include an insulating film formed between the pair of gate electrodes and the semiconductor layer.
  • the threshold voltage of the first gate electrode and the threshold voltage of the second gate electrode can be made positive.
  • the substrate may be a silicon substrate, a sapphire substrate, or a silicon carbide substrate.
  • a method for controlling a semiconductor device is a method for controlling a semiconductor device in which current can flow in both directions.
  • the semiconductor device is formed over a substrate, the channel, and a channel.
  • a pair of gate electrodes corresponding to each of the pair of ohmic electrodes, and the method of controlling the semiconductor device includes a high potential side gate which is a gate electrode corresponding to a high potential side ohmic electrode of the pair of ohmic electrodes
  • a first electric signal is supplied to the electrode, and a second electric signal is applied to the low potential side gate electrode which is a gate electrode corresponding to the low potential side ohmic electrode of the pair of ohmic electrodes.
  • the potential of the high potential side gate electrode when the high potential side ohmic electrode is used as a reference is the low potential side ohmic electrode
  • the first electric signal and the second electric signal are supplied so as to be lower than the potential of the low-potential side gate electrode with reference to.
  • the magnitude of the gate current flowing through the high potential side gate electrode depends on the potential difference between the high potential side ohmic electrode and the high potential side gate electrode. Increase is suppressed and power consumption can be reduced.
  • the magnitude of the saturation current of the current flowing between the pair of ohmic electrodes depends on the potential difference between the low-potential side ohmic electrode and the low-potential side gate electrode. The magnitude of the current can be maintained. Therefore, power consumption can be reduced while maintaining the characteristics of the power supply current and the power supply voltage.
  • the semiconductor device according to the present invention can suppress an increase in power consumption.
  • FIG. 1A is a cross-sectional view showing an example of the configuration of the semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 1B is a cross-sectional view showing an example of the configuration of the semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 2 is a diagram for explaining the behavior of the channel region in the semiconductor device according to the first embodiment of the present invention.
  • FIG. 3A is a diagram showing an example of the relationship between the power supply current ISba and the power supply voltage VSba according to Embodiment 1 of the present invention.
  • FIG. 3B is a diagram showing an example of the relationship between the gate current IGb and the power supply voltage VSba according to Embodiment 1 of the present invention.
  • FIG. 4 is a cross-sectional view showing an example of the configuration of the semiconductor device according to the first modification of the first embodiment of the present invention.
  • FIG. 5 is a cross-sectional view showing an example of the configuration of the semiconductor device according to Modification 2 of Embodiment 1 of the present invention.
  • FIG. 6 is a cross-sectional view showing an example of the configuration of the semiconductor device according to the second embodiment of the present invention.
  • FIG. 7 is a cross-sectional view showing an example of the configuration of a semiconductor device according to a variation of the second embodiment of the present invention.
  • FIG. 8 is a cross-sectional view showing a configuration of a conventional semiconductor element.
  • a semiconductor device includes a semiconductor element having a pair of gate electrodes and a pair of ohmic electrodes, and applying a voltage higher than a threshold voltage to the pair of gate electrodes. And a control unit for bringing the ohmic electrodes into a conductive state.
  • the control unit applies a low voltage to the gate electrode corresponding to the high-potential side ohmic electrode and applies a high voltage to the gate electrode corresponding to the low-potential side ohmic electrode when the semiconductor element is in a conductive state. It is characterized by doing.
  • FIGS. 1A and 1B are cross-sectional views showing an example of the configuration of the semiconductor device 10 according to the first embodiment of the present invention.
  • the semiconductor device 10 includes a semiconductor element 100 and a control unit 120.
  • the semiconductor element 100 can flow a current bidirectionally according to the polarity of the power supply voltage VSba of the power supply 130.
  • a semiconductor element 100 includes a substrate 101, a semiconductor layer stack 102, a first ohmic electrode 104a, a second ohmic electrode 104b, a first gate electrode 105a, and a second gate.
  • the electrode 105b, the first ohmic terminal 106a, the second ohmic terminal 106b, the first gate terminal 107a, the second gate terminal 107b, the first control layer 108a, and the second control layer 108b are provided.
  • the substrate 101 is, for example, a semiconductor substrate such as silicon (Si).
  • the substrate 101 may be a sapphire substrate or a silicon carbide (SiC) substrate.
  • the semiconductor layer stack 102 is formed on the substrate 101 and has a channel region 103.
  • the semiconductor layer stack 102 is made of, for example, GaN / AlGaN.
  • the first ohmic electrode 104a and the second ohmic electrode 104b are a pair of ohmic electrodes formed on or above the semiconductor layer stack 102 so as to be separated from each other.
  • the first ohmic electrode 104a and the second ohmic electrode 104b have, for example, a stacked structure of titanium (Ti) and aluminum (Al).
  • the first gate electrode 105a is one of a pair of gate electrodes formed between the pair of ohmic electrodes on or above the semiconductor layer stack 102. Specifically, the first gate electrode 105a is formed between the first ohmic electrode 104a and the second ohmic electrode 104b.
  • the first gate electrode 105a corresponds to one of a pair of ohmic electrodes. Specifically, the first gate electrode 105a corresponds to the first ohmic electrode 104a, and is formed in a region closer to the first ohmic electrode 104a than the second ohmic electrode 104b.
  • the first gate electrode 105a is made of nickel (Ni), for example.
  • the ohmic electrode and the gate electrode corresponding to the ohmic electrode are a pair of electrodes to which a voltage for forming a channel in the channel region 103 is applied.
  • the first gate electrode 105a corresponding to the first ohmic electrode 104a is supplied with a potential higher than the threshold voltage of the first gate electrode 105a, which is a potential when the first ohmic electrode 104a is used as a reference. In this case, a channel is generated in the channel region 103 below the first gate electrode 105a.
  • the threshold voltage of the first gate electrode 105a is positive, for example.
  • the second gate electrode 105b is the other of the pair of gate electrodes formed between the pair of ohmic electrodes on or above the semiconductor layer stack 102. Specifically, the second gate electrode 105b is formed between the first gate electrode 105a and the second ohmic electrode 104b.
  • the second gate electrode 105b corresponds to the other of the pair of ohmic electrodes. Specifically, the second gate electrode 105b corresponds to the second ohmic electrode 104b, and is formed in a region closer to the second ohmic electrode 104b than the first ohmic electrode 104a.
  • the second gate electrode 105b is made of nickel, for example.
  • the second gate electrode 105b corresponding to the second ohmic electrode 104b has a potential when the second ohmic electrode 104b is used as a reference and is equal to or higher than the threshold voltage of the second gate electrode 105b.
  • a channel is generated in the channel region 103 below the second gate electrode 105b.
  • the threshold voltage of the second gate electrode 105b is positive, for example.
  • the first ohmic terminal 106a is connected to the first ohmic electrode 104a.
  • the first ohmic terminal 106 a is a terminal for connecting a voltage source (or current source) included in the control unit 120 and the power source 130.
  • the second ohmic terminal 106b is connected to the second ohmic electrode 104b.
  • the second ohmic terminal 106 b is a terminal for connecting a voltage source (or current source) included in the control unit 120 and the power source 130.
  • the first gate terminal 107a is connected to the first gate electrode 105a.
  • the first gate terminal 107a is a terminal for connecting a voltage source (or current source) included in the control unit 120.
  • the second gate terminal 107b is connected to the second gate electrode 105b.
  • the second gate terminal 107b is a terminal for connecting a voltage source (or current source) included in the control unit 120.
  • the first control layer 108a is a control layer having P-type conductivity formed between the first gate electrode 105a and the semiconductor layer stack 102.
  • the first control layer 108a is made of, for example, P-GaN.
  • the second control layer 108b is a control layer having P-type conductivity, which is formed between the second gate electrode 105b and the semiconductor layer stack 102.
  • the second control layer 108b is made of, for example, P-GaN.
  • Each of the first control layer 108 a and the second control layer 108 b forms a PN junction with the channel region 103.
  • the control unit 120 is a circuit for bringing the semiconductor element 100 into a conductive state.
  • the conduction state is a state in which a current can flow in both directions through the channel region 103 between the pair of ohmic electrodes (the first ohmic electrode 104a and the second ohmic electrode 104b).
  • the control unit 120 includes voltage sources 121a, 121b, 122a and 122b, and switches 123a and 123b.
  • the voltage source 121a is an example of a first voltage source that generates a first voltage that is equal to or higher than a threshold voltage of a pair of gate electrodes.
  • the voltage source 121a is connected between the first ohmic terminal 106a and the first gate terminal 107a via a switch 123a.
  • the voltage source 121a has a first potential that is the potential of the first gate electrode 105a when the first ohmic electrode 104a is used as a reference, so that the first potential is equal to or higher than the threshold voltage of the first gate electrode 105a.
  • a gate voltage VGa1 is applied between the one gate electrode 105a and the first ohmic electrode 104a.
  • the gate voltage VGa1 is an example of the first voltage, and is a voltage that is equal to or higher than the threshold voltage of the first gate electrode 105a.
  • the voltage source 122a is an example of a second voltage source that generates a second voltage higher than the first voltage.
  • the voltage source 121a is connected between the first ohmic terminal 106a and the first gate terminal 107a via a switch 123a.
  • the voltage source 122a applies the gate voltage VGa2 between the first gate electrode 105a and the first ohmic electrode 104a so that the first potential is equal to or higher than the threshold voltage of the first gate electrode 105a.
  • the gate voltage VGa2 is an example of a second voltage, which is equal to or higher than the threshold voltage of the first gate electrode 105a and higher than the gate voltage VGa1.
  • the switch 123a selects either the voltage source 121a or the voltage source 122a according to the polarity of the power supply voltage VSba of the power supply 130. Specifically, the switch 123a has a high voltage when the power supply voltage VSba of the power supply 130 is positive, that is, when the potential of the second ohmic electrode 104b is higher than the potential of the first ohmic electrode 104a (see FIG. 1A). Source 122a is selected. Further, the switch 123a switches the low voltage source 121a when the power supply voltage VSba of the power supply 130 is negative, that is, when the potential of the second ohmic electrode 104b is lower than the potential of the first ohmic electrode 104a (see FIG. 1B). select.
  • the voltage source 121b is an example of a first voltage source that generates a first voltage that is equal to or higher than a threshold voltage of a pair of gate electrodes.
  • the voltage source 121b is connected between the second ohmic terminal 106b and the second gate terminal 107b via a switch 123b.
  • the voltage source 121b is configured so that the second potential, which is the potential of the second gate electrode 105b with respect to the second ohmic electrode 104b, is equal to or higher than the threshold voltage of the second gate electrode 105b.
  • a gate voltage VGb1 is applied between the two gate electrodes 105b and the second ohmic electrode 104b.
  • the gate voltage VGb1 is an example of the first voltage, and is a voltage equal to or higher than the threshold voltage of the second gate electrode 105b. Further, the gate voltage VGb1 may be equal to the gate voltage VGa1.
  • the voltage source 122b is an example of a second voltage source that generates a second voltage higher than the first voltage.
  • the voltage source 121b is connected between the second ohmic terminal 106b and the second gate terminal 107b via a switch 123b.
  • the voltage source 122b applies the gate voltage VGb2 between the second gate electrode 105b and the second ohmic electrode 104b so that the second potential is equal to or higher than the threshold voltage of the second gate electrode 105b.
  • the gate voltage VGb2 is an example of a second voltage, which is equal to or higher than the threshold voltage of the second gate electrode 105b and higher than the gate voltage VGb1. Further, the gate voltage VGb2 may be equal to the gate voltage VGa2.
  • the switch 123b selects either the voltage source 121b or the voltage source 122b according to the polarity of the power supply voltage VSba of the power supply 130. Specifically, the switch 123b has a low voltage when the power supply voltage VSba of the power supply 130 is positive, that is, when the potential of the second ohmic electrode 104b is higher than the potential of the first ohmic electrode 104a (see FIG. 1A). The source 121b is selected. Further, the switch 123b switches the high voltage source 122b when the power supply voltage VSba of the power supply 130 is negative, that is, when the potential of the second ohmic electrode 104b is lower than the potential of the first ohmic electrode 104a (see FIG. 1B). select.
  • the control unit 120 has a potential when the high-potential-side ohmic electrode of the pair of ohmic electrodes is used as a reference, and the high-potential-side ohmic electrode.
  • the potential of the high-potential-side gate electrode that is the corresponding gate electrode is a potential when the low-potential-side ohmic electrode is used as a reference, and the low-potential-side gate electrode that is the gate electrode corresponding to the low-potential-side ohmic electrode
  • the first electric signal is supplied to the high potential side gate electrode and the second electric signal is supplied to the low potential side gate electrode so as to be lower than the first potential.
  • the high-potential-side ohmic electrode and the high-potential-side gate electrode are the second ohmic electrode 104b and the second gate electrode 105b.
  • the low potential side ohmic electrode and the low potential side gate electrode are the first ohmic electrode 104a and the first gate electrode 105a.
  • the gate voltage VGb1 is supplied as a first electric signal from the low voltage source 121b to the second gate electrode 105b which is the high potential side gate electrode.
  • the gate voltage VGa2 is supplied as the second electric signal from the high voltage source 122a to the first gate electrode 105a which is the low potential side gate electrode. At this time, VGa2> VGb1.
  • the high-potential-side ohmic electrode and the high-potential-side gate electrode are the first ohmic electrode 104a and the first gate electrode 105a.
  • the low potential side ohmic electrode and the low potential side gate electrode are the second ohmic electrode 104b and the second gate electrode 105b.
  • the gate voltage VGa1 is supplied as a first electric signal from the low voltage source 121a to the first gate electrode 105a which is the high potential side gate electrode.
  • the gate voltage VGb2 is supplied as a second electric signal from the high voltage source 122b to the second gate electrode 105b, which is the low potential side gate electrode. At this time, VGb2> VGa1.
  • FIG. 2 is a diagram for explaining the behavior of the channel region 103 when the semiconductor element 100 according to the first embodiment of the present invention is in a conductive state.
  • a potential VGa equal to or higher than the threshold voltage of the first gate electrode 105a is applied to the first gate electrode 105a with the first ohmic electrode 104a as a reference, and a potential VGb equal to or higher than the threshold voltage of the second gate electrode 105b is equal to the second ohmic.
  • the semiconductor element 100 becomes conductive.
  • a current ISba flows between the first ohmic electrode 104a and the second ohmic electrode 104b by applying the power supply voltage VSba between the first ohmic electrode 104a and the second ohmic electrode 104b.
  • the direction of the current ISba is determined according to the polarity of the power supply voltage VSba. That is, of the first ohmic electrode 104a and the second ohmic electrode 104b, the current ISba flows from the high potential side ohmic electrode to the low potential side ohmic electrode.
  • FIG. 3A is a diagram showing an example of the relationship between ISba and VSba according to Embodiment 1 of the present invention. As shown in FIG. 3A, as the power supply voltage VSba increases, the current ISba also increases.
  • the potential of the first gate electrode 105a is higher by VGa than the potential of the first ohmic electrode 104a. Therefore, the first gate current IGa flows from the first gate electrode 105a to the channel region 103 through the first control layer 108a.
  • the potential of the second gate electrode 105b is higher by VGb than the potential of the second ohmic electrode 104b, and higher by VSba + VGb than the potential of the first ohmic electrode 104a. Therefore, the second gate current IGb flows from the second gate electrode 105b to the channel region 103 through the second control layer 108b.
  • Resistors 109 a, 109 b and 109 c exist inside the semiconductor element 100.
  • the resistor 109a is a resistor from the first ohmic electrode 104a to the point A in the channel region immediately below the first gate electrode 105a.
  • the resistor 109b is the resistance of the channel region from point A in the channel region immediately below the first gate electrode 105a to point B in the channel region immediately below the second gate electrode 105b.
  • the resistor 109c is a resistor from the point B of the channel region immediately below the second gate electrode 105b to the second ohmic electrode 104b.
  • the potential at point A in the channel region immediately below the first gate electrode 105a is higher than the potential at the first ohmic terminal 106a due to voltage drop caused by ISba and the resistor 109a. Since the potential at the point A rises as ISba increases, the voltage applied between the first gate electrode 105a and the point A becomes smaller than VGa as ISba increases.
  • ISba When ISba further increases and no channel is formed at point A, ISba saturates as shown in FIG. 3A. Whether or not a channel is formed at the point A is determined by the potential difference between the point A and the first gate electrode 105a. Therefore, the potential of the first gate electrode 105a is high when the potential of the first ohmic electrode 104a is used as a reference. As a result, the channel at point A is more easily maintained.
  • the magnitude of the saturation current of ISba depends on the magnitude of VGa. That is, the magnitude of the saturation current of ISba depends on the potential difference between the first gate electrode 105a and the first ohmic electrode 104a. In other words, the magnitude of the saturation current of ISba depends on the voltage applied between the low potential side ohmic electrode and the low potential side gate electrode.
  • the potential at point B in the channel region immediately below the second gate electrode 105b is lower than the potential of the second ohmic terminal 106b due to voltage drop caused by ISba and the resistor 109c.
  • the potential at the point B with respect to the second ohmic terminal 106b decreases as ISba increases.
  • a voltage VGb is applied to the second gate terminal 107b with respect to the second ohmic terminal 106b.
  • the voltage applied between the second gate electrode 105b and the point B increases with respect to VGb as ISba increases. Therefore, when the semiconductor element 100 is in a conductive state, when the potential VGb equal to or higher than the threshold voltage of the second gate electrode 105b is applied to the second gate electrode 105b with respect to the second ohmic electrode 104b, ISba increases. Even so, a channel is still formed at point B.
  • the gate current IGb flowing through the second gate terminal 107b increases as the potential difference between the second gate electrode 105b and the second ohmic electrode 104b increases.
  • the gate current flowing through the high potential side gate electrode increases as the potential difference between the high potential side gate electrode and the high potential side ohmic electrode increases.
  • the potential at point B in the channel region immediately below the second gate electrode 105b is higher than the potential at the second ohmic terminal 106b due to voltage drop caused by ISba and the resistor 109c. Since the potential at the point B rises as ISba increases, the voltage applied between the second gate electrode 105b and the point B increases with respect to VGb as ISba increases.
  • the magnitude of the saturation current of ISba depends on the magnitude of VGb. That is, the magnitude of the saturation current of ISba depends on the potential difference between the second gate electrode 105b and the second ohmic electrode 104b. In other words, the magnitude of the saturation current of ISba depends on the voltage applied between the low potential side ohmic electrode and the low potential side gate electrode.
  • a voltage of VGa is applied to the first gate terminal 107a with respect to the first ohmic terminal 106a.
  • the voltage applied between the first gate electrode 105a and the point A increases with respect to VGa as the absolute value of ISba increases. Therefore, when the semiconductor element 100 is in a conductive state, when a potential VGa that is equal to or higher than the threshold voltage of the first gate electrode 105a is applied to the first gate electrode 105a with respect to the first ohmic electrode 104a, the absolute value of ISba. Even if increases, a channel is still formed at point A.
  • the magnitude of the ISba saturation current depends on the potential difference between the low potential side ohmic electrode and the low potential side gate electrode. Further, the magnitude of the gate current flowing through the high potential side gate electrode depends on the potential difference between the high potential side ohmic electrode and the high potential side gate electrode.
  • the saturation current of ISba is increased.
  • the gate current can be reduced while maintaining the thickness.
  • the control unit 120 of the semiconductor device 10 includes two voltage sources 121a and 122a between the first ohmic terminal 106a and the first gate terminal 107a.
  • the two voltage sources 121a and 122a generate gate voltages VGa1 (first voltage) and VGa2 (second voltage) that are equal to or higher than the threshold voltage of the first gate electrode 105a, respectively.
  • the switch 123a selects one of the voltage sources 121a and 122a. That is, the switch 123a switches the voltage applied between the first ohmic terminal 106a and the first gate terminal 107a.
  • VGa1 is equal to or higher than the threshold voltage of the first gate electrode 105a and lower than VGa2.
  • the magnitude of VGa2 is set so that the saturation current of ISba can flow when VSba> 0.
  • control unit 120 includes the voltage source 121a for low voltage and the voltage source 121b for high voltage, and selects a voltage to be applied to the first gate electrode 105a. That is, the control unit 120 can apply the low voltage VGa1 or the high voltage VGa2 to the first gate electrode 105a by the switch 123a.
  • control unit 120 includes two voltage sources 121b and 122b between the second ohmic terminal 106b and the second gate terminal 107b.
  • the two voltage sources 121b and 122b generate gate voltages VGb1 (first voltage) and VGb2 (second voltage) that are equal to or higher than the threshold voltage of the second gate electrode 105b, respectively.
  • the switch 123b selects one of the voltage sources 121b and 122b. That is, the switch 123b switches the voltage applied between the second ohmic terminal 106b and the second gate terminal 107b.
  • VGb1 is equal to or higher than the threshold voltage of the second gate electrode 105b and lower than VGb2.
  • the magnitude of VGb2 is set so that the saturation current of ISba can flow when VSba ⁇ 0.
  • VGa2 When VSba> 0, a high voltage VGa2 is applied between the low potential side first gate terminal 107a and the low potential side first ohmic terminal 106a.
  • a voltage of VGb1 which is a low voltage, is applied between the second gate terminal 107b on the high potential side and the second ohmic terminal 106b on the high potential side.
  • VGa2 that is a high voltage is between the first gate terminal 107a and the first ohmic terminal 106a, and a high voltage is between the second gate terminal 107b and the second ohmic terminal 106b.
  • IGb can be suppressed.
  • the characteristics of IGb and VSba are shown in FIG. 3B.
  • the gate current IGb flowing from the second gate electrode 105b toward the channel region 103 increases as the potential difference between the second gate electrode 105b and the first ohmic electrode 104a increases.
  • the potential difference between the second gate electrode 105b and the first ohmic electrode 104a is VSba + VGb2.
  • the potential difference between the second gate electrode 105b and the first ohmic electrode 104a is VSba + VGb1.
  • the saturation current of ISba depends on VGa2. Therefore, a high voltage VGa2 is provided between the first gate terminal 107a and the first ohmic terminal 106a, and a high voltage VGb2 is provided between the second gate terminal 107b and the second ohmic terminal 106b. Compared to the applied case, the saturation current of ISba does not decrease.
  • a low voltage of VGa1 is applied between the first gate terminal 107a on the high potential side and the first ohmic terminal 106a on the high potential side.
  • a high voltage VGb2 is applied between the low potential side second gate terminal 107b and the low potential side second ohmic terminal 106b.
  • VGa2 that is a high voltage is between the first gate terminal 107a and the first ohmic terminal 106a, and a high voltage is between the second gate terminal 107b and the second ohmic terminal 106b.
  • IGa can be suppressed.
  • the saturation current of ISba depends on VGb2. Therefore, a high voltage VGa2 is provided between the first gate terminal 107a and the first ohmic terminal 106a, and a high voltage VGb2 is provided between the second gate terminal 107b and the second ohmic terminal 106b. Compared to the applied case, the saturation current of ISba does not decrease.
  • the semiconductor device 10 applies the semiconductor element 100 having the pair of gate electrodes and the pair of ohmic electrodes, and a voltage equal to or higher than the threshold voltage to the pair of gate electrodes.
  • a control unit 120 for bringing the semiconductor element 100 into a conductive state between the pair of ohmic electrodes.
  • the control unit 120 applies a low voltage to the gate electrode corresponding to the high-potential side ohmic electrode and applies a high voltage to the gate electrode corresponding to the low-potential side ohmic electrode when the semiconductor element 100 is in a conductive state. Apply.
  • the potential difference between the low-potential side ohmic electrode and the low-potential side gate electrode is maintained, while the high-potential side ohmic electrode and the high-potential side gate electrode are interposed. Reduce the potential difference.
  • the magnitude of the saturation current of the current ISba flowing from the power supply 130 depends on the potential difference between the low potential side ohmic electrode and the low potential side gate electrode. Further, the magnitude of the gate current flowing through the high potential side gate electrode depends on the potential difference between the high potential side ohmic electrode and the high potential side gate electrode. For this reason, according to the semiconductor device 10 concerning Embodiment 1 of this invention, the magnitude
  • the threshold voltages of the first gate electrode 105a and the second gate electrode 105b are both positive. Accordingly, the voltage applied to the first gate electrode 105a when the first ohmic electrode 104a is used as a reference and the voltage applied to the second gate electrode 105b when the second ohmic electrode 104b is used as a reference are both. When 0, the semiconductor element 100 can be cut off.
  • FIG. 4 is a diagram showing an example of the configuration of the semiconductor device 10a according to the first modification of the first embodiment of the present invention. Constituent elements similar to those of the first embodiment are denoted by the same reference numerals, and the description thereof is omitted.
  • the semiconductor device 10 a includes a semiconductor element 100 a instead of the semiconductor element 100.
  • the semiconductor element 100a is different from the semiconductor element 100 in that the first control layer 108a and the second control layer 108b are not provided. That is, the first gate electrode 105a and the second gate electrode 105b and the semiconductor layer stack 102 are in Schottky junction. Even with such a configuration, while maintaining the characteristics of ISba-VSba, when VSba> 0, the increase in IGb, which is the gate current on the high potential side, is increased, and when VSba ⁇ 0, the gate current on the high potential side, IGA, is increased. Can be suppressed.
  • the semiconductor device 10a according to the first modification of the first embodiment of the present invention similarly to the first embodiment, the decrease of the saturation current of the current ISba flowing from the power source is suppressed, and the gate current is reduced. By suppressing the increase, power consumption can be reduced.
  • FIG. 5 is a diagram showing an example of the configuration of the semiconductor device 10b according to the second modification of the first embodiment of the present invention. Constituent elements similar to those of the first embodiment are denoted by the same reference numerals, and the description thereof is omitted.
  • the semiconductor device 10 b according to the second modification of the first embodiment includes a semiconductor element 100 b instead of the semiconductor element 100.
  • the semiconductor element 100b is different from the semiconductor element 100 in that the first insulating film 110a is provided instead of the first control layer 108a and the second insulating film 110b is provided instead of the second control layer 108b. ing.
  • the first insulating film 110 a is an insulating film formed between the first gate electrode 105 a and the semiconductor layer stack 102.
  • the second insulating film 110 b is an insulating film formed between the second gate electrode 105 b and the semiconductor layer stack 102.
  • the first insulating film 110a and the second insulating film 110b are a silicon oxide film (SiO 2 ) or a silicon nitride film (SiN).
  • the semiconductor element 100b is in a conductive state, and both IGa and IGb are 0 in a steady state.
  • IGa and IGb flow transiently in order to accumulate the capacitance of the first gate electrode 105a and the capacitance of the second gate electrode 105b.
  • transient IGb can be suppressed more than when VGb2 is applied.
  • the decrease of the saturation current of the current ISba flowing from the power source is suppressed, and the gate current is reduced.
  • the increase power consumption can be reduced.
  • Embodiment 2 The semiconductor device according to Embodiment 2 of the present invention supplies a semiconductor element having a pair of gate electrodes and a pair of ohmic electrodes, and a current that becomes a voltage equal to or higher than a threshold voltage to the pair of gate electrodes. And a control unit for bringing the semiconductor element into a conductive state between the pair of ohmic electrodes.
  • the control unit supplies a low current to the gate electrode corresponding to the high-potential side ohmic electrode and supplies a high current to the gate electrode corresponding to the low-potential side ohmic electrode when the semiconductor element is conductive. It is characterized by doing.
  • FIG. 6 is a cross-sectional view showing an example of the configuration of the semiconductor device 20 according to the second embodiment of the present invention.
  • the semiconductor device 20 includes a semiconductor element 100 and a control unit 140.
  • the same components as those in the first embodiment are denoted by the same reference numerals, and the description thereof is omitted.
  • the control unit 140 is a circuit for bringing the semiconductor element 100 into a conductive state. As shown in FIG. 6, the control unit 140 includes current sources 141a, 141b, 142a, and 142b, and switches 143a and 143b.
  • the current source 141a is an example of a first current source that generates a first current for applying a voltage equal to or higher than a threshold voltage of a pair of gate electrodes.
  • the current source 141a is connected between the first ohmic terminal 106a and the first gate terminal 107a via the switch 143a.
  • the current source 141a is configured so that the first potential, which is the potential of the first gate electrode 105a with respect to the first ohmic electrode 104a, is equal to or higher than the threshold voltage of the first gate electrode 105a.
  • a gate current IGa1 is supplied to one gate electrode 105a.
  • the gate current IGa1 is an example of the first current.
  • the current source 142a is an example of a second current source that generates a second current larger than the first current.
  • the current source 142a is connected between the first ohmic terminal 106a and the first gate terminal 107a via the switch 143a.
  • the current source 142a supplies the gate current IGa2 to the first gate electrode 105a so that the first potential is equal to or higher than the threshold voltage of the first gate electrode 105a.
  • the gate current IGa2 is an example of the second current and is larger than the gate current IGa1.
  • the switch 143a selects either the current source 141a or the current source 142a according to the polarity of the power supply voltage VSba of the power supply 130. Specifically, the switch 143a is a high-current current source when the power supply voltage VSba of the power supply 130 is positive, that is, when the potential of the second ohmic electrode 104b is higher than the potential of the first ohmic electrode 104a (FIG. 6). 142a is selected. The switch 143a selects the low-current current source 141a when the power supply voltage VSba of the power supply 130 is negative, that is, when the potential of the second ohmic electrode 104b is lower than the potential of the first ohmic electrode 104a.
  • the current source 141b is an example of a first current source that generates a first current for applying a voltage equal to or higher than a threshold voltage of a pair of gate electrodes.
  • the current source 141b is connected between the second ohmic terminal 106b and the second gate terminal 107b via a switch 143b.
  • the current source 141b is configured so that the second potential, which is the potential of the second gate electrode 105b with respect to the second ohmic electrode 104b, is equal to or higher than the threshold voltage of the second gate electrode 105b.
  • a gate current IGb1 is supplied to the two-gate electrode 105b.
  • the gate current IGb1 is an example of the first current. Further, the gate current IGb1 may be equal to the gate current IGa1.
  • the current source 142b is an example of a second current source that generates a second current larger than the first current.
  • the current source 142b is connected between the second ohmic terminal 106b and the second gate terminal 107b via the switch 143b.
  • the current source 142b supplies the gate current IGb2 to the second gate electrode 105b so that the second potential is equal to or higher than the threshold voltage of the second gate electrode 105b.
  • the gate current IGb2 is an example of the second current and is larger than the gate current IGb1. Further, the gate current IGb2 may be equal to the gate current IGa2.
  • the switch 143b selects either the current source 141b or the current source 142b according to the polarity of the power supply voltage VSba of the power supply 130. Specifically, the switch 143b is a low-current current source when the power supply voltage VSba of the power supply 130 is positive, that is, when the potential of the second ohmic electrode 104b is higher than the potential of the first ohmic electrode 104a (FIG. 6). 141b is selected. The switch 143b selects the high-current current source 142b when the power supply voltage VSba of the power supply 130 is negative, that is, when the potential of the second ohmic electrode 104b is lower than the potential of the first ohmic electrode 104a.
  • the control unit 140 has a potential when the high-potential-side ohmic electrode is used as a reference and is applied to the high-potential-side ohmic electrode.
  • the potential of the high-potential side gate electrode corresponding to the low-potential side ohmic electrode is the potential when the potential of the high-potential side gate electrode is based on the low-potential side ohmic electrode,
  • the first electric signal is supplied to the high potential side gate electrode and the second electric signal is supplied to the low potential side gate electrode so as to be lower than the first potential.
  • the high-potential-side ohmic electrode and the high-potential-side gate electrode are the second ohmic electrode 104b and the second gate electrode 105b.
  • the low potential side ohmic electrode and the low potential side gate electrode are the first ohmic electrode 104a and the first gate electrode 105a.
  • a gate current IGb1 is supplied as a first electric signal from the low current source 141b to the second gate electrode 105b which is the high potential side gate electrode. Then, the gate current IGa2 is supplied as the second electric signal from the high current source 142a to the first gate electrode 105a which is the low potential side gate electrode. At this time, IGa2> IGb1.
  • the high potential side ohmic electrode and the high potential side gate electrode are the first ohmic electrode 104a and the first gate electrode 105a
  • the low potential side ohmic electrode and the low potential side gate electrode are the second ohmic electrode.
  • the gate electrode 104b and the second gate electrode 105b are used.
  • the gate current IGa1 is supplied as the first electric signal from the low current source 141a to the first gate electrode 105a which is the high potential side gate electrode.
  • the gate current IGb2 is supplied as the second electric signal from the high current source 142b to the second gate electrode 105b which is the low potential side gate electrode.
  • IGb2 > IGa1.
  • the control unit 140 of the semiconductor device 20 includes two current sources 141a and 142a between the first ohmic terminal 106a and the first gate terminal 107a.
  • the two current sources 141a and 142a respectively generate gate currents IGa1 (first current) and IGa2 (second current) that can apply a potential equal to or higher than the threshold voltage of the first gate electrode 105a.
  • the switch 143a selects one of the current sources 141a and 142a. That is, the switch 143a switches the current supplied to the first gate terminal 107a.
  • IGa1 is a current for applying a voltage equal to or higher than the threshold voltage of the first gate electrode 105a, and is a current smaller than IGa2.
  • the magnitude of IGa2 is set so as to be a gate voltage VGa that allows a saturation current of ISba to flow when VSba> 0.
  • control unit 140 includes the current source 141a for low current and the current source 142a for high current, and selects the current to be supplied to the first gate electrode 105a. That is, the control unit 140 can supply IGa1 having a low current or IGa2 having a high current to the first gate electrode 105a by the switch 143a.
  • control unit 140 includes two current sources 141b and 142b between the second ohmic terminal 106b and the second gate terminal 107b.
  • the two current sources 141b and 142b generate gate currents IGb1 (first current) and IGb2 (second current) that can apply a potential higher than the threshold voltage of the second gate electrode 105b, respectively.
  • the switch 143b selects one of the current sources 141b and 142b. That is, the switch 143b switches the current supplied to the second gate terminal 107b.
  • IGb1 is a current for applying a voltage equal to or higher than the threshold voltage of the second gate electrode 105b, and is a current smaller than IGb2. Further, the magnitude of IGb2 is set to be a gate voltage VGb that allows a saturation current of ISba to flow when VSba ⁇ 0.
  • control unit 140 includes the current source 141b for low current and the current source 142b for high current, and selects the current to be supplied to the second gate electrode 105b. That is, the control unit 140 can supply IGb1 having a low current or IGb2 having a high current to the second gate electrode 105b by the switch 143b.
  • IGb1 smaller than IGb2 is supplied to the second gate terminal 107b on the high potential side. Then, the high current IGa2 is supplied to the first gate terminal 107a on the low potential side. Even in this state, a channel is generated in the channel region 103 immediately below the second gate terminal 107b. Accordingly, the driving power of the second gate terminal 107b is reduced.
  • IGa1 smaller than IGa2 is supplied to the first gate terminal 107a on the high potential side.
  • IGb2 which is a high current, is supplied to the second gate terminal 107b on the low potential side. Even in this state, a channel is generated in the channel region 103 immediately below the second gate terminal 107b. Accordingly, the driving power of the first gate terminal 107a can be suppressed.
  • the semiconductor element 100 having the pair of gate electrodes and the pair of ohmic electrodes and the pair of gate electrodes have a voltage equal to or higher than the threshold voltage.
  • a control unit 140 is provided that brings the semiconductor element 100 into a conductive state between the pair of ohmic electrodes by supplying a current.
  • the control unit 140 supplies a low current to the gate electrode corresponding to the high-potential side ohmic electrode and supplies a high current to the gate electrode corresponding to the low-potential side ohmic electrode when the semiconductor element 100 is conductive. Supply.
  • FIG. 7 is a diagram showing an example of the configuration of the semiconductor device 20a according to the variation of the second embodiment of the present invention. Constituent elements similar to those of the second embodiment are denoted by the same reference numerals, and the description thereof is omitted.
  • the semiconductor device 20 a includes a control unit 150 instead of the control unit 140.
  • the control unit 150 includes current sources 151a and 151b.
  • the current source 151a is an example of a current source that generates a current for applying a voltage higher than the threshold voltage of the pair of gate electrodes.
  • the current source 151a is connected between the first ohmic terminal 106a and the first gate terminal 107a.
  • the current source 151a supplies the gate current IGa as the first electric signal to the first gate terminal 107a.
  • the current source 151b is an example of a current source that generates a current for applying a voltage higher than the threshold voltage of the pair of gate electrodes.
  • the current source 151b is connected between the second ohmic terminal 106b and the second gate terminal 107b.
  • the current source 151b supplies the gate current IGb as the second electric signal to the second gate terminal 107b.
  • both IGa and IGb are currents for applying a voltage higher than the threshold voltage of the gate electrode.
  • IGa and IGb each have the same current value.
  • the decrease of the saturation current of the current ISba flowing from the power source is suppressed and the increase of the gate current is increased. By suppressing the power consumption, power consumption can be reduced.
  • the semiconductor device is a semiconductor device including a semiconductor element capable of flowing a current bidirectionally, and the semiconductor element includes a substrate, A semiconductor layer having a channel region formed on the substrate, a pair of ohmic electrodes formed on or above the semiconductor layer and spaced apart from each other, and the pair of ohmics on or above the semiconductor layer And a pair of gate electrodes corresponding to each of the pair of ohmic electrodes formed between the electrodes, and the semiconductor device further includes the semiconductor element and the channel region between the pair of ohmic electrodes.
  • a control unit configured to make a conductive state in which a current can flow in both directions through the pair of ohmics when the semiconductor element is in the conductive state.
  • the potential when the high potential side ohmic electrode is used as a reference, and the potential of the high potential side gate electrode corresponding to the high potential side ohmic electrode is the same as that of the low potential side ohmic electrode.
  • the first electric signal is supplied to the high potential side gate electrode so as to be lower than the potential of the low potential side gate electrode, which is the potential of the reference and is the gate electrode corresponding to the low potential side ohmic electrode.
  • a second electric signal is supplied to the low potential side gate electrode.
  • the magnitude of the gate current flowing through the high potential side gate electrode depends on the potential difference between the high potential side ohmic electrode and the high potential side gate electrode. Increase is suppressed and power consumption can be reduced.
  • the magnitude of the saturation current of the current flowing between the pair of ohmic electrodes depends on the potential difference between the low-potential side ohmic electrode and the low-potential side gate electrode. The magnitude of the current can be maintained. Therefore, power consumption can be reduced while maintaining the characteristics of the power supply current and the power supply voltage.
  • control unit includes a first voltage source that generates a first voltage that is equal to or higher than a threshold voltage of the pair of gate electrodes, and a second voltage source that generates a second voltage higher than the first voltage. And the control unit supplies the first voltage as the first electric signal to the high potential side gate electrode, and supplies the second voltage as the second electric signal to the low potential side gate electrode. Also good.
  • a high voltage or a low voltage can be easily supplied between each gate electrode and the corresponding ohmic electrode. Accordingly, since the current flowing from the high potential side gate electrode to the channel region can be reduced while maintaining the characteristics of the power supply current and the power supply voltage, the driving power of the high potential side gate electrode can be suppressed.
  • the control unit may include a first current source that generates a first current for applying a voltage that is equal to or higher than a threshold voltage of the pair of gate electrodes, and a second current that generates a second current larger than the first current. And the controller supplies the first current to the high potential side gate electrode as the first electrical signal and supplies the second current to the low potential side gate electrode as the second electrical signal. May be.
  • the control unit may supply a current for applying a voltage equal to or higher than a threshold voltage of the pair of gate electrodes to the pair of gate electrodes as the first electric signal and the second electric signal.
  • the threshold voltage of the pair of gate electrodes may be positive.
  • the semiconductor element can be in a cut-off state.
  • the semiconductor element may further include a pair of control layers having P-type conductivity formed between the pair of gate electrodes and the semiconductor layer.
  • the threshold voltage of the first gate electrode and the threshold voltage of the second gate electrode can be made positive.
  • the pair of gate electrodes may be in Schottky junction with the semiconductor layer.
  • the threshold voltage of the first gate electrode and the threshold voltage of the second gate electrode can be made positive.
  • the semiconductor element may further include an insulating film formed between the pair of gate electrodes and the semiconductor layer.
  • the threshold voltage of the first gate electrode and the threshold voltage of the second gate electrode can be made positive.
  • the substrate may be a silicon substrate, a sapphire substrate, or a silicon carbide substrate.
  • a method for controlling a semiconductor device is a method for controlling a semiconductor device capable of flowing a current in both directions.
  • the semiconductor device is formed on a substrate and the substrate, A semiconductor layer having a channel region, a pair of ohmic electrodes formed on or above the semiconductor layer and spaced apart from each other, and formed between the pair of ohmic electrodes on or above the semiconductor layer
  • a pair of gate electrodes corresponding to each of the pair of ohmic electrodes, and the method of controlling the semiconductor device is a high potential side which is a gate electrode corresponding to a high potential side ohmic electrode of the pair of ohmic electrodes
  • a first electrical signal is supplied to the gate electrode, and a second potential is applied to the low potential side gate electrode that is a gate electrode corresponding to the low potential side ohmic electrode of the pair of ohmic electrodes.
  • the potential of the high-potential-side gate electrode when the high-potential-side ohmic electrode is used as a reference is the low-potential-side ohmic
  • the first electric signal and the second electric signal are supplied so as to be lower than the potential of the low potential side gate electrode when the electrode is used as a reference.
  • the magnitude of the gate current flowing through the high potential side gate electrode depends on the potential difference between the high potential side ohmic electrode and the high potential side gate electrode. Increase is suppressed and power consumption can be reduced.
  • the magnitude of the saturation current of the current flowing between the pair of ohmic electrodes depends on the potential difference between the low-potential side ohmic electrode and the low-potential side gate electrode. The magnitude of the current can be maintained. Therefore, power consumption can be reduced while maintaining the characteristics of the power supply current and the power supply voltage.
  • the semiconductor device and the control method thereof according to the present invention have been described based on the embodiments, but the present invention is not limited to these embodiments. Unless it deviates from the meaning of this invention, the form which carried out the various deformation
  • the control unit 120 applies the high voltage VGa2 generated by the voltage source 122a between the first gate electrode 105a and the first ohmic electrode 104a when the high-potential-side ohmic electrode is the second ohmic electrode 104b.
  • the low voltage VGa1 generated by the voltage source 121a may be applied between the second gate electrode 105b and the second ohmic electrode 104b.
  • the control unit 120 applies the low voltage VGa1 generated by the voltage source 121a between the first gate electrode 105a and the first ohmic electrode 104a.
  • the high voltage VGa2 generated by the voltage source 122a may be applied between the second gate electrode 105b and the second ohmic electrode 104b.
  • the control unit 140 supplies the high current IGa2 generated by the current source 142a to the first gate electrode 105a, and generates the low current generated by the current source 141a.
  • the current IGa1 may be supplied to the second gate electrode 105b.
  • the control unit 140 supplies the low current IGa2 generated by the current source 141a to the first gate electrode 105a, and generates a high current generated by the current source 142a.
  • the current IGa1 may be supplied to the second gate electrode 105b.
  • the configuration of the semiconductor device is for illustration in order to specifically describe the present invention, and the semiconductor device according to the present invention is not necessarily provided with all of the above configurations. In other words, the semiconductor device according to the present invention need only have a minimum configuration capable of realizing the effects of the present invention.
  • the first ohmic terminal 106a, the second ohmic terminal 106b, the first gate terminal 107a, and the second gate terminal 107b may not be provided.
  • the semiconductor device and the control method thereof according to the present invention have an effect that an increase in power consumption can be suppressed.

Landscapes

  • Junction Field-Effect Transistors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

 双方向に電流を流すことができる半導体素子(100)を備える半導体装置(10)であって、半導体素子(100)は、一対の第1オーミック電極(104a)及び第2オーミック電極(104b)と、一対の第1ゲート電極(105a)及び第2ゲート電極(105b)とを備え、半導体装置(10)は、さらに、半導体素子(100)を導通状態にする制御部(120)を備え、制御部(120)は、半導体素子(100)が導通状態である場合、高電位側のオーミック電極を基準とした場合の電位であって、高電位側のオーミック電極に対応する高電位側ゲート電極の電位が、低電位側のオーミック電極を基準とした場合の電位であって、低電位側のオーミック電極に対応する低電位側ゲート電極の電位より低くなるように、高電位側ゲート電極に第1電気信号を供給し、かつ、低電位側ゲート電極に第2電気信号を供給する。

Description

半導体装置及びその制御方法
 本発明は、半導体装置及びその制御方法に関し、特に、双方向に電流を流すことができる半導体素子を備える半導体装置及びその制御方法に関する。
 近年、材料限界を打破して導通損失を低減するために、GaNに代表されるIII族窒化物半導体又は炭化珪素(SiC)などのワイドギャップ半導体を用いた半導体装置の導入が検討されている。ワイドギャップ半導体は、絶縁破壊電界がシリコン(Si)と比べて約1桁高い。
 窒化アルミニウムガリウム(AlGaN)と窒化ガリウム(GaN)とのヘテロ接合界面には、自発分極及びピエゾ分極により電荷が生じる。これにより、アンドープ時においても1×1013cm-2以上のシートキャリア濃度と、1000cmV/sec以上の高移動度の2次元電子ガス(2DEG)層が形成される。このため、AlGaN/GaNヘテロ接合電界効果トランジスタ(AlGaN/GaN-HFET)は、低オン抵抗及び高耐圧を実現するパワースイッチングトランジスタとして期待されている。
 特に、AlGaN/GaNのヘテロ接合を利用して2つのゲート電極を有する構造にすることにより、1つの半導体装置で双方向半導体装置を形成することが可能となる(例えば、特許文献1を参照)。
 図8は、特許文献1に記載の従来の半導体素子300の構成を示す図である。図8に示すように、従来の半導体素子300は、基板301と、半導体層積層体302と、第1電極303aと、第2電極303bと、第1ゲート電極304aと、第2ゲート電極304bとを備える。
 第1ゲート電極304aと第2ゲート電極304bとにそれぞれ、閾値電圧より高い電圧が印加された場合、半導体層積層体302にチャネルが生成される。これにより、半導体素子300は、第1電極303aと第2電極303bとの間で、チャネルを介して導通状態となる。
 これにより、第1電極303aと第2電極303bとの間に電源電圧が印加された場合、半導体素子300は、第1電極303aと第2電極303bとの間でチャネルを介して、電源電圧の極性に応じた方向に電流を流すことができる。
国際公開第2008/062800号
 しかしながら、上記従来の半導体装置では、消費電力が増大してしまうという課題がある。
 従来の半導体素子が導通状態にあるとき、第1ゲート電極から第1ゲート電極直下のチャネル領域に向かって第1ゲート電流が流れる。同様に、第2ゲート電極から第2ゲート電極直下のチャネル領域に向かって第2ゲート電流が流れる。
 ここで、第2ゲート電極の電位は、第2電極よりも、第2ゲート電極と第2電極との間の電位差VGbだけ高く、第1電極よりも電源電圧VSbaと電位差VGbとの和だけ高い。このため、第2ゲート電流は、第2電極だけでなく、第1電極にも流れる。
 半導体装置が導通状態であり電源電圧VSbaが高くなると、第2ゲート電極と第1電極との電位差が増加する。このため、電源電圧VSbaの上昇に伴って、第2ゲート電流は高くなる。したがって、第2ゲート電極を駆動する駆動電力が大きくなってしまう。
 そこで、本発明は、上記課題を解決するためになされたものであって、消費電力の増大を抑制することができる半導体装置及びその駆動方法を提供することを目的とする。
 上記課題を解決するため、本発明の一態様に係る半導体装置は、双方向に電流を流すことができる半導体素子を備える半導体装置であって、前記半導体素子は、基板と、前記基板上に形成され、チャネル領域を有する半導体層と、前記半導体層の上又は上方に、互いに離隔して形成された一対のオーミック電極と、前記半導体層の上又は上方に、前記一対のオーミック電極の間に形成された、前記一対のオーミック電極のそれぞれに対応する一対のゲート電極とを備え、前記半導体装置は、さらに、前記半導体素子を、前記一対のオーミック電極の間で前記チャネル領域を介して双方向に電流を流すことが可能な導通状態にする制御部を備え、前記制御部は、前記半導体素子が前記導通状態である場合、前記一対のオーミック電極のうち高電位側のオーミック電極を基準とした場合の電位であって、前記高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極の電位が、低電位側のオーミック電極を基準とした場合の電位であって、前記低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極の電位より低くなるように、前記高電位側ゲート電極に第1電気信号を供給し、かつ、前記低電位側ゲート電極に第2電気信号を供給する。
 これにより、高電位側ゲート電極に流れるゲート電流の大きさは、高電位側のオーミック電極と高電位側ゲート電極との間の電位差に依存するので、当該電位差を低くすることで、ゲート電流の増大が抑制され、消費電力を削減することができる。また、一対のオーミック電極間を流れる電流の飽和電流の大きさは、低電位側のオーミック電極と低電位側のゲート電極との間の電位差に依存するので、当該電位差を高くすることで、飽和電流の大きさを保つことができる。したがって、電源電流と電源電圧との特性を維持したまま、消費電力を削減することができる。
 また、前記制御部は、前記一対のゲート電極の閾値電圧以上の電圧である第1電圧を生成する第1電圧源と、前記第1電圧より高い第2電圧を生成する第2電圧源とを有し、前記制御部は、前記高電位側ゲート電極に前記第1電圧を前記第1電気信号として供給し、前記低電位側ゲート電極に前記第2電圧を前記第2電気信号として供給してもよい。
 これにより、異なる電圧を発生する2つの電圧源を備えることで、各ゲート電極と、対応するオーミック電極との間に高電圧又は低電圧を容易に供給することができる。したがって、電源電流と電源電圧との特性を維持したまま、高電位側ゲート電極からチャネル領域に流れる電流を低減することができるため、高電位側ゲート電極の駆動電力を抑制することができる。
 また、前記制御部は、前記一対のゲート電極の閾値電圧以上の電圧を印加するための第1電流を生成する第1電流源と、前記第1電流より大きい第2電流を生成する第2電流源とを備え、前記制御部は、前記高電位側ゲート電極に前記第1電流を前記第1電気信号として供給し、前記低電位側ゲート電極に前記第2電流を前記第2電気信号として供給してもよい。
 これにより、異なる電流を発生する2つの電流源を備えることで、各ゲート電極に高電流又は低電流を容易に供給することができる。したがって、電源電流と電源電圧との特性を維持したまま、高電位側のゲート電流を低減し、高電位側ゲート電極の駆動電力を抑制することができる。
 また、前記制御部は、前記一対のゲート電極の閾値電圧以上の電圧を印加するための電流を、前記第1電気信号及び前記第2電気信号として前記一対のゲート電極に供給してもよい。
 これにより、第1ゲート電極又は第2ゲート電極に供給するゲート電流源の数を減らすことができ、回路構成を簡素化することができる。
 また、前記一対のゲート電極の閾値電圧は、正であってもよい。
 これにより、第1オーミック電極を基準とした場合に第1ゲート電極に印加される電圧、及び、第2オーミック電極を基準とした場合に第2ゲート電極に印加される電圧がともに0のときに、半導体素子を遮断状態とすることができる。
 また、前記半導体素子は、さらに、前記一対のゲート電極と前記半導体層との間に形成された、P型の導電性を有する一対のコントロール層を備えてもよい。
 これにより、第1ゲート電極の閾値電圧及び第2ゲート電極の閾値電圧を正にすることができる。
 また、前記一対のゲート電極は、前記半導体層とショットキー接合していてもよい。
 これにより、第1ゲート電極の閾値電圧及び第2ゲート電極の閾値電圧を正にすることができる。
 また、前記半導体素子は、さらに、前記一対のゲート電極と前記半導体層との間に形成された絶縁膜を備えてもよい。
 これにより、第1ゲート電極の閾値電圧及び第2ゲート電極の閾値電圧を正にすることができる。
 また、前記基板は、シリコン基板、サファイア基板、又は、炭化珪素基板であってもよい。
 また、本発明の一態様に係る半導体装置の制御方法は、双方向に電流を流すことができる半導体装置の制御方法であって、前記半導体装置は、基板と、前記基板上に形成され、チャネル領域を有する半導体層と、前記半導体層の上又は上方に、互いに離隔して形成された一対のオーミック電極と、前記半導体層の上又は上方に、前記一対のオーミック電極の間に形成された、前記一対のオーミック電極のそれぞれに対応する一対のゲート電極とを備え、前記半導体装置の制御方法は、前記一対のオーミック電極のうち高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極に第1電気信号を供給し、前記一対のオーミック電極のうち低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極に第2電気信号を供給し、前記第1電気信号及び前記第2電気信号の供給では、前記高電位側のオーミック電極を基準とした場合の前記高電位側ゲート電極の電位が、前記低電位側のオーミック電極を基準とした場合の前記低電位側ゲート電極の電位より低くなるように、前記第1電気信号及び前記第2電気信号を供給する。
 これにより、高電位側ゲート電極に流れるゲート電流の大きさは、高電位側のオーミック電極と高電位側ゲート電極との間の電位差に依存するので、当該電位差を低くすることで、ゲート電流の増大が抑制され、消費電力を削減することができる。また、一対のオーミック電極間を流れる電流の飽和電流の大きさは、低電位側のオーミック電極と低電位側のゲート電極との間の電位差に依存するので、当該電位差を高くすることで、飽和電流の大きさを保つことができる。したがって、電源電流と電源電圧との特性を維持したまま、消費電力を削減することができる。
 本発明に係る半導体装置によれば、消費電力の増加を抑制することができる。
図1Aは、本発明の実施の形態1に係る半導体装置の構成の一例を示す断面図である。 図1Bは、本発明の実施の形態1に係る半導体装置の構成の一例を示す断面図である。 図2は、本発明の実施の形態1に係る半導体装置におけるチャネル領域の挙動を説明するための図である。 図3Aは、本発明の実施の形態1に係る電源電流ISbaと電源電圧VSbaとの関係の一例を示す図である。 図3Bは、本発明の実施の形態1に係るゲート電流IGbと電源電圧VSbaとの関係の一例を示す図である。 図4は、本発明の実施の形態1の変型例1に係る半導体装置の構成の一例を示す断面図である。 図5は、本発明の実施の形態1の変型例2に係る半導体装置の構成の一例を示す断面図である。 図6は、本発明の実施の形態2に係る半導体装置の構成の一例を示す断面図である。 図7は、本発明の実施の形態2の変型例に係る半導体装置の構成の一例を示す断面図である。 図8は、従来の半導体素子の構成を示す断面図である。
 以下では、本発明の実施の形態に係る半導体装置及びその制御方法について、図面を用いて詳細に説明する。なお、以下に示す実施の形態は例示を目的としており、本発明がこれらに限定されることを意図しない。
 (実施の形態1)
 本発明の実施の形態1に係る半導体装置は、一対のゲート電極と一対のオーミック電極とを有する半導体素子と、一対のゲート電極に閾値電圧以上の電圧を印加することで、半導体素子を一対のオーミック電極間で導通状態にする制御部とを備える。そして、制御部は、半導体素子が導通状態である場合に、高電位側のオーミック電極に対応するゲート電極に低電圧を印加し、低電位側のオーミック電極に対応するゲート電極に高電圧を印加することを特徴とする。
 図1A及び図1Bは、本発明の実施の形態1に係る半導体装置10の構成の一例を示す断面図である。図1A及び図1Bに示すように、半導体装置10は、半導体素子100と、制御部120とを備える。半導体素子100は、電源130の電源電圧VSbaの極性に応じて、双方向に電流を流すことができる。
 図1A及び図1Bに示すように、半導体素子100は、基板101と、半導体層積層体102と、第1オーミック電極104aと、第2オーミック電極104bと、第1ゲート電極105aと、第2ゲート電極105bと、第1オーミック端子106aと、第2オーミック端子106bと、第1ゲート端子107aと、第2ゲート端子107bと、第1コントロール層108aと、第2コントロール層108bとを備える。
 基板101は、例えば、シリコン(Si)などの半導体基板である。基板101は、サファイア基板又は炭化珪素(SiC)基板でもよい。
 半導体層積層体102は、基板101の上に形成され、チャネル領域103を有する。半導体層積層体102は、例えば、GaN/AlGaNから構成される。
 第1オーミック電極104a及び第2オーミック電極104bは、半導体層積層体102の上又は上方に、互いに離隔して形成された一対のオーミック電極である。第1オーミック電極104a及び第2オーミック電極104bは、例えば、チタン(Ti)とアルミニウム(Al)との積層構造を有する。
 第1ゲート電極105aは、半導体層積層体102の上又は上方に、一対のオーミック電極の間に形成された一対のゲート電極の一方である。具体的には、第1ゲート電極105aは、第1オーミック電極104aと第2オーミック電極104bとの間に形成されている。
 また、第1ゲート電極105aは、一対のオーミック電極の一方に対応している。具体的には、第1ゲート電極105aは、第1オーミック電極104aに対応し、第2オーミック電極104bより第1オーミック電極104aに近い領域に形成されている。第1ゲート電極105aは、例えば、ニッケル(Ni)で構成される。
 なお、オーミック電極と、当該オーミック電極に対応するゲート電極とは、チャネル領域103にチャネルを形成するための電圧を印加するペアとなる電極である。具体的には、第1オーミック電極104aに対応する第1ゲート電極105aに、第1オーミック電極104aを基準とした場合の電位であって、第1ゲート電極105aの閾値電圧以上の電位が供給された場合に、第1ゲート電極105aの下方のチャネル領域103にチャネルが生成される。なお、第1ゲート電極105aの閾値電圧は、例えば、正である。
 第2ゲート電極105bは、半導体層積層体102の上又は上方に、一対のオーミック電極の間に形成された一対のゲート電極の他方である。具体的には、第2ゲート電極105bは、第1ゲート電極105aと第2オーミック電極104bとの間に形成されている。
 また、第2ゲート電極105bは、一対のオーミック電極の他方に対応している。具体的には、第2ゲート電極105bは、第2オーミック電極104bに対応し、第1オーミック電極104aより第2オーミック電極104bに近い領域に形成されている。第2ゲート電極105bは、例えば、ニッケルで構成される。
 また、第2オーミック電極104bに対応する第2ゲート電極105bに、第2オーミック電極104bを基準とした場合の電位であって、第2ゲート電極105bの閾値電圧以上の電位が供給された場合に、第2ゲート電極105bの下方のチャネル領域103にチャネルが生成される。なお、第2ゲート電極105bの閾値電圧は、例えば、正である。
 第1オーミック端子106aは、第1オーミック電極104aと接続されている。第1オーミック端子106aは、制御部120が備える電圧源(又は電流源)、及び、電源130の接続用の端子である。
 第2オーミック端子106bは、第2オーミック電極104bと接続されている。第2オーミック端子106bは、制御部120が備える電圧源(又は電流源)、及び、電源130の接続用の端子である。
 第1ゲート端子107aは、第1ゲート電極105aと接続されている。第1ゲート端子107aは、制御部120が備える電圧源(又は電流源)の接続用の端子である。
 第2ゲート端子107bは、第2ゲート電極105bと接続されている。第2ゲート端子107bは、制御部120が備える電圧源(又は電流源)の接続用の端子である。
 第1コントロール層108aは、第1ゲート電極105aと半導体層積層体102との間に形成された、P型の導電性を持つコントロール層である。第1コントロール層108aは、例えば、P-GaNから構成される。
 第2コントロール層108bは、第2ゲート電極105bと半導体層積層体102との間に形成された、P型の導電性を持つコントロール層である。第2コントロール層108bは、例えば、P-GaNから構成される。第1コントロール層108a及び第2コントロール層108bはそれぞれ、チャネル領域103との間でPN接合を形成している。
 制御部120は、半導体素子100を導通状態にするための回路である。導通状態とは、一対のオーミック電極(第1オーミック電極104aと第2オーミック電極104b)の間でチャネル領域103を介して双方向に電流を流すことが可能な状態である。図1A及び図1Bに示すように、制御部120は、電圧源121a、121b、122a及び122bと、スイッチ123a及び123bとを備える。
 電圧源121aは、一対のゲート電極の閾値電圧以上の電圧である第1電圧を生成する第1電圧源の一例である。電圧源121aは、第1オーミック端子106aと第1ゲート端子107aとの間に、スイッチ123aを介して接続されている。
 具体的には、電圧源121aは、第1オーミック電極104aを基準とした場合の第1ゲート電極105aの電位である第1電位が、第1ゲート電極105aの閾値電圧以上となるように、第1ゲート電極105aと第1オーミック電極104aとの間にゲート電圧VGa1を印加する。なお、ゲート電圧VGa1は、第1電圧の一例であり、第1ゲート電極105aの閾値電圧以上の電圧である。
 電圧源122aは、第1電圧より高い第2電圧を生成する第2電圧源の一例である。電圧源121aは、第1オーミック端子106aと第1ゲート端子107aとの間に、スイッチ123aを介して接続されている。
 具体的には、電圧源122aは、第1電位が第1ゲート電極105aの閾値電圧以上となるように、第1ゲート電極105aと第1オーミック電極104aとの間にゲート電圧VGa2を印加する。なお、ゲート電圧VGa2は、第2電圧の一例であり、第1ゲート電極105aの閾値電圧以上であり、かつ、ゲート電圧VGa1より高い電圧である。
 スイッチ123aは、電源130の電源電圧VSbaの極性に応じて、電圧源121a及び電圧源122aのいずれかを選択する。具体的には、スイッチ123aは、電源130の電源電圧VSbaが正の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より高い場合(図1A参照)、高電圧の電圧源122aを選択する。また、スイッチ123aは、電源130の電源電圧VSbaが負の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より低い場合(図1B参照)、低電圧の電圧源121aを選択する。
 電圧源121bは、一対のゲート電極の閾値電圧以上の電圧である第1電圧を生成する第1電圧源の一例である。電圧源121bは、第2オーミック端子106bと第2ゲート端子107bとの間に、スイッチ123bを介して接続されている。
 具体的には、電圧源121bは、第2オーミック電極104bを基準とした場合の第2ゲート電極105bの電位である第2電位が、第2ゲート電極105bの閾値電圧以上となるように、第2ゲート電極105bと第2オーミック電極104bとの間にゲート電圧VGb1を印加する。なお、ゲート電圧VGb1は、第1電圧の一例であり、第2ゲート電極105bの閾値電圧以上の電圧である。また、ゲート電圧VGb1は、ゲート電圧VGa1と等しくてもよい。
 電圧源122bは、第1電圧より高い第2電圧を生成する第2電圧源の一例である。電圧源121bは、第2オーミック端子106bと第2ゲート端子107bとの間に、スイッチ123bを介して接続されている。
 具体的には、電圧源122bは、第2電位が第2ゲート電極105bの閾値電圧以上となるように、第2ゲート電極105bと第2オーミック電極104bとの間にゲート電圧VGb2を印加する。なお、ゲート電圧VGb2は、第2電圧の一例であり、第2ゲート電極105bの閾値電圧以上であり、かつ、ゲート電圧VGb1より高い電圧である。また、ゲート電圧VGb2は、ゲート電圧VGa2と等しくてもよい。
 スイッチ123bは、電源130の電源電圧VSbaの極性に応じて、電圧源121b及び電圧源122bのいずれかを選択する。具体的には、スイッチ123bは、電源130の電源電圧VSbaが正の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より高い場合(図1A参照)、低電圧の電圧源121bを選択する。また、スイッチ123bは、電源130の電源電圧VSbaが負の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より低い場合(図1B参照)、高電圧の電圧源122bを選択する。
 このように、制御部120は、半導体素子100を導通状態にする場合に、一対のオーミック電極のうち高電位側のオーミック電極を基準とした場合の電位であって、高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極の電位が、低電位側のオーミック電極を基準とした場合の電位であって、低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極の電位より低くなるように、高電位側ゲート電極に第1電気信号を供給し、かつ、低電位側ゲート電極に第2電気信号を供給する。
 例えば、図1Aの例では、高電位側のオーミック電極及び高電位側ゲート電極は、第2オーミック電極104b及び第2ゲート電極105bである。そして、低電位側のオーミック電極及び低電位側ゲート電極は、第1オーミック電極104a及び第1ゲート電極105aである。
 高電位側ゲート電極である第2ゲート電極105bには、低電圧の電圧源121bからゲート電圧VGb1が第1電気信号として供給される。そして、低電位側ゲート電極である第1ゲート電極105aには、高電圧の電圧源122aからゲート電圧VGa2が第2電気信号として供給される。このとき、VGa2>VGb1である。
 図1Bの例では、高電位側のオーミック電極及び高電位側ゲート電極は、第1オーミック電極104a及び第1ゲート電極105aである。そして、低電位側のオーミック電極及び低電位側ゲート電極は、第2オーミック電極104b及び第2ゲート電極105bである。
 高電位側ゲート電極である第1ゲート電極105aには、低電圧の電圧源121aからゲート電圧VGa1が第1電気信号として供給される。そして、低電位側ゲート電極である第2ゲート電極105bには、高電圧の電圧源122bからゲート電圧VGb2が第2電気信号として供給される。このとき、VGb2>VGa1である。
 以下では、本発明の実施の形態1に係る半導体装置10の動作について説明する。
 図2は、本発明の実施の形態1に係る半導体素子100が導通状態である場合におけるチャネル領域103の挙動を説明するための図である。
 第1ゲート電極105aの閾値電圧以上の電位VGaが、第1オーミック電極104aを基準として第1ゲート電極105aに印加され、かつ、第2ゲート電極105bの閾値電圧以上の電位VGbが、第2オーミック電極104bを基準として第2ゲート電極105bに印加された場合に、半導体素子100は導電状態となる。このとき、第1オーミック電極104aと第2オーミック電極104bとの間に、電源電圧VSbaを印加することで、第1オーミック電極104aと第2オーミック電極104bとの間に電流ISbaが流れる。
 このとき、電流ISbaの向きは、電源電圧VSbaの極性に応じて決定される。つまり、第1オーミック電極104aと第2オーミック電極104bとのうち、高電位側のオーミック電極から低電位側のオーミック電極に電流ISbaが流れる。
 図3Aは、本発明の実施の形態1に係るISbaとVSbaとの関係の一例を示す図である。図3Aに示すように、電源電圧VSbaが大きくなるにつれて、電流ISbaも大きくなる。
 また、半導体素子100が導通状態であるとき、第1ゲート電極105aの電位は、第1オーミック電極104aの電位よりVGaだけ高い。したがって、第1ゲート電極105aから第1コントロール層108aを介してチャネル領域103へ第1ゲート電流IGaが流れる。
 同様に、半導体素子100が導通状態であるとき、第2ゲート電極105bの電位は、第2オーミック電極104bの電位よりVGbだけ高く、第1オーミック電極104aの電位よりVSba+VGbだけ高い。したがって、第2ゲート電極105bから第2コントロール層108bを介してチャネル領域103へ第2ゲート電流IGbが流れる。
 まず、VSba>0の場合(図1A)について説明する。第1ゲート電極105a直下のチャネル領域103について、半導体素子100が導通状態のとき、高電位側の第2オーミック電極104bから低電位側の第1オーミック電極104aに向けて、チャネル領域103には電流ISbaが流れている。
 半導体素子100の内部には、抵抗109a、109b及び109cが存在する。抵抗109aは、第1オーミック電極104aから第1ゲート電極105a直下のチャネル領域のA点までの抵抗である。抵抗109bは、第1ゲート電極105a直下のチャネル領域のA点から第2ゲート電極105b直下のチャネル領域のB点までのチャネル領域の抵抗である。抵抗109cは、第2ゲート電極105b直下のチャネル領域のB点から第2オーミック電極104bまでの抵抗である。
 半導体素子100が導通状態で、ISbaが流れると抵抗109a、109b及び109cで、それぞれ電圧ドロップが発生する。各電圧ドロップの総和が、電源電圧VSbaに相当する。
 第1ゲート電極105a直下のチャネル領域のA点の電位は、ISbaと抵抗109aとによる電圧ドロップにより、第1オーミック端子106aの電位よりも高くなっている。A点の電位は、ISbaの増加に伴って上昇するため、第1ゲート電極105aとA点との間に印加される電圧は、ISbaが増加するほどVGaに対して小さくなる。
 ISbaがさらに増加し、A点にチャネルが形成されなくなった時点で、図3Aに示すように、ISbaは飽和する。A点にチャネルが形成されるか否かは、A点と第1ゲート電極105aとの電位差によって決まるので、第1オーミック電極104aの電位を基準とした場合の第1ゲート電極105aの電位が高い程、A点のチャネルは維持されやすくなる。
 したがって、ISbaの飽和電流の大きさは、VGaの大きさに依存する。つまり、ISbaの飽和電流の大きさは、第1ゲート電極105aと第1オーミック電極104aとの電位差に依存する。言い換えると、ISbaの飽和電流の大きさは、低電位側のオーミック電極と低電位側ゲート電極との間に印加される電圧に依存する。
 なお、ISbaが増加するとA点の電位が上昇するため、第1ゲート端子107aから第1ゲート電極105a及び第1コントロール層108aを介してチャネル領域103に流れる電流IGaは減少する。
 次に、第2ゲート電極105b直下のチャネル領域103について説明すると、半導体素子100が導通状態のとき、チャネル領域103にはISbaが流れる。
 第2ゲート電極105b直下のチャネル領域のB点の電位は、ISbaと抵抗109cとによる電圧ドロップにより、第2オーミック端子106bの電位よりも低くなっている。第2オーミック端子106bに対するB点の電位は、ISbaの増加に伴って下降する。
 また、第2ゲート端子107bには、第2オーミック端子106bに対してVGbの電圧が印加されている。第2ゲート電極105bとB点との間に印加される電圧は、ISbaが増加するほどVGbに対して大きくなる。したがって、半導体素子100が導通状態である場合において、第2ゲート電極105bの閾値電圧以上の電位VGbが第2オーミック電極104bを基準として第2ゲート電極105bに印加されているとき、ISbaが増加しても、B点にはチャネルは形成されたままである。
 さらに、ISbaが増加すると、第1オーミック端子106aに対する第2オーミック端子106bの電位VSbaが上昇する。このため、第1オーミック端子106aに対する第2ゲート端子107bの電位は、VSba+VGbに上昇する。したがって、ISbaが増加すると、第2ゲート端子107bから第2ゲート電極105b、第2コントロール層108b及びチャネル領域103を介して第1オーミック端子106aへ流れる電流、すなわち、IGbが増加する。
 つまり、第2ゲート端子107bを流れるゲート電流IGbは、第2ゲート電極105bと第2オーミック電極104bとの電位差が大きい程、大きくなる。言い換えると、高電位側ゲート電極に流れるゲート電流は、高電位側ゲート電極と高電位側のオーミック電極との電位差が大きい程、大きくなる。
 次に、VSba<0の場合(図1B)、ISba<0となり、極性が反転する。
 第2ゲート電極105b直下のチャネル領域のB点の電位は、ISbaと抵抗109cとによる電圧ドロップより、第2オーミック端子106bの電位よりも高くなっている。B点の電位は、ISbaの増加に伴って上昇するため、第2ゲート電極105bとB点との間に印加される電圧は、ISbaが増加するほどVGbに対して大きくなる。
 ISbaがさらに増加し、B点にチャネルが形成されなくなった時点で、ISbaは飽和する。B点にチャネルが形成されるか否かは、B点と第2ゲート電極105bとの電位差によって決まるので、第2オーミック電極104bの電位を基準とした場合の第2ゲート電極105bの電位が高い程、B点のチャネルは維持されやすくなる。
 したがって、ISbaの飽和電流の大きさは、VGbの大きさに依存する。つまり、ISbaの飽和電流の大きさは、第2ゲート電極105bと第2オーミック電極104bとの電位差に依存する。言い換えると、ISbaの飽和電流の大きさは、低電位側のオーミック電極と低電位側ゲート電極との間に印加される電圧に依存する。
 なお、ISbaの絶対値が増加するとB点の電位が上昇するため、第2ゲート端子107bから第2ゲート電極105b及び第2コントロール層108bを介してチャネル領域103に流れる電流IGbが減少する。
 また、第1ゲート端子107aには、第1オーミック端子106aに対してVGaの電圧が印加されている。第1ゲート電極105aとA点との間に印加される電圧は、ISbaの絶対値が増加するほどVGaに対して大きくなる。したがって、半導体素子100が導通状態である場合において、第1ゲート電極105aの閾値電圧以上の電位VGaが第1オーミック電極104aを基準として第1ゲート電極105aに印加されているとき、ISbaの絶対値が増加しても、A点にはチャネルが形成されたままである。
 さらに、ISbaの絶対値が増加すると、第2オーミック端子106bに対する第1オーミック端子106aの電位VSbaの絶対値が上昇する。このため、第2オーミック端子106bに対する第1ゲート端子107aの電位は、VSbaの絶対値+VGaに上昇する。したがって、ISBaの絶対値が増加すると、第1ゲート端子107aから第1ゲート電極105a、第1コントロール層108a及びチャネル領域103を介して第2オーミック端子106bへ流れる電流、すなわち、IGaが増加する。
 なお、VSba>0のときのISbaの飽和電流と、VSba<0のときのISbaの飽和電流の絶対値を一致させる場合には、VGa=VGbとする。
 以上のように、ISbaの飽和電流の大きさは、低電位側のオーミック電極と低電位側ゲート電極との間の電位差に依存する。また、高電位側ゲート電極に流れるゲート電流の大きさは、高電位側のオーミック電極と高電位側ゲート電極との間の電位差に依存する。
 したがって、低電位側のオーミック電極と低電位側ゲート電極との電位差を保ちつつ、高電位側のオーミック電極と高電位側ゲート電極との間の電位差を小さくすることで、ISbaの飽和電流の大きさを保ちつつ、ゲート電流の大きさを小さくすることができる。
 本発明の実施の形態1に係る半導体装置10の制御部120は、第1オーミック端子106aと第1ゲート端子107aとの間に、2つの電圧源121a及び122aを備えている。2つの電圧源121a及び122aはそれぞれ、第1ゲート電極105aの閾値電圧以上のゲート電圧VGa1(第1電圧)及びVGa2(第2電圧)を生成する。
 そして、スイッチ123aは、電圧源121a及び122aのいずれかを選択する。すなわち、スイッチ123aは、第1オーミック端子106aと第1ゲート端子107aとの間に印加する電圧を切り替える。
 このとき、VGa1は、第1ゲート電極105aの閾値電圧以上で、かつ、VGa2よりも低い電圧である。また、VGa2の大きさは、VSba>0において、ISbaの飽和電流を流すことができるように設定される。
 このように、制御部120は、低電圧用の電圧源121aと、高電圧用の電圧源121bとを備え、第1ゲート電極105aに印加する電圧を選択する。すなわち、制御部120は、スイッチ123aにより、低電圧であるVGa1、又は、高電圧であるVGa2を第1ゲート電極105aに印加することができる。
 また、制御部120は、第2オーミック端子106bと第2ゲート端子107bの間に、2つの電圧源121b及び122bを備えている。2つの電圧源121b及び122bはそれぞれ、第2ゲート電極105bの閾値電圧以上のゲート電圧VGb1(第1電圧)及びVGb2(第2電圧)を生成する。
 そして、スイッチ123bは、電圧源121b及び122bのいずれかを選択する。すなわち、スイッチ123bは、第2オーミック端子106bと第2ゲート端子107bとの間に印加する電圧を切り替える。
 このとき、VGb1は、第2ゲート電極105bの閾値電圧以上で、かつ、VGb2よりも低い電圧である。また、VGb2の大きさは、VSba<0において、ISbaの飽和電流を流すことができるように設定される。
 VSba>0のときには、低電位側の第1ゲート端子107aと低電位側の第1オーミック端子106aとの間には、高電圧であるVGa2の電圧が印加される。そして、高電位側の第2ゲート端子107bと高電位側の第2オーミック端子106bとの間には、低電圧であるVGb1の電圧が印加される。
 このようにすると、第1ゲート端子107aと第1オーミック端子106aとの間には、高電圧であるVGa2が、第2ゲート端子107bと第2オーミック端子106bとの間には、高電圧であるVGb2が印加される場合と比較して、IGbを抑制させることが可能である。IGbとVSbaの特性を図3Bに示す。
 第2ゲート電極105bからチャネル領域103に向けて流れるゲート電流IGbは、第2ゲート電極105bと第1オーミック電極104aとの電位差が大きくなるほど、増大する。
 第2ゲート電極105bにVGb2が印加された場合、第2ゲート電極105bと第1オーミック電極104aとの電位差は、VSba+VGb2になる。本発明の実施の形態1のように、第2ゲート電極105bにVGb1が印加された場合、第2ゲート電極105bと第1オーミック電極104aとの電位差は、VSba+VGb1になる。
 VGb1<VGb2であるので、本発明の実施の形態1では、第2ゲート電極105bと第1オーミック電極104aとの電位差は小さくなる。したがって、ゲート電流IGbの増加を抑制することができ、消費電力の増大を抑制することができる。
 また、ISbaの飽和電流はVGa2に依存している。このため、第1ゲート端子107aと第1オーミック端子106aとの間には、高電圧であるVGa2が、第2ゲート端子107bと第2オーミック端子106bとの間には、高電圧であるVGb2が印加される場合と比較して、ISbaの飽和電流は減少しない。
 VSba<0のときには、高電位側の第1ゲート端子107aと高電位側の第1オーミック端子106aとの間には、低電圧であるVGa1の電圧が印加される。そして、低電位側の第2ゲート端子107bと低電位側の第2オーミック端子106bとの間には、高電圧であるVGb2の電圧が印加される。
 このようにすると、第1ゲート端子107aと第1オーミック端子106aとの間には、高電圧であるVGa2が、第2ゲート端子107bと第2オーミック端子106bとの間には、高電圧であるVGb2が印加される場合と比較して、IGaを抑制させることが可能である。また、ISbaの飽和電流はVGb2に依存している。このため、第1ゲート端子107aと第1オーミック端子106aとの間には、高電圧であるVGa2が、第2ゲート端子107bと第2オーミック端子106bとの間には、高電圧であるVGb2が印加される場合と比較して、ISbaの飽和電流は減少しない。
 以上のように、本発明の実施の形態1に係る半導体装置10は、一対のゲート電極と一対のオーミック電極とを有する半導体素子100と、一対のゲート電極に閾値電圧以上の電圧を印加することで、半導体素子100を一対のオーミック電極間で導通状態にする制御部120とを備える。そして、制御部120は、半導体素子100が導通状態である場合に、高電位側のオーミック電極に対応するゲート電極に低電圧を印加し、低電位側のオーミック電極に対応するゲート電極に高電圧を印加する。すなわち、本発明の実施の形態1に係る半導体装置10は、低電位側のオーミック電極と低電位側ゲート電極との電位差を保ちつつ、高電位側のオーミック電極と高電位側ゲート電極との間の電位差を小さくする。
 電源130から流れる電流ISbaの飽和電流の大きさは、低電位側のオーミック電極と低電位側ゲート電極との間の電位差に依存する。また、高電位側ゲート電極に流れるゲート電流の大きさは、高電位側のオーミック電極と高電位側ゲート電極との間の電位差に依存する。このため、本発明の実施の形態1に係る半導体装置10によれば、ISbaの飽和電流の大きさを保ちつつ、ゲート電流の大きさを小さくすることができる。
 これにより、ISba-VSbaの特性を維持したまま、ゲート電流の増大を抑制することが可能となる。具体的には、電源から流れる電流ISbaの飽和電流の減少を抑制するとともに、ゲート電流の増大を抑制することで、消費電力を削減することができる。
 また、本発明の実施の形態1に係る半導体装置10では、第1ゲート電極105a及び第2ゲート電極105bの閾値電圧はともに、正である。これにより、第1オーミック電極104aを基準とした場合に第1ゲート電極105aに印加される電圧、及び、第2オーミック電極104bを基準とした場合に第2ゲート電極105bに印加される電圧がともに0のときに、半導体素子100を遮断状態とすることができる。
 (実施の形態1の変型例1)
 実施の形態1の変型例1について、図面を参照しながら説明する。図4は、本発明の実施の形態1の変型例1に係る半導体装置10aの構成の一例を示す図である。実施の形態1と同様の構成要素については、同一の符号を付し、その説明を省略する。
 実施の形態1の変型例1に係る半導体装置10aは、半導体素子100の代わりに半導体素子100aを備える。半導体素子100aは、半導体素子100と比較して、第1コントロール層108a及び第2コントロール層108bを備えない点が異なっている。すなわち、第1ゲート電極105a及び第2ゲート電極105bと、半導体層積層体102とがショットキー接合している。このような構成でも、ISba-VSbaの特性を維持したまま、VSba>0のときは高電位側のゲート電流であるIGbの増加を、VSba<0のときは高電位側のゲート電流であるIGaの増加を抑制することができる。
 このように、本発明の実施の形態1の変型例1に係る半導体装置10aによれば、実施の形態1と同様に、電源から流れる電流ISbaの飽和電流の減少を抑制するとともに、ゲート電流の増大を抑制することで、消費電力を削減することができる。
 (実施の形態1の変型例2)
 実施の形態1の変型例2について、図面を参照しながら説明する。図5は、本発明の実施の形態1の変型例2に係る半導体装置10bの構成の一例を示す図である。実施の形態1と同様の構成要素については、同一の符号を付し、その説明を省略する。
 実施の形態1の変型例2に係る半導体装置10bは、半導体素子100の代わりに半導体素子100bを備える。半導体素子100bは、半導体素子100と比較して、第1コントロール層108aの代わりに第1絶縁膜110aを備える点と、第2コントロール層108bの代わりに第2絶縁膜110bを備える点とが異なっている。
 第1絶縁膜110aは、第1ゲート電極105aと半導体層積層体102との間に形成された絶縁膜である。また、第2絶縁膜110bは、第2ゲート電極105bと半導体層積層体102との間に形成された絶縁膜である。例えば、第1絶縁膜110a及び第2絶縁膜110bは、シリコン酸化膜(SiO)又はシリコン窒化膜(SiN)などである。
 本変型例においては、半導体素子100bが導通状態であり、かつ、定常状態においては、IGa及びIGbともに0である。しかし、半導体素子100bが導通状態となるときには、第1ゲート電極105aの容量及び第2ゲート電極105bの容量を蓄積するために、過渡的にIGa及びIGbが流れる。
 VSba>0のとき、第2ゲート端子107bと第2オーミック端子106bとの間にVGb1が印加されることにより、VGb2が印加されるときよりも過渡的なIGbを抑制することができる。
 このように、本発明の実施の形態1の変型例2に係る半導体装置10bによれば、実施の形態1と同様に、電源から流れる電流ISbaの飽和電流の減少を抑制するとともに、ゲート電流の増大を抑制することで、消費電力を削減することができる。さらに、導通状態に切り替わるときに流れる過渡的なゲート電流の増大も抑制することができる。
 (実施の形態2)
 本発明の実施の形態2に係る半導体装置は、一対のゲート電極と一対のオーミック電極とを有する半導体素子と、一対のゲート電極に閾値電圧以上の電圧となるような電流を供給することで、半導体素子を一対のオーミック電極間で導通状態にする制御部とを備える。そして、制御部は、半導体素子が導通状態である場合に、高電位側のオーミック電極に対応するゲート電極に低電流を供給し、低電位側のオーミック電極に対応するゲート電極に高電流を供給することを特徴とする。
 図6は、本発明の実施の形態2に係る半導体装置20の構成の一例を示す断面図である。図6に示すように、半導体装置20は、半導体素子100と、制御部140とを備える。実施の形態1と同一の構成要素については、同一の符号を付し、その説明を省略する。
 制御部140は、半導体素子100を導通状態にするための回路である。図6に示すように、制御部140は、電流源141a、141b、142a及び142bと、スイッチ143a及び143bとを備える。
 電流源141aは、一対のゲート電極の閾値電圧以上の電圧を印加するための第1電流を生成する第1電流源の一例である。電流源141aは、第1オーミック端子106aと第1ゲート端子107aとの間に、スイッチ143aを介して接続されている。
 具体的には、電流源141aは、第1オーミック電極104aを基準とした場合の第1ゲート電極105aの電位である第1電位が、第1ゲート電極105aの閾値電圧以上となるように、第1ゲート電極105aにゲート電流IGa1を供給する。なお、ゲート電流IGa1は、第1電流の一例である。
 電流源142aは、第1電流より大きい第2電流を生成する第2電流源の一例である。電流源142aは、第1オーミック端子106aと第1ゲート端子107aとの間に、スイッチ143aを介して接続されている。
 具体的には、電流源142aは、第1電位が第1ゲート電極105aの閾値電圧以上となるように、第1ゲート電極105aにゲート電流IGa2を供給する。なお、ゲート電流IGa2は、第2電流の一例であり、ゲート電流IGa1より大きい電流である。
 スイッチ143aは、電源130の電源電圧VSbaの極性に応じて、電流源141a及び電流源142aのいずれかを選択する。具体的には、スイッチ143aは、電源130の電源電圧VSbaが正の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より高い場合(図6)、高電流の電流源142aを選択する。また、スイッチ143aは、電源130の電源電圧VSbaが負の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より低い場合、低電流の電流源141aを選択する。
 電流源141bは、一対のゲート電極の閾値電圧以上の電圧を印加するための第1電流を生成する第1電流源の一例である。電流源141bは、第2オーミック端子106bと第2ゲート端子107bとの間に、スイッチ143bを介して接続されている。
 具体的には、電流源141bは、第2オーミック電極104bを基準とした場合の第2ゲート電極105bの電位である第2電位が、第2ゲート電極105bの閾値電圧以上となるように、第2ゲート電極105bにゲート電流IGb1を供給する。なお、ゲート電流IGb1は、第1電流の一例である。また、ゲート電流IGb1は、ゲート電流IGa1と等しくてもよい。
 電流源142bは、第1電流より大きい第2電流を生成する第2電流源の一例である。電流源142bは、第2オーミック端子106bと第2ゲート端子107bとの間に、スイッチ143bを介して接続されている。
 具体的には、電流源142bは、第2電位が第2ゲート電極105bの閾値電圧以上となるように、第2ゲート電極105bにゲート電流IGb2を供給する。なお、ゲート電流IGb2は、第2電流の一例であり、ゲート電流IGb1より大きい電流である。また、ゲート電流IGb2は、ゲート電流IGa2と等しくてもよい。
 スイッチ143bは、電源130の電源電圧VSbaの極性に応じて、電流源141b及び電流源142bのいずれかを選択する。具体的には、スイッチ143bは、電源130の電源電圧VSbaが正の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より高い場合(図6)、低電流の電流源141bを選択する。また、スイッチ143bは、電源130の電源電圧VSbaが負の場合、すなわち、第2オーミック電極104bの電位が第1オーミック電極104aの電位より低い場合、高電流の電流源142bを選択する。
 このように、制御部140は、半導体素子100を導通状態にする場合に、一対のオーミック電極のうち高電位側のオーミック電極を基準とした場合の電位であって、高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極の電位が、低電位側のオーミック電極を基準とした場合の電位であって、低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極の電位より低くなるように、高電位側ゲート電極に第1電気信号を供給し、かつ、低電位側ゲート電極に第2電気信号を供給する。
 例えば、図6の例では、高電位側のオーミック電極及び高電位側ゲート電極は、第2オーミック電極104b及び第2ゲート電極105bである。そして、低電位側のオーミック電極及び低電位側ゲート電極は、第1オーミック電極104a及び第1ゲート電極105aである。
 高電位側ゲート電極である第2ゲート電極105bには、低電流の電流源141bからゲート電流IGb1が第1電気信号として供給される。そして、低電位側ゲート電極である第1ゲート電極105aには、高電流の電流源142aからゲート電流IGa2が第2電気信号として供給される。このとき、IGa2>IGb1である。
 また、例えば、高電位側のオーミック電極及び高電位側ゲート電極が、第1オーミック電極104a及び第1ゲート電極105aであり、低電位側のオーミック電極及び低電位側ゲート電極が、第2オーミック電極104b及び第2ゲート電極105bである場合を想定する。
 この場合、高電位側ゲート電極である第1ゲート電極105aには、低電流の電流源141aからゲート電流IGa1が第1電気信号として供給される。そして、低電位側ゲート電極である第2ゲート電極105bには、高電流の電流源142bからゲート電流IGb2が第2電気信号として供給される。このとき、IGb2>IGa1である。
 以下では、本発明の実施の形態2に係る半導体装置20の動作について説明する。
 本発明の実施の形態2における半導体装置20の制御部140は、第1オーミック端子106aと第1ゲート端子107aとの間に、2つの電流源141a及び142aを備えている。2つの電流源141a及び142aはそれぞれ、第1ゲート電極105aの閾値電圧以上の電位を印加することができるようなゲート電流IGa1(第1電流)及びIGa2(第2電流)を生成する。
 そして、スイッチ143aは、電流源141a及び142aのいずれかを選択する。すなわち、スイッチ143aは、第1ゲート端子107aに供給する電流を切り替える。
 このとき、IGa1は、第1ゲート電極105aの閾値電圧以上の電圧を印加するための電流であり、IGa2より小さい電流である。また、IGa2の大きさは、VSba>0において、ISbaの飽和電流を流すことができるゲート電圧VGaになるように設定される。
 このように、制御部140は、低電流用の電流源141aと、高電流用の電流源142aとを備え、第1ゲート電極105aに供給する電流を選択する。すなわち、制御部140は、スイッチ143aにより、低電流であるIGa1、又は、高電流であるIGa2を第1ゲート電極105aに供給することができる。
 また、制御部140は、第2オーミック端子106bと第2ゲート端子107bとの間に、2つの電流源141b及び142bを備えている。2つの電流源141b及び142bはそれぞれ、第2ゲート電極105bの閾値電圧以上の電位を印加することができるようなゲート電流がIGb1(第1電流)及びIGb2(第2電流)を生成する。
 そして、スイッチ143bは、電流源141b及び142bのいずれかを選択する。すなわち、スイッチ143bは、第2ゲート端子107bに供給する電流を切り替える。
 このとき、IGb1は、第2ゲート電極105bの閾値電圧以上の電圧を印加するための電流であり、IGb2より小さい電流である。また、IGb2の大きさは、VSba<0において、ISbaの飽和電流を流すことができるゲート電圧VGbになるように設定される。
 このように、制御部140は、低電流用の電流源141bと、高電流用の電流源142bとを備え、第2ゲート電極105bに供給する電流を選択する。すなわち、制御部140は、スイッチ143bにより、低電流であるIGb1、又は、高電流であるIGb2を第2ゲート電極105bに供給することができる。
 具体的には、VSba>0のときには、高電位側の第2ゲート端子107bには、IGb2よりも小さいIGb1が供給される。そして、低電位側の第1ゲート端子107aには、高電流であるIGa2が供給される。この状態であっても第2ゲート端子107b直下のチャネル領域103にはチャネルが生成される。したがって、第2ゲート端子107bの駆動電力が低減される。
 また、VSba<0のときには、高電位側の第1ゲート端子107aには、IGa2よりも小さいIGa1が供給される。そして、低電位側の第2ゲート端子107bには、高電流であるIGb2が供給される。この状態であっても第2ゲート端子107b直下のチャネル領域103にはチャネルが生成される。したがって、第1ゲート端子107aの駆動電力を抑制することができる。
 以上のように、本発明の実施の形態2に係る半導体装置20は、一対のゲート電極と一対のオーミック電極とを有する半導体素子100と、一対のゲート電極に閾値電圧以上の電圧となるような電流を供給することで、半導体素子100を一対のオーミック電極間で導通状態にする制御部140とを備える。そして、制御部140は、半導体素子100が導通状態である場合に、高電位側のオーミック電極に対応するゲート電極に低電流を供給し、低電位側のオーミック電極に対応するゲート電極に高電流を供給する。
 これにより、実施の形態1と同様に、電源から流れる電流ISbaの飽和電流の減少を抑制するとともに、ゲート電流の増大を抑制することで、消費電力を削減することができる。
 (実施の形態2の変型例)
 実施の形態2の変型例について、図面を参照しながら説明する。図7は、本発明の実施の形態2の変型例に係る半導体装置20aの構成の一例を示す図である。実施の形態2と同様の構成要素については、同一の符号を付し、その説明を省略する。
 図7に示すように、実施の形態2の変型例に係る半導体装置20aは、制御部140の代わりに制御部150を備える。制御部150は、電流源151a及び151bを備える。
 電流源151aは、一対のゲート電極の閾値電圧以上の電圧を印加するための電流を生成する電流源の一例である。電流源151aは、第1オーミック端子106aと第1ゲート端子107aとの間に接続されている。電流源151aは、第1ゲート端子107aにゲート電流IGaを第1電気信号として供給する。
 電流源151bは、一対のゲート電極の閾値電圧以上の電圧を印加するための電流を生成する電流源の一例である。電流源151bは、第2オーミック端子106bと第2ゲート端子107bとの間に接続されている。電流源151bは、第2ゲート端子107bにゲート電流IGbを第2電気信号として供給する。
 ここで、IGa及びIGbはともに、ゲート電極の閾値電圧以上の電圧を印加するための電流である。例えば、IGa及びIGbはそれぞれ、同一の電流値を持つ。
 実施の形態1では、VSba>0のとき、同一の定電圧VGa及びVGbが印加されているときには、VSbaが上昇するほどISbaが上昇してIGaは減少し、IGbは増加すると述べた。つまり、VSba>0のとき、同一の定電流IGa及びIGbが印加されているときには、VSbaが上昇するほどISbaが上昇してVGaは増加し、VGbは減少することになる。
 したがって、図7に示すように、第1ゲート端子107a及び第2ゲート端子107bに対してそれぞれ同一の電流値を持つIGa及びIGbを印加したときには、VSbaが上昇するほどVGaが増加し、かつ、VGbが減少する。
 このように、本発明の実施の形態2の変型例に係る半導体装置20aによれば、実施の形態1と同様に、電源から流れる電流ISbaの飽和電流の減少を抑制するとともに、ゲート電流の増大を抑制することで、消費電力を削減することができる。
 (まとめ)
 以上、図面を用いて説明したように、本発明の実施の形態に係る半導体装置は、双方向に電流を流すことができる半導体素子を備える半導体装置であって、前記半導体素子は、基板と、前記基板上に形成され、チャネル領域を有する半導体層と、前記半導体層の上又は上方に、互いに離隔して形成された一対のオーミック電極と、前記半導体層の上又は上方に、前記一対のオーミック電極の間に形成された、前記一対のオーミック電極のそれぞれに対応する一対のゲート電極とを備え、前記半導体装置は、さらに、前記半導体素子を、前記一対のオーミック電極の間で前記チャネル領域を介して双方向に電流を流すことが可能な導通状態にする制御部を備え、前記制御部は、前記半導体素子が前記導通状態である場合、前記一対のオーミック電極のうち高電位側のオーミック電極を基準とした場合の電位であって、前記高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極の電位が、低電位側のオーミック電極を基準とした場合の電位であって、前記低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極の電位より低くなるように、前記高電位側ゲート電極に第1電気信号を供給し、かつ、前記低電位側ゲート電極に第2電気信号を供給する。
 これにより、高電位側ゲート電極に流れるゲート電流の大きさは、高電位側のオーミック電極と高電位側ゲート電極との間の電位差に依存するので、当該電位差を低くすることで、ゲート電流の増大が抑制され、消費電力を削減することができる。また、一対のオーミック電極間を流れる電流の飽和電流の大きさは、低電位側のオーミック電極と低電位側のゲート電極との間の電位差に依存するので、当該電位差を高くすることで、飽和電流の大きさを保つことができる。したがって、電源電流と電源電圧との特性を維持したまま、消費電力を削減することができる。
 また、前記制御部は、前記一対のゲート電極の閾値電圧以上の電圧である第1電圧を生成する第1電圧源と、前記第1電圧より高い第2電圧を生成する第2電圧源とを有し、前記制御部は、前記高電位側ゲート電極に前記第1電圧を前記第1電気信号として供給し、前記低電位側ゲート電極に前記第2電圧を前記第2電気信号として供給してもよい。
 これにより、異なる電圧を発生する2つの電圧源を備えることで、各ゲート電極と、対応するオーミック電極との間に高電圧又は低電圧を容易に供給することができる。したがって、電源電流と電源電圧との特性を維持したまま、高電位側ゲート電極からチャネル領域に流れる電流を低減することができるため、高電位側ゲート電極の駆動電力を抑制することができる。
 また、前記制御部は、前記一対のゲート電極の閾値電圧以上の電圧を印加するための第1電流を生成する第1電流源と、前記第1電流より大きい第2電流を生成する第2電流源とを備え、前記制御部は、前記高電位側ゲート電極に前記第1電流を前記第1電気信号として供給し、前記低電位側ゲート電極に前記第2電流を前記第2電気信号として供給してもよい。
 これにより、異なる電流を発生する2つの電流源を備えることで、各ゲート電極に高電流又は低電流を容易に供給することができる。したがって、電源電流と電源電圧との特性を維持したまま、高電位側のゲート電流を低減し、高電位側ゲート電極の駆動電力を抑制することができる。
 また、前記制御部は、前記一対のゲート電極の閾値電圧以上の電圧を印加するための電流を、前記第1電気信号及び前記第2電気信号として前記一対のゲート電極に供給してもよい。
 これにより、第1ゲート電極又は第2ゲート電極に供給するゲート電流源の数を減らすことができ、回路構成を簡素化することができる。
 また、前記一対のゲート電極の閾値電圧は、正であってもよい。
 これにより、第1オーミック電極を基準とした場合に第1ゲート電極に印加される電圧、及び、第2オーミック電極を基準とした場合に第2ゲート電極に印加される電圧がともに0のときに、半導体素子を遮断状態とすることができる。
 また、前記半導体素子は、さらに、前記一対のゲート電極と前記半導体層との間に形成された、P型の導電性を有する一対のコントロール層を備えてもよい。
 これにより、第1ゲート電極の閾値電圧及び第2ゲート電極の閾値電圧を正にすることができる。
 また、前記一対のゲート電極は、前記半導体層とショットキー接合していてもよい。
 これにより、第1ゲート電極の閾値電圧及び第2ゲート電極の閾値電圧を正にすることができる。
 また、前記半導体素子は、さらに、前記一対のゲート電極と前記半導体層との間に形成された絶縁膜を備えてもよい。
 これにより、第1ゲート電極の閾値電圧及び第2ゲート電極の閾値電圧を正にすることができる。
 また、前記基板は、シリコン基板、サファイア基板、又は、炭化珪素基板であってもよい。
 また、本発明の実施の形態に係る半導体装置の制御方法は、双方向に電流を流すことができる半導体装置の制御方法であって、前記半導体装置は、基板と、前記基板上に形成され、チャネル領域を有する半導体層と、前記半導体層の上又は上方に、互いに離隔して形成された一対のオーミック電極と、前記半導体層の上又は上方に、前記一対のオーミック電極の間に形成された、前記一対のオーミック電極のそれぞれに対応する一対のゲート電極とを備え、前記半導体装置の制御方法は、前記一対のオーミック電極のうち高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極に第1電気信号を供給し、前記一対のオーミック電極のうち低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極に第2電気信号を供給し、前記第1電気信号及び前記第2電気信号の供給では、前記高電位側のオーミック電極を基準とした場合の前記高電位側ゲート電極の電位が、前記低電位側のオーミック電極を基準とした場合の前記低電位側ゲート電極の電位より低くなるように、前記第1電気信号及び前記第2電気信号を供給する。
 これにより、高電位側ゲート電極に流れるゲート電流の大きさは、高電位側のオーミック電極と高電位側ゲート電極との間の電位差に依存するので、当該電位差を低くすることで、ゲート電流の増大が抑制され、消費電力を削減することができる。また、一対のオーミック電極間を流れる電流の飽和電流の大きさは、低電位側のオーミック電極と低電位側のゲート電極との間の電位差に依存するので、当該電位差を高くすることで、飽和電流の大きさを保つことができる。したがって、電源電流と電源電圧との特性を維持したまま、消費電力を削減することができる。
 以上、本発明に係る半導体装置及びその制御方法について、実施の形態に基づいて説明したが、本発明は、これらの実施の形態に限定されるものではない。本発明の趣旨を逸脱しない限り、当業者が思いつく各種変形を当該実施の形態に施したものや、異なる実施の形態における構成要素を組み合わせて構築される形態も、本発明の範囲内に含まれる。
 例えば、図1A及び図1Bにおいて、制御部120は、4つの電圧源121a、121b、122a及び122bを備えているが、制御部120は、2つの電圧源を備えるだけでもよい。VGa1とVGb1とは等しくてもよく、また、VGa2とVGb2とは等しくてもよいので、例えば、制御部120は、低電圧のVGa1(=VGb1)を生成する電圧源121aと、高電圧のVGa2(=VGb2)を生成する電圧源122aとを備えていればよい。
 そして、制御部120は、高電位側のオーミック電極が第2オーミック電極104bである場合に、電圧源122aが生成する高電圧VGa2を第1ゲート電極105aと第1オーミック電極104aとの間に印加し、電圧源121aが生成する低電圧VGa1を第2ゲート電極105bと第2オーミック電極104bとの間に印加すればよい。また、制御部120は、高電位側のオーミック電極が第1オーミック電極104aである場合に、電圧源121aが生成する低電圧VGa1を第1ゲート電極105aと第1オーミック電極104aとの間に印加し、電圧源122aが生成する高電圧VGa2を第2ゲート電極105bと第2オーミック電極104bとの間に印加すればよい。
 また、図6において、制御部140は、4つの電流源141a、141b、142a及び142bを備えているが、制御部140は、2つの電流源を備えるだけでもよい。IGa1とIGb1とは等しくてもよく、また、IGa2とIGb2とは等しくてもよいので、例えば、制御部140は、低電流のIGa1(=IGb1)を生成する電流源141aと、高電流のIGa2(=IGb2)を生成する電流源142aとを備えていればよい。
 そして、制御部140は、高電位側のオーミック電極が第2オーミック電極104bである場合に、電流源142aが生成する高電流IGa2を第1ゲート電極105aに供給し、電流源141aが生成する低電流IGa1を第2ゲート電極105bに供給すればよい。また、制御部140は、高電位側のオーミック電極が第1オーミック電極104aである場合に、電流源141aが生成する低電流IGa2を第1ゲート電極105aに供給し、電流源142aが生成する高電流IGa1を第2ゲート電極105bに供給すればよい。
 また、上記半導体装置の構成は、本発明を具体的に説明するために例示するためのものであり、本発明に係る半導体装置は、上記構成の全てを必ずしも備える必要はない。言い換えると、本発明に係る半導体装置は、本発明の効果を実現できる最小限の構成のみを備えればよい。
 例えば、図1A、図1B、図6などにおいて、第1オーミック端子106a、第2オーミック端子106b、第1ゲート端子107a及び第2ゲート端子107bを備えていなくてもよい。
 また、上記実施の形態の説明に用いた図において、各構成要素の角部及び辺を直線的に記載しているが、製造上の理由により、角部及び辺が丸みをおびたものも本発明に含まれる。
 また、上記で用いた数字は、全て本発明を具体的に説明するために例示するものであり、本発明は例示された数字に制限されない。また、上記で示した各構成要素の材料は、全て本発明を具体的に説明するために例示するものであり、本発明は例示された材料に制限されない。また、構成要素間の接続関係は、本発明を具体的に説明するために例示するものであり、本発明の機能を実現する接続関係はこれに限定されない。
 本発明に係る半導体装置及びその制御方法は、消費電力の増加を抑制することができるという効果を奏する。
10、10a、10b、20、20a 半導体装置
100、100a、100b、300 半導体素子
101、301 基板
102、302 半導体層積層体
103 チャネル領域
104a 第1オーミック電極
104b 第2オーミック電極
105a、304a 第1ゲート電極
105b、304b 第2ゲート電極
106a 第1オーミック端子
106b 第2オーミック端子
107a 第1ゲート端子
107b 第2ゲート端子
108a 第1コントロール層
108b 第2コントロール層
109a、109b、109c 抵抗
110a 第1絶縁膜
110b 第2絶縁膜
120、140、150 制御部
121a、121b、122a、122b 電圧源
123a、123b、143a、143b スイッチ
130 電源
141a、141b、142a、142b、151a、151b 電流源
303a 第1電極
303b 第2電極

Claims (10)

  1.  双方向に電流を流すことができる半導体素子を備える半導体装置であって、
     前記半導体素子は、
     基板と、
     前記基板上に形成され、チャネル領域を有する半導体層と、
     前記半導体層の上又は上方に、互いに離隔して形成された一対のオーミック電極と、
     前記半導体層の上又は上方に、前記一対のオーミック電極の間に形成された、前記一対のオーミック電極のそれぞれに対応する一対のゲート電極とを備え、
     前記半導体装置は、さらに、
     前記半導体素子を、前記一対のオーミック電極の間で前記チャネル領域を介して双方向に電流を流すことが可能な導通状態にする制御部を備え、
     前記制御部は、
     前記半導体素子が前記導通状態である場合、前記一対のオーミック電極のうち高電位側のオーミック電極を基準とした場合の電位であって、前記高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極の電位が、低電位側のオーミック電極を基準とした場合の電位であって、前記低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極の電位より低くなるように、前記高電位側ゲート電極に第1電気信号を供給し、かつ、前記低電位側ゲート電極に第2電気信号を供給する
     半導体装置。
  2.  前記制御部は、
     前記一対のゲート電極の閾値電圧以上の電圧である第1電圧を生成する第1電圧源と、
     前記第1電圧より高い第2電圧を生成する第2電圧源とを有し、
     前記制御部は、
     前記高電位側ゲート電極に前記第1電圧を前記第1電気信号として供給し、前記低電位側ゲート電極に前記第2電圧を前記第2電気信号として供給する
     請求項1記載の半導体装置。
  3.  前記制御部は、
     前記一対のゲート電極の閾値電圧以上の電圧を印加するための第1電流を生成する第1電流源と、
     前記第1電流より大きい第2電流を生成する第2電流源とを備え、
     前記制御部は、
     前記高電位側ゲート電極に前記第1電流を前記第1電気信号として供給し、前記低電位側ゲート電極に前記第2電流を前記第2電気信号として供給する
     請求項1記載の半導体装置。
  4.  前記制御部は、前記一対のゲート電極の閾値電圧以上の電圧を印加するための電流を、前記第1電気信号及び前記第2電気信号として前記一対のゲート電極に供給する
     請求項1記載の半導体装置。
  5.  前記一対のゲート電極の閾値電圧は、正である
     請求項1~4のいずれか1項に記載の半導体装置。
  6.  前記半導体素子は、さらに、前記一対のゲート電極と前記半導体層との間に形成された、P型の導電性を有する一対のコントロール層を備える
     請求項1~5のいずれか1項に記載の半導体装置。
  7.  前記一対のゲート電極は、前記半導体層とショットキー接合している
     請求項1~5のいずれか1項に記載の半導体装置。
  8.  前記半導体素子は、さらに、前記一対のゲート電極と前記半導体層との間に形成された絶縁膜を備える
     請求項1~5のいずれか1項に記載の半導体装置。
  9.  前記基板は、シリコン基板、サファイア基板、又は、炭化珪素基板である
     請求項1~8のいずれか1項に記載の半導体装置。
  10.  双方向に電流を流すことができる半導体装置の制御方法であって、
     前記半導体装置は、
     基板と、
     前記基板上に形成され、チャネル領域を有する半導体層と、
     前記半導体層の上又は上方に、互いに離隔して形成された一対のオーミック電極と、
     前記半導体層の上又は上方に、前記一対のオーミック電極の間に形成された、前記一対のオーミック電極のそれぞれに対応する一対のゲート電極とを備え、
     前記半導体装置の制御方法は、
     前記一対のオーミック電極のうち高電位側のオーミック電極に対応するゲート電極である高電位側ゲート電極に第1電気信号を供給し、
     前記一対のオーミック電極のうち低電位側のオーミック電極に対応するゲート電極である低電位側ゲート電極に第2電気信号を供給し、
     前記第1電気信号及び前記第2電気信号の供給では、
     前記高電位側のオーミック電極を基準とした場合の前記高電位側ゲート電極の電位が、前記低電位側のオーミック電極を基準とした場合の前記低電位側ゲート電極の電位より低くなるように、前記第1電気信号及び前記第2電気信号を供給する
     半導体装置の制御方法。
PCT/JP2011/006961 2010-12-14 2011-12-13 半導体装置及びその制御方法 Ceased WO2012081237A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012548654A JP5654044B2 (ja) 2010-12-14 2011-12-13 半導体装置及びその制御方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-278636 2010-12-14
JP2010278636 2010-12-14

Publications (1)

Publication Number Publication Date
WO2012081237A1 true WO2012081237A1 (ja) 2012-06-21

Family

ID=46244356

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/006961 Ceased WO2012081237A1 (ja) 2010-12-14 2011-12-13 半導体装置及びその制御方法

Country Status (2)

Country Link
JP (1) JP5654044B2 (ja)
WO (1) WO2012081237A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017163136A (ja) * 2016-02-29 2017-09-14 インフィネオン テクノロジーズ オーストリア アクチエンゲゼルシャフト ダブルゲートトランジスタ素子及び動作方法
CN110890881A (zh) * 2018-09-10 2020-03-17 三菱电机株式会社 半导体装置
US10903353B2 (en) 2016-02-29 2021-01-26 Infineon Technologies Austria Ag Double gate transistor device and method of operating

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5726471A (en) * 1980-07-24 1982-02-12 Fujitsu Ltd Semiconductor device
WO2008062800A1 (en) * 2006-11-20 2008-05-29 Panasonic Corporation Semiconductor device and its drive method
JP2010004588A (ja) * 2008-06-18 2010-01-07 Panasonic Corp 双方向スイッチのゲート駆動方法およびそれを用いた電力変換装置
JP2010278333A (ja) * 2009-05-29 2010-12-09 Furukawa Electric Co Ltd:The 半導体装置およびその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5726471A (en) * 1980-07-24 1982-02-12 Fujitsu Ltd Semiconductor device
WO2008062800A1 (en) * 2006-11-20 2008-05-29 Panasonic Corporation Semiconductor device and its drive method
JP2010004588A (ja) * 2008-06-18 2010-01-07 Panasonic Corp 双方向スイッチのゲート駆動方法およびそれを用いた電力変換装置
JP2010278333A (ja) * 2009-05-29 2010-12-09 Furukawa Electric Co Ltd:The 半導体装置およびその製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017163136A (ja) * 2016-02-29 2017-09-14 インフィネオン テクノロジーズ オーストリア アクチエンゲゼルシャフト ダブルゲートトランジスタ素子及び動作方法
US10530360B2 (en) 2016-02-29 2020-01-07 Infineon Technologies Austria Ag Double gate transistor device and method of operating
US10903353B2 (en) 2016-02-29 2021-01-26 Infineon Technologies Austria Ag Double gate transistor device and method of operating
US12003231B2 (en) 2016-02-29 2024-06-04 Infineon Technologies Austria Ag Double gate transistor device and method of operating
CN110890881A (zh) * 2018-09-10 2020-03-17 三菱电机株式会社 半导体装置
CN110890881B (zh) * 2018-09-10 2023-09-19 三菱电机株式会社 半导体装置

Also Published As

Publication number Publication date
JPWO2012081237A1 (ja) 2014-05-22
JP5654044B2 (ja) 2015-01-14

Similar Documents

Publication Publication Date Title
CN105247681B (zh) 增强型iii-氮化物器件
JP6201422B2 (ja) 半導体装置
JP5575816B2 (ja) 複合型半導体装置
CN104620366B (zh) 半导体装置
JP5653326B2 (ja) 窒化物半導体装置
CN106024878B (zh) 具有集成到栅极结构中的rc网络的高电子迁移率晶体管
US20080143421A1 (en) Bidirectional switch and method for driving bidirectional switch
US20090072269A1 (en) Gallium nitride diodes and integrated components
JP2012004253A (ja) 双方向スイッチ、2線式交流スイッチ、スイッチング電源回路および双方向スイッチの駆動方法
JP2009159222A (ja) スイッチ装置
JP2010539712A (ja) Iii族窒化物双方向スイッチ
JP2012212875A (ja) 低電圧デバイス保護付き高電圧複合半導体デバイス
US9165922B2 (en) Semiconductor device
JP2009124667A (ja) 双方向スイッチ及びその駆動方法
CN112585751B (zh) 电阻元件及功率放大电路
US9196686B2 (en) Diode circuit and DC to DC converter
JP5654044B2 (ja) 半導体装置及びその制御方法
JP2013042270A (ja) トランジスタ回路、双方向スイッチ回路、ダイオード回路及びトランジスタ回路の製造方法
JP6701767B2 (ja) 半導体装置
CN107667422A (zh) 复合型半导体装置
US12439661B2 (en) Semiconductor device
JP5853187B2 (ja) スイッチ装置
WO2022172625A1 (ja) 半導体装置
CN105070752B (zh) 一种具有集成二极管的异质结器件
US10128326B2 (en) Resistor having increasing resistance due to increasing voltage

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11848336

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2012548654

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11848336

Country of ref document: EP

Kind code of ref document: A1