WO2011013274A1 - 表示装置および表示装置の駆動方法 - Google Patents
表示装置および表示装置の駆動方法 Download PDFInfo
- Publication number
- WO2011013274A1 WO2011013274A1 PCT/JP2010/002522 JP2010002522W WO2011013274A1 WO 2011013274 A1 WO2011013274 A1 WO 2011013274A1 JP 2010002522 W JP2010002522 W JP 2010002522W WO 2011013274 A1 WO2011013274 A1 WO 2011013274A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- period
- high level
- low level
- frame
- potential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134345—Subdivided pixels, e.g. for grey scale or redundancy
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/13624—Active matrix addressed cells having more than one switching element per pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0204—Compensation of DC component across the pixels in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Definitions
- the present invention relates to a display device that drives auxiliary capacitance wiring.
- multi-pixel drive type liquid crystal display device as a liquid crystal display device in which the viewing angle dependency of the ⁇ characteristic is improved.
- multi-picture element driving one picture element is constituted by two or more sub-picture elements having different luminances, thereby improving the viewing angle dependency of the viewing angle characteristic, that is, the ⁇ characteristic.
- FIG. 9 shows a configuration example of picture elements provided in such a multi-picture element driving type liquid crystal display device (see, for example, Patent Document 1).
- the sub picture element sp1 includes a TFT 16a, a sub picture element electrode 18a, and an auxiliary capacitor 22a
- the sub picture element sp2 includes a TFT 16b, a sub picture element electrode 18b, and an auxiliary capacity 22b.
- the gate electrodes of the TFTs 16a and 16b are connected to a common gate bus line GL, and the source electrodes are connected to a common source bus line SL.
- the auxiliary capacitance 22a is formed between the sub-pixel electrode 18a and the auxiliary capacitance wiring CsL1
- the auxiliary capacitance 22b is formed between the sub-pixel electrode 18b and the auxiliary capacitance wiring CsL2.
- the auxiliary capacitance line CsL1 is provided so as to extend in parallel with the gate bus line GL with the region of the sub-picture element sp1 interposed between the auxiliary capacitance line CsL1.
- the auxiliary capacitance line CsL2 is provided so as to extend in parallel with the gate bus line GL with the area of the sub-picture element sp2 interposed between the auxiliary capacitance line CsL2 and the gate bus line GL.
- the auxiliary capacitance line CsL1 of each picture element P includes an auxiliary capacitance line CsL2 for the sub-picture element sp2 of the picture element P adjacent to the picture element P to form the auxiliary capacitance 22b with the auxiliary capacitance line CsL1 interposed therebetween.
- the auxiliary capacitance line CsL2 of each picture element P is an auxiliary capacitance line for the sub picture element sp1 of the picture element P adjacent to the picture element P to form the auxiliary capacity 22a with the auxiliary capacity line CsL2 interposed therebetween. Also serves as CsL1.
- the auxiliary capacitance line CsL (collectively referred to as CsL when not distinguishing between CsL1 and CsL2) arranged in the active area AA as the display area is arranged in an area adjacent to the active area AA. It is connected to the CS trunk wiring bb.
- a plurality of CS trunk wires bb constitute one set of CS trunk wire group BB.
- This CS trunk line group BB is provided only in a region adjacent to one end side which is a predetermined side in the direction in which the auxiliary capacitance line CsL extends with respect to the active area AA, that is, only one set is provided only in one region.
- One set is provided in each of a region adjacent to one end side and a region adjacent to the other end side, that is, a predetermined side in the direction in which the auxiliary capacitance line CsL extends with respect to the active area AA, that is, a region on both sides. .
- CS trunk line group BB When the CS trunk line group BB is provided only in one region, one end on the predetermined side of the auxiliary capacitance line CsL is connected to the CS trunk line bb.
- the CS trunk line group BB When the CS trunk line group BB is provided in the regions on both sides, one end of the predetermined side of the auxiliary capacity line CsL is connected to the CS main line bb in the area adjacent to the one end side.
- the other end of the wiring CsL is connected to the CS trunk wiring bb in a region adjacent to the other end.
- the CS trunk line bb extends in a direction orthogonal to the direction in which the auxiliary capacitance lines CsL1 and CsL2 extend, that is, in the direction in which the source bus line SL extends.
- FIG. 10 shows an example in which a CS trunk line group BB composed of twelve CS trunk lines bb... Is provided in both areas.
- Each auxiliary capacitance line CsL is connected to one CS trunk line bb of each CS trunk line group BB.
- Twelve consecutively arranged auxiliary capacitor lines CsL are connected to each other in each CS trunk line group BB. They are connected to different CS trunk lines bb, and this connection relationship is repeated for every 12 auxiliary capacity lines (that is, n lines).
- the n auxiliary capacitance lines CsL... Arranged in succession are different CS trunk lines bb in the CS trunk line group BB. This connection relationship is repeated for every n auxiliary capacitance lines.
- each of the n auxiliary capacitance wirings CsL... An auxiliary capacitance voltage as an individual driving signal as shown in FIG.
- the auxiliary capacitance voltage Vcs (Vcs1, Vcs2,. It has a waveform consisting of binary levels that vibrate.
- n / 2 sets (n-phase) of auxiliary capacitance voltages Vcs forming a pair are set in a state where phases are gradually shifted between odd lines.
- the odd-numbered line gate pulses Vg (Vg1, Vg3,... In the figure) have a pulse period in a certain period of the auxiliary capacitance voltage Vcs, and have an end timing of the pulse period at the rise or fall timing of the auxiliary capacitance voltage Vcs. .
- the polarity of the auxiliary capacitance voltage Vcs and the polarity of the data signal written to each picture element P are inverted every frame, and continuously have the same polarity in a plurality of horizontal periods in each frame. Inverted.
- a data signal is written to the picture element P in the selection period of the odd lines, and two sub-pictures of the picture element P to which the same data signal is written by a change in the auxiliary capacitance voltage Vcs after the data signal is written.
- Different potential displacement amounts ⁇ V are added to the pixel electrode potentials of the elements sp1 and sp2, and a feed-through phenomenon through a capacitance between the gate bus line GL and the pixel electrode is added. Accordingly, the luminances of the sub-pixels sp1 and sp2 are different, and the average luminance based on the effective value of the liquid crystal applied voltage through one frame period of the auxiliary capacitance voltage Vcs has a wide viewing angle. Appropriate in scope.
- even line scanning is performed after odd line scanning, and the auxiliary capacitance voltage Vcs applied to the sub-picture elements sp1 and sp2 belonging to the same picture element P at that time has the same level change timing as the odd line.
- the potential change of the first pixel electrode after the end of the gate pulse is the same as that of the odd-numbered line, so the ⁇ characteristic is also improved.
- the waveform of the auxiliary capacitance voltage Vcs and the scanning method are merely examples, and the luminance between the sub-pixels sp1 and sp2 is made different depending on the voltage change of the different auxiliary capacitance voltages Vcs, so that the ⁇ characteristic of the entire pixel P can be changed. Improvements are the main technical contents.
- FIG. 11 shows an example of supplying a 12-phase auxiliary capacitance voltage Vcs.
- An auxiliary capacitance voltage Vcs is applied.
- the waveform of the auxiliary capacitance voltage Vcs differs between different locations in the active area AA due to wiring delay in a large size liquid crystal screen. Can do.
- Japanese Patent Publication Japanese Patent Laid-Open No. 2004-62146 (published on Feb. 26, 2004)” International Publication No. WO2006 / 070829 Pamphlet (Published July 6, 2006) Japanese Patent Publication “Japanese Patent Laid-Open No. 2000-3160” (published on January 7, 2000) Japanese Patent Publication “Japanese Patent Laid-Open No. 7-281635 (published on Oct. 27, 1995)”
- the start timing of each frame of the drive signal CS (CS1 to CS10), which is the auxiliary capacitance voltage applied to the CS trunk wiring bb, is The timing is determined based on the timing of the gate start pulse GSP having one vertical period (1V) as a cycle.
- Driving signals CS (CS1 and CS2, CS3 and CS4, CS5 and CS6, CS7 and CS8, CS9 and CS10) having opposite polarities are output from the auxiliary capacitor power supply circuit, and the gate start pulse GSP is output from the auxiliary capacitor.
- the auxiliary capacity power supply circuit When input to the power supply circuit and the start timing of each frame is informed, the auxiliary capacity power supply circuit inverts the polarity of each timing of the drive signal CS with respect to the previous frame.
- the timing of the gate start pulse GSP may be a rising timing or a falling timing.
- FIG. 12 a case where a 10-phase drive signal CS is used is shown as an example. However, even if the number of phases changes, it is the same that the gate start pulse GSP is used as a reference.
- each drive signal CS is alternately switched between High and Low at intervals of 10 horizontal periods (10H).
- Each pair of drive signals CS composed of pulse signals having opposite polarities is sequentially set to have a phase relationship such that the phase is delayed by two horizontal periods (2H).
- the gate start pulse GSP is generated at the frame change
- supply of the auxiliary capacity voltage of the next frame is started for each drive signal CS at the time of generation.
- the positive and negative levels started at the end of each frame are, for example, 14 horizontal periods (14H), respectively.
- the other positive polarity level and the negative polarity level of each frame have a certain length, for example, a length of 10 horizontal periods (10H).
- the polarity level started at the end of each frame in FIG.
- a negative polarity level includes the period t1 from the start timing of the level to the generation timing of the gate start pulse GSP, and the generation of the gate start pulse GSP.
- a period t2 from the timing to the end timing of the level has a period of a certain length.
- the generation timing of the gate start pulse GSP suddenly shifts, causing a problem that the waveform of the drive signal CS is distorted at the frame switching point.
- a gate start pulse generated at a normal timing is GSP1
- a gate start pulse suddenly shifted in timing is GSP2.
- the gate start pulse GSP2 is generated at a timing earlier than the gate start pulse GSP1.
- the period t2 from the generation timing of the gate start pulse GSP to the end timing of the polarity level started at the end of the previous frame is The generation timing of the gate start pulse GSP is the same as when the generation timing of the gate start pulse GSP is normal (hereinafter referred to as “normal”), but the generation timing of the gate start pulse GSP from the start timing of the level of the polarity started at the end of the previous frame.
- the period until is a period t1 ′ shorter than the period t1 at the normal time.
- the length of the positive polarity level period started at the end of each frame is different from the length of the negative polarity level period.
- the effective value of the liquid crystal applied voltage differs between the period during which the auxiliary storage capacitor voltage is applied. This is also true when the gate start pulse GSP is shifted so as to occur at a timing later than normal, contrary to the case of FIG.
- the present invention has been made in view of the above-described conventional problems, and its purpose is to make the effective value of the liquid crystal applied voltage equal to each other between the positive polarity and the negative polarity even when the generation timing is shifted in the timing signal. It is to realize a display device that can be used and a method for driving the display device.
- the display device of the present invention provides A display device that drives an auxiliary capacitance line by a drive signal,
- the length of the period and the potential level are set so that the potential waveform in one frame period of the generated drive signal is sequentially continuous.
- the first period, the second period, the third period, and the first period It consists of four periods,
- the first period is a High level period used for the first period or the first period, which is started with reference to the generation timing of a timing signal that determines the start timing of one frame period.
- the low level period used for each frame is a period in which a high level period or a low level period is switched for each frame.
- the second period the potential level changes so that a High level period used for the second period and a Low level period used for the second period are alternately switched.
- Period The third period is a High level period used for the third period or a Low level period used for the third period, and is a High level period or a Low level period. The period is the same as the first period of the same frame, In the fourth period, the High level period used for the fourth period and the Low level period used for the fourth period define the start timing of the next one frame period.
- the first period and the third period are low level periods, respectively, and the second period starts in a high level period and ends in a high level period, and the first frame And the third period are high level periods, the second period starts in the low level period and ends in the low level period, and the second frame alternately appears.
- the first frame the Low level used for the first period and the Low level used for the third period have a potential higher than that of the Low level used for the second period.
- Low In the second frame, the High level used for the first period and the High level used for the third period have a potential higher than that of the High level used for the second period. It is characterized by high price.
- the High level period and the Low level period of the fourth period are By making it sufficiently shorter than the normal length of the assumed fourth period, no matter what timing the timing signal that defines the start timing of the next one frame period is generated, It can be considered that approximately the same number of High level periods and Low level periods appear.
- the timing signal generation timing is suddenly shifted as much as the effect of making the difference in the number of appearances between the high level period and the low level period less dependent on the timing signal generation timing is obtained. Even if there is, the sum of the lengths of the high level period of the drive signal and the length of the low level period throughout the display period of the pair of the first frame and the second frame, and thus over the entire display period. Can be set to a desired relationship.
- the high level potential used in the first period and the third period is higher than the high level used in the second period, and the low level potential used in the first period and the third period. Is lower than the Low level used in the second period, the speed of charging with respect to the load of the drive signal in the first period and the third period can be increased. This increases the charging rate of the load by the drive signal in the third period, the fourth period, and the first period that are continuous between two frames, so that the load load is increased in the first period of one frame period. The deviation of the effective value of the liquid crystal applied voltage due to the lowering of the charging rate is eliminated, and display can be performed with uniform brightness over one frame period.
- the display device driving method of the present invention provides: A driving method of a display device for driving a storage capacitor line by a driving signal, The length of the period and the potential level are set so that the potential waveform in one frame period of the generated drive signal is sequentially continuous.
- the first period, the second period, the third period, and the first period It consists of four periods,
- the first period is a High level period used for the first period or the first period, which is started with reference to the generation timing of a timing signal that determines the start timing of one frame period.
- the low level period used for each frame is a period in which a high level period or a low level period is switched for each frame.
- the second period the potential level changes so that a High level period used for the second period and a Low level period used for the second period are alternately switched.
- Period The third period is a High level period used for the third period or a Low level period used for the third period, and is a High level period or a Low level period. The period is the same as the first period of the same frame, In the fourth period, the High level period used for the fourth period and the Low level period used for the fourth period define the start timing of the next one frame period.
- the first period and the third period are low level periods, respectively, and the second period starts in a high level period and ends in a high level period, and the first frame And the third period are high level periods, the second period starts in the low level period and ends in the low level period, and the second frame alternately appears.
- the first frame the Low level used for the first period and the Low level used for the third period have a potential higher than that of the Low level used for the second period.
- Low In the second frame, the High level used for the first period and the High level used for the third period have a potential higher than that of the High level used for the second period. It is characterized by high price.
- the High level period and the Low level period of the fourth period are By making it sufficiently shorter than the normal length of the assumed fourth period, no matter what timing the timing signal that defines the start timing of the next one frame period is generated, It can be considered that approximately the same number of High level periods and Low level periods appear.
- the timing signal generation timing is suddenly shifted as much as the effect of making the difference in the number of appearances between the high level period and the low level period less dependent on the timing signal generation timing is obtained. Even if there is, the sum of the lengths of the high level period of the drive signal and the length of the low level period throughout the display period of the pair of the first frame and the second frame, and thus over the entire display period. Can be set to a desired relationship.
- the high level potential used in the first period and the third period is higher than the high level used in the second period, and the low level potential used in the first period and the third period. Is lower than the Low level used in the second period, the speed of charging with respect to the load of the drive signal in the first period and the third period can be increased. This increases the charging rate of the load by the drive signal in the third period, the fourth period, and the first period that are continuous between two frames, so that the load load is increased in the first period of one frame period. The deviation of the effective value of the liquid crystal applied voltage due to the lowering of the charging rate is eliminated, and display can be performed with uniform brightness over one frame period.
- the display device of the present invention is as described above.
- a display device that drives an auxiliary capacitance line by a drive signal The length of the period and the potential level are set so that the potential waveform in one frame period of the generated drive signal is sequentially continuous.
- the first period, the second period, the third period, and the first period It consists of four periods,
- the first period is a High level period used for the first period or the first period, which is started with reference to the generation timing of a timing signal that determines the start timing of one frame period.
- the low level period used for each frame is a period in which a high level period or a low level period is switched for each frame.
- the second period the potential level changes so that a High level period used for the second period and a Low level period used for the second period are alternately switched.
- Period The third period is a High level period used for the third period or a Low level period used for the third period, and is a High level period or a Low level period. The period is the same as the first period of the same frame, In the fourth period, the High level period used for the fourth period and the Low level period used for the fourth period define the start timing of the next one frame period.
- the first period and the third period are low level periods, respectively, and the second period starts in a high level period and ends in a high level period, and the first frame And the third period are high level periods, the second period starts in the low level period and ends in the low level period, and the second frame alternately appears.
- the first frame the Low level used for the first period and the Low level used for the third period have a potential higher than that of the Low level used for the second period.
- Low In the second frame, the High level used for the first period and the High level used for the third period have a potential higher than that of the High level used for the second period. It is characterized by high price.
- the driving method of the display device of the present invention is as described above.
- a driving method of a display device for driving a storage capacitor line by a driving signal The length of the period and the potential level are set so that the potential waveform in one frame period of the generated drive signal is sequentially continuous.
- the first period, the second period, the third period, and the first period It consists of four periods,
- the first period is a High level period used for the first period or the first period, which is started with reference to the generation timing of a timing signal that determines the start timing of one frame period.
- the low level period used for each frame is a period in which a high level period or a low level period is switched for each frame.
- the second period the potential level changes so that a High level period used for the second period and a Low level period used for the second period are alternately switched.
- Period The third period is a High level period used for the third period or a Low level period used for the third period, and is a High level period or a Low level period. The period is the same as the first period of the same frame, In the fourth period, the High level period used for the fourth period and the Low level period used for the fourth period define the start timing of the next one frame period.
- the first period and the third period are low level periods, respectively, and the second period starts in a high level period and ends in a high level period, and the first frame And the third period are high level periods, the second period starts in the low level period and ends in the low level period, and the second frame alternately appears.
- the first frame the Low level used for the first period and the Low level used for the third period have a potential higher than that of the Low level used for the second period.
- Low In the second frame, the High level used for the first period and the High level used for the third period have a potential higher than that of the High level used for the second period. It is characterized by high price.
- FIG. 9 is a waveform diagram illustrating a second waveform example of a drive signal according to the embodiment of the present invention.
- FIG. 4 is a waveform diagram illustrating a third waveform example of a drive signal according to an embodiment of the present invention, where (a) is a waveform in which a high level is increased in a fourth period, and (b) is a fourth waveform. The waveform which lowered the Low level of the period is shown.
- FIG. 4 is a waveform diagram illustrating a fourth waveform example of a drive signal according to an embodiment of the present invention, where (a) is a waveform in which the high level of the fourth period is greatly increased, and (b) is a fourth waveform. The waveform which greatly lowered the Low level during the period is shown.
- FIG. 5 is a waveform diagram illustrating a first waveform example of a drive signal according to the embodiment of the present invention. It is a figure explaining the 1st phenomenon generate
- 1, showing an embodiment of the present invention is a block diagram illustrating a configuration of a display device.
- FIG. It is a circuit diagram which shows a prior art and shows the structure of the picture element of a multi picture element drive system. It is a top view which shows a prior art and shows arrangement
- FIGS. 1 to 8 An embodiment of the present invention will be described with reference to FIGS. 1 to 8 as follows.
- FIG. 8 shows a configuration of a liquid crystal display device (display device) 1 according to the present embodiment.
- the liquid crystal display device 1 includes a display panel 2, source printed wiring boards (SPWB) 3 and 3, a plurality of source drivers (display drivers) SD, and a plurality of gate drivers GD1 and so on. GD2,..., Flexible wirings 4 and 4, and a display control board (CPWB) 5.
- the display panel 2 and other members may be mounted on one panel in any combination, or one of the source driver SD..., The gate drivers GD1... GD2. A part or all of them may be mounted on an external substrate such as the same flexible printed circuit board and connected to a panel including the display panel 2, and any arrangement is possible.
- the display panel 2 includes an active area AA, which is an area in which the picture elements P composed of the sub-picture elements sp1 and sp2 described in FIGS. 9, 10, and 11 are arranged in a matrix, and a plurality of gate bus lines GL. And a plurality of source bus lines SL, a plurality of auxiliary capacitance lines CsL1,... CsL2, and two CS trunk lines BB and BB.
- the gate bus lines GL and the source bus lines SL are provided so as to cross each other and are connected to the picture elements P, and the auxiliary capacitance lines CsL1 and CsL2 are connected to the sub-picture elements sp1 and sp2, respectively. It is connected.
- One CS trunk wiring group BB is provided in an area adjacent to one side in the extending direction of the auxiliary capacitance wiring CsL (a general term of CsL1 and CsL2) with respect to the active area AA.
- the other CS trunk wiring group BB is provided in a region adjacent to the active area AA on the other side in the extending direction of the auxiliary capacitance wiring CsL.
- the auxiliary capacitance line CsL is connected to the CS trunk line group BB / BB. Only one of the CS trunk wiring groups may be used.
- the source driver SD and the gate drivers GD1 and GD2 are connected to the display panel 2 in the form of SOF (System On Film).
- the source drivers SD are connected only to one side of the display panel 2, and the gate drivers GD1 are arranged on one side orthogonal to the side to which the source drivers SD are connected, and the gate drivers GD2 are arranged on the other side. Although they are connected to each other, there are no particular restrictions on the way they are arranged.
- the source drivers SD are connected to the source printed wiring board 3, and display data corresponding to each source driver SD is supplied from the source printed wiring board 3.
- the source printed wiring board 3 is connected to the display control board 5 through the flexible wiring 4.
- the display control board 5 includes a data processing / CS control unit 51 and a timing controller 52, and includes timing signals used by the source drivers SD ... and gate drivers GD1, ..., GD2, ..., display data used by the source drivers SD ...
- the auxiliary capacity voltage used by the CS trunk wiring groups BB and BB is supplied.
- the timing signals used by the gate drivers GD1... GD2 and the auxiliary capacitance voltages used by the CS trunk wiring groups BB and BB are within the display panel 2 via the SOF of the source printed wiring board 3 and the source drivers SD. To be supplied.
- the data processing / CS control unit 51 includes an LVDS (Low Voltage Differential Differential) receiver driver, a ghost correction processing unit, a pseudo gradation generation unit, a crosstalk correction unit, a gamma correction unit, and an overshoot processing unit. And a timing control unit for auxiliary capacitance voltage, a timing control unit for polarity inversion driving, and the like.
- LVDS Low Voltage Differential Differential
- the auxiliary capacitor voltage timing controller generates a drive signal CS, which is an auxiliary capacitor voltage for performing AC driving on a multi-pixel drive type display device, by an internal auxiliary capacitor power supply circuit, and generates each CS trunk wiring. supplied to bb.
- a drive signal CS which is an auxiliary capacitor voltage for performing AC driving on a multi-pixel drive type display device, by an internal auxiliary capacitor power supply circuit, and generates each CS trunk wiring. supplied to bb.
- the AC driving AC driving is performed in which the polarity is inverted every frame and a data signal having the same polarity is continuously provided in each frame for a plurality of horizontal periods.
- the drive signal CS at this time is from a binary level in which a high level corresponding to positive polarity and a low level corresponding to negative polarity are repeated within one frame period.
- the polarity of each timing in one frame period of the drive signal CS is inverted every frame period.
- two drive signals CS form a pair having a phase relationship opposite to each other.
- the phases of each pair are set so as to be sequentially shifted, so that a predetermined number of drive signals CS whose phases are shifted from each other are provided.
- the AC drive is not limited to the above, and general AC drive with horizontal line inversion of the data signal polarity is possible.
- the auxiliary capacitance voltage timing controller determines the start timing of each drive signal CS in each frame with reference to the generation timing of a gate start pulse GSP (timing signal) having a period of one vertical period (1 V). To do.
- the gate start pulse GSP is generated and input to the auxiliary capacitance voltage timing controller at the same time.
- the auxiliary capacitor voltage timing control unit is configured to invert the polarity of the drive signal CS at each timing with respect to the previous frame. Change the output waveform.
- the generation timing of the gate start pulse GSP the rising timing may be adopted, or the falling timing may be adopted.
- the auxiliary capacity power circuit 2 shows a no-load output waveform that is a waveform when output in a no-load state, that is, a waveform of the generated drive signal CS.
- This first waveform example is a basic waveform after the second waveform example.
- the waveform is composed of a plurality of periods and includes a period in which the High level period and the Low level period are switched. However, the boundary between each period and the High level period and the Low level period are included.
- the waveform also includes a potential during transition that can occur with the transition of the potential level at the boundary between the two.
- the drive signal CS is a signal having a binary level that can switch between a high level corresponding to positive polarity and a low level corresponding to negative polarity within one frame period in the periods T1, T2, T3, and T4. It is. That is, the high level potentials are equal in the periods T1, T2, T3, and T4, and the low level potentials are equal. However, this is an example, and the potentials of the high level and the low level in the periods T1, T2, T3, and T4 can be arbitrarily set for each period.
- the period T1 (first period) is a High level period or a Low level period that starts from a start timing in one frame period of the drive signal CS, and becomes a High level period or Low level for each frame.
- the period will be switched.
- the supply potential H output from the auxiliary capacity power supply circuit is used as the High level
- the supply potential L output from the auxiliary capacity power supply circuit is used as the Low level.
- a frame in which the period T1 is a low level period is a first frame F1
- a frame in which the period T1 is a high level period is a second frame F2.
- the first frame F1 and the second frame F2 appear alternately every frame period.
- the period T2 (second period) is provided following the period T1, and is a period in which the potential level transitions so that the High level period and the Low level period are alternately switched.
- the supply potential H output from the auxiliary capacity power supply circuit as the High level is used, and the supply potential L output from the auxiliary capacity power supply circuit as the Low level is used.
- a High period tH that is a High level period and a Low period tL that is a Low level period are alternately switched.
- the period T2 starts with the High period tH and ends with the High period tH.
- the period T2 starts with the Low period tL and ends with the Low period tL.
- the lengths of the high periods tH are not necessarily equal to each other, and the lengths of the low periods tL are not necessarily equal to each other. Further, the high period tH and the low period tL are not necessarily equal in length. Further, the number of High periods tH of the first frame F1 and the number of Low periods tL of the second frame F2 are not necessarily equal to each other, and the number of Low periods tL of the first frame F1 and the second frames The number of high periods tH of F2 is not necessarily equal to each other. This is a signal that is supplied for the purpose of adjusting the pixel electrode potential after the drive signal CS writes the data signal to the pixel, and how much the pixel electrode potential is adjusted at what timing. Because.
- the waveforms of the drive signals CS in the period T2 are in opposite phases in the first frame F1 and the second frame F2.
- the length of the high period tH and the length of the low period tL are set to predetermined lengths such as 10 horizontal periods, as described with reference to FIG.
- the sum of the lengths of the high period tH in the period T2 of the entire frame pair FP can be easily set to values that are equal to or close to each other.
- the sum of the lengths of the High period tH and the sum of the lengths of the Low period tL are equal to each other.
- the frame pair FP may be considered to be composed of the first frame F1 and the second frame F2 immediately after the first frame F1, and is composed of the second frame F2 and the first frame F1 immediately after the second frame F2. May be considered.
- the period T3 (third period) is a High level period or Low level period provided subsequent to the period T2, and it is the period T1 of the same frame whether it is a High level period or a Low level period. Is the same.
- the supply potential H output from the auxiliary capacity power supply circuit is used as the High level
- the supply potential L output from the auxiliary capacity power supply circuit is used as the Low level. Therefore, here, the High level used in the period T3 is the same supply potential as the High level used in the period T1, and the Low level used in the period T3 is the same supply potential as the Low level used in the period T1.
- the high level used in the period T3 may be a supply potential different from the high level used in the period T1, or the low level used in the period T3 is different from the low level used in the period T1. It may be a supply potential.
- the length of the period T1 and the length of the period T3 are the same, but this is an example, and the length of the period T1 and the length of the period T3 may be different from each other.
- the length of the period T1 and the length of the period T3 are set to predetermined lengths such as the time t2 described with reference to FIGS. 13 and 14, for example.
- the period T4 (fourth period) is provided following the period T3, and the High level period and the Low level period alternate until the generation timing of the gate start pulse GSP that defines the start timing of the next one frame period. This is a period during which the potential level transitions so that it can be switched to.
- the supply potential H output from the auxiliary capacity power supply circuit is used as the High level
- the supply potential L output from the auxiliary capacity power supply circuit is used as the Low level.
- the length of the High level period and the length of the Low level period in the period T4 can be arbitrarily set, but here, the length of the High level period and the length of the Low level period are equal to each other.
- the length is set to be shorter than the lengths of the periods T1 and T3.
- the length is preferably as small as possible if the period T4 is allocated to the remainder of one frame period.
- the gate start pulse GSP that defines the start timing of the next one frame period is generated. Whatever timing occurs, it can be considered that approximately the same number of High level periods and Low level periods appear before they occur. Whether or not they are considered to be approximately the same number depends on the ratio of the length of the period allocated to the entire period T4 and the lengths of the high-level period and the low-level period, which depends on the specifications of the device. It can be designed appropriately.
- the polarity at each timing of the drive signal CS is not limited to that inverted from the previous frame, and the appearance order of the High level period and the Low level period of the period T4 is the first frame F1. And the second frame F2.
- the appearance order of the first frame F1 and the second frame F2 is opposite to each other, the high-level period and the low-level period are more different from each other in the entire period T4 of the frame pair FP. This is preferable because the probability of appearing in a close number increases.
- each of the high level period and the low level period of the period T4 is set to be shorter than either of the periods T1 and T3, the remaining period excluding the period T2 in one frame period, Since it becomes easy to assign outside the display period in the effective display area, it is possible to avoid that the anomalous switching of the potential level of the drive signal CS in the periods T1, T3, and T4 adversely affects the visually recognized display. Therefore, the length of each of the periods T1 and T3 is shorter than each of the high periods tH and the low periods tL of the period T2, and both the period T1 and the period T3 + the period T4 are in the effective display area. This is advantageous in that it can be easily assigned outside the display period.
- the length of the period and the potential level are set, so the difference in the number of appearances between the high level period and the low level period in the period T4 is the generation timing of the gate start pulse GSP. Even if the generation timing of the gate start pulse GSP suddenly deviates due to the effect that it does not depend so much on the drive signal CS throughout the frame-to-FP period of the drive signal CS, and therefore over the entire display period.
- the sum of the lengths of the high level periods of the drive signal CS and the sum of the lengths of the low level periods can be set in a desired relationship.
- the effective value of the liquid crystal applied voltage becomes equal between the positive polarity and the negative polarity. Then, it is only necessary to set both sums equal to each other by setting the length of each period, and when both sums are slightly different from each other, the effective value of the liquid crystal applied voltage is equal between the positive polarity and the negative polarity. If so, it is only necessary to set the length of each period so that both sums are slightly different from each other. The relationship between the two sums may be determined according to the performance desired or allowed in each device.
- the average level of the drive signal CS over the entire period is a common potential with respect to the high level and the low level of the drive signal CS, that is, the high level.
- the sum of both and the potential level for each period are set so as to be equal to the center potential between the low level and the low level.
- the effective value of the liquid crystal applied voltage is mutually positive and negative. Can be equal.
- the wiring capacity between the CS trunk wiring bb as a load and the auxiliary capacitance wiring CsL connected to the CS trunk wiring bb is charged.
- a time corresponding to the signal delay time constant is required until the CS main line bb and the auxiliary capacitance line CsL reach the target voltage. This required time is, for example, about 10 horizontal periods. Therefore, in the waveform example 1 of the drive signal CS described with reference to FIG. 4, the consecutive periods T3, T4, and T1 are provided so as to span two frames, so that each of the periods T3, T4, and T1 is provided.
- the charging rate at the end timing of the period T1 varies depending on the length and the potential level, that is, depending on the magnitude of the DC component included in the waveforms of the periods T3, T4, and T1, and the target CS trunk is reached before the period T1 ends.
- the wiring bb and the auxiliary capacitance wiring CsL may not reach the target voltages (here, the common potential for the high level and the low level of the drive signal CS).
- a phenomenon occurs in which the display brightness in a predetermined period (for example, about 10 horizontal periods) from the start of one frame period is different from the display brightness thereafter.
- the high level is set to the supply potential HH higher than the high level (supply potential H) used in the second period.
- the low level is set to the supply potential LL lower than the Low level (supply potential L) used in the second period, so that the charging speed in the periods T3 and T1 is increased.
- the charging rate of the CS trunk wiring bb and the auxiliary capacitance wiring CsL by the drive signal CS in the continuous periods T3, T4, and T1 is increased, so that the charging rate of the load is reduced in the first period of one frame period.
- the deviation of the effective value of the liquid crystal applied voltage is eliminated, and display can be performed with uniform luminance over one frame period.
- the structure can be simplified by setting the High level and the Low level used for the period T4 to the same supply potential as that of the period T2.
- a rising period tr to the High level is a falling period in the output waveform at the load, which is a waveform of the drive signal CS in a state of being supplied from the auxiliary capacitance power supply circuit to the load.
- Asymmetric distortion such as shorter than tf occurs.
- regions A1 and A2 in FIG. 7 there is a possibility that the display luminance is different every time the polarity of the drive signal CS is reversed within one frame period, and horizontal stripes are generated on the display screen. There is.
- the high level used in the period T4 in the waveform example 1 in FIG. 1 is set to have a higher potential than the high level used in the period T2. That is, the High level used in the period T4 is set to a supply potential HH that is higher than the supply potential H that is the High level used in the period T2.
- the high level used in the period T4 may be the same as or different from the high level used in the period T3.
- FIG. 2A shows an example in which the High level used in the period T4 is the same supply potential HH as the High level used in the period T3.
- the average value of the output waveform when the drive signal CS is loaded is equal to or close to the common potential of the drive signal CS, and the effective value of the positive polarity liquid crystal application voltage and the effective value of the negative polarity liquid crystal application voltage are Can be equal to each other. Therefore, it is possible to avoid the occurrence of the horizontal stripes in FIG.
- the drive signal CS includes a plurality of high levels (supply potential H / HH) corresponding to positive polarity and a plurality of low levels (supply potential L / LL) corresponding to negative polarity within one frame period. Is a signal composed of multi-levels that are alternately repeated.
- the low level used in the period T4 in the waveform example 1 of FIG. 1 is set to have a lower potential than the low level used in the period T2. That is, the low level used in the period T4 is set to a supply potential LL lower than the supply potential L that is the low level used in the period T2.
- the Low level used in the period T4 may be the same as or different from the Low level used in the period T3.
- the Low level used in the period T4 is the same supply potential LL as the Low level used in the period T3.
- the average value of the output waveform of the drive signal CS under load is equal to the common potential of the drive signal CS, and the effective value of the positive polarity liquid crystal application voltage and the effective value of the negative polarity liquid crystal application voltage are made equal to each other. Can do. Therefore, it is possible to avoid the occurrence of the horizontal stripes in FIG.
- the waveform example shown in FIG. 3A is a low level used in the period T2 in the waveform example 2 in FIG. 2A, which is a no-load output waveform of the drive signal CS.
- the supply potential Lh is higher than (supply potential L).
- the Low level used in the period T4 does not need to be negative with respect to the common potential of the drive signal CS, and may be lower than the High level used in the period T4.
- the load output waveform of the drive signal CS becomes a waveform biased to the negative polarity side as shown in FIG. 6, even if the charge rate decrease of the load on the positive polarity level side of the drive signal CS is large.
- the reduction in the charging rate can be favorably compensated.
- the waveform example shown in (b) of FIG. 3 uses the High level used in the period T4 in the period T2 in the waveform example 2 in (b) of FIG. 2 which is a no-load output waveform of the drive signal CS.
- the supply potential Hl is lower than the high level (supply potential H).
- the high level used in the period T4 does not need to be positive with respect to the common potential of the drive signal CS, and may be higher in potential than the low level used in the period T4.
- the output waveform of the drive signal CS at the time of loading becomes a waveform that is biased to the positive polarity side as opposed to FIG. 6, even if the charge rate decrease of the load on the negative polarity level side of the drive signal CS is large.
- the reduction in the charging rate can be favorably compensated.
- the display drive method is not limited to the multi-pixel drive method, and may be a drive method using any other pixel configuration.
- the display device of the present invention provides A display device that drives an auxiliary capacitance line by a drive signal,
- the length of the period and the potential level are set so that the potential waveform in one frame period of the generated drive signal is sequentially continuous.
- the first period, the second period, the third period, and the first period It consists of four periods,
- the first period is a High level period used for the first period or the first period, which is started with reference to the generation timing of a timing signal that determines the start timing of one frame period.
- the low level period used for each frame is a period in which a high level period or a low level period is switched for each frame.
- the second period the potential level changes so that a High level period used for the second period and a Low level period used for the second period are alternately switched.
- Period The third period is a High level period used for the third period or a Low level period used for the third period, and is a High level period or a Low level period. The period is the same as the first period of the same frame, In the fourth period, the High level period used for the fourth period and the Low level period used for the fourth period define the start timing of the next one frame period.
- the first period and the third period are low level periods, respectively, and the second period starts in a high level period and ends in a high level period, and the first frame And the third period are high level periods, the second period starts in the low level period and ends in the low level period, and the second frame alternately appears.
- the first frame the Low level used for the first period and the Low level used for the third period have a potential higher than that of the Low level used for the second period.
- Low In the second frame, the High level used for the first period and the High level used for the third period have a potential higher than that of the High level used for the second period. It is characterized by high price.
- the High level period and the Low level period of the fourth period are By making it sufficiently shorter than the normal length of the assumed fourth period, no matter what timing the timing signal that defines the start timing of the next one frame period is generated, It can be considered that approximately the same number of High level periods and Low level periods appear.
- the timing signal generation timing is suddenly shifted as much as the effect of making the difference in the number of appearances between the high level period and the low level period less dependent on the timing signal generation timing is obtained. Even if there is, the sum of the lengths of the high level period of the drive signal and the length of the low level period throughout the display period of the pair of the first frame and the second frame, and thus over the entire display period. Can be set to a desired relationship.
- the high level potential used in the first period and the third period is higher than the high level used in the second period, and the low level potential used in the first period and the third period. Is lower than the Low level used in the second period, the speed of charging with respect to the load of the drive signal in the first period and the third period can be increased. This increases the charging rate of the load by the drive signal in the third period, the fourth period, and the first period that are continuous between two frames, so that the load load is increased in the first period of one frame period. The deviation of the effective value of the liquid crystal applied voltage due to the lowering of the charging rate is eliminated, and display can be performed with uniform brightness over one frame period.
- the display device of the present invention provides The High level used for the fourth period is the same supply potential as the High level used for the second period,
- the low level used for the fourth period is the same supply potential as the low level used for the second period.
- the potential levels in the third period and the first period can be changed in the third period, the fourth period, and the first period that are continuous across two frames.
- the configuration is simplified by setting the high level and the low level used for the fourth period to the same supply potential as in the second period. There is an effect that can be done.
- the display device of the present invention provides The high level used for the fourth period has a higher potential than the high level used for the second period,
- the low level used for the fourth period is the same supply potential as the low level used for the second period.
- the effective value of the positive polarity liquid crystal applied voltage and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other by making the average value of the output waveform equal to or close to the common potential of the drive signal. . Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the display device of the present invention provides The High level used for the fourth period is the same supply potential as the High level used for the second period,
- the low level used for the fourth period has a lower potential than the low level used for the second period.
- the output waveform of the drive signal under load is subjected to asymmetric distortion such that the average value of the output waveform during load is biased to the positive polarity side with respect to the common potential of the drive signal
- the effective value of the positive polarity liquid crystal applied voltage and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other by making the average value of the output waveform equal to or close to the common potential of the drive signal. . Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the display device of the present invention provides The high level used for the fourth period has a higher potential than the high level used for the second period,
- the low level used for the fourth period has a higher potential than the low level used for the second period.
- the output waveform of the drive signal during load is subjected to asymmetric distortion such that the average value of the output waveform during load is biased to the negative polarity side of the common potential of the drive signal. Even if the charge rate drop of the load on the level side becomes large, the average value of the output waveform at the time of load of the drive signal is made equal to or close to the common potential of the drive signal, so that the positive liquid crystal applied voltage is effective.
- the value and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other. That is, it is possible to satisfactorily compensate for the reduction in the charging rate. Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the display device of the present invention provides The high level used for the fourth period has a lower potential than the high level used for the second period,
- the low level used for the fourth period has a lower potential than the low level used for the second period.
- the output waveform of the drive signal under load is subjected to asymmetric distortion such that the average value of the output waveform of the load is biased to the positive polarity side of the common potential of the drive signal. Even if the charge rate drop of the load on the level side becomes large, the average value of the output waveform at the time of load of the drive signal is made equal to or close to the common potential of the drive signal, so that the positive liquid crystal applied voltage is effective.
- the value and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other. That is, it is possible to satisfactorily compensate for the reduction in the charging rate. Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the display device of the present invention provides The first period and the third period are respectively a High level period used for the second period and a Low level period used for the second period. Is also characterized by shortness.
- the first period and the third period are respectively the High level period used for the second period and the Low level period used for the second period. If it is set shorter than any of the above, it becomes easy to assign the remaining period excluding the second period in one frame period outside the display period in the effective display area. Therefore, there is an effect that it is possible to avoid that the irregular potential level switching of the drive signal in the first period, the third period, and the fourth period adversely affects the visually recognized display. .
- the display device of the present invention provides The high level period used for the fourth period and the low level period used for the fourth period are shorter than both the first period and the third period, respectively. It is characterized by.
- each of the High level period and the Low level period of the fourth period is set shorter than either of the lengths of the first period and the third period, 1
- the remaining period excluding the second period in the frame period can be easily assigned outside the display period in the effective display area. Therefore, there is an effect that it is possible to avoid that the irregular potential level switching of the drive signal in the first period, the third period, and the fourth period adversely affects the visually recognized display. .
- the display device driving method of the present invention provides: A driving method of a display device for driving a storage capacitor line by a driving signal, The length of the period and the potential level are set so that the potential waveform in one frame period of the generated drive signal is sequentially continuous.
- the first period, the second period, the third period, and the first period It consists of four periods,
- the first period is a High level period used for the first period or the first period, which is started with reference to the generation timing of a timing signal that determines the start timing of one frame period.
- the low level period used for each frame is a period in which a high level period or a low level period is switched for each frame.
- the second period the potential level changes so that a High level period used for the second period and a Low level period used for the second period are alternately switched.
- Period The third period is a High level period used for the third period or a Low level period used for the third period, and is a High level period or a Low level period. The period is the same as the first period of the same frame, In the fourth period, the High level period used for the fourth period and the Low level period used for the fourth period define the start timing of the next one frame period.
- the first period and the third period are low level periods, respectively, and the second period starts in a high level period and ends in a high level period, and the first frame And the third period are high level periods, the second period starts in the low level period and ends in the low level period, and the second frame alternately appears.
- the first frame the Low level used for the first period and the Low level used for the third period have a potential higher than that of the Low level used for the second period.
- Low In the second frame, the High level used for the first period and the High level used for the third period have a potential higher than that of the High level used for the second period. It is characterized by high price.
- the High level period and the Low level period of the fourth period are By making it sufficiently shorter than the normal length of the assumed fourth period, no matter what timing the timing signal that defines the start timing of the next one frame period is generated, It can be considered that approximately the same number of High level periods and Low level periods appear.
- the timing signal generation timing is suddenly shifted as much as the effect of making the difference in the number of appearances between the high level period and the low level period less dependent on the timing signal generation timing is obtained. Even if there is, the sum of the lengths of the high level period of the drive signal and the length of the low level period throughout the display period of the pair of the first frame and the second frame, and thus over the entire display period. Can be set to a desired relationship.
- the high level potential used in the first period and the third period is higher than the high level used in the second period, and the low level potential used in the first period and the third period. Is lower than the Low level used in the second period, the speed of charging with respect to the load of the drive signal in the first period and the third period can be increased. This increases the charging rate of the load by the drive signal in the third period, the fourth period, and the first period that are continuous between two frames, so that the load load is increased in the first period of one frame period. The deviation of the effective value of the liquid crystal applied voltage due to the lowering of the charging rate is eliminated, and display can be performed with uniform brightness over one frame period.
- the display device driving method of the present invention provides:
- the High level used for the fourth period is the same supply potential as the High level used for the second period
- the low level used for the fourth period is the same supply potential as the low level used for the second period.
- the potential levels in the third period and the first period can be changed in the third period, the fourth period, and the first period that are continuous across two frames.
- the configuration is simplified by setting the high level and the low level used for the fourth period to the same supply potential as in the second period. There is an effect that can be done.
- the display device driving method of the present invention provides:
- the high level used for the fourth period has a higher potential than the high level used for the second period,
- the low level used for the fourth period is the same supply potential as the low level used for the second period.
- the effective value of the positive polarity liquid crystal applied voltage and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other by making the average value of the output waveform equal to or close to the common potential of the drive signal. . Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the display device driving method of the present invention provides:
- the High level used for the fourth period is the same supply potential as the High level used for the second period,
- the low level used for the fourth period has a lower potential than the low level used for the second period.
- the output waveform of the drive signal under load is subjected to asymmetric distortion such that the average value of the output waveform during load is biased to the positive polarity side with respect to the common potential of the drive signal
- the effective value of the positive polarity liquid crystal applied voltage and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other by making the average value of the output waveform equal to or close to the common potential of the drive signal. . Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the display device driving method of the present invention provides: The high level used for the fourth period has a higher potential than the high level used for the second period, The low level used for the fourth period has a higher potential than the low level used for the second period.
- the output waveform of the drive signal during load is subjected to asymmetric distortion such that the average value of the output waveform during load is biased to the negative polarity side of the common potential of the drive signal. Even if the charge rate drop of the load on the level side becomes large, the average value of the output waveform at the time of load of the drive signal is made equal to or close to the common potential of the drive signal, so that the positive liquid crystal applied voltage is effective.
- the value and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other. That is, it is possible to satisfactorily compensate for the reduction in the charging rate. Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the display device driving method of the present invention provides: The high level used for the fourth period has a lower potential than the high level used for the second period, The low level used for the fourth period has a lower potential than the low level used for the second period.
- the output waveform of the drive signal under load is subjected to asymmetric distortion such that the average value of the output waveform of the load is biased to the positive polarity side of the common potential of the drive signal. Even if the charge rate drop of the load on the level side becomes large, the average value of the output waveform at the time of load of the drive signal is made equal to or close to the common potential of the drive signal, so that the positive liquid crystal applied voltage is effective.
- the value and the effective value of the negative polarity liquid crystal applied voltage can be made equal to each other. That is, it is possible to satisfactorily compensate for the reduction in the charging rate. Therefore, it is possible to avoid occurrence of horizontal stripes on the display screen.
- the first period and the third period are respectively a High level period used for the second period and a Low level period used for the second period. Is also characterized by shortness.
- the first period and the third period are respectively the High level period used for the second period and the Low level period used for the second period. If it is set shorter than any of the above, it becomes easy to assign the remaining period excluding the second period in one frame period outside the display period in the effective display area. Therefore, there is an effect that it is possible to avoid that the irregular potential level switching of the drive signal in the first period, the third period, and the fourth period adversely affects the visually recognized display. .
- the display device driving method of the present invention provides: The high level period used for the fourth period and the low level period used for the fourth period are shorter than both the first period and the third period, respectively. It is characterized by.
- each of the High level period and the Low level period of the fourth period is set shorter than either of the lengths of the first period and the third period, 1
- the remaining period excluding the second period in the frame period can be easily assigned outside the display period in the effective display area. Therefore, there is an effect that it is possible to avoid that the irregular potential level switching of the drive signal in the first period, the third period, and the fourth period adversely affects the visually recognized display. .
- the present invention can be suitably used for a liquid crystal television device or the like.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置を実現する。駆動信号(CS)の1フレーム期間(1V)の電位波形は、第1の期間(T1)、第2の期間(T2)、第3の期間(T3)、および、第4の期間(T4)から構成されており、第1のフレーム(F1)では、第1の期間(T1)に対して用いられるLowレベル(LL)および第3の期間(T3)に対して用いられるLowレベル(LL)が、第2の期間(T2)に対して用いられるLowレベル(L)よりも電位が低く、第2のフレーム(F2)では、第1の期間(T1)に対して用いられるHighレベル(HH)および第3の期間(T3)に対して用いられるHighレベル(HH)が、第2の期間(T2)に対して用いられるHighレベル(H)よりも電位が高い。
Description
本発明は、補助容量配線の駆動を行う表示装置に関する。
γ特性の視角依存性を改善した液晶表示装置として、マルチ絵素駆動方式の液晶表示装置がある。マルチ絵素駆動においては、輝度の異なる2つ以上の副絵素によって1つの絵素を構成することにより、視野角特性すなわちγ特性の視角依存性を改善する。
図9に、このようなマルチ絵素駆動方式の液晶表示装置が備える絵素の構成例を示す(例えば特許文献1参照)。
1つの絵素Pは2つの副絵素sp1、sp2に分割されている。副絵素sp1は、TFT16a、副絵素電極18a、および、補助容量22aを備えており、副絵素sp2は、TFT16b、副絵素電極18b、および、補助容量22bを備えている。
TFT16aおよびTFT16bのそれぞれのゲ-ト電極は互いに共通のゲートバスラインGLに接続され、ソース電極は互いに共通のソースバスラインSLに接続されている。補助容量22aは副絵素電極18aと補助容量配線CsL1との間で形成されており、補助容量22bは副絵素電極18bと補助容量配線CsL2との間で形成されている。補助容量配線CsL1は、上記ゲートバスラインGLとの間に副絵素sp1の領域を挟んでゲートバスラインGLと平行に延びるように設けられている。補助容量配線CsL2は、上記ゲートバスラインGLとの間に副絵素sp2の領域を挟んでゲートバスラインGLと平行に延びるように設けられている。
また、各絵素Pの補助容量配線CsL1は、当該補助容量配線CsL1を挟んで当該絵素Pに隣接する絵素Pの副絵素sp2が補助容量22bを形成するための補助容量配線CsL2を兼ねており、各絵素Pの補助容量配線CsL2は、当該補助容量配線CsL2を挟んで当該絵素Pに隣接する絵素Pの副絵素sp1が補助容量22aを形成するための補助容量配線CsL1を兼ねている。
図10および図11を用いて、マルチ絵素駆動方式の表示パネルにおける補助容量配線CsL1・CsL2の駆動方法を説明する。
図10に示すように、表示領域であるアクティブエリアAAに配置された補助容量配線CsL(CsL1とCsL2とを区別しないときにCsLと総称する)は、アクティブエリアAAに隣接する領域に配置されたCS幹配線bbに接続されている。CS幹配線bbは複数本で1組のCS幹配線群BBを構成している。このCS幹配線群BBは、アクティブエリアAAに対して補助容量配線CsLが延びる方向の所定側となる一端側に隣接する領域のみに、すなわち片側の領域のみに1組だけ設けられている、あるいは、アクティブエリアAAに対して補助容量配線CsLが延びる方向の所定側となる一端側に隣接する領域と他端側に隣接する領域とのそれぞれに、すなわち両側の領域に1組ずつ設けられている。
CS幹配線群BBが片側の領域のみに設けられている場合には、補助容量配線CsLの上記所定側の一端はCS幹配線bbに接続されている。CS幹配線群BBが両側の領域に設けられている場合には、補助容量配線CsLの上記所定側の一端は、当該一端側に隣接する領域のCS幹配線bbに接続されており、補助容量配線CsLの他端は、当該他端側に隣接する領域のCS幹配線bbに接続されている。CS幹配線bbは補助容量配線CsL1・CsL2の延びる方向に直交する方向、すなわちソースバスラインSLの延びる方向に延びている。
図10では、12本のCS幹配線bb…からなるCS幹配線群BBが両方の領域に設けられた例が示されている。各補助容量配線CsLは、各CS幹配線群BBの1本のCS幹配線bbに接続されている。連続して配置された12本(CS幹配線群BBを構成するCS幹配線bbの本数n(nは偶数)に等しい)の補助容量配線CsL…は、各CS幹配線群BBの中の互いに異なるCS幹配線bbに接続されており、この接続関係が補助容量配線12本(すなわちn本)ごとに繰り返されている。
CS幹配線群BBが片方の領域にのみ設けられている場合には、連続して配置されたn本の補助容量配線CsL…は、当該CS幹配線群BBの中の互いに異なるCS幹配線bbに接続されており、この接続関係が補助容量配線n本ごとに繰り返される。
そして、CS幹配線群BBが片方の領域にのみ設けられる場合にも、両方の領域に設けられる場合にも、連続して配置されたn本の補助容量配線CsL…のそれぞれには、図11に示すような個別の駆動信号である補助容量電圧が印加される。補助容量電圧Vcs(図ではVcs1、Vcs2、…)は、奇数ラインにある同じ絵素Pの副絵素sp1・sp2に対応する補助容量配線CsL1・CsL2どうしで、同じレベル変化タイミングおよび同じ周期で振動する2値レベルからなる波形を有している。そして、この対をなす補助容量電圧Vcsが、奇数ライン間で位相が徐々にずれた状態にn/2組(n相)だけ設定されている。奇数ラインのゲートパルスVg(図ではVg1、Vg3、…)は、補助容量電圧Vcsの一定期間にパルス期間を有するとともに、補助容量電圧Vcsの立ち上がりまたは立ち下がりのタイミングにパルス期間の終了タイミングを有する。
また、補助容量電圧Vcsの極性、および、各絵素Pに書き込まれるデータ信号の極性は、1フレームごとに反転されるとともに、各フレームにおいて複数の水平期間ずつ連続して同極性となるように反転される。
これにより、まず奇数ラインの選択期間にある絵素Pにデータ信号が書き込まれ、データ信号の書き込み後における補助容量電圧Vcsの変化により、同じデータ信号が書き込まれた絵素Pの2つの副絵素sp1・sp2の絵素電極電位に、ゲートバスラインGLと絵素電極との間の容量を介した引き込み(feed through)現象も加わった、異なる電位変位量ΔVが加算される。従って、当該副絵素sp1・sp2どうしで輝度が異なることとなり、補助容量電圧Vcsの1フレーム期間を通した液晶印加電圧の実効値による平均輝度は、絵素P全体のγ特性を広い視野角範囲で適正なものとする。
奇数ラインの走査の後に同様に偶数ラインの走査が行われ、その際の同じ絵素Pに属する副絵素sp1・sp2に印加される補助容量電圧Vcsは奇数ラインのように同じレベル変化タイミングを有するようには対をなしていないが、ゲートパルス終了後の最初の絵素電極の電位変化としては奇数ラインと同様のものが得られるので、やはりγ特性の改善が行われる。
上記の補助容量電圧Vcsの波形および走査の仕方は一例であり、副絵素sp1・sp2間で輝度を、互いに異なる補助容量電圧Vcsの電圧変化によって異ならせて、絵素P全体のγ特性を改善するところが主要な技術内容である。
このような補助容量電圧VcsはCS幹配線bbを介して供給されるので、各CS幹配線群BBの異なるCS幹配線bbには異なる補助容量電圧Vcsが印加されるようになっている。従って、CS幹配線群BBにはCS幹配線bbの本数分の相数を有する補助容量電圧VcsがCSドライバ(図示せず)から供給される。図11は12相の補助容量電圧Vcsを供給する例を示している。また、図10のようにアクティブエリアAAの両側にCS幹配線群BBが配置される場合には、同じ補助容量配線CsLに接続された2つのCS幹配線群BBのCS幹配線bbには同じ補助容量電圧Vcsが印加される。このようにアクティブエリアAAの両側から補助容量電圧Vcsを供給することで、大きなサイズの液晶画面において、補助容量電圧Vcsが配線遅延によってアクティブエリアAAの異なる場所間で波形が異なることを抑制することができる。
上記従来のマルチ絵素駆動方式の液晶表示装置では、図12に示すように、CS幹配線bbに印加する補助容量電圧である駆動信号CS(CS1~CS10)の、各フレームにおける開始タイミングが、1垂直期間(1V)を周期とするゲートスタートパルスGSPのタイミングを基準にして決定される。補助容量電源回路から、各相について互いに逆極性の駆動信号CS(CS1とCS2、CS3とCS4、CS5とCS6、CS7とCS8、CS9とCS10)が出力されており、ゲートスタートパルスGSPが補助容量電源回路に入力されて各フレームの開始タイミングが知らされると、補助容量電源回路は、駆動信号CSの各タイミングにおける極性を前フレームに対して反転させる。上記ゲートスタートパルスGSPのタイミングとしては、立ち上がりのタイミングでもよいし、立ち下がりのタイミングでもよい。図12では一例として10相の駆動信号CSを用いる場合が示されているが、相数が変わっても、ゲートスタートパルスGSPを基準にすることは同じである。
図12では、各駆動信号CSは10水平期間(10H)の間隔でHighとLowとに交互に切り替えられる。互いに逆極性のパルス信号で構成される駆動信号CSの対のそれぞれは、順次、2水平期間(2H)ずつ位相が遅れるように互いの位相関係が設定されている。
このとき、図13に示すように、フレームの切り替り目でゲートスタートパルスGSPが発生されると、各駆動信号CSにつき、発生時点で次フレームの補助容量電圧が供給開始される。この補助容量電圧の切り替わりが正常なタイミングで行われているときには、各駆動信号CSについて、各フレームの最後に開始される正極性のレベルと負極性のレベルとはそれぞれ例えば14水平期間(14H)の長さ、各フレームのその他の正極性のレベルと負極性のレベルとはそれぞれ例えば10水平期間(10H)の長さといったように、一定の長さを有することになる。各フレームの最後に開始される極性のレベル(図13では一例として負極性のレベル)は、当該レベルの開始タイミングからゲートスタートパルスGSPの発生タイミングまでの期間t1、および、ゲートスタートパルスGSPの発生タイミングから当該レベルの終了タイミングまでの期間t2を、それぞれ一定の長さの期間として有する。
しかしながら、表示装置では、図14に示すように、ゲートスタートパルスGSPの発生タイミングが突発的にずれることにより、駆動信号CSの波形がフレームの切り替り目で歪んでしまうという問題が起こる。図14において、正常なタイミングで発生するゲートスタートパルスをGSP1とし、突発的にタイミングのずれたゲートスタートパルスをGSP2とする。仮にゲートスタートパルスGSP2はゲートスタートパルスGSP1よりも早いタイミングで発生したとする。
すると、次フレームの補助容量電圧はゲートスタートパルスGSPの発生タイミングから供給されるため、ゲートスタートパルスGSPの発生タイミングから、前フレームの最後に開始された極性のレベルの終了タイミングまでの期間t2は、ゲートスタートパルスGSPの発生タイミングが正常な場合(以下、「正常時」と称する)と変わらないが、前フレームの最後に開始された当該極性のレベルの開始タイミングからゲートスタートパルスGSPの発生タイミングまでの期間が、正常時の期間t1よりも短い期間t1’となる。
従って、前フレームの最後に開始された当該極性のレベルの期間の長さxH=(t1’+t2)は、正常時の長さ(t1+t2)よりも小さくなる。すなわちx<14となる。この結果、各フレームの最後に開始された正極性のレベルの期間と負極性のレベルの期間とで長さが異なることとなるので、正極性の補助容量電圧が印加されている期間と、負極性の補助容量電圧が印加されている期間とで、互いに液晶印加電圧の実効値が異なってしまう。また、このことは、図14の場合とは逆に、ゲートスタートパルスGSPが正常時よりも遅いタイミングで発生するようにずれた場合にも言えることである。
このように、従来のマルチ絵素駆動方式の液晶表示装置には、ゲートスタートパルスに発生タイミングのずれが発生すると、正極性の補助容量電圧が印加されている期間と、負極性の補助容量電圧が印加されている期間とで、互いに液晶印加電圧の実効値が異なってしまうという問題があった。
本発明は、上記従来の問題点に鑑みなされたものであり、その目的は、タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置、および、表示装置の駆動方法を実現することにある。
本発明の表示装置は、上記課題を解決するために、
補助容量配線を駆動信号により駆動する表示装置であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
補助容量配線を駆動信号により駆動する表示装置であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
上記の発明によれば、第1の期間~第4の期間の各期間の長さおよび電位レベルが設定されるので、第4の期間のHighレベルの期間とLowレベルの期間とのそれぞれを、想定される第4の期間の通常の長さに対して十分に短くすることにより、次の1フレーム期間の開始タイミングを既定するタイミング信号がどのようなタイミングで発生したとしても、発生するまでに近似的に同数のHighレベルの期間とLowレベルの期間とが出現すると見なせる。
第4の期間においてHighレベルの期間とLowレベルの期間との出現数の差をタイミング信号の発生タイミングにあまり依存しないものとする効果が得られる分、タイミング信号の発生タイミングが突発的にずれることがあったとしても、第1のフレームと第2のフレームとの対の期間を通して、従って表示期間全体に亘って、駆動信号のHighレベルの期間の長さの総和とLowレベルの期間の長さの総和とを所望の関係に設定することができる。
そして、第1の期間および第3の期間に用いられるHighレベルの電位が、第2の期間に用いられるHighレベルよりも高いとともに、第1の期間および第3の期間に用いられるLowレベルの電位が第2の期間に用いられるLowレベルよりも低いので、第1の期間および第3の期間における駆動信号の負荷に対する充電の速度を高めることができる。これにより、2フレーム間にまたがって連続する第3の期間、第4の期間、および、第1の期間において、駆動信号による負荷の充電率が高まるので、1フレーム期間の先頭の期間において負荷の充電率が低くなることによる液晶印加電圧の実効値のずれが解消され、1フレーム期間に亘って均一な輝度で表示を行うことができる。
以上により、タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置を実現することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
補助容量配線を駆動信号により駆動する表示装置の駆動方法であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
補助容量配線を駆動信号により駆動する表示装置の駆動方法であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
上記の発明によれば、第1の期間~第4の期間の各期間の長さおよび電位レベルが設定されるので、第4の期間のHighレベルの期間とLowレベルの期間とのそれぞれを、想定される第4の期間の通常の長さに対して十分に短くすることにより、次の1フレーム期間の開始タイミングを既定するタイミング信号がどのようなタイミングで発生したとしても、発生するまでに近似的に同数のHighレベルの期間とLowレベルの期間とが出現すると見なせる。
第4の期間においてHighレベルの期間とLowレベルの期間との出現数の差をタイミング信号の発生タイミングにあまり依存しないものとする効果が得られる分、タイミング信号の発生タイミングが突発的にずれることがあったとしても、第1のフレームと第2のフレームとの対の期間を通して、従って表示期間全体に亘って、駆動信号のHighレベルの期間の長さの総和とLowレベルの期間の長さの総和とを所望の関係に設定することができる。
そして、第1の期間および第3の期間に用いられるHighレベルの電位が、第2の期間に用いられるHighレベルよりも高いとともに、第1の期間および第3の期間に用いられるLowレベルの電位が第2の期間に用いられるLowレベルよりも低いので、第1の期間および第3の期間における駆動信号の負荷に対する充電の速度を高めることができる。これにより、2フレーム間にまたがって連続する第3の期間、第4の期間、および、第1の期間において、駆動信号による負荷の充電率が高まるので、1フレーム期間の先頭の期間において負荷の充電率が低くなることによる液晶印加電圧の実効値のずれが解消され、1フレーム期間に亘って均一な輝度で表示を行うことができる。
以上により、タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置の駆動方法を実現することができるという効果を奏する。
本発明の表示装置は、以上のように、
補助容量配線を駆動信号により駆動する表示装置であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
補助容量配線を駆動信号により駆動する表示装置であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
以上により、タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置を実現することができるという効果を奏する。
また、本発明の表示装置の駆動方法は、以上のように、
補助容量配線を駆動信号により駆動する表示装置の駆動方法であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
補助容量配線を駆動信号により駆動する表示装置の駆動方法であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
以上により、タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置の駆動方法を実現することができるという効果を奏する。
本発明の一実施形態について図1ないし図8に基づいて説明すると以下の通りである。
図8に、本実施形態に係る液晶表示装置(表示装置)1の構成を示す。同図に示されるように、液晶表示装置1は、表示パネル2と、ソースプリント配線基板(SPWB)3・3と、複数のソースドライバ(表示ドライバ)SD…と、複数のゲートドライバGD1…・GD2…と、フレキシブル配線4・4と、表示制御基板(CPWB)5とを備えている。なお、表示パネル2とその他の部材とが任意の組み合わせで1つのパネル上に実装されていてもよいし、ソースドライバSD…と、ゲートドライバGD1…・GD2…と、表示制御基板5との一部または全部が同じフレキシブルプリント基板などの外部基板に搭載されて、表示パネル2を備えたパネルに接続された構成でもよく、任意の配置が可能である。
表示パネル2は、図9、図10、および図11で説明した副絵素sp1・sp2からなる絵素Pがマトリクス状に配置された領域であるアクティブエリアAAと、複数のゲートバスラインGL…と、複数のソースバスラインSL…と、複数の補助容量配線CsL1…・CsL2…と、2つのCS幹配線群BB・BBとを備えている。
図9と同様に、ゲートバスラインGLとソースバスラインSL…とは、互いに交差するように設けられて絵素Pに接続されており、補助容量配線CsL1・CsL2は副絵素sp1・sp2に接続されている。一方のCS幹配線群BBはアクティブエリアAAに対して、補助容量配線CsL(CsL1とCsL2との総称)の延びる方向のうちの一方側に隣接する領域に設けられている。他方のCS幹配線群BBはアクティブエリアAAに対して、補助容量配線CsLの延びる方向のうちの他方側に隣接する領域に設けられている。補助容量配線CsLはCS幹配線群BB・BBに接続されている。CS幹配線群はいずれか一方のみでもよい。
ソースドライバSD…とゲートドライバGD1…・GD2…とはSOF(System On Film)の形態で表示パネル2に接続されている。ここではソースドライバSD…は表示パネル2の一辺にのみ接続されており、ソースドライバSD…が接続されている辺と直交するほうの一辺にゲートドライバGD1…が、他辺にゲートドライバGD2…がそれぞれ接続されているが、特にこれらの配置の仕方に制限はない。また、ソースドライバSD…はソースプリント配線基板3に接続されており、ソースプリント配線基板3から各ソースドライバSDに対応する表示データが供給されるようになっている。
ソースプリント配線基板3はフレキシブル配線4を介して表示制御基板5に接続されている。表示制御基板5はデータ処理/CS制御部51およびタイミングコントローラ52を備えており、ソースドライバSD…およびゲートドライバGD1…・GD2…が使用するタイミング信号、ソースドライバSD…が使用する表示データ、および、CS幹配線群BB・BBが使用する補助容量電圧などを供給する。ゲートドライバGD1…・GD2…が使用するタイミング信号、および、CS幹配線群BB・BBが使用する補助容量電圧は、ソースプリント配線基板3およびソースドライバSD…のSOF上を介して表示パネル2内に供給される。
表示制御基板5において、データ処理/CS制御部51は、LVDS(Low Voltage Differential Signaling)レシーバ・ドライバ、ゴースト補正処理部、擬似階調生成部、クロストーク補正部、ガンマ補正部、オーバーシュート処理部、補助容量電圧のタイミング制御部、および、極性反転駆動用のタイミング制御部などを備えている。
補助容量電圧のタイミング制御部は、マルチ絵素駆動方式の表示装置に対して交流駆動を行うための補助容量電圧である駆動信号CSを、内部の補助容量電源回路で生成して各CS幹配線bbに供給する。ここでは、上記交流駆動として、1フレームごとに極性が反転されるとともに、各フレームにおいて複数の水平期間ずつ連続して同極性となるデータ信号を供給する交流駆動を行う。このときの駆動信号CSは、図11および図12を用いて説明したように、1フレーム期間内で、正極性に対応するHighレベルと負極性に対応するLowレベルとが繰り返される2値レベルからなる信号、または、1フレーム期間内で、正極性に対応する複数通りのHighレベルと、負極性に対応する複数通りのLowレベルとが交互に繰り返される多値レベルからなる信号である。また、駆動信号CSの1フレーム期間における各タイミングの極性は、1フレーム期間ごとに反転される。そして、駆動信号CSが2つずつ互いに逆位相の関係にある対をなしている。また、各対の位相は順次ずれているように設定されており、これによって、互いに位相がずれた駆動信号CSが所定相数だけ設けられている。
但し、交流駆動としては上記のものに限らず、データ信号極性の水平ライン反転を伴う一般の交流駆動が可能である。
また、補助容量電圧のタイミング制御部は、これらの駆動信号CSの各フレームにおける開始タイミングを、1垂直期間(1V)を周期とするゲートスタートパルスGSP(タイミング信号)の発生タイミングを基準にして決定する。ゲートスタートパルスGSPは発生されると同時に補助容量電圧のタイミング制御部に入力される。補助容量電圧のタイミング制御部は、ゲートスタートパルスGSPの入力により各フレームの開始タイミングが知らされると、駆動信号CSの各タイミングにおける極性を前フレームに対して反転させるように、駆動信号CSの出力波形を変える。上記ゲートスタートパルスGSPの発生タイミングとしては、立ち上がりのタイミングを採用しもよいし、立ち下がりのタイミングを採用してもよい。
次に、本実施形態における駆動信号CSの電位波形について、各波形例を挙げながら説明する。
〔波形例1〕
図4に、駆動信号CSの第1の波形例として、補助容量電源回路の出力端子より先に接続されるCS幹配線bbおよび補助容量配線CSLなどの配線を負荷としたとき、補助容量電源回路から無負荷状態で出力されるときの波形である無負荷出力波形、すなわち生成される駆動信号CSの波形を示す。この第1の波形例は、第2の波形例以降の基本となる波形である。なお、以下の説明では、波形が複数の期間からなるとともに、Highレベルの期間とLowレベルの期間とが切り替わる期間を有しているが、各期間の境界およびHighレベルの期間とLowレベルの期間との境界において、電位レベルの遷移に伴って発生し得る遷移中の電位をも当然に波形に含むものとする。
図4に、駆動信号CSの第1の波形例として、補助容量電源回路の出力端子より先に接続されるCS幹配線bbおよび補助容量配線CSLなどの配線を負荷としたとき、補助容量電源回路から無負荷状態で出力されるときの波形である無負荷出力波形、すなわち生成される駆動信号CSの波形を示す。この第1の波形例は、第2の波形例以降の基本となる波形である。なお、以下の説明では、波形が複数の期間からなるとともに、Highレベルの期間とLowレベルの期間とが切り替わる期間を有しているが、各期間の境界およびHighレベルの期間とLowレベルの期間との境界において、電位レベルの遷移に伴って発生し得る遷移中の電位をも当然に波形に含むものとする。
図4における駆動信号CSは、1フレーム期間(1V)が順に連続する期間T1・T2・T3・T4で構成される波形を有している。また、駆動信号CSは、ここでは、期間T1・T2・T3・T4における1フレーム期間内で、正極性に対応するHighレベルと負極性に対応するLowレベルとが切り替えられる2値レベルからなる信号である。すなわち、期間T1・T2・T3・T4におけるHighレベルどうしの電位は等しく、Lowレベルどうしの電位は等しい。しかしこれは一例であり、期間T1・T2・T3・T4におけるそれぞれのHighレベルおよびLowレベルの電位は、期間ごとに任意に設定することが可能である。
期間T1(第1の期間)は、駆動信号CSの1フレーム期間における開始タイミングから開始される、Highレベルの期間またはLowレベルの期間であり、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる。期間T1に対しては、Highレベルとして補助容量電源回路から出力される供給電位Hが用いられるとともに、Lowレベルとして補助容量電源回路から出力される供給電位Lが用いられる。
また、期間T1がLowレベルの期間であるフレームを第1のフレームF1、期間T1がHighレベルの期間であるフレームを第2のフレームF2とする。第1のフレームF1と第2のフレームF2とは1フレーム期間ごとに交互に現れる。
期間T2(第2の期間)は、期間T1に続いて設けられ、Highレベルの期間とLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間である。期間T2に対しては、Highレベルとして補助容量電源回路から出力される供給電位Hが用いられるとともに、Lowレベルとして補助容量電源回路から出力される供給電位Lが用いられる。
図4に示すように、期間T2においては、Highレベルの期間であるHigh期間tHと、Lowレベルの期間であるLow期間tLとが交互に切り替えられる。第1のフレームF1では、期間T2がHigh期間tHで始まりHigh期間tHで終了する。第2のフレームF2では、期間T2がLow期間tLで始まりLow期間tLで終了する。
High期間tHどうしは必ずしも長さが互いに等しくなくてよく、Low期間tLどうしは必ずしも長さが互いに等しくなくてよい。また、High期間tHとLow期間tLとは必ずしも長さが互いに等しくなくてよい。さらに、第1のフレームF1のHigh期間tHの数と第2のフレームF2のLow期間tLの数とは必ずしも互いに等しくなくてよく、第1のフレームF1のLow期間tLの数と第2のフレームF2のHigh期間tHの数とは必ずしも互いに等しくなくてよい。これは、駆動信号CSが絵素へのデータ信号の書き込み後に絵素電極電位を調整する目的で供給される信号であって、絵素電極電位をどのタイミングでどの程度調整するのかは任意の設計によるからである。但し、ここでは、第1のフレームF1と第2のフレームF2とで、期間T2における駆動信号CSの波形が互いに逆相の関係にある例を示した。このHigh期間tHの長さとLow期間tLの長さとは、図12を用いて説明したように、それぞれ例えば10水平期間といった所定の長さに設定される。
この場合に、連続する1つの第1のフレームF1と1つの第2のフレームF2とで構成されるフレーム対FPを考えると、フレーム対FPの全体における期間T2ではHigh期間tHの長さの総和とLow期間tLの長さの総和とを、互いに等しいか近い値に設定することが容易である。図4の場合には、High期間tHの長さの総和とLow期間tLの長さの総和とは互いに等しい。フレーム対FPを、第1のフレームF1とその直後の第2のフレームF2とで構成されると見なしてもよいし、第2のフレームF2とその直後の第1のフレームF1とで構成されると見なしてもよい。
期間T3(第3の期間)は、期間T2に続いて設けられる、Highレベルの期間またはLowレベルの期間であり、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの期間T1と同じである。期間T3に対しては、Highレベルとして補助容量電源回路から出力される供給電位Hが用いられるとともに、Lowレベルとして補助容量電源回路から出力される供給電位Lが用いられる。従って、ここでは、期間T3に用いられるHighレベルは期間T1に用いられるHighレベルと同じ供給電位であり、期間T3に用いられるLowレベルは期間T1に用いられるLowレベルと同じ供給電位である。しかしこれは一例であり、期間T3に用いられるHighレベルが期間T1に用いられるHighレベルと異なる供給電位であってもよいし、期間T3に用いられるLowレベルが期間T1に用いられるLowレベルと異なる供給電位であってもよい。
また、ここでは、期間T1の長さと期間T3の長さとが互いに同じであるとするが、これは一例であり、期間T1の長さと期間T3の長さとは互いに異なっていてもよい。期間T1の長さと期間T3の長さとは、例えば、図13および図14を用いて説明した時間t2のような所定の長さに設定される。
期間T4(第4の期間)は、期間T3に続いて設けられ、Highレベルの期間とLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定するゲートスタートパルスGSPの発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間である。期間T4に対しては、Highレベルとして補助容量電源回路から出力される供給電位Hが用いられるとともに、Lowレベルとして補助容量電源回路から出力される供給電位Lが用いられる。
期間T4におけるHighレベルの期間の長さとLowレベルの期間の長さとはそれぞれ任意に設定可能であるが、ここではHighレベルの期間の長さとLowレベルの期間の長さとは互いに等しい。また、ここでは、当該長さは、期間T1・T3の長さよりも短くなるように設定されている。当該長さは、期間T4が1フレーム期間の残り僅かに割り当てられるならば、小さいほど好ましい。
期間T4のHighレベルの期間とLowレベルの期間とのそれぞれが、想定される期間T4の通常の長さに対して十分短いと、次の1フレーム期間の開始タイミングを既定するゲートスタートパルスGSPがどのようなタイミングで発生したとしても、発生するまでに近似的に同数のHighレベルの期間とLowレベルの期間とが出現すると見なせる。近似的に同数と見なされるか否かは、期間T4の全体に割り当てられた期間の長さと、Highレベルの期間およびLowレベルの期間の各長さとの比率によるので、それは装置の仕様に応じて適宜設計され得る。
この意味では、前述したように駆動信号CSの各タイミングにおける極性を前フレームから反転させるものに限らず、期間T4のHighレベルの期間とLowレベルの期間との出現順序が、第1のフレームF1と第2のフレームF2とのそれぞれにおいて任意でよい。但し、第1のフレームF1と第2のフレームF2とで上記出現順序が互いに逆になっているほうが、フレーム対FPの期間T4の全体において、Highレベルの期間とLowレベルの期間とが互いにより近い数で出現する確率が高くなるため好ましい。
また、期間T4のHighレベルの期間とLowレベルの期間とのそれぞれが、期間T1・T3のいずれの長さよりも短く設定されていると、1フレーム期間において期間T2を除いた残りの期間を、有効表示領域における表示期間外に割り当てやすくなるので、期間T1・T3・T4における駆動信号CSの変則的な電位レベルの切り替えが、視認される表示に悪影響を与えることを回避することができる。従って、期間T1・T3のそれぞれの長さを、期間T2の各High期間tHおよび各Low期間tLのいずれよりも短くすることも、期間T1と、期間T3+期間T4とが、ともに有効表示領域における表示期間外に割り当てやすくなる点で有利である。
以上の期間T1~T4は、期間の長さおよび電位レベルが設定されるものであるので、期間T4においてHighレベルの期間とLowレベルの期間との出現数の差をゲートスタートパルスGSPの発生タイミングにあまり依存しないものとする効果が得られる分、ゲートスタートパルスGSPの発生タイミングが突発的にずれることがあったとしても、駆動信号CSのフレーム対FPの期間を通して、従って表示期間全体に亘って、駆動信号CSのHighレベルの期間の長さの総和とLowレベルの期間の長さの総和とを所望の関係に設定することができる。従って、例えば、駆動信号CSのHighレベルの期間の長さの総和とLowレベルの期間の長さの総和とを等しくしたときに、液晶印加電圧の実効値が正極性と負極性とで等しくなるならば、各期間の長さを設定することによって両総和を互いに等しく設定すればよいし、両総和を互いに少しだけ異ならせたほうが、液晶印加電圧の実効値が正極性と負極性とで等しくなるならば、各期間の長さを設定することによって両総和を互いに少しだけ異ならせればよい。両総和をどのような関係に設定するかは各装置で望まれるあるいは許容される性能に応じて決められればよい。
液晶印加電圧の実効値を正極性と負極性とで互いに等しくするために、例えば、駆動信号CSの全期間の平均レベルが、駆動信号CSのHighレベルとLowレベルとに対するコモン電位、すなわちHighレベルとLowレベルとの間の中心電位に等しくなるように、両総和の設定および各期間の電位レベルの設定を行う。
以上のように、1フレーム期間を期間T1~T4で構成することにより、ゲートスタートパルスGSPの発生タイミングが突発的にずれたとしても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることができる。
〔波形例2〕
駆動信号CSの第2の波形例について、図1および図5を用いて説明する。
駆動信号CSの第2の波形例について、図1および図5を用いて説明する。
駆動信号CSがCS幹配線bbに供給されるときに、負荷としての、CS幹配線bbと、当該CS幹配線bbに接続されている補助容量配線CsLとの配線容量を充電することになるため、CS幹配線bbおよび補助容量配線CsLが目的の電圧に達するまでには、信号遅延の時定数に対応した時間を要する。この所要時間は例えば10水平期間程度といった長さである。従って、図4を用いて説明した駆動信号CSの波形例1において、2フレーム間にまたがるように順に連続する期間T3・T4・T1が設けられているので、期間T3・T4・T1のそれぞれの長さおよび電位レベルによって、すなわち、期間T3・T4・T1の波形に含まれる直流成分の大きさによって、期間T1の終了タイミングにおける充電率が変化し、期間T1が終了するまでに目的のCS幹配線bbおよび補助容量配線CsLが目的の電圧(ここでは駆動信号CSのHighレベルとLowレベルとに対するコモン電位)に達しない虞がある場合もある。
この場合には、図5に領域A0で示すように、1フレーム期間の開始から所定期間(例えば10水平期間程度)の表示輝度が、それ以降の表示輝度と異なってしまう現象が発生する。
そこで、図1に示すように、駆動信号CSの無負荷出力波形における期間T3・T1において、Highレベルを第2の期間に用いられるHighレベル(供給電位H)よりも高い供給電位HHとするとともに、Lowレベルを第2の期間に用いられるLowレベル(供給電位L)よりも低い供給電位LLとして、期間T3・T1の充電の速度を高めるようにする。
これにより、連続する期間T3・T4・T1における駆動信号CSによる、CS幹配線bbおよび補助容量配線CsLの充電率が高まるので、1フレーム期間の先頭の期間において負荷の充電率が低くなることによる液晶印加電圧の実効値のずれが解消され、1フレーム期間に亘って均一な輝度で表示を行うことができる。
また、2フレーム間にまたがって連続する期間T3、期間T4、および、期間T1において、期間T3および期間T1の電位レベルを変化させておけば、駆動信号波形に対する負荷の充電電圧の追随性が改善されるため、期間T4に対して用いられるHighレベルおよびLowレベルを期間T2と同じ供給電位とすることにより構成を簡略化することができる。
〔波形例3〕
駆動信号CSの第3の波形例について、図2、図6、および、図7を用いて説明する。
駆動信号CSの第3の波形例について、図2、図6、および、図7を用いて説明する。
表示装置の構成によっては、図6に示すように、補助容量電源回路から負荷に供給された状態における駆動信号CSの波形である負荷時出力波形に、Highレベルへの立ち上がり期間trが立ち下がり期間tfよりも短いなどの非対称歪みが生じる。このような場合、図7に領域A1・A2で示すように、1フレーム期間内で駆動信号CSの極性反転が行われるたびに表示輝度が異なって、表示画面に横縞が発生する現象が起こる虞がある。
そこで、例えば駆動信号CSの負荷時出力波形の平均値が駆動信号CSのコモン電位よりも負極性側に偏る場合には、駆動信号CSの無負荷出力波形を、図2の(a)に示すように、図1の波形例1における期間T4に用いられるHighレベルが、期間T2に用いられるHighレベルよりも電位が高くなるようにする。すなわち、期間T4に用いられるHighレベルを、期間T2に用いられるHighレベルである供給電位Hよりも高い供給電位HHとする。この期間T4に用いられるHighレベルは期間T3に用いられるHighレベルと同じであってもよいし異なっていてもよい。例えば図2の(a)の場合には、期間T4に用いられるHighレベルが期間T3に用いられるHighレベルと同じ供給電位HHである例が示されている。
これにより、駆動信号CSの負荷時出力波形の平均値が駆動信号CSのコモン電位と等しくなる、あるいは、近くなり、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。従って、図7の横縞が発生することを回避することができる。
この場合の駆動信号CSは、1フレーム期間内で、正極性に対応する複数通りのHighレベル(供給電位H・HH)と、負極性に対応する複数通りのLowレベル(供給電位L・LL)とが交互に繰り返される多値レベルからなる信号である。
逆に、駆動信号CSの負荷時出力波形の平均値が駆動信号CSのコモン電位よりも正極性側に偏る場合には、駆動信号CSの無負荷出力波形を、図2の(b)に示すように、図1の波形例1における期間T4に用いられるLowレベルが、期間T2に用いられるLowレベルよりも電位が低くなるようにする。すなわち、期間T4に用いられるLowレベルを、期間T2に用いられるLowレベルである供給電位Lよりも低い供給電位LLとする。この期間T4に用いられるLowレベルは期間T3に用いられるLowレベルと同じであってもよいし異なっていてもよい。ここでは、期間T4に用いられるLowレベルが期間T3に用いられるLowレベルと同じ供給電位LLである例が示されている。これにより、駆動信号CSの負荷時出力波形の平均値が駆動信号CSのコモン電位と等しくなり、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。従って、図7の横縞が発生することを回避することができる。
〔波形例4〕
駆動信号CSの第4の波形例について、図3を用いて説明する。
駆動信号CSの第4の波形例について、図3を用いて説明する。
図3の(a)に示す波形例は、駆動信号CSの無負荷出力波形である図2の(a)の波形例2において、期間T4に用いられるLowレベルを、期間T2に用いられるLowレベル(供給電位L)よりも高い供給電位Lhとしたものである。期間T4に用いられるLowレベルは、駆動信号CSのコモン電位に対して負極性である必要はなく、期間T4に用いられるHighレベルよりも電位が低ければよい。これにより、駆動信号CSの負荷時出力波形が図6に示すように負極性側に偏った波形となったときに、駆動信号CSの正極性レベル側での負荷の充電率低下が大きくても、当該充電率低下を良好に補償することができる。
また、図3の(b)に示す波形例は、駆動信号CSの無負荷出力波形である図2の(b)の波形例2において、期間T4に用いられるHighレベルを、期間T2に用いられるHighレベル(供給電位H)よりも低い供給電位Hlとしたものである。期間T4に用いられるHighレベルは、駆動信号CSのコモン電位に対して正極性である必要はなく、期間T4に用いられるLowレベルよりも電位が高ければよい。これにより、駆動信号CSの負荷時出力波形が図6とは逆に正極性側に偏った波形となったときに、駆動信号CSの負極性レベル側での負荷の充電率低下が大きくても、当該充電率低下を良好に補償することができる。
以上、本実施形態について説明した。
なお、表示駆動方式としてはマルチ絵素駆動方式に限らず、他の任意の絵素構成を用いる駆動方式でも構わない。
本発明の表示装置は、上記課題を解決するために、
補助容量配線を駆動信号により駆動する表示装置であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
補助容量配線を駆動信号により駆動する表示装置であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
上記の発明によれば、第1の期間~第4の期間の各期間の長さおよび電位レベルが設定されるので、第4の期間のHighレベルの期間とLowレベルの期間とのそれぞれを、想定される第4の期間の通常の長さに対して十分に短くすることにより、次の1フレーム期間の開始タイミングを既定するタイミング信号がどのようなタイミングで発生したとしても、発生するまでに近似的に同数のHighレベルの期間とLowレベルの期間とが出現すると見なせる。
第4の期間においてHighレベルの期間とLowレベルの期間との出現数の差をタイミング信号の発生タイミングにあまり依存しないものとする効果が得られる分、タイミング信号の発生タイミングが突発的にずれることがあったとしても、第1のフレームと第2のフレームとの対の期間を通して、従って表示期間全体に亘って、駆動信号のHighレベルの期間の長さの総和とLowレベルの期間の長さの総和とを所望の関係に設定することができる。
そして、第1の期間および第3の期間に用いられるHighレベルの電位が、第2の期間に用いられるHighレベルよりも高いとともに、第1の期間および第3の期間に用いられるLowレベルの電位が第2の期間に用いられるLowレベルよりも低いので、第1の期間および第3の期間における駆動信号の負荷に対する充電の速度を高めることができる。これにより、2フレーム間にまたがって連続する第3の期間、第4の期間、および、第1の期間において、駆動信号による負荷の充電率が高まるので、1フレーム期間の先頭の期間において負荷の充電率が低くなることによる液晶印加電圧の実効値のずれが解消され、1フレーム期間に亘って均一な輝度で表示を行うことができる。
以上により、タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置を実現することができるという効果を奏する。
本発明の表示装置は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記の発明によれば、2フレーム間にまたがって連続する第3の期間、第4の期間、および、第1の期間において、第3の期間および第1の期間の電位レベルを変化させておけば、駆動信号波形に対する負荷の充電電圧の追随性が改善されるため、第4の期間に対して用いられるHighレベルおよびLowレベルを第2の期間と同じ供給電位とすることにより構成を簡略化することができるという効果を奏する。
本発明の表示装置は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも負極性側に偏るような非対称歪みを受ける場合に、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも正極性側に偏るような非対称歪みを受ける場合に、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が高いことを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が高いことを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも負極性側に偏るような非対称歪みを受けて、駆動信号の正極性レベル側での負荷の充電率低下が大きくなっても、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。すなわち、当該充電率低下を良好に補償することができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が低く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が低く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも正極性側に偏るような非対称歪みを受けて、駆動信号の負極性レベル側での負荷の充電率低下が大きくなっても、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。すなわち、当該充電率低下を良好に補償することができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置は、上記課題を解決するために、
上記第1の期間と上記第3の期間とは、上記第2の期間に対して用いられるHighレベルの期間のそれぞれおよび上記第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短いことを特徴としている。
上記第1の期間と上記第3の期間とは、上記第2の期間に対して用いられるHighレベルの期間のそれぞれおよび上記第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短いことを特徴としている。
上記の発明によれば、第1の期間と第3の期間とが、第2の期間に対して用いられるHighレベルの期間のそれぞれおよび第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短く設定されていると、1フレーム期間において第2の期間を除いた残りの期間を、有効表示領域における表示期間外に割り当てやすくなる。従って、第1の期間、第3の期間、および、第4の期間における駆動信号の変則的な電位レベルの切り替えが、視認される表示に悪影響を与えることを回避することができるという効果を奏する。
本発明の表示装置は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とはそれぞれ、上記第1の期間および上記第3の期間のいずれよりも短いことを特徴としている。
上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とはそれぞれ、上記第1の期間および上記第3の期間のいずれよりも短いことを特徴としている。
上記の発明によれば、第4の期間のHighレベルの期間とLowレベルの期間とのそれぞれが、第1の期間と第3の期間とのいずれの長さよりも短く設定されていると、1フレーム期間において第2の期間を除いた残りの期間を、有効表示領域における表示期間外に割り当てやすくなる。従って、第1の期間、第3の期間、および、第4の期間における駆動信号の変則的な電位レベルの切り替えが、視認される表示に悪影響を与えることを回避することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
補助容量配線を駆動信号により駆動する表示装置の駆動方法であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
補助容量配線を駆動信号により駆動する表示装置の駆動方法であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴としている。
上記の発明によれば、第1の期間~第4の期間の各期間の長さおよび電位レベルが設定されるので、第4の期間のHighレベルの期間とLowレベルの期間とのそれぞれを、想定される第4の期間の通常の長さに対して十分に短くすることにより、次の1フレーム期間の開始タイミングを既定するタイミング信号がどのようなタイミングで発生したとしても、発生するまでに近似的に同数のHighレベルの期間とLowレベルの期間とが出現すると見なせる。
第4の期間においてHighレベルの期間とLowレベルの期間との出現数の差をタイミング信号の発生タイミングにあまり依存しないものとする効果が得られる分、タイミング信号の発生タイミングが突発的にずれることがあったとしても、第1のフレームと第2のフレームとの対の期間を通して、従って表示期間全体に亘って、駆動信号のHighレベルの期間の長さの総和とLowレベルの期間の長さの総和とを所望の関係に設定することができる。
そして、第1の期間および第3の期間に用いられるHighレベルの電位が、第2の期間に用いられるHighレベルよりも高いとともに、第1の期間および第3の期間に用いられるLowレベルの電位が第2の期間に用いられるLowレベルよりも低いので、第1の期間および第3の期間における駆動信号の負荷に対する充電の速度を高めることができる。これにより、2フレーム間にまたがって連続する第3の期間、第4の期間、および、第1の期間において、駆動信号による負荷の充電率が高まるので、1フレーム期間の先頭の期間において負荷の充電率が低くなることによる液晶印加電圧の実効値のずれが解消され、1フレーム期間に亘って均一な輝度で表示を行うことができる。
以上により、タイミング信号に発生タイミングのずれが発生しても、液晶印加電圧の実効値を正極性と負極性とで互いに等しくすることのできる表示装置の駆動方法を実現することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記の発明によれば、2フレーム間にまたがって連続する第3の期間、第4の期間、および、第1の期間において、第3の期間および第1の期間の電位レベルを変化させておけば、駆動信号波形に対する負荷の充電電圧の追随性が改善されるため、第4の期間に対して用いられるHighレベルおよびLowレベルを第2の期間と同じ供給電位とすることにより構成を簡略化することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも負極性側に偏るような非対称歪みを受ける場合に、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも正極性側に偏るような非対称歪みを受ける場合に、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が高いことを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が高いことを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも負極性側に偏るような非対称歪みを受けて、駆動信号の正極性レベル側での負荷の充電率低下が大きくなっても、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。すなわち、当該充電率低下を良好に補償することができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が低く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が低く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴としている。
上記の発明によれば、駆動信号の負荷時出力波形が、当該負荷時出力波形の平均値が駆動信号のコモン電位よりも正極性側に偏るような非対称歪みを受けて、駆動信号の負極性レベル側での負荷の充電率低下が大きくなっても、駆動信号の負荷時出力波形の平均値を駆動信号のコモン電位と等しくして、あるいは、近くして、正極性の液晶印加電圧の実効値と負極性の液晶印加電圧の実効値とを互いに等しくすることができる。すなわち、当該充電率低下を良好に補償することができる。従って、表示画面に横縞が発生することを回避することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
上記第1の期間と上記第3の期間とは、上記第2の期間に対して用いられるHighレベルの期間のそれぞれおよび上記第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短いことを特徴としている。
上記第1の期間と上記第3の期間とは、上記第2の期間に対して用いられるHighレベルの期間のそれぞれおよび上記第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短いことを特徴としている。
上記の発明によれば、第1の期間と第3の期間とが、第2の期間に対して用いられるHighレベルの期間のそれぞれおよび第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短く設定されていると、1フレーム期間において第2の期間を除いた残りの期間を、有効表示領域における表示期間外に割り当てやすくなる。従って、第1の期間、第3の期間、および、第4の期間における駆動信号の変則的な電位レベルの切り替えが、視認される表示に悪影響を与えることを回避することができるという効果を奏する。
本発明の表示装置の駆動方法は、上記課題を解決するために、
上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とはそれぞれ、上記第1の期間および上記第3の期間のいずれよりも短いことを特徴としている。
上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とはそれぞれ、上記第1の期間および上記第3の期間のいずれよりも短いことを特徴としている。
上記の発明によれば、第4の期間のHighレベルの期間とLowレベルの期間とのそれぞれが、第1の期間と第3の期間とのいずれの長さよりも短く設定されていると、1フレーム期間において第2の期間を除いた残りの期間を、有効表示領域における表示期間外に割り当てやすくなる。従って、第1の期間、第3の期間、および、第4の期間における駆動信号の変則的な電位レベルの切り替えが、視認される表示に悪影響を与えることを回避することができるという効果を奏する。
本発明は上述した実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能である。すなわち、請求項に示した範囲で適宜変更した技術的手段を組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
本発明は、液晶テレビジョン装置などに好適に使用することができる。
1 液晶表示装置(表示装置)
P 絵素
CsL 補助容量配線
CS 駆動信号
GSP ゲートスタートパルス(タイミング信号)
F1 第1のフレーム
F2 第2のフレーム
T1 期間(第1の期間)
T2 期間(第2の期間)
T3 期間(第3の期間)
T4 期間(第4の期間)
tH High期間(Highレベルの期間)
tL Low期間(Lowレベルの期間)
H 供給電位(Highレベル)
L 供給電位(Lowレベル)
HH 供給電位(Highレベル)
LL 供給電位(Lowレベル)
Hl 供給電位(Highレベル)
Lh 供給電位(Lowレベル)
P 絵素
CsL 補助容量配線
CS 駆動信号
GSP ゲートスタートパルス(タイミング信号)
F1 第1のフレーム
F2 第2のフレーム
T1 期間(第1の期間)
T2 期間(第2の期間)
T3 期間(第3の期間)
T4 期間(第4の期間)
tH High期間(Highレベルの期間)
tL Low期間(Lowレベルの期間)
H 供給電位(Highレベル)
L 供給電位(Lowレベル)
HH 供給電位(Highレベル)
LL 供給電位(Lowレベル)
Hl 供給電位(Highレベル)
Lh 供給電位(Lowレベル)
Claims (16)
- 補助容量配線を駆動信号により駆動する表示装置であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴とする表示装置。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴とする請求項1に記載の表示装置。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴とする請求項1に記載の表示装置。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴とする請求項1に記載の表示装置。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が高いことを特徴とする請求項1に記載の表示装置。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が低く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴とする請求項1に記載の表示装置。 - 上記第1の期間と上記第3の期間とは、上記第2の期間に対して用いられるHighレベルの期間のそれぞれおよび上記第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短いことを特徴とする請求項1から6までのいずれか1項に記載の表示装置。
- 上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とはそれぞれ、上記第1の期間および上記第3の期間のいずれよりも短いことを特徴とする請求項1から7までのいずれか1項に記載の表示装置。
- 補助容量配線を駆動信号により駆動する表示装置の駆動方法であって、
生成される上記駆動信号の1フレーム期間の電位波形は、順に連続するように期間の長さおよび電位レベルが設定される、第1の期間、第2の期間、第3の期間、および、第4の期間から構成されており、
上記第1の期間は、1フレーム期間の開始タイミングを決定するタイミング信号の発生タイミングを基準にして開始される、上記第1の期間に対して用いられるHighレベルの期間または上記第1の期間に対して用いられるLowレベルの期間であって、1フレームごとにHighレベルの期間となるかLowレベルの期間となるかが切り替わる期間であり、
上記第2の期間は、上記第2の期間に対して用いられるHighレベルの期間と上記第2の期間に対して用いられるLowレベルの期間とが交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第3の期間は、上記第3の期間に対して用いられるHighレベルの期間または上記第3の期間に対して用いられるLowレベルの期間であって、Highレベルの期間であるかLowレベルの期間であるかが同一フレームの上記第1の期間と同じである期間であり、
上記第4の期間は、上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とが、次の1フレーム期間の開始タイミングを規定する上記タイミング信号の発生タイミングまで交互に切り替えられるように、電位レベルが遷移する期間であり、
上記第1の期間および上記第3の期間がそれぞれLowレベルの期間であって、上記第2の期間がHighレベルの期間で始まるとともにHighレベルの期間で終了する第1のフレームと、上記第1の期間および上記第3の期間がそれぞれHighレベルの期間であって、上記第2の期間がLowレベルの期間で始まるとともにLowレベルの期間で終了する第2のフレームとが交互に現れ、
上記第1のフレームでは、上記第1の期間に対して用いられるLowレベルおよび上記第3の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低く、
上記第2のフレームでは、上記第1の期間に対して用いられるHighレベルおよび上記第3の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高いことを特徴とする表示装置の駆動方法。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴とする請求項9に記載の表示装置の駆動方法。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルと同じ供給電位であることを特徴とする請求項9に記載の表示装置の駆動方法。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルと同じ供給電位であり、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴とする請求項9に記載の表示装置の駆動方法。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が高く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が高いことを特徴とする請求項9に記載の表示装置の駆動方法。 - 上記第4の期間に対して用いられるHighレベルは、上記第2の期間に対して用いられるHighレベルよりも電位が低く、
上記第4の期間に対して用いられるLowレベルは、上記第2の期間に対して用いられるLowレベルよりも電位が低いことを特徴とする請求項9に記載の表示装置の駆動方法。 - 上記第1の期間と上記第3の期間とは、上記第2の期間に対して用いられるHighレベルの期間のそれぞれおよび上記第2の期間に対して用いられるLowレベルの期間のそれぞれのいずれよりも短いことを特徴とする請求項9から14までのいずれか1項に記載の表示装置の駆動方法。
- 上記第4の期間に対して用いられるHighレベルの期間と上記第4の期間に対して用いられるLowレベルの期間とはそれぞれ、上記第1の期間および上記第3の期間のいずれよりも短いことを特徴とする請求項9から15までのいずれか1項に記載の表示装置の駆動方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/382,675 US8665200B2 (en) | 2009-07-30 | 2010-04-06 | Display device and method for driving display device |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009178336 | 2009-07-30 | ||
| JP2009-178336 | 2009-07-30 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2011013274A1 true WO2011013274A1 (ja) | 2011-02-03 |
Family
ID=43528949
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2010/002522 Ceased WO2011013274A1 (ja) | 2009-07-30 | 2010-04-06 | 表示装置および表示装置の駆動方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8665200B2 (ja) |
| WO (1) | WO2011013274A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20140168560A1 (en) * | 2011-07-13 | 2014-06-19 | Sharp Kabushiki Kaisha | Liquid crystal display device, method of driving liquid crystal display device, and method of adjusting pulse waveform signal |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2004062146A (ja) * | 2002-06-06 | 2004-02-26 | Sharp Corp | 液晶表示装置 |
| JP2006171342A (ja) * | 2004-12-15 | 2006-06-29 | Sharp Corp | 液晶表示装置 |
| WO2007037046A1 (ja) * | 2005-09-29 | 2007-04-05 | Sharp Kabushiki Kaisha | 液晶表示装置およびその駆動方法 |
| JP2008058762A (ja) * | 2006-09-01 | 2008-03-13 | Epson Imaging Devices Corp | 電気光学装置、駆動回路および電子機器 |
| JP2008158286A (ja) * | 2006-12-25 | 2008-07-10 | Sharp Corp | 液晶表示装置 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3209635B2 (ja) | 1994-04-04 | 2001-09-17 | シャープ株式会社 | 表示装置 |
| JP2000003160A (ja) | 1998-06-15 | 2000-01-07 | Sharp Corp | 表示装置 |
| JP4111785B2 (ja) * | 2001-09-18 | 2008-07-02 | シャープ株式会社 | 液晶表示装置 |
| TWI288912B (en) * | 2004-04-01 | 2007-10-21 | Hannstar Display Corp | Driving method for a liquid crystal display |
| JP4860117B2 (ja) * | 2004-05-21 | 2012-01-25 | 日立プラズマディスプレイ株式会社 | 表示装置 |
| JP4290680B2 (ja) * | 2004-07-29 | 2009-07-08 | シャープ株式会社 | 容量性負荷充放電装置およびそれを備えた液晶表示装置 |
| CN101053009B (zh) * | 2004-11-05 | 2010-06-16 | 夏普株式会社 | 液晶显示装置及其驱动方法 |
| JP4520826B2 (ja) * | 2004-11-09 | 2010-08-11 | 日立プラズマディスプレイ株式会社 | 表示装置及び表示方法 |
| JP4104639B2 (ja) | 2004-12-28 | 2008-06-18 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
| JP4636901B2 (ja) * | 2005-02-28 | 2011-02-23 | 日立プラズマディスプレイ株式会社 | プラズマディスプレイ装置およびその駆動方法 |
| JP4393548B2 (ja) * | 2005-03-18 | 2010-01-06 | シャープ株式会社 | 液晶表示装置 |
| US8638282B2 (en) * | 2006-08-24 | 2014-01-28 | Sharp Kabushiki Kaisha | Liquid crystal display device |
| JP4670990B2 (ja) * | 2007-10-01 | 2011-04-13 | 株式会社日立製作所 | プラズマディスプレイパネル |
| JP5229233B2 (ja) * | 2007-12-17 | 2013-07-03 | 株式会社日立製作所 | プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 |
-
2010
- 2010-04-06 WO PCT/JP2010/002522 patent/WO2011013274A1/ja not_active Ceased
- 2010-04-06 US US13/382,675 patent/US8665200B2/en not_active Expired - Fee Related
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2004062146A (ja) * | 2002-06-06 | 2004-02-26 | Sharp Corp | 液晶表示装置 |
| JP2006171342A (ja) * | 2004-12-15 | 2006-06-29 | Sharp Corp | 液晶表示装置 |
| WO2007037046A1 (ja) * | 2005-09-29 | 2007-04-05 | Sharp Kabushiki Kaisha | 液晶表示装置およびその駆動方法 |
| JP2008058762A (ja) * | 2006-09-01 | 2008-03-13 | Epson Imaging Devices Corp | 電気光学装置、駆動回路および電子機器 |
| JP2008158286A (ja) * | 2006-12-25 | 2008-07-10 | Sharp Corp | 液晶表示装置 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20140168560A1 (en) * | 2011-07-13 | 2014-06-19 | Sharp Kabushiki Kaisha | Liquid crystal display device, method of driving liquid crystal display device, and method of adjusting pulse waveform signal |
Also Published As
| Publication number | Publication date |
|---|---|
| US20120113075A1 (en) | 2012-05-10 |
| US8665200B2 (en) | 2014-03-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN101681606B (zh) | 液晶显示装置、液晶显示装置的驱动方法、以及电视接收机 | |
| JP4943505B2 (ja) | 液晶表示装置 | |
| JP3879484B2 (ja) | 液晶表示装置 | |
| CN101523474B (zh) | 显示装置 | |
| JP5154655B2 (ja) | 表示装置および表示装置の駆動方法ならびに表示駆動の制御方法 | |
| JP5004415B2 (ja) | 液晶表示装置及びその駆動方法 | |
| JP2006171742A (ja) | 表示装置及びその駆動方法 | |
| JP2005156661A (ja) | 液晶表示装置ならびにその駆動回路および駆動方法 | |
| JP2015018064A (ja) | 表示装置 | |
| WO2011007613A1 (ja) | 表示装置および表示装置の駆動方法 | |
| WO2013042613A1 (ja) | 液晶表示装置、液晶パネルの駆動方法 | |
| US20060038759A1 (en) | Liquid crystal display and driving method thereof | |
| KR101257636B1 (ko) | 액정 표시 장치 | |
| KR20120065754A (ko) | 횡전계형 액정표시장치 및 그 구동방법 | |
| WO2011070836A1 (ja) | 表示パネル、液晶表示装置、および、駆動方法 | |
| WO2009148006A1 (ja) | 表示装置 | |
| JPH0822268A (ja) | 液晶駆動回路と液晶表示装置 | |
| US10147384B2 (en) | Boosting voltage generator and a display apparatus including the same | |
| JP5515465B2 (ja) | 液晶表示装置 | |
| JP2009116122A (ja) | 表示駆動回路、表示装置及び表示駆動方法 | |
| WO2011013274A1 (ja) | 表示装置および表示装置の駆動方法 | |
| WO2011074285A1 (ja) | 液晶表示装置および液晶表示装置の駆動方法 | |
| JP2003233086A (ja) | 液晶表示装置 | |
| WO2011048872A1 (ja) | 液晶表示装置用回路、液晶表示装置用基板、及び、液晶表示装置 | |
| JP2002098997A (ja) | 液晶表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 10804027 Country of ref document: EP Kind code of ref document: A1 |
|
| WWE | Wipo information: entry into national phase |
Ref document number: 13382675 Country of ref document: US |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 10804027 Country of ref document: EP Kind code of ref document: A1 |
|
| NENP | Non-entry into the national phase |
Ref country code: JP |