[go: up one dir, main page]

WO2007031948A3 - Procede et systeme de chargement de dispositifs de memoire programmables dans un systeme electronique a memoire volatiles - Google Patents

Procede et systeme de chargement de dispositifs de memoire programmables dans un systeme electronique a memoire volatiles Download PDF

Info

Publication number
WO2007031948A3
WO2007031948A3 PCT/IB2006/053245 IB2006053245W WO2007031948A3 WO 2007031948 A3 WO2007031948 A3 WO 2007031948A3 IB 2006053245 W IB2006053245 W IB 2006053245W WO 2007031948 A3 WO2007031948 A3 WO 2007031948A3
Authority
WO
WIPO (PCT)
Prior art keywords
board
programmable memory
target
memory devices
programming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/IB2006/053245
Other languages
English (en)
Other versions
WO2007031948A2 (fr
Inventor
John A. Marconi
Scot Salzman
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
UTStarcom Inc
Original Assignee
UTStarcom Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by UTStarcom Inc filed Critical UTStarcom Inc
Publication of WO2007031948A2 publication Critical patent/WO2007031948A2/fr
Anticipated expiration legal-status Critical
Publication of WO2007031948A3 publication Critical patent/WO2007031948A3/fr
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)
  • Programmable Controllers (AREA)

Abstract

L'invention concerne un procédé et un système de stockage d'images de programmation de dispositifs de mémoire programmables. Dans ce procédé et ce système, une pluralité de cartes cibles comprennent chacune au moins un dispositif de mémoire programmable utilisant une image de programmation pour la configuration et une ID de carte pour l'identification de la carte cible, ainsi qu'un sous-système de microprocesseur de carte cible. Lesdits procédé et système comprennent également une carte d'unité de commande principale avec une pluralité d'images de programmation pour la configuration des cartes cibles, chaque image de programmation correspondant à l'ID de carte de la carte cible. Dans le procédé et le système de l'invention, les images de programmation sont transférées de la carte de l'unité de commande principale dans les dispositifs de mémoire programmables lorsque la puissance de cartes cibles n'alimente pas le sous-système de microprocesseur de carte cible.
PCT/IB2006/053245 2005-09-14 2006-09-12 Procede et systeme de chargement de dispositifs de memoire programmables dans un systeme electronique a memoire volatiles Ceased WO2007031948A2 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US22658205A 2005-09-14 2005-09-14
US11/226,582 2005-09-14

Publications (2)

Publication Number Publication Date
WO2007031948A2 WO2007031948A2 (fr) 2007-03-22
WO2007031948A3 true WO2007031948A3 (fr) 2009-08-27

Family

ID=37865351

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2006/053245 Ceased WO2007031948A2 (fr) 2005-09-14 2006-09-12 Procede et systeme de chargement de dispositifs de memoire programmables dans un systeme electronique a memoire volatiles

Country Status (1)

Country Link
WO (1) WO2007031948A2 (fr)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5497490A (en) * 1991-10-11 1996-03-05 International Business Machines Corporation Automatic reconfiguration of alterable systems
US5682528A (en) * 1995-12-22 1997-10-28 Tandem Computers Incorporated Spoon-feed initialization in a multiprocessor system
US5732281A (en) * 1996-02-08 1998-03-24 Ncr Corporation Programmable power management circuit for a power supply in a computer system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5497490A (en) * 1991-10-11 1996-03-05 International Business Machines Corporation Automatic reconfiguration of alterable systems
US5682528A (en) * 1995-12-22 1997-10-28 Tandem Computers Incorporated Spoon-feed initialization in a multiprocessor system
US5732281A (en) * 1996-02-08 1998-03-24 Ncr Corporation Programmable power management circuit for a power supply in a computer system

Also Published As

Publication number Publication date
WO2007031948A2 (fr) 2007-03-22

Similar Documents

Publication Publication Date Title
WO2008039886A3 (fr) Memoire principale dans un système comprenant un dispositif de commande de mémoire configuré de manière à commander l'accès à une mémoire non volatile, et technologies associées
WO2009066920A3 (fr) Terminal mobile et dispositifs de stockage associés ayant des serveurs web, procédé de commande de ces derniers
WO2008014493A3 (fr) Accélérateur à module processeur configurable utilisant un dispositif logique programmable
EP2487794A3 (fr) Structure de commande modulaire pour mémoire et système de mémoire
EP2058725A3 (fr) Procédé et appareil pour réduire la consommation de puissance dans un circuit intégré
EP1150300A3 (fr) Dispositif d'emmagasinage à semiconducteurs, dispositif de commande et appareil électronique
WO2009072100A3 (fr) Systèmes et procédés permettant de retirer temporairement certaines parties de mémoire
TW200625089A (en) Secure boot scheme from external memory using internal memory
TWI368223B (en) Flash memory data writing method and controller using the same
EP4293483C0 (fr) Procédé de commande d'écran, dispositif électronique et support d'enregistrement
EP2040168A3 (fr) Système de stockage doté d'une fonction de sauvegarde de données dans une mémoire cache
WO2005022341A8 (fr) Distribution de contenu numerique dans une memoire flash
WO2010096762A3 (fr) Dispositif de commande
GB2467721A (en) Deployment of boot images in diskless servers
EP1916611A3 (fr) Lecteur de contenu DRM et procédé de lecture pour terminal portable
EP1975788A3 (fr) Appareil à commande électronique
WO2019125796A8 (fr) Appareils et procédés d'adressage de sous-rangée
TWI318409B (en) Memory controller, integrated circuit memory device, electronic system, memory integrated circuit and memory device
EP1615140A3 (fr) Dispositif semi-conducteur
EP1962196A4 (fr) Système et méthode d'allocation de zone de stockage et dispositif de commande correspondant
EP2023590A3 (fr) Appareil photographique électronique
EP3974862A4 (fr) Module de caméra, procédé de commande, support d'informations informatique et dispositif électronique
EP1873672A3 (fr) Appareil et procédé de contrôle d'accès à la mémoire, et appareil de communication
EP2348415A3 (fr) Système de contrôle d'erreur, processeur et procédé d'injection d'erreur
TWI799718B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元

Legal Events

Date Code Title Description
NENP Non-entry into the national phase

Ref country code: DE

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 06796010

Country of ref document: EP

Kind code of ref document: A2

122 Ep: pct application non-entry in european phase

Ref document number: 06796010

Country of ref document: EP

Kind code of ref document: A2