[go: up one dir, main page]

WO2002018960A3 - Vorrichtung und verfahren zur kennzeichnung der version bei integrierten schaltkreisen und verwendung zur steuerung von betriebsabläufen - Google Patents

Vorrichtung und verfahren zur kennzeichnung der version bei integrierten schaltkreisen und verwendung zur steuerung von betriebsabläufen Download PDF

Info

Publication number
WO2002018960A3
WO2002018960A3 PCT/DE2001/003170 DE0103170W WO0218960A3 WO 2002018960 A3 WO2002018960 A3 WO 2002018960A3 DE 0103170 W DE0103170 W DE 0103170W WO 0218960 A3 WO0218960 A3 WO 0218960A3
Authority
WO
WIPO (PCT)
Prior art keywords
characterizing
version
binary signal
integrated circuits
controlling operations
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/DE2001/003170
Other languages
English (en)
French (fr)
Other versions
WO2002018960A2 (de
Inventor
Christian Zimmermann
Manfred Kirschner
Juergen Eckhardt
Beate Leibbrand
Thomas Mocken
Axel Aue
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Priority to US10/363,104 priority Critical patent/US20040036084A1/en
Priority to CN01817462.0A priority patent/CN1701240A/zh
Priority to JP2002523629A priority patent/JP2004507902A/ja
Publication of WO2002018960A2 publication Critical patent/WO2002018960A2/de
Publication of WO2002018960A3 publication Critical patent/WO2002018960A3/de
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/006Identification
    • H10W46/00
    • H10W46/403
    • H10W46/601

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Character Input (AREA)

Abstract

Vorrichtung und Verfahren zur Kennzeichnung der Version bei integrierten Schaltkreisen (IC), wobei ein Kennzeichen, das die jeweilige Version des integrierten Schaltkreises (IC) angibt, in Form von wenigstens einem einzeln einstellbaren Binärsignal (BS) in einem Register (R) eingeschrieben wird und aus dem Register (R) auslesbar ist. Dabei ist der integrierte Schaltkreis (IC) aus mehreren Maskenebenen (M1 bis M5) aufgebaut, wobei für jedes einstellbare Binärsignal (BS) wenigstens ein möglicher Leitungsweg (L2) durch alle Maskenebenen (M1 bis M5) des integrierten Schaltkreises eingebracht ist. Das Binärsignal ist dadurch einstellbar, ob der wenigstens eine Leitungsweg durch alle Maskenebenen leitet oder unterbrochen ist, wobei Mittel enthalten sind, die das, über den wenigstens einen Leitungsweg eingestellte Binärsignal in das Register einschreiben. Dieses Verfahren bzw. diese Vorrichtung findet dabei auch Anwendung bei der Steuerung von Betriebsabläufen durch ein Steuergerät.
PCT/DE2001/003170 2000-08-31 2001-08-18 Vorrichtung und verfahren zur kennzeichnung der version bei integrierten schaltkreisen und verwendung zur steuerung von betriebsabläufen Ceased WO2002018960A2 (de)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/363,104 US20040036084A1 (en) 2000-08-31 2001-08-18 Method and device for identifying the version of integrated circuits and use controling operating sequences
CN01817462.0A CN1701240A (zh) 2000-08-31 2001-08-18 用于在集成电路中进行版本标识的装置和方法以及用于控制运行过程的应用
JP2002523629A JP2004507902A (ja) 2000-08-31 2001-08-18 集積回路におけるバージョンを特徴づける装置および方法,および駆動シーケンスを制御するための使用

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE10043137.2 2000-08-31
DE10043137A DE10043137A1 (de) 2000-08-31 2000-08-31 Vorrichtung und Verfahren zur Kennzeichnung der Version bei integrierten Schaltkreisen und Verwendung zur Steuerung von Betriebsabläufen
CN01817462.0A CN1701240A (zh) 2000-08-31 2001-08-18 用于在集成电路中进行版本标识的装置和方法以及用于控制运行过程的应用

Publications (2)

Publication Number Publication Date
WO2002018960A2 WO2002018960A2 (de) 2002-03-07
WO2002018960A3 true WO2002018960A3 (de) 2002-06-06

Family

ID=36942350

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE2001/003170 Ceased WO2002018960A2 (de) 2000-08-31 2001-08-18 Vorrichtung und verfahren zur kennzeichnung der version bei integrierten schaltkreisen und verwendung zur steuerung von betriebsabläufen

Country Status (5)

Country Link
US (1) US20040036084A1 (de)
JP (1) JP2004507902A (de)
CN (1) CN1701240A (de)
DE (1) DE10043137A1 (de)
WO (1) WO2002018960A2 (de)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7120884B2 (en) * 2000-12-29 2006-10-10 Cypress Semiconductor Corporation Mask revision ID code circuit
US20040064801A1 (en) * 2002-09-30 2004-04-01 Texas Instruments Incorporated Design techniques enabling storing of bit values which can change when the design changes
EP1465254A1 (de) * 2003-04-01 2004-10-06 Infineon Technologies AG Halbleiter-Chip mit einer Identifikationsnummer-Generierungseinheit
US7078936B2 (en) 2003-06-11 2006-07-18 Broadcom Corporation Coupling of signals between adjacent functional blocks in an integrated circuit chip
US20040251472A1 (en) 2003-06-11 2004-12-16 Broadcom Corporation Memory cell for modification of revision identifier in an integrated circuit chip
US7341891B2 (en) 2003-06-11 2008-03-11 Broadcom Corporation Method for manufacturing a memory cell for modification of revision identifier in an integrated circuit chip
DE10328917A1 (de) * 2003-06-26 2005-01-20 Volkswagen Ag Fahrzeugnetzwerk
JP5285859B2 (ja) * 2007-02-20 2013-09-11 株式会社ソニー・コンピュータエンタテインメント 半導体装置の製造方法および半導体装置
JP5196525B2 (ja) * 2007-09-10 2013-05-15 エヌイーシーコンピュータテクノ株式会社 版数情報保持回路、及び、半導体集積回路
CN117350230B (zh) * 2023-10-17 2024-11-01 杭州士兰微电子股份有限公司 集成电路版图及其版本标识方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5459355A (en) * 1992-12-09 1995-10-17 Intel Corporation Multiple layer programmable layout for version identification
US5787012A (en) * 1995-11-17 1998-07-28 Sun Microsystems, Inc. Integrated circuit with identification signal writing circuitry distributed on multiple metal layers
US5831280A (en) * 1994-09-23 1998-11-03 Advanced Micro Devices, Inc. Device and method for programming a logic level within an integrated circuit using multiple mask layers
EP1100125A1 (de) * 1999-11-10 2001-05-16 STMicroelectronics S.r.l. Integrierte Schaltung mit auf einer Vielzahl von Metallschichten verteilter Verdrahtung zum Schreiben eines Identifizierungs-Signals

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4179087A (en) * 1977-11-02 1979-12-18 Sperry Rand Corporation Gyroscope rate range switching and control system
US4398172A (en) * 1981-06-08 1983-08-09 Eaton Corporation Vehicle monitor apparatus
DE3720683A1 (de) * 1987-06-23 1989-01-05 Bosch Gmbh Robert Vorrichtung und verfahren zur ansteuerung und kontrolle von elektrischen verbrauchern, insbesondere gluehkerzen
US5311520A (en) * 1991-08-29 1994-05-10 At&T Bell Laboratories Method and apparatus for programmable memory control with error regulation and test functions
US5549908A (en) * 1993-05-20 1996-08-27 The University Of Akron Hydrolytically labile microspheres of polysaccharide crosslinked with cyanogen halide and their application in wound dressings
US5978546A (en) * 1995-01-17 1999-11-02 Hitachi, Ltd. Digital/analog compatible video tape recorder
US5726821A (en) * 1995-12-22 1998-03-10 Western Digital Corporation Programmable preamplifier unit with serial interface for disk data storage device using MR heads
JP3666700B2 (ja) * 1996-08-08 2005-06-29 マツダ株式会社 車両用盗難防止装置及びそのコード登録方法
FR2764392B1 (fr) * 1997-06-04 1999-08-13 Sgs Thomson Microelectronics Procede d'identification d'un circuit integre et dispositif associe
US6249227B1 (en) * 1998-01-05 2001-06-19 Intermec Ip Corp. RFID integrated in electronic assets
US6353296B1 (en) * 1999-10-15 2002-03-05 Motorola, Inc. Electronic driver circuit with multiplexer for alternatively driving a load or a bus line, and method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5459355A (en) * 1992-12-09 1995-10-17 Intel Corporation Multiple layer programmable layout for version identification
US5831280A (en) * 1994-09-23 1998-11-03 Advanced Micro Devices, Inc. Device and method for programming a logic level within an integrated circuit using multiple mask layers
US5787012A (en) * 1995-11-17 1998-07-28 Sun Microsystems, Inc. Integrated circuit with identification signal writing circuitry distributed on multiple metal layers
EP1100125A1 (de) * 1999-11-10 2001-05-16 STMicroelectronics S.r.l. Integrierte Schaltung mit auf einer Vielzahl von Metallschichten verteilter Verdrahtung zum Schreiben eines Identifizierungs-Signals

Also Published As

Publication number Publication date
DE10043137A1 (de) 2002-03-14
JP2004507902A (ja) 2004-03-11
WO2002018960A2 (de) 2002-03-07
US20040036084A1 (en) 2004-02-26
CN1701240A (zh) 2005-11-23

Similar Documents

Publication Publication Date Title
WO2002018960A3 (de) Vorrichtung und verfahren zur kennzeichnung der version bei integrierten schaltkreisen und verwendung zur steuerung von betriebsabläufen
WO2001061453A3 (en) Method and system for using an electronic reading device on non-paper devices
WO2001057627A3 (en) Circuits, systems and methods for information privatization in personal electronic appliances
DE69738675D1 (de) Datenübertragungsverfahren, elektronisches Gerät und integrierte Bitübertragungsschichtsteuerschaltung
DE50013937D1 (de) Vorrichtung zum Schutz einer integrierten Schaltung
DE60130855D1 (de) Vorrichtung zum Lesen von Bildkodedaten
WO2002071196A3 (de) Verfahren und vorrichtung zu datenbe- und/oder verarbeitung
FI20021620A0 (fi) Muistirakenne, järjestelmä ja elektroniikkalaite sekä menetelmä muistipiirin yhteydessä
DE60134627D1 (de) POSITIONIERUNGSSTEUERSYSTEME UND VORRICHTUNG, UND DAMIT AUSGERüSTETES BESTüCKUNGSVERFAHREN FüR ELEKTRONISCHE BAUTEILE.
FR2801719B1 (fr) Dispositif de lecture pour memoire en circuit integre
DE60212272D1 (de) Leseverstärkersteuerschaltung und -verfahren für nichtflüchtige Speicheranordnung
DE50115354D1 (de) Verfahren zum abgleichen des phasenregelkreises einer elektronischen auswertungsvorrichtung sowie eine elektronische auswertungsvorrichtung
TW200502754A (en) A method and apparatus for determining the write delay time of a memory
FR2801419B1 (fr) Procede et dispositif de lecture pour memoire en circuit integre
DE69212364D1 (de) Schaltkreis zur Erkennung von Kurzschlüssen von Steuereinrichtungen für induktive Lasten
JPS5321542A (en) Error data memory circuit
DE50004366D1 (de) Integrierter schaltkreis und schaltungsanordnung zur stromversorgung eines integrierten schaltkreises
DE59907654D1 (de) Ausgangstreiberschaltung
WO2002003045A3 (en) Probe, systems and methods for integrated circuit board testing
WO2003005046A3 (en) Apparatus with a test interface
EP1132803A4 (de) Elektronische vorrichtung, kontrollkreislauf für elektronische vorrichtung und verfahren zur kontrolle elektronischer vorrichtung
DE59912804D1 (de) Datenverarbeitungseinrichtung und verfahren zu dessen betrieb zum verhindern einer differentiellen stromverbrauchanalyse
FR2766594B1 (fr) Dispositif de re-initialisation a commande externe pour une memoire non volatile en circuit integre
JP3270068B2 (ja) 半導体装置
TW200509584A (en) Semiconductor device and identification generating device

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): CN JP US

AK Designated states

Kind code of ref document: A3

Designated state(s): CN JP US

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
WWE Wipo information: entry into national phase

Ref document number: 2002523629

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 018174620

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 10363104

Country of ref document: US