PROCEDE DE PROTECTION DE PUCES DE CIRCUIT INTEGRE PAR DEPOT D'UNE COUCHE ELECTRIQUE¬ MENT ISOLANTE PAR ASPIRANTE SOUS VIDE
La présente invention concerne le domaine des puces de circuit intégré.
La présente invention concerne plus particulièrement un procédé de protection de puces de circuit intégré permettant d'isoler ses flancs.
La connexion des puces de circuit intégré avec un bornier de connexion d'une carte par exemple, peut être réalisée par câblage filaire traditionnel ou par d'autres techniques utilisant des composés polymères conducteurs en contact avec les plots de sortie de la puce .
La technologie traditionnelle de câblage filaire pour la connexion des puces ne requière aucune caractéristique spécifique pour le composant constituant le circuit intégré. Cependant, une telle technologie est délicate et coûteuse. En effet, des fils, généralement en cuivre, en nickel ou en or, relient les plots de sortie de la puce aux pistes de liaison du circuit imprimé par soudure. De plus, cette technique du câblage filaire nécessite un appareillage de haute précision pour réaliser les connexions, ce qui entraîne un ralentissement de la cadence de fabrication . Pour pallier les inconvénients de cette technologie traditionnelle, on utilise de plus en plus souvent des composés polymères électriquement conducteurs établissant un contact entre les plots de sortie de la puce et les pistes de liaison du bornier de connexion. Une première méthode utilisant un composé polymère conducteur pour connecter la puce aux pistes de liaison est illustrée sur la figure 1.
Dans un tel cas, les pistes de liaison 12 sont amenées à proximité de l'emplacement prévu pour la puce 100. Cette dernière est collée par la face arrière 104 sur les pistes de liaison 12 du bornier de connexion en utilisant une colle électriquement isolante 50. Cette colle peut être par exemple un adhésif réticulant sous l'effet d'une exposition a un rayonnement ultraviolet.
Les connexions électriques entre les plots de sortie 120 de la puce 100 et les pistes de liaison 12 sont ensuite réalisées par dépôt d'une résine électriquement conductrice 40 qui recouvre les plots de sortie 120 de la puce 100 et les pistes de liaison 12 de la carte. Cette résine conductrice 40 peut être par exemple une colle polymérisable chargée en particules conductrices telles que des particules d'argent.
Une seconde méthode utilisant un composé polymère conducteur pour connecter la puce aux pistes de liaison est illustrée sur la figure 2. Cette méthode consiste à reporter la puce selon un montage bien connu de type "flip chip".
Dans un montage de type "flip chip", la puce 100 est retournée face active avec les plots de sortie 120 vers le bas. La puce 100 est alors connectée en plaçant les plots de sorties préalablement munis de bossages 120 sur les pistes de liaison 12 imprimées à l'emplacement prévu pour la puce.
Dans l'exemple illustré, la puce 100 est connectée aux pistes de liaison 12 au moyen d'une colle 35 à conduction électrique. Ces techniques de connexion de puce par des polymères conducteurs sont très efficaces et performantes. Elles présentent de nombreux avantages par rapport a la technique traditionnelle du câblage filaire et tendent a se généraliser chez les
assembleurs de circuits intégrés. En effet, ces techniques utilisant un polymère conducteur permettent de réduire le nombre d'opérations de fabrication et de diminuer nettement le coût de fabrication des matériaux des circuits intégrés.
Néanmoins, il existe un problème particulier qui est directement lié à ces techniques de connexion lorsque le substrat utilisé présente un flanc électriquement conducteur avec une conductivité faible de l'ordre de 1 ohm/cm.
La solution utilisée jusqu'à présent consistait tout simplement à ne pas utiliser ce type de technique de connexion avec des puces présentant des flancs conducteurs. Cette solution n'est cependant pas satisfaisante car elle limite fortement les possibilités de l'assembleur en l'obligeant à utiliser certains produits avec certaines techniques de montage.
En effet, la conductivité du silicium est directement liée au procédé de fabrication des plaquettes sur lesquelles sont disposées les puces de circuit intégré et diffère selon les fabricants et les lignes de production. Un utilisateur désirant spécifier une conductivité particulière du substrat se verra alors lie à un fournisseur donné et même à une gamme de produit donné ce qui entraîne automatiquement un surcoût et une limitation des produits utilisables.
La présente invention a pour but de résoudre les problèmes exposes ci-dessus.
Le but de la présente invention est de supprimer les inconvénients liés à la connexion des puces de circuit intégré par des technologies utilisant des polymères conducteurs.
A cet effet, la présente invention propose un procédé de protection des flancs des puces de circuit
intègre afin de les isoler des composants polymères conducteurs utilisés pour la connexion des plots de sortie des puces avec les pistes de liaison des borniers de connexion. En particulier, la présente invention propose un procédé de protection de puces de circuit intégré disposées sur une plaquette de silicium, caractérisé en ce que le procède comprend les étapes consistant à : découper des chemins de découpe dans la plaquette de silicium de manière à désolidariser les puces de circuit intégré et à faire apparaître leurs flancs ; disposer les puces de circuit intégré entre deux feuilles support ; - faire pénétrer un matériau électriquement isolant entre les deux feuilles support de manière à couvrir les flancs de chaque puce de circuit intégré.
Selon une caractéristique essentielle de l'invention, le matériau électriquement isolant pénètre entre les deux feuilles support par aspiration sous vide .
Selon une caractéristique, au moins une des deux feuilles support est une feuille plastique adhésive. Avantageusement, l'adhésif des feuilles support est degradable par exposition aux ultraviolets.
Selon une caractéristique, la feuille support supérieure est retirée par pelage après exposition aux ultraviolets . Selon une autre caractéristique, les puces de circuit intégre sont éjectées de la feuille support inférieure après dégradation de la force d' adhésion de ladite feuille par exposition aux ultraviolets.
Selon une caractéristique, le matériau électriquement isolant présente une viscosité comprise entre 20 CPS et 20000 CPS .
Selon une autre caractéristique, le matériau électriquement isolant présente des propriétés d'adhésion sur le silicium.
Selon une autre caractéristique, le matériau électriquement isolant remplie toute la hauteur des chemins de découpe entre les flancs des puces de circuit intègre et se retracte en séchant.
Selon une variante de réalisation, le matériau électriquement isolant est une résine.
Selon une autre variante de réalisation, le matériau électriquement isolant est un vernis. La présente invention concerne également une puce de circuit intègre comportant une face active, une face arrière et des tranches, caractérisée en ce que lesdites tranches sont couvertes d'une couche électriquement isolante qui s'étend de l'arrête de la face active a l'arrête de la face arrière.
L'invention s'applique aussi a un dispositif électronique a puce de circuit intègre comportant la puce selon l'invention.
Selon une caractéristique, la puce est connectée a des points de connexion ou interface de communication par de la matière adhesive électriquement conductrice épousant la surface de la puce.
Le procède selon 1 ' invention présente 1 ' avantage de permettre l'utilisation systématique des techniques de connexion directe entre les plots de sortie d'une puce et les pistes de liaison d'un bornier avec une colle conductrice quelle que soit la puce utilisée.
Le procède selon la présente invention peut avantageusement être utilise avec tout type de puce quelque soit le substrat utilisé, quelque soit la taille et la forme de la puce. Le procède selon la présente invention est facile à mettre en œuvre. Bien qu'il nécessite une étape supplémentaire précédant la connexion des puces, le procédé de protection selon l'invention n'entraîne pas de surcoût significatif ni de temps de fabrication rallonge.
En outre, la couche de protection n' est déposée que sur les flancs des puces de circuit intégré, sans être appliquée sur la face arrière de ces dernières, contrairement a des méthodes classiques telles que la pulvérisation, la sérigraphie ou autre.
D'autres particularités et avantages de la présente invention apparaîtront au cours de la description qui suit donnée à titre d'exemple îllustratif et non limitatif, et faite en référence aux figures dans lesquelles:
La figure 1, déjà décrite, est un schéma en coupe de la connexion d'une puce avec dispense de résine conductrice .
La figure 2, dé à décrite, est un schéma en coupe de la connexion d'une puce selon une technique de "flip chip" avec colle conductrice.
La figure 3 est une vue schématique en perspective de la première étape du procédé selon l'invention.
La figure 4 illustre une deuxième étape du procédé selon la présente invention.
La figure 5 illustre l'étape de protection des flancs des puces selon le procédé de la présente invention .
Le procédé selon la présente invention comporte plusieurs étapes.
Une première étape, illustrée sur la figure 3 consiste à découper la plaquette 10 de silicium sur laquelle sont disposées les puces de circuit intégré 100 afin de les désolidariser.
A cette fin, la plaquette 10 est placée sur une feuille support 110. Cette feuille support 110 peut par exemple être constituée par une feuille plastique adhesive dont l'adhésion est degradable par exposition aux ultraviolets par exemple. La plaquette de silicium 10 est alors découpée selon des méthodes classiques connues et les puces 100 désolidarisées sont maintenues ensemble par l'adhésif de la feuille support 110. Ce support a essentiellement pour fonction de maintenir les puces de circuit 100 en cohésion et de permettre leur manipulation pour l'étape de protection qui suit.
On obtient ainsi un support 110 sur lequel sont disposées les puces de circuit intégré 100 séparées par des chemins de découpe 115 de manière à bien faire apparaître leurs flancs 106.
Une deuxième étape, illustrée sur la figure 4, consiste à placer une seconde feuille support 120 sur les puces de circuit intégré 100 disposées sur la première feuille support 110. La seconde feuille support 120 peut par exemple être laminée.
Cette étape permet ainsi de placer les puces 100 en sandwich entre deux feuilles support 110 et 120. Les faces avant et arrière des puces 100 sont donc protégées .
Selon un mode de réalisation préférentiel, la deuxième feuille support 120 est également constituée d'une feuille plastique adhesive et dont l'adhésion est degradable par exposition aux ultraviolets.
La troisième étape du procédé selon l'invention consiste à introduire un matériau électriquement isolant 150 entre les deux feuilles support 110 et 120 afin de déposer une protection 150 sur les flancs 106 des puces 100 placées entre lesdites feuilles 110 et 120.
Selon une caractéristique essentielle de la présente invention, le matériau de protection 150 des flancs des puces 100 pénètre entre les deux feuilles support 110 et 120 par aspiration sous vide.
A cet effet, un dispositif de pompage est prévu afin de créer un vide primaire entre lesdites feuilles 110, 120. Lorsqu'un vide suffisant est atteint, le matériau de protection 150 est inséré entre les feuilles support 110, 120. Le vide ainsi créé entre les feuilles support 110, 120 permet la propagation du matériau isolant 150 par aspiration entre les chemins de découpe 115.
Selon les modes de mise en œuvre, le dispositif de pompage peut se situer, par exemple, sur un des côtés des feuilles support 110, 120 et l'entrée du matériau de protection 150 peut se situer du côté opposé au dispositif de pompage. Il peut également être envisagé, par exemple, de disposer une matrice de micro buses d'aspiration sous la première feuille support 110, lesdites buses étant situées sur les chemins de découpe 115, et d' insérer le matériau de protection 150 tout autour des feuilles support 110, 120.
Le matériau de protection 150 utilisé dans le procédé selon l'invention peut être une résine ou un vernis. La viscosité dudit matériau 150 est préferentiellement comprise entre 20 et 20000 CPS, c' est a dire relativement liquide afin de bien se
propager dans les chemins de découpe 115 entre les puces 100 lors de l'aspiration.
En outre, il présente préferentiellement des caractéristiques ϋe bonne adhérence sur le verre ou le silicium.
Selon une caractéristique avantageuse, le matériau de protection 150 se retracte en séchant. Ainsi, lorsqu' il est inséré, il remplit toute la hauteur des chemins de découpe 115, puis de rétracte en séchant pour bien se plaquer le long des flancs 106 des puces 100 tout en ne laissant qu'une fine pellicule dans les chemins de découpe 115 ce qui facilitera l'étape d' éjection des puces.
Apres le dépôt de la couche de protection 150 sur les flancs 106 des puces 100, ces dernières sont détachées de leurs supports 110 et 120 afin d'être connectées en leur lieu et place.
La seconde feuille support 120 peut être retirée par exemple par pelage après avoir été exposée aux ultraviolets afin de réduire sa force d'adhésion.
Les puces ICJ doivent alors être éjectée de la première feuille support 110. Cette éjection des puces 100 peut être réalisée par découpe du support 110 entre les puces 100, ou par éjection mécanique en soulevant les puces 100 et en brisant la couche de protection 150 déposée sur les cnemms de découpe 115 entre les puces 100, ou encore en réduisant la force d'adhésion de la feuille support 110 par exposition aux ultraviolets, ou par tout autre moyen approprié. Les caractéristiques choisies pour la matière isolante sont telles que la brisure ou la découpe entre les puces sera nette et laissera les flancs 106 des puces 100 recouverts par la couche de protection 150.
Les puces 100 de circuit intègre sont donc détachées du support 110 et peuvent être connectées selon tout type de montage utilisant des polymères conducteurs étant donne que les flancs 106 des puces 100 sont protèges par la matière isolante 150.
On notera que seules les tranches 106 des puces 100 sont couvertes de la couche électriquement isolante 150, qui s'étend de l'arrête de la face active a l'arrête de la face arrière 104. En particulier, les puces de circuit intègre ainsi protégées peuvent être utilisées dans des dispositifs électroniques dans lesquels elles sont connectées a des points de connexion ou a une interface de communication par de la matière adhesive électriquement conductrice épousant la forme de la puce.