[go: up one dir, main page]

WO1999009590A1 - Method for forming bump electrode and method for manufacturing semiconductor device - Google Patents

Method for forming bump electrode and method for manufacturing semiconductor device Download PDF

Info

Publication number
WO1999009590A1
WO1999009590A1 PCT/JP1997/002855 JP9702855W WO9909590A1 WO 1999009590 A1 WO1999009590 A1 WO 1999009590A1 JP 9702855 W JP9702855 W JP 9702855W WO 9909590 A1 WO9909590 A1 WO 9909590A1
Authority
WO
WIPO (PCT)
Prior art keywords
bump
electrode
solder paste
forming
electrode pad
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP1997/002855
Other languages
English (en)
French (fr)
Inventor
Satoru Fukuyama
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to AU38658/97A priority Critical patent/AU3865897A/en
Priority to KR1020007001637A priority patent/KR20010023027A/ko
Priority to PCT/JP1997/002855 priority patent/WO1999009590A1/ja
Priority to US09/462,795 priority patent/US6335271B1/en
Publication of WO1999009590A1 publication Critical patent/WO1999009590A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3485Applying solder paste, slurry or powder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05026Disposition the internal layer being disposed in a recess of the surface
    • H01L2224/05027Disposition the internal layer being disposed in a recess of the surface the internal layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/0558Plural external layers being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11003Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for holding or transferring the bump preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/15165Monolayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/166Material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10984Component carrying a connection agent, e.g. solder, adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0338Transferring metal or conductive material other than a circuit pattern, e.g. bump, solder, printed component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/043Reflowing of solder coated conductors, not during connection of components, e.g. reflowing solder paste
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/26Cleaning or polishing of the conductive pattern

Definitions

  • the present invention relates to a bump forming technique for forming a bump electrode on an electrode pad.
  • a bump electrode is formed by using a semi-solid solder paste material in which solder particles and a flux are kneaded.
  • the bump forming technique to be formed is described in, for example, Japanese Patent Application Laid-Open Nos. 7-263448 and 8-330197.
  • a screen mask made of glass is attached (attached) to the flat plate.
  • the screen mask has an opening (through hole) filled with a solder paste material for forming a bump electrode.
  • a solder paste material is filled in the opening of the screen mask with a squeegee.
  • the screen mask is removed from the flat plate together with the solder paste material filled in the openings of the screen mask.
  • a semiconductor chip or a wiring board hereinafter, referred to as a semiconductor chip or a wiring board
  • the base material heat treatment is performed, and the solder paste material filled in the openings of the screen mask is melted to form bump electrodes. Thereby, a bump electrode is formed on the electrode pad of the base material.
  • a screen mask made of stainless steel is attached (attached) to the base material.
  • the screen mask is mounted with the electrode pad of the base material and the opening (through hole) of the screen mask facing each other.
  • a solder paste material is filled into the opening of the screen mask with a squeegee.
  • the screen mask is removed from the substrate so that the solder paste material filled in the openings of the screen mask remains on the electrode pads of the substrate.
  • heat treatment is performed, and the solder paste material on the electrode pad of the base material is melted to form a bump electrode. Thereby, a bump electrode is formed on the electrode pad of the base material.
  • the composition of the solder paste material can be freely selected.
  • bump electrodes with a low melting point composition specifically, bump electrodes with a composition of 37 [wt%] Pb (lead)-63 [wt%] Sn (tin) It can be easily formed.
  • the amount of the solder paste material can be increased, so that compared to a bump forming technique of forming a bump electrode using a plating method.
  • bump electrodes can be formed on each of a plurality of electrode pads provided on one surface of the base material at a time, a bump forming technology for forming bump electrodes using a ball bonding method. As compared with the above, the formation cost of the bump electrode can be reduced.
  • the bump electrodes are formed by melting the solder paste formed on the surface of each of the electrode pads, the bump electrodes are formed using a ball supply method. Thus, a bump electrode can be reliably formed on each of the plurality of electrode pads. In the ball supply method, since a preformed solder ball is supplied onto the surface of the electrode pad by using a suction jig, a supply defect is likely to occur.
  • a bump forming technique for forming a bump electrode using an evaporation method is described, for example, in Japanese Patent Application Laid-Open No. Hei 6-275628.
  • the bump forming technology for forming bump electrodes by using the plating method is described in, for example, IEICE Autumn Meeting, 1998, ⁇ Study on High Density Solder Bump Technology '' on page 28. Have been.
  • a bump forming technique for forming a bump electrode using a ball supply method is described in, for example, Japanese Patent Application Laid-Open No. 5-129374.
  • the above-described bump forming technology for forming a bump electrode using a solder paste material is based on the fact that the amount of the solder paste material formed on the electrode pad of the base material is determined by the thickness of the screen mask and the opening. Measured by area, size of bump electrode Can be set freely.
  • the present invention has found the following problems as a result of studying the above-described bump forming technique.
  • the screen mask is removed from the plane plate together with the solder paste material filled in the opening of the screen mask. Therefore, when the screen mask is removed from the plane plate. In addition, a part of the solder paste material filled in the opening of the screen mask is left on the flat plate. As a result, the amount of the solder paste material in the opening of the screen mask removed from the flat plate varies, and the size of the bump electrode becomes uneven. If the size of the bump electrodes becomes uneven, the height of the bump electrodes will vary.For example, when mounting a semiconductor chip on a wiring board with multiple bump electrodes, the electrode pads on the wiring board In addition, a connection failure occurs in which the electrode pads of the semiconductor chip are not electrically connected.
  • solder paste material is filled with a squeegee into the openings of the screen mask.
  • the solder paste leaks between the screen mask and the flat plate from the opening of the screen mask, and extra parts are attached to the mounting surface of the screen mask removed from the flat plate.
  • Solder paste material adheres. This extra solder paste is transferred between the electrode pads of the base material when the screen mask is mounted on the base material. For this reason, when the solder paste material filled in the openings of the screen mask is melted to form the bump electrodes, conductive extraneous material is formed between the electrode pads of the base material by the extra solder base material. This causes a short circuit between the electrode pads of the base material (semiconductor chip or wiring board). This short circuit between the electrode pads of the base material reduces the arrangement pitch of the electrode pads. It becomes more noticeable as
  • the screen mask is removed from the substrate so that the solder paste material filled in the openings of the screen mask remains on the electrode pads of the substrate. Therefore, when the screen mask is removed from the base material, a part of the solder paste material is left in the openings of the screen mask. For this reason, the amount of the solder paste material remaining on the electrode pad of the base material varies, and the size of the bump electrode becomes non-uniform as in the case of the bump formation technology (A).
  • solder paste material is filled with a squeegee into the screen mask openings.
  • the solder paste leaks between the screen mask and the base material from the opening of the screen mask, and excess solder paste material is formed between the electrode pads of the base material. Will remain.
  • the solder paste formed on the electrode pad of the base material is melted to form the bump electrode, conductive foreign substances are formed between the electrode pads of the base material by the extra solder paste material. As a result, a short circuit occurs between the electrode pads of the base material (semiconductor chip or wiring board), as in the bump formation technology (A).
  • An object of the present invention is to provide a technique capable of making the size of a bump electrode formed on an electrode pad uniform.
  • Another object of the present invention is to provide a technique capable of preventing a short circuit between electrode pads of a base material (semiconductor chip or wiring board).
  • a solder paste material is filled in a concave portion provided on one surface of a bump forming jig, and the concave portion of the bump forming jig and one surface of a base material (semiconductor chip or wiring board) are filled.
  • the solder paste material is melted with the provided electrode pads facing each other, and bump electrodes are formed on the electrode pads of the base material.
  • the bump forming jig is formed of a material having poor wettability with respect to the solder paste material, and the electrode pad is formed of a material having good wettability with respect to the solder paste material. .
  • a plurality of concave portions of the bump forming jig are provided in a matrix.
  • the solder paste material filled in the concave portion of the bump forming jig is melted to form the bump electrode on the electrode pad of the base material, so that the amount of the solder paste material is reduced.
  • the size of the bump electrode formed on the electrode pad of the base material can be made uniform.
  • solder paste filled in the recess of the bump forming jig does not leak out between the bump forming jig and the base material, it is formed by the leaked excess paste paste. Conductive foreign matter can be eliminated, and a short circuit between the electrode pads of the substrate can be prevented.
  • FIG. 1 is a cross-sectional view of a semiconductor device according to one embodiment of the present invention.
  • FIG. 2 is a cross-sectional view of a main part of the wiring board before a manufacturing process of the semiconductor device is performed.
  • FIG. 3 is a cross-sectional view of a main part of the wiring board before a manufacturing process of the semiconductor device is performed.
  • FIG. 4 is a fragmentary cross-sectional view of a semiconductor chip in a stage before the semiconductor device manufacturing process is performed.
  • FIG. 5 is a plan view of a bump forming jig.
  • FIG. 6 is an enlarged plan view of a main part of the bump forming jig.
  • FIG. 7 is a cross-sectional view taken along the line AA shown in FIG.
  • FIG. 8 is a cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 9 is a cross-sectional view for explaining a method for manufacturing the semiconductor device.
  • FIG. 10 is a cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 11 is a cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 12 is a cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 13 is a cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 14 is a cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 15 is a fragmentary cross-sectional view for describing the method for manufacturing the semiconductor device.
  • FIG. 16 is a fragmentary cross-sectional view for explaining the method for manufacturing the semiconductor device. It is.
  • FIG. 17 is a fragmentary cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 18 is a fragmentary cross-sectional view for explaining the method for manufacturing the semiconductor device.
  • FIG. 19 is a cross-sectional view of relevant parts showing a state where the semiconductor device is mounted on a mounting board.
  • FIG. 20 is a sectional view of a semiconductor device to which the present invention is applied.
  • FIG. 21 is a sectional view of a semiconductor device to which the present invention is applied.
  • FIG. 22 is a sectional view of a semiconductor device to which the present invention is applied.
  • FIG. 23 is a sectional view of a semiconductor device to which the present invention is applied.
  • FIG. 1 is a cross-sectional view showing a schematic configuration of a semiconductor device according to one embodiment of the present invention.
  • a semiconductor chip 5 is mounted on a chip mounting surface of a wiring board 1 by a face-down method, and the semiconductor chip 5 is sealed with a sealing cap 8. It seals with.
  • the semiconductor chip 5 is hermetically sealed in a cavity 12 formed by the wiring substrate 1 and the sealing cap 8.
  • the wiring board 1 includes, for example, a plurality of It has a multi-layer wiring structure in which the layers are stacked.
  • a plurality of electrode pads 2 are provided on the chip tower surface of the wiring board 1, and a plurality of electrode pads 3 are provided on the back surface of the wiring board 1 which faces the chip tower mounting surface.
  • Each of the electrode pads 2 and 3 is electrically connected to each other via the wiring of the wiring board 1.
  • a plurality of bump electrodes 13 as external terminals are provided on the back side of the wiring board 1 .
  • Each of the plurality of bump electrodes 13 is fixed to each of the plurality of electrode pads 3 provided on the back surface of the wiring board 1 and is electrically and mechanically connected.
  • 9 7 [weight. / 0 ] Sn-3 [Weight. / o] A bump electrode made of a solder material with an Ag (silver) composition is used.
  • the bump electrode 13 has a melting point of about 240 [° C.].
  • the planar shape of the wiring board 1 is not limited to this, but is, for example, a square shape.
  • the plurality of electrode pads 2 and the plurality of electrode pads 3 are arranged in, for example, but not limited to, a matrix.
  • the bump electrode 13 is formed in a spherical shape with its tip crushed.
  • the semiconductor chip 5 is not limited to this, but has a structure in which an insulating layer and a wiring layer are sequentially stacked on a semiconductor substrate made of, for example, single crystal silicon.
  • the semiconductor chip 5 includes a logic circuit system, a storage circuit system, or a mixed circuit system thereof. Further, a plurality of electrode pads 6 are provided on the circuit forming surface of the semiconductor chip 5. Each of the plurality of electrode pads 6 is electrically connected to a circuit system configured on the semiconductor chip 5. In this embodiment, the semiconductor chip is used.
  • the plane shape of the loop 5 is not limited to this, but is, for example, a square.
  • each of the plurality of electrode pads 6 is arranged in a matrix, although not limited thereto.
  • a plurality of bump electrodes 7 are provided between the chip mounting surface of the wiring board 1 and the circuit forming surface (the lower surface in FIG. 1) of the semiconductor chip 5. Each of the plurality of bump electrodes 7 is fixed to each of the plurality of electrode pads 6 provided on the circuit forming surface of the semiconductor chip 5, and is electrically and mechanically connected. Further, each of the plurality of bump electrodes 7 is fixed to each of the plurality of electrode pads 2 provided on the chip mounting surface of the wiring board 1 and is electrically and mechanically connected.
  • the bump electrode 7 for example, 98.2 [weight. ] Pb-1.8 [Weight. /.
  • a bump electrode made of a Sn material solder material is used. In this case, the bump electrode 7 has a melting point of about 320 to 32 [degrees].
  • the sealing cap 8 is mainly composed of a storage portion 8A for storing the semiconductor chip 5, legs 8B provided around the storage portion 8A, and heat radiation fins 8C. .
  • the sealing cap 8 is formed of, for example, an aluminum nitride (AIN) material having good thermal conductivity.
  • the leg portion 8B of the sealing cap 8 is fixed to the sealing portion on the chip mounting surface of the wiring board 1 with a sealing material 11 interposed therebetween.
  • a sealing material 11 for example, a solder material having a composition of 80 [% by weight] Au (gold) 120 [% by weight] Sn is used.
  • the sealing material 11 has a melting point of about 280 [° C].
  • a metallization layer 9 having a high wettability with respect to the solder material 11 is formed on the legs 8 B of the sealing cap 8.
  • a metallized layer 4 having high wettability with respect to the material 11 is formed.
  • the back surface of the semiconductor chip 5 facing the circuit forming surface is connected to the inner wall surface of the sealing cap 8 facing the back surface of the semiconductor chip 5 via a heat conductive material 10.
  • the heat conductive material 10 for example, 37 [weight. / 0 ] Pb-6 3 [weight ° / o]
  • a solder material having a Sn composition is used. In this case, the heat conductive material 10 has a melting point of about 18 3 [° C.].
  • a metallized layer having high wettability with respect to the heat conductive material 10 is formed on the back surface of the semiconductor chip 5.
  • a metallized layer having high wettability to the heat conductive material 10 is formed on the inner wall surface of the sealing cap 8 facing the back surface of the semiconductor chip 5. .
  • the plane of the electrode pad 3 is formed in a circular shape.
  • the pad diameter of the electrode pad 3 is set to, for example, about 150 [ ⁇ m]
  • the arrangement pitch thereof is set to, for example, about 300 [m].
  • the plane of the electrode pad 2 is formed in a circular shape.
  • the pad diameter of the electrode pad 2 is set to, for example, about 150 [ ⁇ m]
  • the arrangement pitch is set to, for example, about 300 [ ⁇ m].
  • the plane of the electrode pad 6 is formed in a circular shape.
  • the pad diameter of the electrode pad 6 is set to be the same as the pad diameter of the electrode pad 2, and the arrangement pitch thereof is set to be the same as the arrangement pitch of the electrode pad 2.
  • the electrode pad 2 is made of a conductor buried in a connection hole of the wiring board 1. Formed on 1A. Electrode pad 2 Is not limited to this structure, but the nickel (Ni) film 2A, the nickel film 2B, and the gold (Au) film 2C are sequentially laminated from the chip mounting surface side of the wiring substrate 1. It has a laminated structure. Boron (B) is added to the nickel film 2A, and phosphorus (P) is added to the nickel film 2B. Each of the nickel film 2A and the nickel film 2B has high wettability to the bump electrode 7.
  • the electrode pad 2 is formed of a material having good wettability to the bump electrode 7.
  • the gold film 2C is diffused into the bump electrode 7 and absorbed.
  • the electrode pad 3 is made of a conductor buried in the connection hole of the wiring board 1. Formed on 1A.
  • the electrode pad 3 is not limited to this structure, but has a laminated structure in which a nickel film 3A, a nickel film 3B, and a gold film 3C are sequentially laminated from the back side of the wiring board 1. Boron (B) is added to the nickel film 3A, and phosphorus (P) is added to the nickel film 3B.
  • B is added to the nickel film 3A
  • phosphorus (P) is added to the nickel film 3B.
  • Each of the nickel film 3 A and the nickel film 3 B has high wettability with respect to the bump electrode 13. That is, the electrode pad 3 is formed of a material having good wettability to the bump electrode 13.
  • the gold film 3C is diffused into the bump electrode 13 and absorbed.
  • the electrode pad 6 is formed on the final protective film 18 of the semiconductor chip 5 as shown in FIG. 4 (a cross-sectional view of a main part of a semiconductor chip before a semiconductor device manufacturing process is performed). Electrode pad 1 through the opening 7 is electrically and mechanically connected. Although not shown in detail, the electrode pad 17 is formed on the uppermost wiring layer among the wiring layers formed on the semiconductor substrate 15, for example, an aluminum (A 1) film or an aluminum alloy film. It is formed with. Note that the electrode pad 17 is insulated and separated from the semiconductor substrate 15 by an interlayer insulating film 16.
  • the final protective film 18 has a laminated structure in which, for example, a silicon nitride film 18A and a silicon oxide film 18B are sequentially laminated.
  • the electrode pad 6 is not limited to this structure.
  • a chromium (Cr) film 6A, a Nigger film 6B, and a gold film 6C are sequentially laminated from the surface side of the electrode pad 17 respectively. It has a laminated structure.
  • the chromium film 6A has high adhesiveness to the final protective film 18, and the nickel film 6B has high wettability to the bump electrode 7. That is, the electrode pad 6 is formed of a material having good wettability to the bump electrode 7.
  • the gold film 6C is diffused into the bump electrode 7 and absorbed.
  • the bump electrode 13 is formed by a forming method using a bump forming jig 20 shown in FIG. 5 (a plan view of the bump forming jig) in a semiconductor device manufacturing process.
  • the bump forming jig 20 is formed of a material having poor wettability to the bump electrode 13, for example, a glass material.
  • the planar shape of the bump forming jig 20 is the same as the planar shape of the wiring board 1, that is, in the present embodiment, a square shape.
  • the bump forming jig 20 has one flat surface, and the one surface is provided with a plurality of concave portions 21 arranged in a matrix.
  • Each of the plurality of recesses 2 1 is provided with a plurality of electrode pads 3 provided on the back surface of the wiring board 1.
  • the planar shape of the concave portion 21 is not limited to this, but as shown in FIGS. 5 and 6 (enlarged plan view of the main part in FIG. 5), the concave portion 21 is formed, for example, as a square, and the length of one side is Is set to about 2 25 [ ⁇ m].
  • the cross-sectional shape of the concave portion 21 in the depth direction is not limited to this, but as shown in FIG. 7 (a cross-sectional view taken along the line AA in FIG. 6), for example, a rectangular shape And its depth b is set to about 110 [/ zm]. That is, the depth b of the concave portion 21 is set to be approximately one half of the side a of the plane.
  • the bump forming jig 20 forms an etching mask of a predetermined pattern on the surface of a member made of a glass material by photolithography, and then performs etching on the member exposed from the etching mask. It is formed by forming the recess 21.
  • FIGS. 8 to 18 cross-sectional views for explaining the manufacturing method
  • a method of forming the bump electrodes 13 and 7 will be described. explain.
  • a semiconductor chip 5 shown in FIG. 8 is prepared.
  • a plurality of electrode pads 6 are provided on a circuit forming surface (one surface) of the semiconductor chip 5 , and bump electrodes 7 are formed on respective surfaces of the plurality of electrode pads 6.
  • the bump electrode 7 is formed in the shape of a sphere whose tip is crushed. The method for forming the bump electrode 7 will be described later.
  • the semiconductor is placed on the chip mounting surface of the wiring board 1.
  • the body chip 5 is mounted.
  • the mounting of the semiconductor chip 5 is performed by forming a flux on the surface of the electrode pad 2 provided on the chip mounting surface of the wiring board 1 and then melting and connecting the bump electrode 7 to the surface of the electrode pad 2. It is.
  • the melting of the bump electrode 7 is performed in a nitrogen (N 2 ) gas atmosphere at a temperature of 345 [° C].
  • N 2 nitrogen
  • the semiconductor chip 5 is sealed with a sealing cap 8, and the back surface of the semiconductor chip 5 and the inner wall surface of the sealing cap 8 are thermally conductive material 1. Connect with 0 intervening.
  • the semiconductor chip 5 is sealed by a sealing material 1 between the metallization layer 4 provided on the chip tower mounting surface of the wiring substrate 1 and the metallization layer 9 provided on the legs 8 B of the sealing cap 8. 1 is interposed and the sealing material 11 is melted.
  • the connection between the back surface of the semiconductor chip 5 and the inner wall surface of the sealing cap 8 is made by interposing a heat conductive material 10 between the back surface of the semiconductor chip 5 and the inner wall surface of the sealing cap 8. This is performed by melting the heat conductive material 10.
  • the melting of the sealing material 11 and the thermal conductive material 10 is performed in a mixed gas atmosphere of nitrogen gas and hydrogen (H 2 ) gas under a temperature condition of 310 [° C.].
  • a bump forming jig 20 shown in FIG. 5 is prepared. On one surface of the bump forming jig 20, a plurality of recesses 2 1 arranged at the same pitch as the plurality of electrode pads 3 provided on the back surface (one surface) of the wiring board 1 are provided. Is provided.
  • solder paste material 13A a solder paste material obtained by kneading at least minute solder particles and flux is used.
  • the solder paste material 13A of the present embodiment has solder particles of 97 [wt%] Sn-3 [weight. / o] Ag composition, solder particle size is set to 30 [ ⁇ m], and solder particle content is set to about 46%.
  • the flux contains rosin, an activator, an organic solvent, and the like.
  • a squeegee 22 is slid along one surface of the bump forming jig 20, and a solder paste is inserted into the concave portion 21 of the bump forming jig 20. Fill material 13A and remove excess solder paste material 13A. The slide 22 is slid several times. In this step, since the depth b of the concave portion 21 is set to approximately one half of the side a of the plane, the soldering is uniformly performed without causing unfilling in the concave portion 21. It is possible to fill 13 A of the stock material.
  • a squeegee made of a metal material such as urethane material or stainless steel or a ceramic material is used.
  • the concave portion 21 provided on one surface of the bump forming jig 20 and the electrode pad 3 provided on the back surface (one surface) of the wiring board 1 are connected to each other.
  • the electrode pad 3 of the wiring board 1 is in contact with the solder paste material 13 A that is opposed to and is filled in the recess 2 1, the wiring board 1 is placed on one surface of the bump forming jig 20. Attach.
  • the solder paste material 13A is melted in the above-described state, and bump electrodes 13 are formed on the electrode pads 3 of the wiring board 1 as shown in FIG.
  • the melting of the solder paste material 13 A is performed in a nitrogen (N 2 ) gas atmosphere at a temperature of 240 ° C.
  • N 2 nitrogen
  • the molten solder The storage material 13 A is formed into a sphere by the surface tension, and the wiring substrate 1 is pushed upward by the surface tension, so that a gap is formed between the bump forming jig 20 and the wiring substrate 1.
  • the solder paste material 13 A filled in the concave portion 21 of the bump forming jig 20 is melted to form the bump electrode 13 on the electrode pad 3 of the wiring board 1.
  • the amount of the solder paste material 13 A can be made constant, and the size of the bump electrode 13 formed on the electrode pad 3 of the wiring board 1 can be made uniform. Also, in this process, the solder paste material 13 A filled in the recess 21 of the bump forming jig 20 does not leak out between the bump forming jig 20 and the wiring board 1. In addition, conductive foreign matters formed by the leaked excess solder paste material can be eliminated, and a short circuit between the electrode pads 3 of the wiring board 1 can be prevented. In this step, the gold film 3C of the electrode pad 3 shown in FIG. 3 is diffused and absorbed in the bump electrode 13.
  • a cleaning process is performed to remove the flux remaining on the surface of the bump forming jig 20.
  • the cleaning liquid can be uniformly supplied to each recess 21 and the flux can be easily reduced. Can be removed.
  • a bump forming jig 2OA shown in FIG. 15 is prepared.
  • One surface of the bump forming jig 20A is arranged at the same arrangement pitch as the plurality of electrode pads 6 provided on the circuit formation surface (one surface) of the semiconductor chip 5.
  • a plurality of recesses 21 A are provided.
  • the planar shape of the concave portion 21A is formed, for example, as a square, and its cross-sectional shape in the depth direction is formed, for example, as a rectangle.
  • the depth of the concave portion 21A is set to be approximately one-half of one side of the plane similarly to the concave portion 21.
  • a semi-solid solder paste material 7A is filled in the bump forming jig 20A.
  • the filling of the solder paste material 7 A is performed in the same manner as the filling of the solder paste material 13 A.
  • As the solder paste material 7A a solder paste material obtained by kneading at least minute solder particles and flux is used.
  • the solder paste material 7A of the present embodiment has a solder particle content of 98.2 [% by weight] Pb-1.8 [weight. / o] It is formed with Sn composition, the particle size of the solder particles is set to 10 to 30 [ ⁇ m], and the content of the solder particles is set to about 30 to 60 [%].
  • the flux contains rosin, an activator and an organic solvent.
  • a concave portion 21A provided on one surface of the bump forming jig 20A and an electrode pad provided on a circuit forming surface (one surface) of the semiconductor chip 5 are formed. 6 with the electrode pad 6 of the semiconductor chip 5 in contact with the solder paste material 7 A filled in the recess 21 A, and the surface of the bump forming jig 20 A The semiconductor chip 5 is mounted thereon. Next, the solder paste material 7A is melted in the above-described state, and bump electrodes 7 are formed on the electrode pads 6 of the semiconductor chip 5, as shown in FIG. The melting of the solder paste material 7 A is performed in a nitrogen (N 2 ) gas atmosphere at a temperature of 350 [° C].
  • the molten solder paste material 7A becomes spherical by the surface tension, and the semiconductor chip 5 is pushed upward by the surface tension, so that the bump forming jig 2OA and the semiconductor chip 5 Is formed between them.
  • the solder paste material 7A filled in the concave portion 21A of the bump forming jig 2OA is melted to form the bump electrode 7 on the electrode pad 6 of the semiconductor chip 5. Therefore, the amount of the solder paste material 7A can be made constant, and the size of the bump electrode 7 formed on the electrode pad 6 of the semiconductor chip 5 can be made uniform.
  • the solder paste material 7A filled in the recess 21A of the bump forming jig 2OA may leak between the bump forming jig 20A and the semiconductor chip 5. Since there is no conductive paste, the conductive foreign matter formed by the leaked solder paste material can be eliminated, and a short circuit between the electrode pads 3 of the semiconductor chip 5 can be prevented. In this step, the gold film 6C of the electrode pad 6 shown in FIG. 4 diffuses into the bump electrode 7 and is absorbed.
  • a cleaning process is performed to remove the flux remaining on the surface of the bump forming jig 20A.
  • the cleaning liquid can be uniformly supplied to each recess 21A, and Can be easily removed.
  • the semiconductor chip 5 having the bump electrode 7 is formed as shown in FIG. 8 by removing the semiconductor chip 5 from the bump forming jig 20A.
  • the thus constructed semiconductor device as shown in the first FIG. 9, is mounted on the mounting surface of the mounting board 2 5, the implementation of c semiconductor device to be incorporated in the arithmetic processing unit of a large computer, the mounting board This is performed by melting and connecting the bump electrode 13 to the electrode pad 26 provided on the mounting surface 25.
  • the solder paste material 13 A is filled in the recess 21 provided on one surface of the bump forming jig 20, and the bump forming jig 20 is formed.
  • the concave portion 2 1 faces the electrode pad 3 provided on one surface of the wiring board (base material) 1, and the electrode pad 3 of the wiring board 1 is brought into contact with the solder paste material 13 A. Then, the solder paste material 13 A is melted to form bump electrodes 13 on the electrode pads 3 of the wiring board 1.
  • the solder paste material 13 A filled in the recess 21 of the bump forming jig 20 is melted to form the bump electrode 13 on the electrode pad 3 of the wiring board 1.
  • the amount of the paste material 13 A can be made constant, and the size of the bump electrode 13 formed on the electrode pad 3 of the wiring board 1 can be made uniform.
  • the solder paste material 13 A filled in the recess 21 of the bump forming jig 20 does not leak out between the bump forming jig 20 and the wiring board 1, the excess It is possible to eliminate conductive foreign matters formed by a solder paste material, and to prevent a short circuit between the electrode pads 3 of the wiring board 1. Also, even if the wiring board 1 is warped, the height of the bump electrodes 13 changes with the warpage of the wiring board 1 so that the height of each bump electrode 13 with respect to the mounting board 25 must be uniform. Can be.
  • the semiconductor device can be mounted on the mounting surface of the mounting board 25 with the bump electrode 13 interposed therebetween.
  • the semiconductor device When mounting the device, poor connection between the electrode pad 26 of the mounting substrate 25 and the bump electrode 13 can be prevented.
  • the step of forming the bump electrode 13 can be simplified correspondingly.
  • the solder paste material 7A is filled into the recess 21A provided on one surface of the bump forming jig 20A, and the bump forming jig 20A Of the semiconductor chip (substrate) 5 and the electrode pad 6 provided on the circuit forming surface (one surface) of the semiconductor chip (base material) 5, and the electrode pad 6 of the semiconductor chip 5 on the solder paste material 7 A Then, the solder paste material 7A is melted in a state where the electrodes are in contact with each other to form bump electrodes 7 on the electrode pads 6 of the semiconductor chip 5.
  • the solder paste material 7A filled in the recess 21A of the bump forming jig 20A is melted to form the bump electrode 7 on the electrode pad 6 of the semiconductor chip 5, so that the solder paste is formed.
  • the amount of the paste material 7A can be made constant, and the size of the bump electrode 7 formed on the electrode pad 6 of the semiconductor chip 5 can be made uniform.
  • solder paste material 7A filled in the recess 21A of the bump forming jig 20A does not leak out between the bump forming jig 20A and the semiconductor chip 5, so that the solder paste 7A leaks. Conductive foreign matter formed by the extra solder paste material that has been discharged can be eliminated, and a short circuit between the electrode pads 3 of the semiconductor chip 5 can be prevented.
  • the height of the bump electrodes 7 changes according to the warpage of the semiconductor chip 5, so that the heights of the bump electrodes 7 with respect to the wiring board 1 can be made uniform.
  • the bump electrode 7 formed on the electrode pad 6 of the semiconductor chip 5 can be made uniform, the bump electrode 7 can be formed on the chip tower surface of the wiring board 1. When mounting the semiconductor chip 5 with the bump electrode 7 interposed therebetween, it is possible to prevent poor connection between the electrode pad 2 of the wiring board 1 and the bump electrode 7.
  • the process of forming the bump electrodes 7 can be simplified correspondingly.
  • the present embodiment in the formation process of the bump electrodes 1 3 and melted Handa paste material 1 3 A at solder paste material 1 3 A state contacting the electrode pads 3 of the wiring substrate 1
  • the electrode pad 3 of the wiring board 1 may not necessarily be in contact with the solder paste material 13A.
  • the solder paste material 7A is melted while the electrode pad 6 of the semiconductor chip 5 is in contact with the solder paste material 7A, although the example in which the bump electrode 7 is formed on the electrode pad 6 of the semiconductor chip 5 has been described, the electrode pad 6 of the semiconductor chip 5 may not necessarily be in contact with the solder paste material 7A.
  • the bump electrode 7 may be formed on the electrode pad 2 of the wiring board 1.
  • the present invention can be applied to a semiconductor device having a BGA (B_all G_rid A_rray) structure shown in FIG. 20 (cross-sectional view).
  • a semiconductor chip 5 is mounted on a chip mounting surface of a wiring board 1 with a bump electrode 7 interposed therebetween, and a gap between the wiring board 1 and the semiconductor chip 5 is filled with an insulating resin 30.
  • the configuration is such that the bump electrodes 13 are provided on the rear surface side of the wiring board 1.
  • the present invention can be applied to a semiconductor device having a BGA structure shown in FIG. 21 (cross-sectional view).
  • a semiconductor chip 5 is mounted in a recess of a wiring board 1, and an electrode pad of the wiring board 1 is electrically connected to an electrode pad of the semiconductor chip 5 by a bonding wire 31.
  • the chip 5 is sealed with a cap 32, and a bump electrode 13 is provided on the back side of the wiring board 1.
  • the present invention can be applied to a semiconductor device having a PGA structure shown in FIG. 22 (cross-sectional view).
  • a semiconductor chip 5 is mounted on a chip mounting surface of a wiring board 1 with a bump electrode 7 interposed therebetween, and a gap between the wiring board 1 and the semiconductor chip 5 is filled with an insulating resin 30.
  • the configuration is such that lead pins 33 are provided on the back side of the wiring board 1.
  • the present invention can be applied to a semiconductor device having an MCM (Micro j ⁇ hip Module) structure shown in FIG. 23 (cross-sectional view).
  • MCM Micro j ⁇ hip Module
  • This semiconductor device has a configuration in which a plurality of semiconductor chips 5 are mounted on a chip-mounting surface of a wiring board 1 with a bump electrode 7 interposed therebetween, and bump electrodes 13 are provided on the back side of the wiring board 1. Has become.
  • the size of the bump electrode formed on the electrode pad can be made uniform.
  • a short circuit between the electrode pads of the base material can be prevented.
  • the yield in the manufacturing process of the semiconductor device having the bump electrode can be improved.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Wire Bonding (AREA)

Description

明 細 書 バンプ電極の形成方法並びに半導体装置の製造方法 技術分野
本発明は、 電極パッ ド上にバンプ電極を形成するバンプ形成技術に関 するものである。 背景技術
半導体チップの電極パッ ド上若しくは配線基板の電極パッ ド上にバン プ電極を形成するバンプ形成技術として、 半田粒子とフラックスとを混 練した半固体状の半田ペース ト材を用いてバンプ電極を形成するバンプ 形成技術が、 例えば、 特開平 7 - 2 6 3 4 4 8号公報並びに特開平 8 — 3 3 0 7 1 9号公報に記載されている。
特開平 7 - 2 6 3 4 4 8号公報に記載のバンプ形成技術 ( A ) は、 下 記の通りである。
まず、 平面板にガラス材からなるスク リーンマスクを装着する (取り 付ける) 。 スク リーンマスクは、 バンプ電極を形成するための半田ぺー ス ト材が充填される開口部 (貫通孔) を有している。 次に、 スク リ ーン マスクの開口部内に半田ペース ト材をスキージによって充填する。 次に、 スク リ ーンマスクの開口部内に充填された半田ペース ト材と共にスク リ —ンマスクを平面板から取り去る。 次に、 半導体チップの電極パッ ド若 しくは配線基板の電極パッ ドとスク リーンマスクの開口部とを向い合わ せた状態にて、 半導体チップ若しくは配線基板 (以下、 半導体チップ及 び配線基板を総称して基材と呼ぶ) にスク リーンマスクを装着する。 次 に、 熱処理を施し、 スク リーンマスクの開口部内に充填された半田ぺー ス ト材を溶融してバンプ電極を形成する。 これにより、 基材の電極パッ ド上にバンプ電極が形成される。
特開平 8 - 3 3 0 7 1 9号公報に記載のバンプ形成技術 (B ) は、 下 記の通りである。
まず、 基材にステンレス材からなるスク リーンマスクを装着する (取 り付ける) 。 スク リ ーンマスクの装着は、 基材の電極パッ ドとスク リ ー ンマスクの開口部 (貫通孔) とを向い合わせた状態にて行う。 次に、 ス ク リ ーンマスクの開口部内に半田ペース ト材をスキージによって充填す る。 次に、 スク リ ーンマスクの開口部内に充填された半田ペース ト材が 基材の電極パッ ド上に残存するように、 基材からスク リーンマスクを取 り去る。 次に、 熱処理を施し、 基材の電極パッ ド上の半田ペース ト材を 溶融してバンプ電極を形成する。 これにより、 基材の電極パッ ド上にバ ンプ電極が形成される。
このよ う にしてバンプ電極を形成するバンプ形成技術 (A ) 並びにバ ンプ形成技術 (B ) においては、 半田ペース ト材の組成を自由に選択す ることができるので、 蒸着法を用いてバンプ電極を形成するバンプ形成 技術と比べて、 低融点組成のバンプ電極、 具体的には 3 7 [重量%] P b (鉛) 一 6 3 [重量%] S n (錫) 組成のバンプ電極を容易に形成す ることができる。 また、 スク リーンマスクの厚さ及ぴ開口部の面積を変 えることによって半田ペース ト材の量を増加することができるので、 メ ツキ法を用いてバンプ電極を形成するバンプ形成技術と比べて、 高さの 高いバンプ電極、 具体的には高さが 4 0 [ μ m ] 以上のバンプ電極を容 易に形成することができる。 また、 基材のー表面に設けられた複数の電 極パッ ドの夫々の表面上に一括してバンプ電極を形成することができる ので、 ボールボンディング法を用いてバンプ電極を形成するバンプ形成 技術と比べて、 バンプ電極の形成コス トを低減することができる。 また、 複数の電極パッ ドの夫々の表面上に形成された半田ペース ト材を溶融す ることによってバンプ電極を形成するので、 ボール供給法を用いてバン プ電極を形成するバンプ形成技術と比べて、 複数の電極パッ ドの夫々に バンプ電極を確実に形成することができる。 ボール供給法は、 予め形成 された半田ボールを電極パッ ドの表面上に吸引治具を用いて供給するの で、 供給不良が発生し易い。
なお、 蒸着法を用いてバンプ電極を形成するバンプ形成技術について は、 例えば、 特開平 6— 2 7 5 6 2 8号公報に記載されている。
また、 メ ツキ法を用いてバンプ電極を形成するバンプ形成技術につい ては、 例えば、 1 9 9 4年電子情報通信学会秋季大会資料、 第 2 8頁 「高 密度はんだバンプ技術の検討」 に記載されている。
また、 ボールボンディング法を用いてバンプ電極を形成するバンプ形 成技術については、 例えば、 ファインピッチ S M T実装技術セミナ一資 料、 平成 8年 1 1月、 P 6— :!〜 1 1 「マイクロバンプ形成技術」 に記 載されている。
また、 ボール供給法を用いてバンプ電極を形成するバンプ形成技術に ついては、 例えば、 特開平 5— 1 2 9 3 7 4号公報に記載されている。
ところで、 前述の半田ペース ト材を用いてバンプ電極を形成するバン プ形成技術は、 基材の電極パッ ド上に形成される半田ペース ト材の量を スク リーンマスクの厚さ及び開口部の面積で計量し、 バンプ電極の大き さを自由に設定することができる。 しかしながら、 本発明は、 前述のバ ンプ形成技術について検討した結果、 以下の問題点を見出した。
( 1 ) バンプ形成技術 (A ) は、 スク リ ーンマスクの開口部内に充填さ れた半田ペース ト材と共にスク リーンマスクを平面板から取り去つてい るので、 スク リ ーンマスク を平面板から取り去る時、 スク リ ーンマスク の開口部内に充填された半田ペース ト材の一部が平面板に取り残される。 このため、 平面板から取り去ったスク リーンマスクの開口部内における 半田ペース ト材の量にバラツキが生じ、 バンプ電極の大きさが不均一に なる。 バンプ電極の大きさが不均一になった場合、 バンプ電極の高さに バラツキが生じるので、 例えば、 配線基板に複数のバンプ電極を介在し て半導体チップを実装する時、 配線基板の電極パッ ドに半導体チップの 電極パッ ドが電気的に接続されない接続不良が発生する。
また、 バンプ形成技術 (A ) は、 平面板にスク リーンマスクを装着し、 その後、 スク リーンマスクの開口部内に半田ペース ト材をスキージによ つて充填しているので、 スク リ ーンマスクの開口部内に半田ペース ト材 を充填する時、 スク リ ーンマスクの開口部からスク リーンマスク と平面 板との間に半田ペース ト材が洩れ出し、 平面板から取り去ったスク リ ー ンマスクの装着面に余分な半田ペース ト材が付着する。 この余分な半田 ペース ト材は、 基材にスク リ ーンマスクを装着した時、 基材の電極パッ ド間に転写される。 このため、 スク リ ーンマスクの開口部内に充填され た半田ペース ト材を溶融してバンプ電極を形成する時、 余分な半田べ一 ス ト材によって基材の電極パッ ド間に導電性異物が形成され、 基材 (半 導体チップ若しくは配線基板) の電極パッ ド間において短絡が生じる。 この基材の電極パッ ド間での短絡は、 電極パッ ドの配列ピッチが狭くな るに従って顕著になる。
( 2 ) バンプ形成技術 (B ) は、 スク リ ーンマスクの開口部内に充填さ れた半田ペース ト材が基材の電極パッ ド上に残存するように、 基材から スク リーンマスクを取り去っているので、 基材からスク リーンマスク を 取り去る時、 スリ ク一ンマスクの開口部内に半田ペース ト材の一部が取 り残される。 このため、 基材の電極パッ ド上に残存する半田ペース ト材 の量にバラツキが生じ、 バンプ形成技術 (A ) と同様に、 バンプ電極の 大きさが不均一になる。
また、 バンプ形成技術 (B ) は、 基材にスク リーンマスクを装着し、 その後、 スク リーンマスクの開口部内に半田ペース ト材をスキージによ つて充填しているので、 スク リーンマスクの開口部内に半田ペース ト材 を充填する時、 スク リーンマスクの開口部からスク リーンマスク と基材 との間に半田ペース ト材が洩れ出し、 基材の電極パッ ド間に余分な半田 ペース ト材が残存する。 このため、 基材の電極パッ ド上に形成された半 田ペース ト材を溶融してバンプ電極を形成する際、 基材の電極パッ ド間 に余分な半田ペース ト材によって導電性異物が形成され、 バンプ形成技 術 (A ) と同様に、 基材 (半導体チップ若しくは配線基板) の電極パッ ド間において短絡が生じる。
本発明の目的は、 電極パッ ド上に形成されるバンプ電極の大きさを均 一にすることが可能な技術を提供することにある。
本発明の他の目的は、 基材 (半導体チップ若しくは配線基板) の電極 パッ ド間における短絡を防止することが可能な技術を提供することにあ る。
本発明の前記ならびにその他の目的と新規な特徴は、 本明細書の記述 及び添付図面によって明らかになるであろう。 発明の開示
本願において開示される発明のうち、 代表的なものの概要を簡単に説 明すれば、 下記のとおりである。
バンプ電極の形成方法において、 バンプ形成治具の一表面に設けられ た凹部内に半田ペース ト材を充填し、 前記バンプ形成治具の凹部と基材 (半導体チップ若しくは配線基板) の一表面に設けられた電極パッ ドと を向い合わせた状態にて前記半田ペース ト材を溶融し、 前記基材の電極 パッ ドにバンプ電極を形成する。 前記バンプ形成治具は、 前記半田ぺ一 ス ト材に対して濡れ性が悪い材料で形成され、 前記電極パッ ドは、 前記 半田ペース ト材に対して濡れ性が良い材料で形成されている。 前記バン プ形成治具の凹部は行列状に複数設けられている。
上述した手段によれば、 バンプ形成治具の凹部内に充填された半田ぺ —ス ト材を溶融して基材の電極パッ ド上にバンプ電極を形成するので、 半田ペース ト材の量を一定にすることができ、 基材の電極パッ ド上に形 成されるバンプ電極の大きさを均一にすることができる。
また、 バンプ形成治具の凹部内に充填された半田ペース ト材はバンプ 形成治具と基材との間に洩れ出すことがないので、 洩れ出した余分な半 田ペース ト材によって形成される導電性異物を排除でき、 基材の電極パ ッ ド間における短絡を防止できる。 図面の簡単な説明
第 1図は、 本発明の一実施形態である半導体装置の断面図である。 第 2図は、 前記半導体装置の製造プロセスが施される前の段階におけ る配線基板の要部断面図である。
第 3図は、 前記半導体装置の製造プロセスが施される前の段階におけ る配線基板の要部断面図である。
第 4図は、 前記半導体装置の製造プロセスが施される前の段階におけ る半導体チップの要部断面図である。
第 5図は、 バンプ形成治具の平面図である。
第 6図は、 前記バンプ形成治具の要部拡大平面図である。
第 7図は、 第 6図に示す A— A線の位置で切った断面図である。
第 8図は、 前記半導体装置の製造方法を説明するための断面図である。 第 9図は、 前記半導体装置の製造方法を説明するための断面図である。 第 1 0図は、 前記半導体装置の製造方法を説明するための断面図であ る。
第 1 1 図は、 前記半導体装置の製造方法を説明するための断面図であ る。
第 1 2図は、 前記半導体装置の製造方法を説明するための断面図であ る。
第 1 3図は、 前記半導体装置の製造方法を説明するための断面図であ る。
第 1 4図は、 前記半導体装置の製造方法を説明するための断面図であ る。
第 1 5図は、 前記半導体装置の製造方法を説明するための要部断面図 である。
第 1 6図は、 前記半導体装置の製造方法を説明するための要部断面図 である。
第 1 7図は、 前記半導体装置の製造方法を説明するための要部断面図 である。
第 1 8図は、 前記半導体装置の製造方法を説明するための要部断面図 である。
第 1 9図は、 前記半導体装置を実装基板上に実装した状態を示す要部 断面図である。
第 2 0図は、 本発明を適用した半導体装置の断面図である。
第 2 1図は、 本発明を適用した半導体装置の断面図である。
第 2 2図は、 本発明を適用した半導体装置の断面図である。
第 2 3図は、 本発明を適用した半導体装置の断面図である。 発明を実施するための最良の形態
以下、 本発明の構成について、 実施形態とともに説明する。
なお、 実施形態を説明するための全図において、 同一機能を有するも のは同一符号を付け、 その繰り返しの説明は省略する。
第 1図は、 本発明の一実施形態である半導体装置の概略構成を示す断 面図である。
第 1図に示すように、 半導体装置は、 配線基板 1 のチップ塔載面上に フェースダウン (F ace D own) 方式で半導体チップ 5を実装し、 この半 導体チップ 5を封止用キヤップ 8で封止している。 半導体チップ 5は、 配線基板 1及び封止用キヤップ 8で形成されたキヤビティ 1 2内に気密 封止されている。
前記配線基板 1は、 例えば、 ムライ トからなる基板を複数枚積み重ね て積層した多層配線構造で構成されている。 配線基板 1 のチップ塔载面 には複数の電極パッ ド 2が設けられ、 配線基板 1のチップ塔載面と対向 するその裏面には複数の電極パッ ド 3が設けられている。 この電極パッ ド 2、 電極パッ ド 3の夫々は、 配線基板 1の配線を介して互いに電気的 に接続されている。
前記配線基板 1 の裏面側には、 外部端子としてのバンプ電極 1 3が複 数設けられている。 複数のバンプ電極 1 3の夫々は、 配線基板 1 の裏面 に設けられた複数の電極パッ ド 3の夫々に固着され、 電気的にかつ機械 的に接続されている。 バンプ電極 1 3 と しては、 例えば、 9 7 [重量。 /0 ] S n - 3 [重量。 /o ] A g (銀) 組成の半田材からなるバンプ電極が用い られている。 この場合のバンプ電極 1 3は、 2 4 0 [ °C ] 程度の融点を 有する。 なお、 本実施形態において、 配線基板 1 の平面形状は、 これに 限定されないが、 例えば正方形状で構成されている。 また、 複数の電極 パッ ド 2及び複数の電極パッ ド 3は、 これに限定されないが、 例えば行 列状に配置されている。
前記バンプ電極 1 3は、 その先端部が潰された球体状で構成されてい る。
前記半導体チップ 5は、 これに限定されないが、 例えば単結晶珪素か らなる半導体基板上に絶緣層、 配線層の夫々を順次積層した構造で構成 されている。 半導体チップ 5には、 論理回路システム、 記憶回路システ ム、 或いはそれらの混合回路システムが塔載されている。 また、 半導体 チップ 5の回路形成面には複数の電極パッ ド 6が設けられている。 この 複数の電極パッ ド 6の夫々は、 半導体チップ 5に構成された回路システ ムに電気的に接続されている。 なお、 本実施形態において、 半導体チッ プ 5の平面形状は、 これに限定されないが、 例えば正方形で構成されて いる。 また、 複数の電極パッ ド 6の夫々は、 これに限定されないが、 行 列状に配置されている。
前記配線基板 1 のチップ塔載面と半導体チップ 5の回路形成面 (第 1 図において下面) との間には、 複数のバンプ電極 7が設けられている。 この複数のバンプ電極 7の夫々は、 半導体チップ 5の回路形成面に設け られた複数の電極パッ ド 6の夫々に固着され、 電気的にかつ機械的に接 続されている。 また、 複数のバンプ電極 7の夫々は、 配線基板 1のチッ プ塔載面に設けられた複数の電極パッ ド 2の夫々に固着され、 電気的に かつ機械的に接続されている。 バンプ電極 7としては、 例えば、 9 8 . 2 [重量。 ] P b - 1 . 8 [重量。 /。] S n組成の半田材からなるバンプ 電極が用いられている。この場合のバンプ電極 7は、 3 2 0〜 3 2 5 [ °じ] 程度の融点を有する。
前記封止用キヤップ 8は、 半導体チップ 5を収納するための収納部 8 A、 この収納部 8 Aの周囲に設けられた脚部 8 B及び放熱フィン 8 Cを 主体とする構成になっている。 封止用キャップ 8は、 熱伝導性の良好な 例えば窒化アルミニウム (A I N ) 材で形成されている。
前記封止用キヤップ 8の脚部 8 Bは、 配線基板 1のチップ塔載面の封 止部に封止材 1 1を介在して固着されている。 封止材 1 1 としては、 例 えば、 8 0 [重量%] A u (金) 一 2 0 [重量%] S n組成の半田材が 用いられている。 この場合の封止材 1 1は、 2 8 0 [ °C ] 程度の融点を 有する。
前記封止用キヤップ 8の脚部 8 Bには、 半田材 1 1 に対して高い濡れ 性を有するメタライズ層 9が形成され、 配線基板 1の封止部には、 半田 材 1 1 に対して高い濡れ性を有するメタラィズ層 4が形成されている。 前記半導体チップ 5の回路形成面と対向するその裏面は、 半導体チッ プ 5 の裏面と向い合う封止用キヤ ップ 8 の内壁面に熱伝導材 1 0を介在 して連結されている。 熱伝導材 1 0 と しては、 例えば、 3 7 [重量。 /0 ] P b - 6 3 [重量 °/o ] S n組成の半田材が用いられている。 この場合の 熱伝導材 1 0は、 1 8 3 [ °C ] 程度の融点を有する。
なお、 半導体チップ 5の裏面には、 図示していないが、 熱伝導材 1 0 に対して高い濡れ性を有するメタライズ層が形成されでいる。 また、 半 導体チップ 5の裏面と向い合う封止用キヤ ップ 8の内壁面には、 図示し ていないが、 熱伝導材 1 0に対して高い濡れ性を有するメタライズ層が 形成されている。
前記配線基板 1 において、 電極パッ ド 3 の平面は円形状で形成されて いる。 この電極パッ ド 3 のパッ ド径は例えば 1 5 0 [ μ m ] 程度に設定 され、 その配列ピッチは例えば 3 0 0 [ m ] 程度に設定されている。 電極パッ ド 2の平面は円形状で形成されている。 この電極パッ ド 2のパ ッ ド径は例えば 1 5 0 [ μ m ] 程度に設定され、 その配列ピッチは例え ば 3 0 0 [ μ m ] 程度に設定されている。
前記半導体チップ 5において、 電極パッ ド 6の平面は円形状で形成さ れている。 この電極パッ ド 6のパッ ド径は電極パッ ド 2のパッ ド径と同 一に設定され、 その配列ピッチも電極パッ ド 2の配列ピッチと同一に設 定されている。
前記電極パッ ド 2は、 第 2図 (半導体装置の製造プロセスが施される 前の段階における配線基板の要部断面図) に示すよ うに、 配線基板 1 の 接続孔内に埋め込まれた導電体 1 A上に形成されている。 電極パッ ド 2 は、 この構造に限定されないが、 配線基板 1 のチップ塔載面側から、 二 ッケル (N i ) 膜 2 A、 ニッケル膜 2 B、 金 (A u ) 膜 2 Cの夫々を順 次積層した積層構造で構成されている。 ニッケル膜 2 Aには硼素 (B ) が添加され、 ニッケル膜 2 Bには燐 (P ) が添加されている。 このニッ ケル膜 2 A、 ニッケル膜 2 Bの夫々は、 バンプ電極 7に対して高い濡れ 性を有する。 即ち、 電極パッ ド 2は、 バンプ電極 7に対して濡れ性が良 い材料で形成されている。 なお、 金膜 2 Cは、 後で詳細に説明するが、 半導体装置の製造プロセスにおいて、 電極パッ ド 2にバンプ電極 7を溶 融接続する際、 バンプ電極 7内に拡散し吸収される。
前記電極パッ ド 3は、 第 3図 (半導体装置の製造プロセスが施される 前の段階における配線基板の要部断面図) に示すように、 配線基板 1 の 接続孔内に埋め込まれた導電体 1 A上に形成されている。 電極パッ ド 3 は、 この構造に限定されないが、 配線基板 1 の裏面側から、 ニッケル膜 3 A、 ニッケル膜 3 B、 金膜 3 Cの夫々を順次積層した積層構造で構成 されている。 ニッケル膜 3 Aには硼素 (B ) が添加され、 ニッケル膜 3 Bには燐 (P ) が添加されている。 このニッケル膜 3 A、 ニッケル膜 3 Bの夫々はバンプ電極 1 3に対して高い濡れ性を有する。 即ち、 電極パ ッ ド 3はバンプ電極 1 3に対して濡れ性が良い材料で形成されている。 なお、 金膜 3 Cは、 後で詳細に説明するが、 半導体装置の製造プロセス において、 電極パッ ド 3上にバンプ電極 1 3を形成する際、 バンプ電極 1 3内に拡散し吸収される。
前記電極パッ ド 6は、 第 4図 (半導体装置の製造プロセスが施される 前の段階における半導体チップの要部断面図) に示すように、 半導体チ ップ 5の最終保護膜 1 8に形成された開口を通して下層の電極パッ ド 1 7に電気的にかつ機械的に接続されている。 電極パッ ド 1 7は、 詳細に 図示していないが、 半導体基板 1 5上に形成された配線層のうち、 最上 層の配線層に形成され、 例えばアルミニウム (A 1 ) 膜若しくはアルミ ニゥム合金膜で形成されている。 なお、 電極パッ ド 1 7は層間絶縁膜 1 6によって半導体基板 1 5から絶縁分離されている。 また、 最終保護膜 1 8は、 例えば窒化珪素膜 1 8 A、 酸化珪素膜 1 8 Bの夫々を順次積層 した積層構造で構成されている。
前記電極パッ ド 6は、 この構造に限定されないが、 例えば、 電極パッ ド 1 7の表面側から、 クロム (C r ) 膜 6 A、 ニッゲル膜 6 B、 金膜 6 Cの夫々を順次積層した積層構造で構成されている。 ク ロム膜 6 Aは最 終保護膜 1 8に対して高い接着性を有し、 二ッケル膜 6 Bはバンプ電極 7に対して高い濡れ性を有する。 即ち、 電極パッ ド 6はバンプ電極 7に 対して濡れ性が良い材料で形成されている。 なお、 金膜 6 Cは、 後で詳 細に説明するが、 半導体装置の製造プロセスにおいて、 電極パッ ド 6上 にバンプ電極 7を形成する際、 バンプ電極 7内に拡散し吸収される。 前記バンプ電極 1 3は、 半導体装置の製造プロセスにおいて、 第 5図 (バンプ形成治具の平面図) に示すバンプ形成治具 2 0を用いた形成方 法によつて形成される。
前記バンプ形成治具 2 0は、 バンプ電極 1 3に対して濡れ性が悪い材 料、 例えばガラス材で形成されている。 バンプ形成治具 2 0の平面形状 は配線基板 1の平面形状と同一の形状、 即ち本実施形態においては正方 形で形成されている。 バンプ形成治具 2 0は平な一表面を有し、 この一 表面には行列状に配置された複数の凹部 2 1が設けられている。 複数の 凹部 2 1の夫々は、 配線基板 1の裏面に設けられた複数の電極パッ ド 3 の夫々の配列ピッチと同一の配列ピッチで配置されている。 即ち、 本実 施形態において、 凹部 2 1 の配列ピッチは 3 0 0 [ μ m ] に設定されて いる。
前記凹部 2 1 の平面形状は、 これに限定されないが、 第 5図及び第 6 図 (第 5図の要部拡大平面図) に示すように、 例えば正方形で形成され、 その一辺の長さ aは 2 2 5 [ μ m ] 程度に設定されている。 また、 凹部 2 1 の深さ方向における断面形状は、これに限定されないが、第 7図(第 6図に示す A— A線の位置で切った断面図) に示すように、 例えば長方 形で形成され、 その深さ bは 1 1 0 [ /z m ] 程度に設定されている。 即 ち、 凹部 2 1の深さ bは、 平面の一辺 aに対してほぼ 2分の 1の寸法に 設定されている。
前記バンプ形成治具 2 0は、 ガラス材からなる部材のー表面上に所定 のパターンのエッチングマスクをフォ ト リ ソグラフィ技術で形成し、 そ の後、 エッチングマスクから露出する部材にエッチングを施して凹部 2 1 を形成することによって形成される。
次に、 前記半導体装置の製造方法について第 8図乃至第 1 8図 (製造 方法を説明するための断面図) を用いて説明すると共に、 前記バンプ電 極 1 3及びバンプ電極 7の形成方法について説明する。
まず、 第 8図に示す半導体チップ 5を準備する。 この半導体チップ 5 の回路形成面 (一表面) には複数の電極パッ ド 6が設けられ、 複数の電 極パッ ド 6の夫々の表面上にはバンプ電極 7が形成されている。 バンプ 電極 7は、 先端部が潰された球体の形状で構成されている。 バンプ電極 7の形成方法については後で説明する。
次に、 第 9図に示すように、 配線基板 1 のチップ塔載面上に前記半導 体チップ 5を実装する。 半導体チップ 5の実装は、 配線基板 1 のチップ 塔載面に設けられた電極パッ ド 2の表面にフラックスを形成し、 その後、 電極パッ ド 2の表面にバンプ電極 7を溶融接続することによって行われ る。 バンプ電極 7の溶融は、 窒素 (N 2 ) ガス雰囲気中において 3 4 5 [ °C ] の温度条件下で行う。 この工程において、 第 2図に示す電極パッ ド 2の金膜 2 Cはバンプ電極 7内に拡散し吸収される。
次に、 洗浄処理を施し、 前記配線基板 1 のチップ塔載面に残存するフ ラックスを除去する。
次に、 第 1 0図に示すように、 前記半導体チップ 5を封止用キャ ップ 8で封止すると共に、 半導体チップ 5の裏面と封止用キャップ 8の内壁 面とを熱伝導材 1 0を介在して連結する。 半導体チップ 5の封止は、 配 線基板 1のチップ塔載面に設けられたメタラィズ層 4 と封止用キヤップ 8の脚部 8 Bに設けられたメタラィズ層 9 との間に封止材 1 1 を介在し、 この封止材 1 1 を溶融することによって行われる。 また、 半導体チップ 5の裏面と封止用キャップ 8の内壁面との連結は、 半導体チップ 5の裏 面と封止用キヤ ップ 8の内壁面との間に熱伝導材 1 0を介在し、 この熱 伝導材 1 0を溶融することによって行われる。 封止材 1 1及び熱伝導材 1 0の溶融は、 窒素ガスと水素 (H 2 ) ガスとの混合ガス雰囲気中にお いて 3 1 0 [ °C ] の温度条件下で行う。
次に、 第 5図に示すバンプ形成治具 2 0を準備する。 このバンプ形成 治具 2 0の一表面には、 配線基板 1 の裏面 (一表面) に設けられた複数 の電極パッ ド 3の配列ピッチと同一の配列ピッチで配置された複数の凹 部 2 1 が設けられている。
次に、 第 1 1図に示すように、 前記バンプ形成治具 2 0の一表面上に 半固体状の半田ペース ト材 1 3 Aを塗布する。 半田ペース ト材 1 3 Aと しては、 少なく とも微小な半田粒子とフラックスとを混練した半田ぺー ス ト材を用いる。 本実施形態の半田ペース ト材 1 3 Aは、 半田粒子が 9 7 [重量%] S n - 3 [重量。 /o ] A g組成で形成され、 半田粒子の粒径 が 3 0 [ μ m ] に設定され、 半田粒子の含有率が約 4 6 %に設定されて いる。 なお、 フラ ックスは、 松脂、 活性剤及び有機溶剤などを含む。 次に、 第 1 2図に示すよ うに、 前記バンプ形成治具 2 0の一表面に沿 つてスキージ 2 2を摺動させ、 バンプ形成治具 2 0の凹部 2 1 内に半田 ぺ一ス ト材 1 3 Aを充填すると共に、 余分な半田ペース ト材 1 3 Aを除 去する。 スキ一ジ 2 2の摺動は数回行う。 この工程において、 凹部 2 1 の深さ bが、 平面の一辺 aに対してほぼ 2分の 1の寸法に設定されてい るので、 凹部 2 1 内において未充填を生じることなく、 均一に半田べ一 ス ト材 1 3 Aを充填することができる。 スキージ 2 2 と しては、 例えば ウレタン材、 ステンレス等の金属材若しく はセラミ ックス材からなるス キ一ジを用いる。
次に、 第 1 3図に示すように、 前記バンプ形成治具 2 0の一表面に設 けられた凹部 2 1 と配線基板 1 の裏面 (一表面) に設けられた電極パッ ド 3 とを向い合わせ、 かつ凹部 2 1内に充填された半田ペース ト材 1 3 Aに配線基板 1 の電極パッ ド 3を接触させた状態にて、 バンプ形成治具 2 0 の一表面上に配線基板 1 を装着する。
次に、 前述の状態にて半田ペース ト材 1 3 Aを溶融し、 第 1 4図に示 すよ うに、 配線基板 1の電極パッ ド 3上にバンプ電極 1 3を形成する。 半田ペース ト材 1 3 Aの溶融は、 窒素 (N 2 ) ガス雰囲気中において 2 4 0 [ °C ] の温度条件下で行う。 この工程において、 溶融した半田ぺー ス ト材 1 3 Aが表面張力によって球体化し、 この表面張力によって配線 基板 1が上方に押し上げられ、 バンプ形成治具 2 0 と配線基板 1 との間 に隙間が形成される。 また、 この工程において、 バンプ形成治具 2 0 の 凹部 2 1内に充填された半田ペース ト材 1 3 Aを溶融して配線基板 1 の 電極パッ ド 3上にバンプ電極 1 3を形成するので、 半田ペース ト材 1 3 Aの量を一定にすることができ、 配線基板 1の電極パッ ド 3上に形成さ れるバンプ電極 1 3の大きさを均一にすることができる。 また、 このェ 程において、 バンプ形成治具 2 0の凹部 2 1内に充填された半田ペース ト材 1 3 Aはバンプ形成治具 2 0と配線基板 1 との間に洩れ出すことが ないので、 洩れ出した余分な半田ペース ト材によって形成される導電性 異物を排除でき、 配線基板 1 の電極パッ ド 3間における短絡を防止でき る。 また、 この工程において、 第 3図に示す電極パッ ド 3 の金膜 3 Cは バンプ電極 1 3内に拡散し吸収される。
次に、 洗浄処理を施し、 前記バンプ形成治具 2 0の表面に残存する フ ラックスを除去する。 この工程において、 バンプ形成治具 2 0の一表面 と配線基板 1の裏面との間に隙間が形成されているので、 各凹部 2 1 に 洗浄液を均一に供給することができ、 フラックスを容易に除去すること ができる。
次に、 前記バンプ形成治具 2 0から配線基板 1を取り去ることにより、 第 1図に示す半導体装置がほぼ完成する。
次に、 前記バンプ電極 7の形成方法について説明する。
まず、 第 1 5図に示すバンプ形成治具 2 O Aを準備する。 このバンプ 形成治具 2 0 Aの一表面には、 半導体チップ 5の回路形成面 (一表面) に設けられた複数の電極パッ ド 6の配列ピッチと同一の配列ピッチで配 置された複数の凹部 2 1 Aが設けられている。 凹部 2 1 Aの平面形状は 例えば正方形で形成され、 その深さ方向における断面形状は例えば長方 形で形成されている。 凹部 2 1 Aの深さは、 凹部 2 1 と同様に、 平面の 一辺に対してほぼ 2分の 1の寸法に設定されている。
次に、 第 1 6図に示すように、 前記バンプ形成治具 2 0 A内に半固体 状の半田ペース ト材 7 Aを充填する。 半田ペース ト材 7 Aの充填は、 半 田ペース ト材 1 3 Aの充填と同様の方法で行う。 半田ペース ト材 7 Aと しては、 少なく とも微小な半田粒子とフラックスとを混練した半田ぺー ス ト材を用いる。 本実施形態の半田ペース ト材 7 Aは、 半田粒子が 9 8. 2 [重量%] P b - 1 . 8 [重量。 /o] S n組成で形成され、 半田粒子の 粒径が 1 0〜 3 0 [ μ m] に設定され、 半田粒子の含有率が約 3 0〜 6 0 [%] に設定されている。 なお、 フラ ックスは、 松脂、 活性剤及び有 機溶剤などを含む。
次に、 第 1 7図に示すように、 前記バンプ形成治具 2 0 Aの一表面に 設けられた凹部 2 1 Aと半導体チップ 5の回路形成面 (一表面) に設け られた電極パッ ド 6 とを向い合わせ、 かつ凹部 2 1 A内に充填された半 田ペース ト材 7 Aに半導体チップ 5の電極パッ ド 6を接触させた状態に て、 バンプ形成治具 2 0 Aの一表面上に半導体チップ 5を装着する。 次に、 前述の状態にて半田ペース ト材 7 Aを溶融し、 第 1 8図に示す ように、 半導体チップ 5の電極パッ ド 6上にバンプ電極 7を形成する。 半田ペース ト材 7 Aの溶融は、 窒素 (N 2) ガス雰囲気中において 3 5 0 [°C] の温度条件下で行う。 この工程において、 溶融した半田ペース ト材 7 Aが表面張力によつて球体化し、 この表面張力によつて半導体チ ップ 5が上方に押し上げられ、 バンプ形成治具 2 O Aと半導体チップ 5 との間に隙間が形成される。 また、 この工程において、 バンプ形成治具 2 O Aの凹部 2 1 A内に充填された半田ペース ト材 7 Aを溶融して半導 体チップ 5の電極パッ ド 6上にバンプ電極 7を形成するので、 半田ぺー ス ト材 7 Aの量を一定にすることができ、 半導体チップ 5の電極パッ ド 6上に形成されるバンプ電極 7の大きさを均一にすることができる。 ま た、 この工程において、 バンプ形成治具 2 O Aの凹部 2 1 A内に充填さ れた半田ペース ト材 7 Aはバンプ形成治具 2 0 Aと半導体チップ 5 との 間に洩れ出すことがないので、 洩れ出した余分な半田ペース ト材によつ て形成される導電性異物を排除でき、 半導体チップ 5の電極パッ ド 3間 における短絡を防止できる。 また、 この工程において、 第 4図に示す電 極パッ ド 6の金膜 6 Cはバンプ電極 7内に拡散し吸収される。
次に、 洗浄処理を施し、 前記バンプ形成治具 2 0 Aの表面に残存する フラックスを除去する。 この工程において、 バンプ形成治具 2 O Aの一 表面と半導体チップ 5の回路形成面との間に隙間が形成されているので、 各凹部 2 1 Aに洗浄液を均一に供給することができ、 フラックスを容易 に除去することができる。
次に、 前記バンプ形成治具 2 0 Aから半導体チップ 5を取り去ること により、 第 8図に示すように、 バンプ電極 7を有する半導体チップ 5が 形成される。
このように構成された半導体装置は、 第 1 9図に示すように、 実装基 板 2 5の実装面上に実装され、 大型計算機の演算処理部に組み込まれる c 半導体装置の実装は、 実装基板 2 5の実装面に設けられた電極パッ ド 2 6にバンプ電極 1 3を溶融接続することによって行われる。
このように、 本実施形態によれば、 以下の効果が得られる。 ( 1 ) バンプ電極 1 3の形成方法において、 バンプ形成治具 2 0の一表 面に設けられた凹部 2 1内に半田ペース ト材 1 3 Aを充填し、 バンプ形 成治具 2 0の凹部 2 1 と配線基板 (基材) 1の一表面に設けられた電極 パッ ド 3 とを向い合わせ、 かつ半田ペース ト材 1 3 Aに配線基板 1の電 極パッ ド 3を接触させた状態にて半田ペース ト材 1 3 Aを溶融し、 配線 基板 1の電極パッ ド 3にバンプ電極 1 3を形成する。
これにより、 バンプ形成治具 2 0の凹部 2 1内に充填された半田ぺー ス ト材 1 3 Aを溶融して配線基板 1 の電極パッ ド 3上にバンプ電極 1 3 を形成するので、 半田ペース ト材 1 3 Aの量を一定にすることができ、 配線基板 1 の電極パッ ド 3上に形成されるバンプ電極 1 3の大きさを均 一にすることができる。
また、 バンプ形成治具 2 0の凹部 2 1内に充填された半田ペース ト材 1 3 Aはバンプ形成治具 2 0 と配線基板 1 との間に洩れ出すことがない ので、 洩れ出した余分な半田ペース ト材によって形成される導電性異物 を排除でき、 配線基板 1 の電極パッ ド 3間における短絡を防止できる。 また、 配線基板 1に反りが生じていても、 バンプ電極 1 3の高さが配 線基板 1 の反りに応じて変化するので、 実装基板 2 5に対する各バンプ 電極 1 3の高さを揃えることができる。
また、 配線基板 1の電極パッ ド 3上に形成されるバンプ電極 1 3の大 きさを均一にすることができるので、 実装基板 2 5の実装面上にバンプ 電極 1 3を介在して半導体装置を実装する際、 実装基板 2 5の電極パッ ド 2 6 とバンプ電極 1 3 との接続不良を防止できる。
また、 配線基板 1 の電極パッ ド 3間における短絡を防止できるので、 配線基板 1の電極パッ ド 3の配列ピッチを狭くすることができる。 また、 配線基板 1 の電極パッ ド 3上にフラックスを形成する必要がな いので、 これに相当する分、 バンプ電極 1 3の形成工程を簡略化できる。
( 2 ) バンプ電極 7の形成方法において、 バンプ形成治具 2 0 Aの一表 面に設けられた凹部 2 1 A内に半田ペース ト材 7 Aを充填し、 バンプ形 成治具 2 0 Aの凹部 2 1 Aと半導体チップ (基材) 5の回路形成面 (一 表面) に設けられた電極パッ ド 6 とを向い合わせ、 かつ半田ペース ト材 7 Aに半導体チップ 5の電極パッ ド 6を接触させた状態にて半田ペース ト材 7 Aを溶融し、 半導体チップ 5の電極パッ ド 6にバンプ電極 7を形 成する。
これにより、 バンプ形成治具 2 0 Aの凹部 2 1 A内に充填された半田 ペース ト材 7 Aを溶融して半導体チップ 5の電極パッ ド 6上にバンプ電 極 7を形成するので、 半田ペース ト材 7 Aの量を一定にすることができ、 半導体チップ 5の電極パッ ド 6上に形成されるバンプ電極 7の大きさを 均一にすることができる。
また、 バンプ形成治具 2 0 Aの凹部 2 1 A内に充填された半田ペース ト材 7 Aはバンプ形成治具 2 0 Aと半導体チップ 5 との間に洩れ出すこ とがないので、 洩れ出した余分な半田ペース ト材によって形成される導 電性異物を排除でき、 半導体チップ 5の電極パッ ド 3間における短絡を 防止できる。
また、 半導体チップ 5に反りが生じていても、 バンプ電極 7の高さが 半導体チップ 5の反りに応じて変化するので、 配線基板 1 に対する各バ ンプ電極 7の高さを揃えることができる。
また、 半導体チップ 5の電極パッ ド 6上に形成されるバンプ電極 7の 大きさを均一にすることができるので、 配線基板 1のチップ塔载面上に バンプ電極 7を介在して半導体チップ 5を実装する際、 配線基板 1の電 極パッ ド 2とバンプ電極 7との接続不良を防止できる。
また、 半導体チップ 5の電極パッ ド 6間における短絡を防止できるの で、 半導体チップ 5の電極パッ ド 6の配列ピツチを狭くすることができ る。
また、 半導体チップ 5の電極パッ ド 6上にブラックスを形成する必要 がないので、 これに相当する分、 バンプ電極 7の形成工程を簡略化でき る。
なお、 本実施形態は、 バンプ電極 1 3の形成プロセスにおいて、 半田 ペース ト材 1 3 Aに配線基板 1の電極パッ ド 3を接触させた状態にて半 田ペース ト材 1 3 Aを溶融し、 配線基板 1 の電極パッ ド 3上にバンプ電 極 1 3を形成する例について説明したが、 配線基板 1 の電極パッ ド 3は 半田ペース ト材 1 3 Aに必ずしも接触させなくてもよい。
また、 本実施形態は、 バンプ電極 7の形成プロセスにおいて、 半田ぺ 一ス ト材 7 Aに半導体チップ 5の電極パッ ド 6を接触させた状態にて半 田ペース ト材 7 Aを溶融し、 半導体チップ 5の電極パッ ド 6 上にバンプ 電極 7を形成する例について説明したが、 半導体チップ 5の電極パッ ド 6は半田ペース ト材 7 Aに必ずしも接触させなくてもよい。
また、 本実施形態は、 半導体チップ 5の電極パッ ド 6上にバンプ電極 7を形成した例について説明したが、 バンプ電極 7は配線基板 1 の電極 パッ ド 2上に形成してもよい。
以上、 本発明者によってなされた発明を、 前記実施形態に基づき具体 的に説明したが、 本発明は、 前記実施形態に限定されるものではなく、 その要旨を逸脱しない範囲において種々変更可能であることは勿論であ る。
例えば、 本発明は、 第 2 0図 (断面図) に示す B GA (B_all G_rid A_rray) 構造の半導体装置に適用することができる。 この半導体装置は、 配線基板 1のチップ塔載面上にバンプ電極 7を介在して半導体チップ 5 が実装され、 配線基板 1 と半導体チップ 5 との間の間隙部に絶縁樹脂 3 0が充填され、 配線基板 1の裏面側にバンプ電極 1 3が設けられた構成 になっている。
また、 本発明は、 第 2 1図 (断面図) に示す B G A構造の半導体装置 に適用することができる。 この半導体装置は、 配線基板 1の凹部内に半 導体チップ 5が塔載され、 配線基板 1の電極パッ ドと半導体チップ 5の 電極パッ ドとがボンディングワイヤ 3 1で電気的に接続され、 半導体チ ップ 5がキャップ 3 2で封止され、 配線基板 1 の裏面側にバンプ電極 1 3が設けられた構成になっている。
また、 本発明は、 第 2 2図 (断面図) に示す P G A構造の半導体装置 に適用することができる。 この半導体装置は、 配線基板 1のチップ塔載 面上にバンプ電極 7を介在して半導体チップ 5が実装され、 配線基板 1 と半導体チップ 5 との間の間隙部に絶縁樹脂 3 0が充填され、 配線基板 1 の裏面側にリードピン 3 3が設けられた構成になっている。
また、 本発明は、 第 2 3図 (断面図) に示す MCM (Micro j^hip Module)構造の半導体装置に適用することができる。 この半導体装置は、 配線基板 1のチップ塔載面上にバンプ電極 7を介在して複数の半導体チ ップ 5が実装され、 配線基板 1の裏面側にバンプ電極 1 3が設けられた 構成になっている。 産業上の利用可能性
電極パッ ド上に形成されるバンプ電極の大きさを均一にすることがで さる。
基材 (半導体チップ若しくは配線基板) の電極パッ ド間における短絡 を防止できる。
バンプ電極を有する半導体装置の製造プロセスにおける歩留まりを高 めることができる。

Claims

on 求 の 範 囲
1 . バンプ形成治具の一表面に設けられた凹部内に半田ペース ト材を 充填し、 前記バンプ形成治具の凹部と基材のー表面に設けられた電極パ ッ ドとを向い合わせた状態にて前記半田ペース ト材を溶融し、 前記基材 の電極パッ ドにバンプ電極を形成することを特徴とするバンプ電極の形 成方法。
2 . バンプ形成治具の一表面に設けられた凹部内に半田ペース ト材を 充填し、 前記バンプ形成治具の凹部と基材のー表面に設けられた電極パ ッ ドとを向い合わせ、 かつ前記半田ぺ一ス ト材に前記基材の電極パッ ド を接触させた状態にて前記半田ペース ト材を溶融し、 前記基材の電極パ ッ ドにバンプ電極を形成することを特徴とするバンプ電極の形成方法。
3 . 前記基材は、 半導体チップ若しくは配線基板であることを特徴と する請求の範囲第 1項又は請求の範囲第 2項に記載のバンプ電極の形成 方法。
4 . 前記バンプ形成治具は、 前記半田ぺ一ス ト材に対して濡れ性が悪 い材料で形成され、 前記電極パッ ドは、 前記半田ペース ト材に対して濡 れ性が良い材料で形成されていることを特徴とする請求の範囲第 1項乃 至請求の範囲第 3項のうちいずれか 1項に記載のバンプ電極の形成方法 c
5 . 前記バンプ形成治具の ia部は行列状に複数設けられていることを 特徴とする請求の範囲第 1項乃至請求の範囲第 4項のうちいずれか 1項 に記載のバンプ電極の形成方法。
6 . 前記凹部の平面形状は正方形で形成され、 前記凹部の深さは平面 の一辺に対してほぼ 2分の 1の寸法に設定されていることを特徴とする 請求の範囲第 1項乃至請求の範囲第 5項のうちいずれか 1項に記載のバ ンプ電極の形成方法。
7 . 前記凹部の深さは、 前記バンプ電極の高さより も小さい寸法に設 定されていることを特徴とする請求の範囲第 1項乃至請求の範囲第 6項 のうちいずれか 1項に記載のバンプ電極の形成方法。
8 . —表面に凹部が設けられたバンプ形成治具を準備する工程と、 前 記バンプ形成治具の凹部内に半田ペース ト材を充填する工程と、 前記バ ンプ形成治具の凹部と基材のー表面に設けられた電極パッ ドとを向い合 わせた状態にて前記半田ペース ト材を溶融し、 前記基材の電極パッ ドに バンプ電極を形成する工程を備えたことを特徴とする半導体装置の製造 方法。
9 . 一表面に凹部が設けられたバンプ形成治具を準備する工程と、 前 記バンプ形成治具の凹部内に半田ペース ト材を充填する工程と、 前記バ ンプ形成治具の凹部と基材のー表面に設けられた電極パッ ドとを向い合 わせ、 かつ前記半田ペース ト材に前記基板の電極パッ ドを接触させた状 態にて前記半田ペース ト材を溶融し、 前記基材の電極パッ ドにバンプ電 極を形成する工程を備えたことを特徴とする半導体装置の製造方法。
1 0 . 前記基材は、 半導体チップ若しくは配線基板であることを特徴 とする請求の範囲第 8項又は請求の範囲第 9項に記載の半導体装置の製 造方法。
1 1 . 前記バンプ形成治具は、 前記半田ペース ト材に対して濡れ性が 悪い材料で形成され、 前記電極パッ ドは、 前記半田ペース ト材に対して 濡れ性が良い材料で形成されていることを特徴とする請求の範囲第 8項 乃至請求の範囲第 1 0項のうちいずれか 1項に記載の半導体装置の製造 方法。
1 2 . 前記バンプ形成治具の凹部は行列状に複数設けられていること を特徴とする請求の範囲第 8項乃至請求の範囲第 1 1項のうちいずれか 1項に記載の半導体装置の製造方法。
1 3 . 前記凹部の平面形状は正方形で形成され、 前記凹部の深さは平 面の一辺に対してほぼ 2分の 1の寸法に設定されていることを特徴とす る請求の範囲第 8項乃至請求の範囲第 1 2項のうちいずれか 1項に記載 の半導体装置の製造方法。
1 4 . 前記凹部の深さは、 前記バンプ電極の高さよりも小さい寸法に 設定されていることを特徴とする請求の範囲第 8項乃至請求の範囲第 1 3項のうちいずれか 1項に記載の半導体装置の製造方法。
PCT/JP1997/002855 1997-08-19 1997-08-19 Method for forming bump electrode and method for manufacturing semiconductor device Ceased WO1999009590A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
AU38658/97A AU3865897A (en) 1997-08-19 1997-08-19 Method for forming bump electrode and method for manufacturing semiconductor device
KR1020007001637A KR20010023027A (ko) 1997-08-19 1997-08-19 범프 전극 형성 방법 및 반도체 장치 제조 방법
PCT/JP1997/002855 WO1999009590A1 (en) 1997-08-19 1997-08-19 Method for forming bump electrode and method for manufacturing semiconductor device
US09/462,795 US6335271B1 (en) 1997-08-19 1997-08-19 Method of forming semiconductor device bump electrodes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP1997/002855 WO1999009590A1 (en) 1997-08-19 1997-08-19 Method for forming bump electrode and method for manufacturing semiconductor device

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US09/462,795 A-371-Of-International US6335271B1 (en) 1997-08-19 1997-08-19 Method of forming semiconductor device bump electrodes
US10/004,875 Division US6653219B2 (en) 2000-01-13 2001-12-07 Method of manufacturing bump electrodes and a method of manufacturing a semiconductor device

Publications (1)

Publication Number Publication Date
WO1999009590A1 true WO1999009590A1 (en) 1999-02-25

Family

ID=14180975

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1997/002855 Ceased WO1999009590A1 (en) 1997-08-19 1997-08-19 Method for forming bump electrode and method for manufacturing semiconductor device

Country Status (4)

Country Link
US (1) US6335271B1 (ja)
KR (1) KR20010023027A (ja)
AU (1) AU3865897A (ja)
WO (1) WO1999009590A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000070671A1 (en) * 1999-05-17 2000-11-23 Telefonaktiebolaget Lm Ericsson Mounting arrangement for a semiconductor element
EP1074844A3 (en) * 1999-08-03 2003-08-06 Lucent Technologies Inc. Testing integrated circuits
US7514768B2 (en) * 1998-08-18 2009-04-07 Oki Electric Industry Co., Ltd. Package structure for a semiconductor device incorporating enhanced solder bump structure

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001044226A (ja) * 1999-07-27 2001-02-16 Mitsubishi Electric Corp 半導体装置の製造方法および半導体装置
JP4239352B2 (ja) * 2000-03-28 2009-03-18 株式会社日立製作所 電子装置の製造方法
JP2002151534A (ja) * 2000-11-08 2002-05-24 Mitsubishi Electric Corp 電極形成方法およびそれに用いられる半導体装置並びに基板
TW498506B (en) * 2001-04-20 2002-08-11 Advanced Semiconductor Eng Flip-chip joint structure and the processing thereof
US20030009878A1 (en) * 2001-07-12 2003-01-16 John Gregory Method for attaching an electronic component to a substrate
US7332424B2 (en) * 2004-08-16 2008-02-19 International Business Machines Corporation Fluxless solder transfer and reflow process
TWI278079B (en) * 2005-04-14 2007-04-01 Chipmos Technologies Inc Pillar grid array package
WO2008069714A1 (en) * 2006-12-05 2008-06-12 Telefonaktiebolaget Lm Ericsson (Publ) A surface-mountable waveguide arrangement
US8797057B2 (en) 2011-02-11 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Testing of semiconductor chips with microbumps
US8975105B2 (en) 2011-06-20 2015-03-10 Raytheon Company Hermetically sealed wafer packages
TWI540768B (zh) * 2012-12-21 2016-07-01 鴻海精密工業股份有限公司 發光晶片組合及其製造方法
TW201508848A (zh) * 2013-08-23 2015-03-01 南茂科技股份有限公司 一種植球裝置及其植球方法
WO2015046209A1 (ja) * 2013-09-27 2015-04-02 京セラ株式会社 蓋体、パッケージおよび電子装置
DE102018104279B4 (de) * 2018-02-26 2025-02-06 Tdk Corporation Elektronische Vorrichtung
KR102150260B1 (ko) * 2018-07-27 2020-09-02 삼성디스플레이 주식회사 구동칩, 회로기판 어셈블리 및 이를 포함하는 표시 장치
US11804468B2 (en) * 2021-01-15 2023-10-31 Taiwan Semiconductor Manufacturing Company, Ltd. Manufacturing method of semiconductor package using jig

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04263433A (ja) * 1991-02-19 1992-09-18 Matsushita Electric Ind Co Ltd 電気的接続接点の形成方法および電子部品の実装方法
JPH07249631A (ja) * 1994-01-20 1995-09-26 Fujitsu Ltd はんだバンプ及びはんだボールの製造方法及び半導体装置の製造方法
JPH07307341A (ja) * 1994-05-11 1995-11-21 Matsushita Electric Ind Co Ltd バンプの形成方法
JPH09246419A (ja) * 1996-03-12 1997-09-19 Nippon Avionics Co Ltd ボールグリッドアレイ型パッケージのボールグリッド形成方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0414834A (ja) 1990-05-08 1992-01-20 Fujitsu Ltd はんだバンプの製造方法
JP2780437B2 (ja) 1990-05-17 1998-07-30 富士通株式会社 はんだバンプの形成方法
JPH05129374A (ja) 1991-06-24 1993-05-25 Fujitsu Ltd 半田ボールの搭載方法
JPH06275628A (ja) 1993-03-18 1994-09-30 Hitachi Ltd Ccbバンプ形成用部品及びこれを用いた半導体装置の製造方法
US6025258A (en) * 1994-01-20 2000-02-15 Fujitsu Limited Method for fabricating solder bumps by forming solder balls with a solder ball forming member
JP3305162B2 (ja) 1995-06-13 2002-07-22 富士通株式会社 はんだバンプ形成方法及び装置
JPH07263448A (ja) 1994-03-18 1995-10-13 Hitachi Ltd 半導体集積回路装置およびそれに用いる電極の製造方法
JP3266414B2 (ja) 1994-05-09 2002-03-18 三菱電機株式会社 はんだ供給法
JPH08330719A (ja) 1995-05-31 1996-12-13 Sony Corp はんだ供給方法及び表面実装用電子部品実装方法
US5829668A (en) * 1996-09-03 1998-11-03 Motorola Corporation Method for forming solder bumps on bond pads

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04263433A (ja) * 1991-02-19 1992-09-18 Matsushita Electric Ind Co Ltd 電気的接続接点の形成方法および電子部品の実装方法
JPH07249631A (ja) * 1994-01-20 1995-09-26 Fujitsu Ltd はんだバンプ及びはんだボールの製造方法及び半導体装置の製造方法
JPH07307341A (ja) * 1994-05-11 1995-11-21 Matsushita Electric Ind Co Ltd バンプの形成方法
JPH09246419A (ja) * 1996-03-12 1997-09-19 Nippon Avionics Co Ltd ボールグリッドアレイ型パッケージのボールグリッド形成方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ELECTRONIC PACKAGING & PRODUCTION, Vol. 37, No. 7, p. 57-58, 60, 62. *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7514768B2 (en) * 1998-08-18 2009-04-07 Oki Electric Industry Co., Ltd. Package structure for a semiconductor device incorporating enhanced solder bump structure
WO2000070671A1 (en) * 1999-05-17 2000-11-23 Telefonaktiebolaget Lm Ericsson Mounting arrangement for a semiconductor element
EP1074844A3 (en) * 1999-08-03 2003-08-06 Lucent Technologies Inc. Testing integrated circuits

Also Published As

Publication number Publication date
US6335271B1 (en) 2002-01-01
KR20010023027A (ko) 2001-03-26
AU3865897A (en) 1999-03-08

Similar Documents

Publication Publication Date Title
WO1999009590A1 (en) Method for forming bump electrode and method for manufacturing semiconductor device
JP5420505B2 (ja) 半導体装置の製造方法
US6906417B2 (en) Ball grid array utilizing solder balls having a core material covered by a metal layer
US6780669B2 (en) Method of forming overmolded chip scale package and resulting product
JP4790157B2 (ja) 半導体装置
WO2006132151A1 (ja) インタポーザおよび半導体装置
JP4828164B2 (ja) インタポーザおよび半導体装置
JP3625815B2 (ja) 半導体装置とその製造方法
US6653219B2 (en) Method of manufacturing bump electrodes and a method of manufacturing a semiconductor device
JP3475426B2 (ja) 半導体装置の製造方法
US20020152610A1 (en) Electronic circuit device and method of production of the same
TWI814524B (zh) 電子封裝件及其製法與電子結構及其製法
US6670556B1 (en) Printed circuit board unit with detachment mechanism for electronic component
TW417265B (en) Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips
JP3874115B2 (ja) 半導体装置
US7601612B1 (en) Method for forming solder joints for a flip chip assembly
JP4371238B2 (ja) 半導体装置
KR100310037B1 (ko) 복수개의집적회로칩을연성인쇄회로기판상에실장히기위한방법
JP3951407B2 (ja) 半導体チップ搭載用部材の製造法および半導体装置の製造方法
JPH11121520A (ja) ボール・グリッド・アレイ型半導体装置
JP5609204B2 (ja) 半導体装置及び電子機器
JPH09275271A (ja) プリント配線板、その製造方法、およびプリント回路基板
JP2003264259A (ja) 半導体装置及びその実装方法
JPH0327543A (ja) 半導体装置
JP2008091954A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AL AM AT AU AZ BA BB BG BR BY CA CH CN CU CZ DE DK EE ES FI GB GE GH HU IL IS JP KE KG KR KZ LC LK LR LS LT LU LV MD MG MK MN MW MX NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT UA UG US UZ VN YU ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH KE LS MW SD SZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE BF BJ CF CG CI CM GA GN ML MR NE SN TD TG

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 09462795

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020007001637

Country of ref document: KR

REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: CA

WWP Wipo information: published in national office

Ref document number: 1020007001637

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1020007001637

Country of ref document: KR