TWI911625B - 通用序列匯流排設備中的鏈路轉換方法及其系統 - Google Patents
通用序列匯流排設備中的鏈路轉換方法及其系統Info
- Publication number
- TWI911625B TWI911625B TW113100728A TW113100728A TWI911625B TW I911625 B TWI911625 B TW I911625B TW 113100728 A TW113100728 A TW 113100728A TW 113100728 A TW113100728 A TW 113100728A TW I911625 B TWI911625 B TW I911625B
- Authority
- TW
- Taiwan
- Prior art keywords
- transmitter
- reed
- forward error
- error correction
- solomon forward
- Prior art date
Links
Abstract
一種用於USB設備中的鏈路轉換的方法,包括由第一發送器發送多個第一RS-FEC塊,由接收器接收UNBOND集合,當接收器接收到UNBOND集合時藉由LASM喚醒第二發送器,由第二發送器發送訓練序列,第二發送器發送完訓練序列後,發送特定模式序列,判斷第一發送器發送的當前RS-FEC塊是否為DESKEW塊,如果當前RS-FEC塊被判斷為DESKEW塊,則停止發送特定模式序列,以及由第一發送器和第二發送器發送多個第二RS-FEC塊。
Description
本發明係關於通用序列匯流排,特別是指一種通用序列匯流排設備中的鏈路轉換方法及其系統。
通用序列匯流排(Uniersal Serial Bus,簡稱USB)是一種工業標準,其指定用於主機(例如個人電腦、週邊設備(例如鍵盤和移動設備)以及中間集線器)的連接、資料傳輸和供電的物理介面和協定。USB旨在標準化外設與電腦的連接,取代串口,並口,遊戲連接埠和Android調試橋(Android Debug Bridge,簡稱ADB)埠等各種介面。它已成為各種設備的通用標準,例如鍵盤,滑鼠,相機,印表機,掃描器,快閃記憶體驅動器,智慧手機,遊戲機和移動電源。截至2023年,USB包含四代規範:USB 1.x,USB 2.0,USB 3.x和USB4。
USB4(有時稱為USB 4.0)是USB實施者論壇(USB Implementers Form,簡稱USB-IF)於2019年發佈的新一代通用序列匯流排(Universal Serial Bus,簡稱USB)標準。它基於Thunderbolt 3協定規範,但還支援多種資料和顯示協定,例如DisplayPort和PCI Express(PCIe)。USB4結構可以動態地與多個硬體端點共用單個高速鏈路,從而最好地按資料類型和應用程式提供每次傳輸服務。USB4包含增強的資料傳輸和供電功能,以及連線導向的通道架構,旨在將多個協定組合到單個物理介面上,以便動態共用USB4 Fabric的總速度和性能。
USB4的關鍵特性包括使用現有USB Type-C電纜以及藉由80 Gbps認證電纜進行高達80 Gbps的操作的雙通道操作,多種資料和顯示協定以有效地共用匯流排上的最大聚合頻寬,以及與所有以前版本的USB一起使用的向後相容性。
USB4本身不提供任何通用資料傳輸機制或設備類(如USB 3.x),而是主要用作隧道(tunnel)其他協議(例如USB 3.2、DisplayPort和可選的PCIe)的方式。根據USB4 1.0規範,當主機和設備不支援可選PCIe隧道時,非顯示頻寬將限制為USB 3.2所描述的強制10 Gbit/s,但包括對20 Gbit/s的可選支持。USB4 2.0規範引入了對新USB3 Gen T隧道的可選支持,該隧道擴展了USB3協定以能夠使用最大可用頻寬。USB4 2.0指定USB 3.2(“增強型超高速”) 隧道、基於DisplayPort 2.1的隧道和基於PCIe的隧道。
USB4規範描述了USB4埠在轉換到對稱鏈路時應遵循特定步驟。關鍵步驟是:
• 新的發送器應發送連續的DESKEW.0有序集或資料集,以及等待現有發送器(Tx0)將其添加到鏈路;以及
• 當Tx1正在發送DESKEW.0有序集或資料集時,在RS-FEC塊開始時(無論是第一RS-FEC塊開始,還是在Tx1正在發送DESKEW.0有序集或資料集時的任一後續RS-FEC塊開始時),USB4埠應在兩個發送器(Tx0和Tx1)上傳輸時序校正塊(De-skew block)。
然而,該說明書缺乏設計者如何實現這些步驟的細節。因此,有必要提出一種轉換到對稱鏈路的實現方案。
實施例提供了一種用於通用序列匯流排(Universal Serial Bus,簡稱USB)設備中的鏈路轉換的方法,包括由第一發送器發送多個第一RS-FEC塊,由接收器接收UNBOND集合,當接收器收到UNBOND集合時,藉由通道適配器狀態機(lane adapter state machine,簡稱LASM)喚醒第二發送器,由第二發送器發送訓練序列,在發送完訓練序列後由第二發送器發送特定模式序列,決定第一發送器要發送的當前RS-FEC塊是否是DESKEW塊,如果決定當前RS-FEC塊是DESKEW塊,則停止發送特定模式序列,以及由第一發送器和第二發送器發送多個第二RS-FEC塊。
實施例提供了一種通用序列匯流排(USB)裝置,包括接收器,第一發送器,第二發送器以及耦合到接收器,第一發送器和第二發送器的控制器。接收器用於接收UNBOND集合。第一發送器用以傳送多個第一RS-FEC塊以及多個第二RS-FEC塊。第二發送器用來發送訓練序列,特定模式序列以及多個第二RS-FEC塊。控制器用於實現通道適配器狀態機(lane adapter state machine,簡稱LASM),以及在接收器接收到UNBOND集合時藉由LASM喚醒第二發送器。第一發送器決定第一發送器要發送的當前RS-FEC塊是否是DESKEW塊。
對於未具體描述的術語和技術,可以參考本說明書之前發佈的無線通訊標準文檔(例如,USB規範)。
在本說明書中,在一張附圖中單獨描述的技術特徵可以單獨地或同時地實現。
USB4與早期版本的USB類似,因為它是支持主機電腦和多種可同時訪問的週邊設備之間的資料交換的電纜匯流排。然而,USB4還允許主機在相容的週邊設備之間設置資料交換。連接的週邊設備共用主機配置的頻寬。匯流排允許在主機和其他外設運行時連接,配置,使用和分離外設。
當藉由USB Type-C連接器介面配置時,USB4在功能上取代USB 3.2,同時保留並行運行的USB 2.0匯流排。USB 3.2規範中定義的增強型超高速USB仍然是USB4結構(Fabric)上USB資料傳輸的基本架構。USB4與USB 3.2的區別在於,USB4是連線導向的通道架構,旨在將多個協定組合到單個物理介面上,以便動態共用USB4結構的總速度和性能。USB4允許USB資料傳輸與特定於顯示、載入/存儲和主機到主機介面的其他獨立協定並行運行。此外,USB4在相同的雙通道、雙單工架構上將性能從USB 3.2的20 Gbps(第2×2代)擴展到80 Gbps(第4×2代)。
第1圖示出實施例的USB系統100。USB系統100具有與四個鏈路耦合的控制器150。為了說明的目的,兩個鏈路可以被配置為發送器110和120,以及另外兩個鏈路可以被配置為接收器130和140。第一發送器110用於將多個第一RS-FEC塊發送到USB設備150。第二發送器120用於向USB設備150發送訓練序列和特定模式序列。控制器130用於當第一發送器120發送訓練序列和特定模式序列時,決定第一發送器已發送的第一RS-FEC塊中的集合的數量。第二發送器完成訓練序列的發送,以及根據第一發送器已發送的第一RS-FEC塊中的集合的數量以及第一RS-FEC塊中的集合的總數生成特定模式序列。控制器130可以實現通道適配器狀態機(LASM)140以決定發送器110和120的當前狀態(例如,CL0狀態)。
然而,發送器和接收器的數量不限於此。發送器110或120其中之一可被配置為接收器,使得USB系統100將具有三個接收器和一個發送器。另一方面,接收器130或140其中之一可被配置為發送器,使得USB系統100將具有三個發送器和一個接收器。因此,根據USB4規範,共有4個鏈路,發送器的數量可以是1、2或3;接收器的數量也可以是1、2或3。
在一些實施例中,第一發送器110和第二發送器120可各自包括有序集(ordered set,簡稱OS)生成器和訓練序列(training sequence,簡稱TS)生成器。OS生成器可以生成第一RS-FEC塊和第二RS-FEC塊,以及TS生成器可以生成訓練序列。
USB4規範規定邏輯層採用裡德所羅門前向糾錯碼(Reed-Solomon forward error-correction code,簡稱RS-FEC),以及適配器應支援所有速度的RS-FEC。RS-FEC塊是一種糾錯碼塊,可以提高USB資料傳輸的可靠性和性能。它的工作原理是向資料流添加額外的位元,用於檢測和糾正錯誤。RS-FEC 塊在USB 3.2和USB 4.0標準中實現,它們可以降低誤碼率以及提高USB系統的有效輸送量。RS-FEC塊對於高速和長距離USB連接特別有用,在這種連接中,雜訊和干擾可能會導致資料損壞。
USB鏈路訓練是當USB設備首次連接到USB主機時發生的處理。鏈路訓練的目的是在設備和主機之間建立高速連接。它可能涉及一系列步驟,包括設備發現,鏈路協商和鏈路訓練。設備發現是主機和設備交換資訊以識別對方的處理。鏈路協商是主機和設備就它們都能支援的最高可能鏈路速度達成一致的處理。鏈路訓練是主機和設備交換資料以確保它們能夠以商定的鏈路速度進行通訊的處理。
在USB4規範中,實現用於鏈路訓練的訓練序列以在發送器和接收器之間建立通訊,以及更具體地,協商鏈路參數(例如,最佳鏈路速度,通道計數和編碼方案)和建立連接。訓練序列由發送器發送,以及由接收器用來決定通道特性以及相應地調整其參數。訓練序列通常是在鏈路訓練處理中重複多次的已知模式。
通道適配器狀態機(Lane Adapter State Machine,簡稱LASM)用在USB4鏈路初始化的上下文中。它描述了連接序列期間邏輯鏈路層的行為。該序列包括以下步驟:鏈路夥伴在CLd狀態進入(通道初始化)期間進行初始連接,然後是通道配置,鏈路訓練,最後是鏈路建立。
第2圖示出USB系統100實現的鏈路轉換的方法200的流程圖。方法200特別適用於發送器的數量增加的場景,即接收器已切換到第二發送器120的場景。方法200包括以下步驟:
S202: 第一發送器110發送第一RS-FEC塊;
S204: 第二發送器120發送訓練序列;
S206: 當第二發送器120完成發送訓練序列時決定第一發送器110已發送的第一RS-FEC塊中的集合的數量;
S208: 根據第一發送器110已發送的第一RS-FEC塊中的集合的數量以及第一RS-FEC塊中的集合的總數,第二發送器120生成特定模式序列;以及
S210: 第二發送器120發送特定模式序列。
第3圖以及以下相關段落描述方法200的具體實現方式。
在一些實施例中,控制器130可以用於決定當第二發送器120完成發送訓練序列時第一發送器110已經發送的第一RS-FEC塊中的集合的數量。
在一些實施例中,填充消隱期(blanking period)的特定模式序列可以是如USB4規範中指定的DESKEW.0有序集。
請同時參考第1圖和第3圖。第3圖示出USB系統100從一個發送器轉換為兩個發送器的實施例。當將第一RS-FEC塊310發送到USB設備150時,第一發送器110處於承諾鏈路0(committed link0,簡稱CL0)狀態以及第二發送器120處於訓練狀態。當控制器130中的LASM 140喚醒第二發送器120時,當發送器120從空閒狀態恢復時,第二發送器120將開始發送訓練序列340至USB裝置150。當第二發送器120與USB裝置150同步時,建立鏈路。
然而,根據USB4規範,第二發送器120必須與第一發送器110同步地發送RS-FEC塊。因此,第二發送器120可能需要等待,直到第一發送器110完成發送當前的第一RS-FEC塊310。當第二發送器120等待時,它可以發送特定模式序列330(例如,DESKEW.0有序集)來填充消隱期。特定模式序列330中的集合數量可以藉由從第一RS-FEC塊310中的集合總數減去第一發送器110已經發送的第一RS-FEC塊310中的集合數量來決定。
例如,每個第一RS-FEC塊310可以被定義為包括126個集合。當第二發送器120開始發送特定模式序列330時,第一發送器110當前可能正在發送第一RS-FEC塊310中的第31個集合。然後,控制器130可以決定第二發送器120需要發送特定模式序列330的95(=126-31)個集合來填充消隱期。在特定模式序列330的發送結束時,第二發送器120進入CL0狀態(即,啟動),以及第一發送器110和第二發送器120將同步發送第二RS-FEC塊320。也就是說,由第一發送器110發送的第二RS-FEC塊320必須與由第二發送器120發送的第二RS-FEC塊320對齊。因此,鏈路轉換完成。
應當注意,每個第二RS-FEC塊320包括每個第一RS-FEC塊310中的一半數量的集合。換句話說,當兩個發送器同時傳輸資料時,每個第二RS-FEC塊320包括63(=126/2)個集合。因此,第一RS-FEC塊310和第二RS-FEC塊320包含基本相同量的資料。由於這些資料現在由兩個發送機(即,發送機110和120)發送,所以傳送速率可以加倍以減少傳輸時間。
在一些實施例中,可以引入第三發送器。可以應用相同的方法來啟動第三發送器。在這種情況下,當三個發送器同時發送資料時,第三RS-FEC塊將包括42(=126/3)個集合。與單個有源發送器相比,傳送速率可以增加三倍。
第4圖示出另一實施例的USB系統400。USB系統400具有與四個鏈路耦合的控制器450。為了說明的目的,兩個鏈路可以被配置為發送器410和420,以及另外兩個鏈路可以被配置為接收器430和440。接收器430和440可以各自從USB設備470接收UNBOND集合。第一發送器410用以傳送多個第一RS-FEC塊及多個第二RS-FEC塊至USB裝置470。第二傳送器420用以傳送訓練序列,特定模式序列及多個第二RS-FEC塊。控制器450用於實現通道適配器狀態機(LASM)460,以及在接收器430接收到UNBOND集合時根據LASM 460喚醒第二發送器420。第一發送器410可以決定要由第一發送器410發送的當前RS-FEC塊是否是DESKEW塊。USB設備470可以被認為是正在與USB系統400同步的USB設備。訓練序列用於將第二發送器420與USB設備470的接收器同步。
然而,發送器和接收器的數量不限於此。發送器410或420之一可被配置為接收器,使得USB系統400將具有三個接收器和一個發送器。另一方面,接收器430或440之一可被配置為發送器,使得USB系統100將具有三個發送器和一個接收器。因此,根據USB4規範,共有4個鏈路,發送器的數量可以是1、2或3;接收器的數量也可以是1、2或3。
在一些實施例中,第一發送器410和第二發送器420均包括有序集(ordered set,簡稱OS)生成器和訓練序列(training sequence,簡稱TS)生成器。OS生成器用來產生多個第一RS-FEC塊以及多個第二RS-FEC塊,以及TS生成器用來產生訓練序列。
LASM 460的功能與LASM 140類似。這裡不再重複描述。
第5圖示出USB系統400實現的鏈路轉換的方法500的流程圖。方法500特別適用於發送器的數量增加的場景,即接收器已切換到第二發送器420的場景。方法500包括以下步驟:
S502: 第一發送器410發送多個第一RS-FEC塊;
S504: 接收器430接收UNBOND集合;
S506: 當接收器430接收到UNBOND集合時,控制器450根據LASM 460喚醒第二發送器420;
S508: 第二發送器420發送訓練序列;
S510: 在完成訓練序列的發送後,第二發送器420發送特定模式序列;
S512: 決定第一發送器410發送的當前RS-FEC塊是否是DESKEW塊;如果是DESKEW塊,則進行S514;如果不是,則返回S510;
S514: 第二發送器420停止發送特定模式序列;以及
S516: 第一發送器410和第二發送器420發送多個第二RS-FEC塊。
第6圖和以下相關段落描述方法500的具體實施方式。
在一些實施例中,第一發送器410要發送的當前RS-FEC塊是否是DESKEW塊可以由第一發送器410根據當前RS-FEC塊的邊界來決定。
請同時參考第4圖和第6圖。第6圖示出USB系統400從一個發送器轉換為兩個發送器的實施例。當第一發送器410在CL0狀態下發送第一RS-FEC塊610時,接收器430接收UNBOND集合。UNBOND集合是用於LASM 460喚醒第二發送器420的訊號。一旦第二發送器420喚醒以及根據LASM 460進入訓練狀態,第二發送器420將開始發送訓練序列640。當第二發送器420與USB裝置470的接收器同步時,第二發送器420完成發送訓練序列640以及開始發送特定模式序列630(例如,DESKEW.0有序集)。此時,第一發送器410可以準備發送第二RS-FEC塊620。同時,第一發送器410可以主動地監視和檢測由第一發送器410發送的第二RS-FEC塊620中的第一塊(即,DESKEW塊)的邊界。應當注意,DESKEW塊與USB4規範中的DESKEW.0有序集不同。在該實施例中,DESKEW是第二RS-FEC塊620中的第一塊的封包的名稱。相反,RS-FEC描述了傳輸中的塊的編碼方案。
當在第一發送器410的隊列中檢測到DESKEW塊的邊界時,第二發送器420將進入CL0狀態以及與第一發送器410同步地發送DESKEW塊。即,DESKEW塊的邊界塊已對齊。換言之,第一發送器410和第二發送器420將同步發送DESKEW塊和隨後的第二RS-FEC塊620。至此,鏈路轉換完成。
在一些實施例中,第一發送器410可以使用RS-FEC塊的索引號來決定要發送的下一個RS-FEC塊是否是DESKEW塊。然而,也包括其他判斷方法,本發明不限於此。
在一些實施例中,當僅單個發送器發送資料時,第一RS-FEC塊610可以被定義為包括126個集合。當兩個發送器同時發送資料時,第二RS-FEC塊620可以包括63(=126/2)個集合。
在一些實施例中,第三發送器可被引入。可以應用與上述相同的方法來啟動第三發送器。在這種情況下,當三個發送器同時發送資料時,第三RS-FEC塊將包括42(=126/3)個集合。與單個有源發送器相比,傳送速率可以增加三倍。
結合本文公開的實現方式描述的各種說明性組件、邏輯、邏輯塊、模組、電路、操作和演算法過程可以被實現為電子硬體、韌體、軟體或者硬體、韌體或軟體的組合,包括本說明書中公開的結構及其結構等同物。硬體、韌體和軟體的可互換性已經在功能方面被一般性地描述,以及在上述的各種說明性組件、塊、模組、電路和過程中被示出。此類功能是否以硬體、韌體或軟體來實現取決於特定應用以及對整個系統施加的設計約束。
用於實現結合本文公開的方面描述的各種說明性組件、邏輯、邏輯塊、模組和電路的硬體和資料處理裝置可以用通用單晶片處理器或多晶片來實現或執行。處理器、數位訊號處理器(digital signal processor,簡稱DSP)、專用積體電路(application specific integrated circuit,簡稱ASIC)、現場可程式設計閘陣列(field programmble gate array,簡稱FPGA)或其他可程式設計邏輯器件(programmable logic device,簡稱PLD)、離散門或電晶體邏輯、離散硬體組件或其任一組合,旨在執行此處描述的功能。通用處理器可以是微處理器,或者任一傳統的處理器、控制器、微控制器或狀態機。處理器還可以被實現為計算設備的組合,例如DSP和微處理器的組合、多個微處理器、與DSP核結合的一個或多個微處理器、或任一其他這樣的配置。在一些實施方式中,特定處理、操作和方法可以由特定於給定功能的電路來執行。
在本文描述的各種實施方式的描述中使用的術語僅是為了描述特定實施方式的目的並且不旨在進行限制。如在各種所描述的實施方式和所附申請專利範圍的描述中所使用的,單數形式“一”、“一個”和“該”也旨在包括複數形式,除非上下文明確地另有指示。還應當理解,本文所使用的術語“和/或”是指並涵蓋一個或多個相關列出專案的任一和所有可能的組合。還應當理解,術語“包括”、“包含”、“包含”和/或“包含”當用於本說明書中時,指定所陳述的特徵、整數、步驟、操作、組件和/或組件的存在,但不排除一個或多個其他特徵、整體、步驟、操作、元素、組件和/或其組合的存在或添加。
此外,在說明書和申請專利範圍中,術語“耦合”和“連接”以及它們的派生詞可被使用。在一些實施例中,“連接”可以用於指示兩個或更多個元素彼此直接物理或電接觸。 “耦合”可以意味著兩個或多個元素直接物理或電接觸。然而,“耦合”也可以意味著兩個或多個元素可以不彼此直接接觸,但仍然可以彼此協作或交互。
如上所述,在一些方面,本說明書中描述的主題的實現可以被實現為軟體。例如,本文公開的組件的各種功能或者本文公開的方法、操作、過程或演算法的各個塊或步驟可以被實現為一個或多個電腦程式的一個或多個模組。這樣的電腦程式可以包括編碼在一個或多個有形處理器可讀或電腦可讀存儲介質上的非暫時性處理器可執行或電腦可執行指令,用於由包括本文描述的設備的組件的資料處理裝置執行或控制其操作。作為示例而非限制,這樣的存儲介質可以包括RAM、ROM、EEPROM、CD-ROM或其他光碟存儲、磁片存儲或其他磁存放裝置、或可用於以指令或資料結構的形式存儲程式碼的任一其他介質。上述的組合也應包含在存儲介質的範圍內。
對本公開中描述的實施方式的各種修改對於本領域普通技術人員來說是顯而易見的,並且本文中定義的一般原理可以應用於其他實施方式而不脫離本公開的精神或範圍。因此,申請專利範圍並不旨在限於本文所示的實施方式,而是應符合與本公開、本文公開的原理和新穎特徵一致的最寬範圍。
另外,在本說明書中在單獨的實現方式的上下文中描述的各種特徵也可以在單個實現方式中組合地實現。相反,在單個實現的上下文中描述的各種特徵也可以單獨地在多個實現中或者以任一合適的子組合來實現。因此,雖然特徵可能在上面被描述為在特定組合中起作用,以及甚至最初聲明,但是在一些情況下可以從所要求保護的組合中刪除來自所要求保護的組合的一個或多個特徵,以及所要求保護的組合可以針對子組合或子組合的變體。
類似地,雖然在附圖中以特定順序描繪了操作,但這不應被理解為要求以所示的特定順序或連續的順序執行此類操作,或者執行所有所示的操作,以實現期望的結果。此外,附圖可以以流程圖的形式示意性地描繪另一個示例過程。然而,未描繪的其他操作可以併入示意性示出的示例過程中。例如,可以在任一所示操作之前、之後、同時或之間執行一個或多個額外操作。在特定情況下,多工處理和並行處理可能是有利的。此外,所描述的實現中的各種系統組件的分離不應該被理解為在所有實現中都需要這樣的分離,以及應該理解的是,所描述的程式組件和系統通常可以集成在一起在單個軟體產品中或者打包成多個軟體產品。另外,其他實施方式也在所附申請專利範圍內。在一些情況下,申請專利範圍中記載的動作可以以不同的順序執行以及仍然實現期望的結果。
本領域技術人員將容易地觀察到,在保留本發明的教導的同時,可以對裝置和方法進行多種修改和改變。因此,上述公開應當被解釋為僅受申請專利範圍的範圍和界限限制。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:USB系統
110,120,410,420:發送器
130,140,430,440:接收器
170,470:USB設備
200,500:方法
S202~S210,S502~S516:步驟
310,610:第一RS-FEC塊
320,620:第二RS-FEC塊
330:特定模式序列
400:USB系統
450:控制器
460:通道適配器狀態機
630:特定模式序列
640:訓練序列
第1圖示出本發明實施例的USB系統。
第2圖示出由第1圖的USB系統實現的鏈路轉換方法的流程圖。
第3圖示出第1圖的USB系統從一個發送器轉換為兩個發送器的實施例。
第4圖示出本發明另一實施例的USB系統的示意圖。
第5圖示出由第4圖的USB系統實現的鏈路轉換方法的流程圖。
第6圖概念性地示出第4圖的USB系統從一個發送器轉換為兩個發送器的實施例。
200:方法
S202~S210:步驟
Claims (20)
- 一種通用序列匯流排設備中的鏈路轉換方法,該方法包括: 由一第一發送器發送多個第一裡德所羅門前向糾錯碼塊; 藉由一接收器接收一啟動訊號; 當該接收器接收到該啟動訊號時,根據通道適配器狀態機啟動一第二發送器; 由該第二發送器發送訓練序列; 在發送完該訓練序列後由該第二發送器發送一特定模式序列; 決定由該第一發送器發送的一當前裡德所羅門前向糾錯碼塊是否是一時序校正(DESKEW)塊; 如果決定該當前裡德所羅門前向糾錯碼塊是該DESKEW塊,則停止發送該特定模式序列;以及 由該第一發送器和該第二發送器發送多個第二裡德所羅門前向糾錯碼塊。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,決定該第一發送器發送的該當前裡德所羅門前向糾錯碼塊是否是該DESKEW塊藉由檢測該當前裡德所羅門前向糾錯碼塊的一邊界來進行。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,該等第二裡德所羅門前向糾錯碼塊由該第一發送器和該第二發送器同時發送。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,當該第一發送器處於一承諾鏈路0狀態時,該等第一裡德所羅門前向糾錯碼塊被發送,以及當該第一發送器和該第二發送器處於該承諾鏈路0狀態時,該等第二裡德所羅門前向糾錯碼塊被發送。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,當該第二發送器處於一訓練狀態時發送該訓練序列。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,該等第二裡德所羅門前向糾錯碼塊的序列中的一第一塊是該DESKEW塊。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,當該第二發送器從空閒狀態喚醒時,該第二發送器開始發送該訓練序列。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,該訓練序列使該第二發送器與另一通用序列匯流排設備的一接收器同步。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,該第一發送器和該第二發送器中的每個發送器包括: 一有序集生成器,被配置為生成該等第一裡德所羅門前向糾錯碼塊和該等第二裡德所羅門前向糾錯碼塊;以及 一訓練序列生成器,被配置為生成該訓練序列。
- 如請求項1所述之通用序列匯流排設備中的鏈路轉換方法,其中,該第一發送器和該第二發送器由該通道適配器狀態機引導改變狀態。
- 一種通用序列匯流排設備,包括: 一接收器,被配置為接收一啟動訊號; 一第一發送器,被配置為發送多個第一裡德所羅門前向糾錯碼塊和多個第二裡德所羅門前向糾錯碼塊; 一第二發送器,被配置為發送一訓練序列、一特定模式序列和多個第二裡德所羅門前向糾錯碼塊;以及 一控制器,耦合於該接收器,該第一發送器和該第二發送器,以及被配置為: 實現一通道適配器狀態機;以及 當該接收器接收到該啟動訊號時,由該通道適配器狀態機喚醒該第二發送器; 其中,該第一發送器決定該第一發送器發送的一當前裡德所羅門前向糾錯碼塊是否是一DESKEW塊。
- 如請求項11所述之通用序列匯流排設備,其中,決定該第一發送器發送的該當前裡德所羅門前向糾錯碼塊是否是該DESKEW塊藉由檢測該當前裡德所羅門前向糾錯碼塊的一邊界來進行。
- 如請求項11所述之通用序列匯流排設備,其中,該等第二裡德所羅門前向糾錯碼塊由該第一發送器和該第二發送器同時發送。
- 如請求項11所述之通用序列匯流排設備,其中,當該第一發送器處於一承諾鏈路0狀態時,該等第一裡德所羅門前向糾錯碼塊被發送,以及當該第一發送器和該第二發送器處於該承諾鏈路0狀態時,該等第二裡德所羅門前向糾錯碼塊被發送。
- 如請求項11所述之通用序列匯流排設備,其中,當該第二發送器處於一訓練狀態時發送該訓練序列。
- 如請求項11所述之通用序列匯流排設備,其中,該等第二裡德所羅門前向糾錯碼塊的序列中的一第一塊是該DESKEW塊。
- 如請求項11所述之通用序列匯流排設備,其中,當該第二發送器從空閒狀態喚醒時,該第二發送器開始發送該訓練序列。
- 如請求項11所述之通用序列匯流排設備,其中,該訓練序列使該第二發送器與另一通用序列匯流排設備的一接收器同步。
- 如請求項11所述之通用序列匯流排設備,其中,該第一發送器和該第二發送器中的每個發送器包括: 一有序集生成器,被配置為生成該等第一裡德所羅門前向糾錯碼塊和該等第二裡德所羅門前向糾錯碼塊;以及 一訓練序列生成器,被配置為生成該訓練序列。
- 如請求項11所述之通用序列匯流排設備,其中,該第一發送器和該第二發送器由該通道適配器狀態機引導改變狀態。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US18/501,053 US12341608B2 (en) | 2023-11-03 | 2023-11-03 | Method for link transition in universal serial bus and system thereof |
| US18/501,053 | 2023-11-03 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202520084A TW202520084A (zh) | 2025-05-16 |
| TWI911625B true TWI911625B (zh) | 2026-01-11 |
Family
ID=
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20230129113A1 (en) | 2021-10-25 | 2023-04-27 | Groq, Inc. | Permission control via data redundancy in deterministic streaming system |
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20230129113A1 (en) | 2021-10-25 | 2023-04-27 | Groq, Inc. | Permission control via data redundancy in deterministic streaming system |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8549205B1 (en) | Providing a consolidated sideband communication channel between devices | |
| US8437343B1 (en) | Optimized link training and management mechanism | |
| US8737390B2 (en) | Providing a load/store communication protocol with a low power physical unit | |
| US9396152B2 (en) | Device, system and method for communication with heterogenous physical layers | |
| US9152596B2 (en) | Architected protocol for changing link operating mode | |
| TWI506446B (zh) | 計算裝置、通用序列匯流排埠以及操作通用序列匯流排的方法 | |
| WO2014004213A1 (en) | Controlling a physical link of a first protocol using an extended capability structure of a second protocol | |
| CN104321757A (zh) | 设备连接检测 | |
| TW200917048A (en) | Rate adaptation for support of full-speed USB transactions over a high-speed USB interface | |
| CN103312636A (zh) | 信息处理装置、串行通信系统和装置以及通信初始化方法 | |
| US20190220436A1 (en) | Data lane validation procedure for multilane protocols | |
| EP4550158A1 (en) | Method for link transition in universal serial bus and system thereof | |
| TWI911625B (zh) | 通用序列匯流排設備中的鏈路轉換方法及其系統 | |
| EP4550701A1 (en) | Method for link transition in universal serial bus and system thereof | |
| JP5926583B2 (ja) | 情報処理装置、シリアル通信システムおよびそれらの通信初期化の方法、並びにシリアル通信装置 | |
| US12436908B2 (en) | Method of synchronization for universal serial bus and system thereof |