TWI829079B - 半導體結構及其形成方法 - Google Patents
半導體結構及其形成方法 Download PDFInfo
- Publication number
- TWI829079B TWI829079B TW111103027A TW111103027A TWI829079B TW I829079 B TWI829079 B TW I829079B TW 111103027 A TW111103027 A TW 111103027A TW 111103027 A TW111103027 A TW 111103027A TW I829079 B TWI829079 B TW I829079B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- hole
- metallization layer
- metallization
- mentioned
- Prior art date
Links
Images
Classifications
-
- H10W20/435—
-
- H10W20/023—
-
- H10W20/0245—
-
- H10W20/0265—
-
- H10W20/056—
-
- H10W20/0698—
-
- H10W20/20—
-
- H10W20/2125—
-
- H10W20/2134—
-
- H10W20/40—
-
- H10W20/42—
-
- H10W20/484—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Manufacturing & Machinery (AREA)
Abstract
一種半導體結構,包含半導體基板以及位於主動裝置上的內連結構。內連結構包含第一層、位於第一層上的第二層、位於第二層上的第三層、以及位於第三層上的第四層。第一穿孔延伸穿過半導體基板、第一層以及第二層。第二穿孔延伸穿過第三層以及第四層,且第二穿孔的底面接觸第一穿孔的頂面。
Description
本發明係有關於半導體結構,特別是有關於半導體結構的穿孔及其形成方法。
由於許多電子元件(例如,電晶體、二極體、電阻器、電容器、等等)的整合密度的不斷改善,半導體產業正面臨迅速的成長。大致上而言,整合密度的改善源自於最小特徵尺寸的不斷地縮減,這允許更多元件被整合進一個給定的區域。隨著縮小電子裝置的需求增加,更小半導體裸晶片(die)及其之更有創意的製程技術的需求便浮現了。
在一範例樣態中,提供一種半導體結構,包含半導體基板,半導體基板具有第一側以及相對於第一側的第二側;主動裝置,位於半導體基板的第一側;內連結構,位於半導體基板上,內連結構位於主動裝置上,內連結構包含第一金屬化層、位於第一金屬化層上的第二金屬化層、位於第二金屬化層上的第三金屬化層、以及位於第三金屬化層上的第四金屬化層;第一穿孔,延
伸穿過半導體基板,第一穿孔延伸穿過第一金屬化層以及第二金屬化層;以及第二穿孔,位於內連結構,第二穿孔延伸穿過第三金屬化層以及第四金屬化層,第二穿孔的底面接觸第一穿孔的頂面。
在另一個範例樣態中,提供一種半導體結構,包含電晶體,在基板上;第一介電層,在電晶體上;第一金屬化層,在第一介電層上;第二金屬化層,在第一金屬化層上;第一穿孔,延伸穿過第二金屬化層、第一金屬化層、第一介電層、以及基板;第三金屬化層,在第二金屬化層上;第四金屬化層,在第三金屬化層上;第二穿孔,延伸穿過第四金屬化層以及第三金屬化層,第二穿孔的底面接觸第一穿孔的頂面;重分配結構,在第四金屬化層上,重分配結構包含第一重分配層以及第二重分配層;以及第三穿孔,延伸穿過第一重分配層以及第二重分配層,第三穿孔的底面接觸第二穿孔的頂面。
在另一個範例樣態中,提供一種半導體結構的形成方法,包含形成內連結構的第一部分於基板上,基板包含主動裝置,內連結構的第一部分包含第一介電層位於主動裝置上、第一金屬化層位於第一介電層上、以及第二金屬化層位於第一金屬化層上;形成第一穿孔,穿過內連結構的第一部分以及穿入基板中;形成內連結構的第二部分於內連結構的第一部分上,內連結構的第二部分包含第三金屬化層位於第二金屬化層上、以及第四金屬化層位於第三金屬化層上;以及形成第二穿孔,穿過內連結構的第二部分,第二穿孔接觸第一穿孔。
50:半導體結構
50A,50B:裝置區
51:切割道
60:半導體基板
62:裝置
64:層間介電層
66:接點插塞
68:內連結構
72,74,76,82:介電絕緣層
100,101:區域
102,104,106:穿孔
102A:襯墊層
102B,104A:阻障層
102C:第一導電材料
104B:第二導電材料
110:多穿孔
122:絕緣層
126:金屬化圖案
128:重分配層
130:重分配結構
132,232:凸塊下冶金
134,234:導電連接器
150:半導體裸晶片
200:避開區
D1:距離
H1,H2,H3:高度
L1,L2,L3,LX:導線
M1,M2,M3,MX:金屬化層
T1,T2,T3:厚度
V2,V3,VX:導孔
W1,W2,W3,W4,W5,W6:寬度
α1,α2,α3:錐角
本揭露的各項層面在以下的實施方式搭配附帶的圖示一同閱讀
會有最好的理解。需要強調的是,依據產業的標準慣例,許多特徵並沒有按比例描繪而僅為描繪性的目的。事實上,為了討論的清晰度,許多特徵的尺寸可為任意的增加或縮減。
第1圖、第2圖、第3A圖、第3B圖、第4圖、第5A圖、第5B圖、第6圖、第7A圖、第8圖、以及第9圖根據一些實施例,為形成半導體結構的製程當中的中階操作的剖面圖。
第3C圖、第3D圖、第3E圖、第3F圖、以及第7B圖根據根據一些實施例,為穿孔的俯視圖。
第10圖根據一些實施例,為半導體裸晶片的剖面圖。
以下揭露內容提供了用於實施所提供標的之不同特徵的許多不同實施例或實例。以下所描述之部件和佈置等的特定實例,用以簡化本揭露內容。當然,其僅為實例而非用於限定揭露。例如,以下描述中在第二特徵部件上方或之上形成第一特徵部件,可以包括第一特徵部件和第二特徵部件形成為直接接觸的實施例,亦可以包括在第一特徵部件與第二特徵部件之間形成其他特徵部件,使得第一特徵部件和第二特徵部件不直接接觸的實施例。另外,本揭露在各種實例中重複使用參考數字及/或字母。該重複使用是為了簡單和清楚的目的,本身並不代表所論述的各種實施例及/或配置之間的關係。
進一步而言,例如“之下”,“下部”,“下方”,“上部”,“上方”等等空間上相對關係的用語,在此是為了描述便利性,用以使本揭露更容易地描述圖式中一個元件或者特徵部件與另一元件或者特徵部件間的關係。空間相對
性用語在除了涵蓋裝置在圖式所描述的方位外,亦涵蓋在操作當中或使用當中的裝置的不同方位。設備可以以其他方式方位(旋轉90度或在其他方向上),並且可以類似地相應解釋在此使用的空間相對性描述詞。
根據一些實施例,形成半導體裸晶片(semiconductor die)或者晶圓,並且形成穿過裸晶片或者晶圓的複數個穿孔,每個穿孔包含複數個垂直對準的穿孔。穿孔可被用以允許複數個裸晶片的堆疊以形成三維封裝或者三維積體電路(3DICs)。藉由利用複數個垂直對準的穿孔,可縮小每個穿孔的高寬比(aspect ratio)。基於此,可使用具有較小寬度的穿孔,其提供給一些結構(例如主動與被動裝置以及內連結構與重分配層之中的導線以及導孔)更多空間。
第1圖根據一些實施例,為半導體結構50的剖面圖。提供半導體基板60。半導體基板60可為經過摻雜或著未經摻雜的矽(silicon)、或者絕緣層上矽(semiconductor-on-insulator)基板的主動層。半導體基板60可包含其他半導體材料,例如鍺(germanium);化合物半導體,包含碳化矽(silicon carbide)、砷化鎵(gallium arsenic)、磷化鎵(gallium phosphide)、氮化鎵(gallium nitride)、磷化銦(indium phosphide)、砷化銦(indium arsenide)、及/或銻化銦(indium antimonide);合金半導體,包含矽鍺(SiGe)、磷砷化鎵(GaAsP)、砷化鋁銦(AlInAs)、砷化鋁鎵(AlGaAs)、砷化銦鎵(GaInAs)、磷化銦鎵(GaInP)、及/或磷砷銦鎵(GaInAsP);或者前述的組合。可以利用其他的基板,例如多層或者梯度(gradient)基板。
裝置62形成於半導體基板60的主動表面。用於說明目的,第1圖描繪電晶體,但裝置62可為其他主動裝置或者被動裝置。例如,電子元件可為以任何合適的形成方法所形成的電晶體、二極體、電容器、電阻值、或者類似的電子元件。裝置62可被內連,以形成例如在半導體結構50上的記憶體裝置或
者邏輯裝置。
一個或者多個層間介電(inter-layer dielectric;ILD)層64形成於半導體基板60上,而電性導電特徵部件(例如接點插塞(contact plugs)66)係實體/物理上以及電性耦接至裝置62。層間介電層64可由任何合適的介電材料所形成,例如,如氧化矽(silicon oxide)、磷矽酸鹽玻璃(phosphosilicate glass;PSG)、硼矽酸玻璃(borosilicate glass;BSG)、硼矽酸玻璃(boron-doped phosphosilicate glass;BPSG)、或者類似的氧化物;氮化矽(silicon nitride)、或者類似的氮化物。層間介電層可由任何合適的方法所形成,例如化學氣相沉積(CVD)、物理氣相沉積(physical vapor deposition;PVD)、原子層沉積(ALD)、電漿增強型原子層沉積(PEALD)、電漿增強化學氣相沉積(PECVD)、次常壓化學氣相沉積(SACVD)、可流動化學氣相沉積(FCVD)、旋轉塗布(spin-on)、及/或類似的方法、或者前述的組合。在層間介電層之中的電性導電特徵部件可由任何合適的方法所形成,例如沉積、鑲嵌(damascene)(例如,單一鑲嵌、雙鑲嵌、等等)、類似的方法、或者前述的組合。
在第2圖中,內連結構68的金屬化層M1以及金屬化層M2(以下所見,第4圖)形成於半導體基板60之上,例如,在層間介電層64之上。內連結構68內連(interconnect)裝置62以形成積體電路。金屬化層(例如,金屬化層M1以及金屬化層M2)包含嵌入介電絕緣(intermetal dielectric;IMD)層(例如,介電絕緣層72以及介電絕緣層74)之中的導孔以及導線。除了在許多導電元件之間提供絕緣,介電絕緣層可包含一個或者多個介電蝕刻停止層(未單獨繪出)以控制在介電絕緣層中形成開口的蝕刻製程。一般而言,導孔垂直傳導電流,並且被用以電性連接位於垂直相鄰的層位的導電特徵部件,其中導線側向傳導電流,並且被用
以在一個層位當中分配電子訊號以及電源。
雖然在第2圖中描繪兩個金屬化層,應該注意可以形成更多或者更少金屬化層。每個金屬化層M1以及金屬化層M2包含在介電層之中的金屬化圖案。金屬化圖案電性耦接至半導體基板60的裝置62,且分別包含在一個或者多個介電絕緣層之中所形成的導線L1以及導線L2(亦稱金屬線L1以及金屬線L2)以及導孔V2。內連結構68可由鑲嵌製程所形成,例如單一鑲嵌製程、雙鑲嵌製程、或者類似的製程。在根據第2圖所描繪的實施例中,導線L1將接點插塞66連接至導孔V2,並且在隨後的層位,導孔將位於導孔的一個層位之下的導線連接至導孔上方的導線(例如,可由一個導孔連接一對導線)。一些實施例可以採用不同的連接方式。例如,導孔可位於接點插塞66以及導線L1之間的金屬化層M1之中。在一些實施例中,接點插塞66在形成金屬化層M1時形成且穿過層間介電層64。
依舊參考第2圖,可利用例如鑲嵌製程流形成金屬化層M1。首先,用以形成介電絕緣層72的介電堆疊可利用層間介電層64的描述中所列的一個或者多個介電材料(參見上方,第1圖)進行沉積。沉積介電絕緣層72的介電堆疊所使用的技術可與形成層間介電層64所使用的技術相同或者類似。
可利用合適的微影技術以及蝕刻技術(例如採用碳氟化合物化學成分的非等向性反應式離子蝕刻(RIE))以圖案化介電絕緣層72,以形成導線的開口。可沉積許多導電材料以填充溝槽,形成金屬化層M1的導線L1。例如,開口可首先以一個或者多個襯墊層(liner)所內襯(lined),並接著以導電填充層所填充。導電擴散阻障襯墊層可形成於溝槽的側壁以及底面之上。可由平坦化製程(例如,化學機械研磨;CMP)移除任何在介電絕緣層72之上且在開口之外的多餘的導電材料,從而形成頂面,包含實質上與導線L1的導電區共面的介電絕緣層72
的介電區。如第2圖所描繪,平坦化操作完成包含鑲嵌於介電絕緣層72的導線L1的金屬化層M1的製程。
依舊參考第2圖,可利用例如雙鑲嵌製程流在金屬化層M1上形成金屬化層M2。首先,形成介電絕緣層74所利用的介電堆疊係利用上方所描繪的對應於介電絕緣層72的類似材料以及方法所形成。接著,利用合適的微影技術以及蝕刻技術在介電絕緣層74之中形成導孔以及導線的開口。導孔的開口可為延伸穿過介電絕緣層74的垂直孔以曝露導線L1的頂部導電表面,而導線的開口可為形成於介電絕緣層74的上方部分之中的縱向溝槽。可利用導孔優先(via-first)製程或者導孔置後(via-last)製程其中之一形成開口。
可沉積許多導電材料以填充孔以及溝槽,以形成金屬化層M2的導孔V2以及導線L2。可利用以上所述對於導線L1的類似材料以及方法形成導孔V2以及導線L2。可由平坦化製程(例如,化學機械研磨)移除任何在介電絕緣層74之上且在開口之外的多餘的導電材料,從而形成頂面,包含實質上與金屬化層M2的導電區共面的介電絕緣層74的介電區。如第2圖所描繪,平坦化操作將導孔V2以及導線L2鑲嵌至介電絕緣層74。
雖然描繪了裝置62的範例以及與電子裝置形成連接的內連結構的範例,可以理解在本領域具有通常技藝的人員能注意上述的範例僅為描繪性的目的,以更進一步解釋本實施例的應用,且並不旨在以任何形式限制本實施例。
在第3A圖以及第3B圖中,形成穿孔102穿過金屬化層M2以及金屬化層M1、層間介電層64,並且延伸至半導體基板60之中。第3B圖描繪在第3A圖中所展示的區域100的詳細視圖。穿孔102可被用為後續附著於半導體結構50
的裝置的電性連接。當導線L1、導線L2以及導孔V2為了半導體結構50當中的元件內連,而形成於單一金屬化層,穿孔102為了形成於半導體結構50之外的元件的電性連接,而形成穿過複數個金屬化層。為了描繪性的目的,第3A圖描繪穿孔102延伸穿過兩個金屬化層(例如金屬化層M1以及金屬化層M2)。在一些實施例中,在形成更多或者更少金屬化層之後形成穿孔102,例如在形成金屬化層M4至金屬化層M1之後形成穿孔102或者在形成金屬化層M1之後形成穿孔102。可以形成穿孔102穿過任何合適數量的金屬化層。
作為形成穿孔102的一個範例,可以形成凹陷(recesses)穿過金屬化層M2、金屬化層M1、層間介電層64、以及進入半導體基板60之中。可以由對金屬化層M2之上的合適的光阻(未圖示)進行施加、曝露、以及顯影以定義出理想的穿孔圖案。可以利用一個或者多個蝕刻製程以移除被曝露至理想的深度的金屬化層M2、金屬化層M1、層間介電層64、以及進入半導體基板60的部分。亦可利用其他的技術,例如磨製(milling)、雷射技術、前述的組合、及/或類似的技術。所形成的凹陷可以延伸進入半導體基板60之中至少超過在半導體基板60之內及/或半導體基板60之上所形成的裝置62。在一些實施例中,凹陷所延伸的深度大於半導體基板60的最終理想高度。
一旦在半導體基板60之中形成凹陷後,在一些實施例中,凹陷以第3B圖中所描繪的襯墊層102A所內襯。襯墊層102A可為例如四乙氧基矽烷(tetraethylorthosilicate;TEOS)或者氮化矽所形成的氧化物,雖然可以利用任何合適的介電材料。襯墊層102A可利用電漿增強化學氣相沉積(PECVD)製程所形成,雖然亦可以利用其他合適的製程,例如物理氣相沉積或者熱製程。襯墊層102A可具有在5奈米至500奈米的範圍內的厚度T1。
一旦襯墊層102A沿著凹陷的側壁以及底部形成後,可在凹陷中順應性地(conformally)沉積阻障層102B,例如由化學氣相沉積、原子層沉積(ALD)、物理氣相沉積(PVD)、熱氧化、類似的沉積製程、或者前述的組合所沉積。阻障層102B可由氧化物、氮化物、或者氮氧化物,例如氮化鈦(titanium nitride)、氮氧化鈦(titanium oxynitride)、氮化鉭(tantalum nitride)、氮氧化鉭(tantalum oxynitride)、氮化鎢(tungsten nitride)、前述的組合、及/或類似的材料所形成。然而,亦可以利用阻障層102B的任何合適的材料。在一些實施例中,阻障層102B沿著凹陷的側壁以及底部直接形成。阻障層102B可具有在5奈米至500奈米的範圍內的厚度T2。
在形成阻障層102B之後,剩餘的凹陷可填充第一導電材料102C。第一導電材料102C可包含銅(copper)、鎢(tungsten)、鈷(cobalt)、鋁(aluminum)、銀(silver)、金(gold)、合金、摻雜的多晶矽、類似的材料、或者前述的組合。第一導電材料102C可由沉積或者將銅電鍍於種子層(未圖示)上,填充以及過度填滿凹陷。然而,可利用任何合適的製程,例如化學氣相沉積、物理氣相沉積、或者類似的製程。一旦填充凹陷之後,在凹陷之外的多餘的襯墊層102A、阻障層102B、種子層、以及第一導電材料102C可透過例如化學機械研磨(CMP)的平坦化製程所移除,雖然可利用任何合適的移除製程。第一導電材料102C、阻障層102B、以及襯墊層102A的多餘部分利用例如化學機械研磨(CMP)從金屬化層M2的表面所移除。襯墊層102A、阻障層102B、以及第一導電材料102C的剩餘部分形成穿孔102。在一些實施例中,襯墊層102A為從穿孔102延伸至穿孔102的頂面的單一且連續的材料,而阻障層102B為覆蓋襯墊層102A的側壁至穿孔102的頂面的單一且連續的材料。
在根據第3A圖所描繪的一些實施例中,在半導體基板60的背側上穿孔102還沒有被曝露。穿孔102反而是埋在半導體基板60之中。如以下將以更詳細的細節作說明,穿孔102將在後續的製程中在半導體基板60曝露。在其他實施例中,形成穿孔102穿過半導體基板60。穿孔102可為在2微米至15微米的範圍內的高度H1所形成。穿孔102的側壁可為錐形的(tapered)。
穿孔102的上方表面可以在0.2微米至3微米的範圍內的寬度W1所形成,其藉由為例如在半導體基板60以及金屬化層之中的導線以及導孔之中以及之上的結構(例如主動裝置以及被動裝置)提供更多空間可具有優勢。形成寬度W1小於0.2微米的穿孔102基於具有高的高寬比而可能具劣勢,其導向不良的填充以及較差的裝置效能。形成寬度W1大於3微米的穿孔102基於為主動裝置、被動裝置、導線、以及導孔減少可用的空間而可能具劣勢。穿孔102的下方表面可在0.1微米至2.5微米的範圍內的寬度W2所形成。穿孔102可具有在60度至89度的範圍內的錐角α1。
第3C圖至第3F圖根據一些實施例,為穿孔102的許多俯視圖。第3C圖描繪在俯視角度具有圓形形狀的穿孔102,第3D圖描繪在俯視角度具有正方形形狀的穿孔102,第3E圖描繪在俯視角度具有六角形形狀的穿孔102,以及第3D圖描繪在俯視角度具有八角形形狀的穿孔102。然而,穿孔102可以利用任何合適的形狀。
在第4圖中,在金屬化層M2上形成額外的金屬化層M3至金屬化層MX以形成內連結構68。金屬化層MX代表第X個金屬化層,金屬化層M3以及金屬化層MX之間的金屬化層為了簡化繪圖而以刪節號表示。可以在內連結構68之中形成任何合適的金屬化層數量,例如四個至二十個金屬化層。金屬化層M3
分別包含介電絕緣層76、導孔V3、以及導線L3,而金屬化層MX包含介電絕緣層82、導孔VX、以及導線LX。上述對應於第2圖的金屬化層M2的背景的材料以及製程技術可被用以形成金屬化層M3至金屬化層MX。
在第5A圖中,形成穿孔104穿過金屬化層MX至金屬化層M3以電性接觸穿孔102。根據一些實施例,第5B圖描繪如第5A圖所展示的區域101的詳細示意圖。穿孔104可與穿孔102一起用於電性連接後續附著於半導體結構50的裝置。可利用上述對應於第3A圖的穿孔102的相似的製程技術形成穿孔104的凹陷。一旦形成穿過金屬化層MX至金屬化層M3的凹陷後,可在凹陷中形成在圖式當中表示為阻障層104A的一個或者多個阻障層。在根據第5B圖所描繪的一些實施例中,藉由原子層沉積、化學氣相沉積、或者另一個合適的沉積技術在凹陷的側壁以及底面沉積阻障層104A。阻障層104A可為(或者包含)氮化鈦、氮化鉭、類似的材料、或者前述的組合。阻障層104A可具有在5奈米至500奈米的範圍內的厚度T3。
在形成阻障層104A之後,剩餘的凹陷可填充第二導電材料104B。可利用上述對應於第3B圖的第一導電材料102C的相似的材料以及製程技術形成第二導電材料104B。一旦填充凹陷之後,在凹陷之外的多餘的阻障層104A以及第二導電材料104B可透過例如化學機械研磨(CMP)的平坦化製程所移除,雖然可利用任何合適的移除製程。阻障層104A以及第二導電材料104B的剩餘部分形成穿孔104。在一些實施例中,阻障層104A為從穿孔104的底面延伸至穿孔104的頂面的單一且連續的材料。
穿孔104可為在2微米至15微米的範圍內的高度H2所形成。雖然形成穿孔104被描繪為穿過金屬化層MX至金屬化層M3,可以形成穿孔104穿過
任何合適數量的金屬化層。例如,形成穿孔104可能穿過兩個金屬化層(金屬化層M4以及金屬化層M3),穿過五個金屬化層(金屬化層M7至金屬化層M3),或者穿過十個金屬化層(金屬化層M12至金屬化層M3)。
穿孔102的上方表面可以在0.2微米至3微米的範圍內的寬度W3所形成,其藉由為例如在金屬化層之中的導線以及導孔提供更多空間可具有優勢。形成寬度W3小於0.2微米的穿孔104基於具有高的高寬比而可能具劣勢,其導向不良的填充以及較差的裝置效能。形成寬度W3大於3微米的穿孔104基於為導線以及導孔減少可用的空間而可能具劣勢。穿孔104的下方表面可在0.1微米至2.5微米的範圍內的寬度W4所形成。穿孔104可具有在60度至89度的範圍內的錐角α2。
在第6圖中,在內連結構68之上形成重分配結構130。重分配結構130可包含複數個重分配層128。每個重分配層128包含對應的(respective)絕緣層122以及鑲嵌於對應的絕緣層122之中的對應的金屬化圖案126(有時候稱為重分配線)。雖然在第6圖中描繪七個重分配層128,值得注意可以形成更多或者更少的重分配層。重分配層128的金屬化圖案126連接至內連結構68的導線LX。
金屬化圖案126各包含導孔及/或導線。導孔延伸穿過絕緣層122,而導線沿著絕緣層122延伸。形成金屬化圖案126的一個範例而言,在各自的下方特徵部件之上形成種子層(未描繪)。例如,當形成重分配結構130的最底層之後,種子層可形成於介電絕緣層82、導線LX、以及穿孔104之上,或者當形成重分配結構130的中階/最頂層之後,種子層可形成於對應的絕緣層122之上以及穿過對應的絕緣層122的開口之中。在一些實施例中,種子層為金屬層,其可為單一層或者包含由不同材料所形成的複數個子層的綜合層。在一些實施例
中,種子層包含鈦層以及在鈦層之上的銅層。可利用沉積製程形成種子層,例如物理氣相沉積或者類似的沉積製程。接著在種子層上形成光阻並且圖案化光阻。可由旋轉塗布或者類似的製程形成光阻並且受光線曝露以進行圖案化。光阻的圖案對應於金屬化圖案。此圖案化操作形成穿過光阻的開口以曝露種子層。在光阻的開口之中以及種子層的曝露的部分之上形成導電材料。可以由鍍層製程形成導電材料,例如電鍍或者無電式電鍍,或者類似的製程。導電材料可包含金屬或者金屬合金,例如銅、鈦、鎢、鋁、類似的金屬、或者前述的組合。接著,移除在其之上沒有形成導電材料的光阻以及種子層的部分。可由合適的灰化(ashing)或者剝除(stripping)製程,例如利用氧氣電漿或者類似的方法以移除光阻。一旦移除光阻之後,移除種子層的曝露部分,例如利用合適的蝕刻製程,如濕蝕刻或者乾蝕刻。剩餘的種子層部分以及導電材料形成重分配結構130的一個重分配層128的金屬化圖案。
在一些實施例中,絕緣層122由聚合物(polymer)形成,其可為光敏感材料,例如聚苯噁唑(PBO)、聚醯亞胺(polyimide)、基於苯環丁烯(BCB)的聚合物、或者類似的材料,且可利用微影遮罩進行圖案化。在其他實施例中,絕緣層122由例如氮化矽的氮化物;例如氧化矽、磷矽酸鹽玻璃、硼矽酸玻璃、硼矽酸玻璃的氧化物;類似的材料所形成。絕緣層122可由旋轉塗布、疊片(lamination)、化學氣相沉積、類似的製程、或者前述的組合所形成。在形成每個絕緣層122之後,接著對其圖案化以曝露下方的導電特徵部件,例如下方的金屬化圖案126的部分。可由任何合適的製程進行圖案化,例如當絕緣層122為光敏感材料時將介電材料曝露於光線,或者利用例如非等向性蝕刻進行蝕刻製程。若是絕緣層122為光敏感材料,在曝光後可以顯影絕緣層122。
描繪重分配結構130為一個範例。藉由重複或者省略上面所述的一些操作,在重分配結構130中所形成的重分配層128(各別包含各自的絕緣層122以及金屬化圖案126)可以比所描繪的重分配層128的數量更多或者更少。
在第7A圖,形成穿孔106穿過重分配結構130,以電性接觸穿孔104。穿孔106可與穿孔104以及穿孔102一起用於電性連接後續附著於半導體結構50的裝置。可利用上述對應於第5A圖的穿孔104的相似的材料以及製程技術形成穿孔106。穿孔106可為在2微米至15微米的範圍內的高度H3所形成。
穿孔106的上方表面可以在0.2微米至3微米的範圍內的寬度W5所形成,其藉由為例如在金屬化層之中的導線以及導孔提供更多空間可具有優勢。形成寬度W5小於0.2微米的穿孔106基於具有高的高寬比而可能具劣勢,其導向不良的填充以及較差的裝置效能。形成寬度W5大於3微米的穿孔106基於為金屬化圖案126的導線以及導孔減少可用的空間而可能具劣勢。穿孔106的下方表面可在0.1微米至2.5微米的範圍內的寬度W6所形成。穿孔106可具有在60度至89度的範圍內的錐角α3。
第7B圖描繪穿孔106以及重分配結構130的頂面的周圍材料的俯視圖。在一些實施例中,穿孔106被一個沒有其他導電特徵部件的避開區200所環繞,避開區200從穿孔106的外側壁延伸在0.2微米至5微米的範圍內的一個距離D1。在一些實施例中,避開區200從重分配結構130的頂面延伸至半導體基板60的底面(參見第7A圖),並且更進一步環繞與穿孔106垂直對準的穿孔102以及穿孔104,且從穿孔102以及穿孔104各自的外側壁延伸一個距離D1。避開區200除了穿孔102、穿孔104、穿孔106、及/或任何與穿孔106垂直對準的其他穿孔之外,沒有其他導電特徵部件。
在第8圖中,形成導電連接器134連接至穿孔106以及重分配結構130的金屬化圖案126。導電連接器134可被用以將穿孔106以及金屬化圖案126電性連接至外部裝置。在一些實施例中,形成凸塊下冶金(under bump metallurgies;UBMs)132於重分配結構130的絕緣層122的頂部之上,並且電性耦接至穿孔106以及金屬化圖案126。可利用與對應於以上所述的第6圖的金屬化圖案126類似的材料以及方法以形成凸塊下冶金132。在一些實施例中,凸塊下冶金132延伸至重分配結構130的頂面下方。可在凸塊下冶金132之上形成導電連接器134。在一些實施例中,沒有形成凸塊下冶金132,並且直接形成導電連接器134於穿孔106以及金屬化圖案126的頂面之上。導電連接器134可為球柵陣列(ball grid array;BGA)連接器、銲球(solder balls)、金屬柱、受控崩潰晶片連接(controlled collapse chip conection;C4)凸塊、微凸塊、化學鍍鎳鈀浸金技術(electroless nickel electroless palladium immersion gold technique;ENEPIG)所形成的凸塊、或者類似的連接器。導電連接器134可以由金屬或者金屬合金所形成,例如焊料(solder)、銅、鋁、金、鎳(nickel)、銀、鈀(palladium)、錫(tin)、類似的金屬、或者前述的組合。在一些實施例中,形成導電連接器134首先藉由透過通常使用的方法,例如蒸發(evaporation)、電鍍、印刷、焊料轉移、球形設置(ball placement)、或者類似的方法形成一層焊料。一旦形成一層焊料於結構上之後,可以執行回流(reflow)以將材料塑型成理想的凸塊形狀。在另一個實施例中,導電連接器134為由濺鍍(sputtering)、印刷、電鍍、無電式電鍍、化學氣相沉積、或者類似的製程所形成的金屬柱(例如銅柱)。金屬柱可能沒有焊料且具有實質上垂直的側壁。
在第9圖中,為了穿孔102的電性連接,形成導電連接器234於半導體基板60之上。半導體結構50被翻轉過來並且設置於一個帶子(tape)上(未圖
示)。在一些實施例中,執行半導體基板的背側的平坦化製程以曝露穿孔102。平坦化製程可為研磨(grinding)及/或化學機械研磨,以移除穿孔102的表面之上的半導體基板60的部分。然而,可以利用任何合適的製程。
在曝露穿孔102的表面之後,形成導電連接器234於半導體基板60之上並且電性耦接至穿孔102。在一些實施例中,形成凸塊下冶金232於半導體基板60之上並且電性耦接至穿孔102以及金屬化圖案126。可利用上述對應於第6圖的金屬化圖案126的類似的材料以及方法以形成凸塊下冶金232。可利用上述對應於第8圖的導電連接器134的類似的材料以及方法以形成導電連接器234於凸塊下冶金232之上。
接著執行分離(singulation)製程,藉由沿著例如裝置區50A以及相鄰的裝置區(例如裝置區50B)之間的切割道51進行切割(sawing)。此切割將裝置區50A從相鄰的裝置區(例如裝置區50B)分離開來。由此產生的分離的半導體裸晶片150(參見以下敘述、第10圖)分別來自裝置區50A以及裝置區50B。分離製程包含切割半導體基板60、層間介電層64、內連結構68、以及重分配結構130。
第10圖描繪如上面第9圖中所描繪的從半導體結構50分離出來的半導體裸晶片150。半導體裸晶片150包含半導體基板60、層間介電層64、內連結構68、以及重分配結構130。在一些實施例中,穿孔102延伸穿過半導體基板60、層間介電層64、並且延伸進入內連結構68之中;穿孔104從穿孔102的對應的表面延伸至內連結構68以及重分配結構130之間的一個介面;以及穿孔106從穿孔104的對應的表面延伸穿過重分配結構130。因此,頭尾相連的每一組穿孔102、穿孔104、以及穿孔106形成延伸穿過半導體裸晶片150的多穿孔110。然而,多穿孔110可能包含任何合適數量的穿孔,例如兩個至五個穿孔,其中每個穿孔
通過複數個金屬化層(例如,金屬化層M1、金屬化層M2、金屬化層MX)及/或複數個重分配層(例如重分配層128),穿孔可各別通過任何合適數量的金屬化層及/或介電層。
例如,多穿孔110可能包含:第一穿孔,延伸穿過半導體基板60、層間介電層64、以及內連結構68的三個至五個金屬化層;以及第二穿孔,延伸穿過內連結構68的剩餘的金屬化層以及重分配結構130。另一個範例,多穿孔110可能包含:第一穿孔,延伸穿過半導體基板60與層間介電層64;第二穿孔,延伸穿過內連結構68的兩個至五個金屬化層;第三穿孔,延伸穿過內連結構68的額外的兩個至五個金屬化層;第四穿孔,延伸穿過內連結構68的剩餘的金屬化層以及穿過重分配結構130的兩個至四個介電層;以及第五穿孔,延伸穿過重分配結構130的剩餘的介電層。
多穿孔110可被用為較大的結構(例如三維封裝或者三維積體電路(3DICs))之中的半導體裸晶片150之中的電性連接。藉由利用包含較短的頭尾相連的穿孔,基於較短的穿孔具有改善的填充製程,可以縮小穿孔的寬度。藉由為半導體裸晶片150之中的主動裝置、被動裝置、以及其他電露提供額外的空間而可有優勢。
本發明實施例可以提供許多優勢。形成複數個穿孔穿過半導體裸晶片或者晶圓以允許複數個裸晶片的堆疊以形成三維封裝或者三維積體電路(3DICs)。可藉由利用複數個沿著相同線段形成的穿孔以縮小每個穿孔的高寬比。由於此等縮小的高寬比,填充穿孔得到改善,而允許能夠利用較小寬度的穿孔。這可以為例如主動裝置以及被動裝置、以及內連結構以及重分配層之中的導線以及導孔的結構提供更多空間。
根據一個實施例,一種半導體結構包含半導體基板,半導體基板具有第一側以及相對於第一側的第二側;主動裝置,位於半導體基板的第一側;內連結構,位於半導體基板上,內連結構位於主動裝置上,內連結構包含第一金屬化層、位於第一金屬化層上的第二金屬化層、位於第二金屬化層上的第三金屬化層、以及位於第三金屬化層上的第四金屬化層;第一穿孔,延伸穿過半導體基板,第一穿孔延伸穿過第一金屬化層以及第二金屬化層;以及第二穿孔,位於內連結構,第二穿孔延伸穿過第三金屬化層以及第四金屬化層,第二穿孔的底面接觸第一穿孔的頂面。在一些實施例中,半導體結構進一步包含位於內連結構的第三穿孔,其中第二穿孔夾設於第一穿孔以及第三穿孔之間。在一些實施例中,第二穿孔實體上接觸第三穿孔。在一些實施例中,半導體結構進一步包含在半導體基板的第二側上的第一導電連接器以及在內連結構上的第二導電連接器,第一導電連接器透過第一穿孔、第二穿孔、以及第三穿孔電性耦接至第二導電連接器。在一些實施例中,第二穿孔具有單一且連續的阻障層,從第二穿孔的頂面延伸至第二穿孔的底面。在一些實施例中,半導體結構進一步包含在第一金屬化層以及第二金屬化層之間的第三金屬化層,第一穿孔延伸穿過第三金屬化層。在一些實施例中,第一穿孔的上表面具有在0.2微米至3微米的範圍內的第一寬度。在一些實施例中,第一穿孔的下表面具有在0.1微米至2.5微米的範圍內的第二寬度。
根據另一個實施例,一種半導體結構包含電晶體,在基板上;第一介電層,在電晶體上;第一金屬化層,在第一介電層上;第二金屬化層,在第一金屬化層上;第一穿孔,延伸穿過第二金屬化層、第一金屬化層、第一介電層、以及基板;第三金屬化層,在第二金屬化層上;第四金屬化層,在第三
金屬化層上;第二穿孔,延伸穿過第四金屬化層以及第三金屬化層,第二穿孔的底面接觸第一穿孔的頂面;重分配結構,在第四金屬化層上,重分配結構包含第一重分配層以及第二重分配層;以及第三穿孔,延伸穿過第一重分配層以及第二重分配層,第三穿孔的底面接觸第二穿孔的頂面。在一些實施例中,半導體結構進一步包含在第三穿孔的頂面上的第一外部連接器。在一些實施例中,半導體結構進一步包含在第一穿孔的底面上的第二外部連接器,第二外部連接器電性耦接至第一外部連接器。在一些實施例中,環繞第三穿孔的避開區沒有其他導電特徵部件,避開區從第三穿孔的外側壁延伸至在0.2微米至5微米的範圍內的距離。在一些實施例中,第一穿孔、第二穿孔、以及第三穿孔具有在0.2微米至3為米的範圍內的寬度。
根據另一個實施例,一種半導體結構的形成方法包含形成內連結構的第一部分於基板上,基板包含主動裝置,內連結構的第一部分包含第一介電層位於主動裝置上、第一金屬化層位於第一介電層上、以及第二金屬化層位於第一金屬化層上;形成第一穿孔,穿過內連結構的第一部分以及穿入基板中;形成內連結構的第二部分於內連結構的第一部分上,內連結構的第二部分包含第三金屬化層於第二金屬化層上、以及第四金屬化層於第三金屬化層上;以及形成第二穿孔,穿過內連結構的第二部分,第二穿孔接觸第一穿孔。在一些實施例中,半導體結構的形成方法進一步包含形成重分配結構於內連結構的第二部分上,重分配結構包含第一重分配層位於第四金屬化層上以及第二重分配層位於第一重分配層上;以及形成第三穿孔,穿過第一重分配層以及第二重分配層,第三穿孔位於第二穿孔之上。在一些實施例中,半導體結構的形成方法進一步包含形成內連結構的第三部分於內連結構的第二部分上,內連結構的第三
部分包含第五金屬化層位於第四金屬化層上、以及第六金屬化層位於第五金屬化層上;以及形成第四穿孔,穿過內連結構的第三部分,第四穿孔接觸第二穿孔,第三穿孔接觸第四穿孔。在一些實施例中,半導體結構的形成方法進一步包含形成第一導電連接器於第三穿孔上。在一些實施例中,半導體結構的形成方法進一步包含形成第二導電連接器於第一穿孔上,其中第一導電連接器電性耦接至第二導電連接器。在一些實施例中,第一穿孔以及第二穿孔具有在0.2微米至3微米的範圍內的寬度。在一些實施例中,環繞第一穿孔、第二穿孔、以及第三穿孔的避開區於俯視圖中不具有其他導電特徵部件,避開區從第一穿孔的外側壁延伸在0.2微米至5微米的範圍內的距離。
前述內容概述了幾個實施例的特徵部件,使得本領域技術人員可更容易理解本揭露的態樣。本領域技術人員應該理解,他們可以容易地將本揭露用作設計的基礎或修改其他製程和結構以實現與本文介紹的實施例相同的目的和/或實現相同的優點。本領域技術人員還應該認知到,等效的構造不脫離本揭露的精神和範圍,並且在不脫離本揭露的精神和範圍的情況下,它們可以進行各種改變,替換和變更。
50:半導體結構
60:半導體基板
62:裝置
64:層間介電層
66:接點插塞
68:內連結構
72,74,76,82:介電絕緣層
101:區域
102,104:穿孔
H1,H2:高度
L1,L2,L3,LX:導線
M1,M2,M3,MX:金屬化層
V2,V3,VX:導孔
W3,W4:寬度
Claims (10)
- 一種半導體結構,包含:一半導體基板,上述半導體基板具有一第一側以及相對於上述第一側的一第二側;一主動裝置,位於上述半導體基板的上述第一側;一內連結構,位於上述半導體基板上,上述內連結構位於上述主動裝置上,上述內連結構包含一第一金屬化層、位於上述第一金屬化層上的一第二金屬化層、位於上述第二金屬化層上的一第三金屬化層、以及位於上述第三金屬化層上的一第四金屬化層;一第一穿孔,延伸穿過上述半導體基板,上述第一穿孔延伸穿過上述第一金屬化層以及上述第二金屬化層;以及一第二穿孔,位於上述內連結構,上述第二穿孔延伸穿過上述第三金屬化層以及上述第四金屬化層,上述第二穿孔的一底面接觸上述第一穿孔的一頂面。
- 如請求項1的半導體結構,進一步包含位於上述內連結構的一第三穿孔,其中上述第二穿孔夾設於上述第一穿孔以及上述第三穿孔之間,其中上述第二穿孔實體上接觸上述第三穿孔;以及在上述半導體基板的上述第二側上的一第一導電連接器以及在上述內連結構上的一第二導電連接器,上述第一導電連接器透過上述第一穿孔、上述第二穿孔、以及上述第三穿孔電性耦接至上述第二導電連接器。
- 如請求項1的半導體結構,進一步包含在上述第一金屬化層以及上述第二金屬化層之間的一第五金屬化層,上述第一穿孔延伸穿過上述第五金屬化層; 其中上述第二穿孔具有一單一且連續的阻障層,從上述第二穿孔的一頂面延伸至上述第二穿孔的一底面。
- 如請求項1的半導體結構,其中上述第一穿孔的一上表面具有在0.2微米至3微米的一範圍內的一第一寬度;其中上述第一穿孔的一下表面具有在0.1微米至2.5微米的一範圍內的一第二寬度。
- 一種半導體結構,包含:一電晶體,在一基板上;一第一介電層,在上述電晶體上;一第一金屬化層,在上述第一介電層上;一第二金屬化層,在上述第一金屬化層上;一第一穿孔,延伸穿過上述第二金屬化層、上述第一金屬化層、上述第一介電層、以及上述基板;一第三金屬化層,在上述第二金屬化層上;一第四金屬化層,在上述第三金屬化層上;一第二穿孔,延伸穿過上述第四金屬化層以及上述第三金屬化層,上述第二穿孔的一底面接觸上述第一穿孔的一頂面;一重分配結構,在上述第四金屬化層上,上述重分配結構包含一第一重分配層以及一第二重分配層;以及一第三穿孔,延伸穿過上述第一重分配層以及上述第二重分配層,上述第三穿孔的一底面接觸上述第二穿孔的一頂面。
- 如請求項5的半導體結構,進一步包含: 在上述第三穿孔的一頂面上的一第一外部連接器;以及在上述第一穿孔的一底面上的一第二外部連接器,上述第二外部連接器電性耦接至上述第一外部連接器。
- 一種半導體結構的形成方法,包含:形成一內連結構的一第一部分於一基板上,上述基板包含一主動裝置,上述內連結構的上述第一部分包含一第一介電層位於上述主動裝置上、一第一金屬化層位於上述第一介電層上、以及一第二金屬化層位於上述第一金屬化層上;形成一第一穿孔,穿過上述內連結構的上述第一部分以及穿入上述基板中;形成上述內連結構的一第二部分於上述內連結構的上述第一部分上,上述內連結構的上述第二部分包含一第三金屬化層位於上述第二金屬化層上、以及一第四金屬化層位於上述第三金屬化層上;以及形成一第二穿孔,穿過上述內連結構的上述第二部分,上述第二穿孔接觸上述第一穿孔。
- 如請求項7的半導體結構的形成方法,進一步包含:形成一重分配結構於上述內連結構的上述第二部分上,上述重分配結構包含一第一重分配層位於上述第四金屬化層上以及一第二重分配層位於上述第一重分配層上;以及形成一第三穿孔,穿過上述第一重分配層以及上述第二重分配層,上述第三穿孔位於上述第二穿孔之上。
- 如請求項8的半導體結構的形成方法,進一步包含:形成上述內連結構的一第三部分於上述內連結構的上述第二部分上,上述內連結構的上述第三部分包含一第五金屬化層位於上述第四金屬化層上、以及一 第六金屬化層位於上述第五金屬化層上;以及形成一第四穿孔,穿過上述內連結構的上述第三部分,上述第四穿孔接觸上述第二穿孔,上述第三穿孔接觸上述第四穿孔。
- 如請求項8的半導體結構的形成方法,進一步包含:形成一第一導電連接器於上述第三穿孔上;以及形成一第二導電連接器於上述第一穿孔上,其中上述第一導電連接器電性耦接至上述第二導電連接器。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202163168385P | 2021-03-31 | 2021-03-31 | |
| US63/168,385 | 2021-03-31 | ||
| US17/363,519 US11705384B2 (en) | 2021-03-31 | 2021-06-30 | Through vias of semiconductor structure and method of forming thereof |
| US17/363,519 | 2021-06-30 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202240777A TW202240777A (zh) | 2022-10-16 |
| TWI829079B true TWI829079B (zh) | 2024-01-11 |
Family
ID=82669283
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111103027A TWI829079B (zh) | 2021-03-31 | 2022-01-25 | 半導體結構及其形成方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US11705384B2 (zh) |
| CN (1) | CN114883296A (zh) |
| TW (1) | TWI829079B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11705384B2 (en) * | 2021-03-31 | 2023-07-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Through vias of semiconductor structure and method of forming thereof |
| US20250218986A1 (en) * | 2024-01-03 | 2025-07-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for forming device substrate, method for forming package structure and package structure |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150137388A1 (en) * | 2013-11-21 | 2015-05-21 | Eun-ji Kim | Semiconductor devices |
| US20180211995A1 (en) * | 2017-01-20 | 2018-07-26 | Junghoon Bak | Semiconductor memory device |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8487444B2 (en) * | 2009-03-06 | 2013-07-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Three-dimensional system-in-package architecture |
| US8797057B2 (en) | 2011-02-11 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Testing of semiconductor chips with microbumps |
| US9443783B2 (en) | 2012-06-27 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC stacking device and method of manufacture |
| US9299649B2 (en) | 2013-02-08 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US8993380B2 (en) | 2013-03-08 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for 3D IC package |
| KR102032907B1 (ko) * | 2013-04-22 | 2019-10-16 | 삼성전자주식회사 | 반도체 소자, 반도체 패키지 및 전자 시스템 |
| US9281254B2 (en) | 2014-02-13 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuit package |
| US9425126B2 (en) | 2014-05-29 | 2016-08-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy structure for chip-on-wafer-on-substrate |
| US9496189B2 (en) | 2014-06-13 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked semiconductor devices and methods of forming same |
| US9461018B1 (en) | 2015-04-17 | 2016-10-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out PoP structure with inconsecutive polymer layer |
| US9666502B2 (en) | 2015-04-17 | 2017-05-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Discrete polymer in fan-out packages |
| US9735131B2 (en) | 2015-11-10 | 2017-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-stack package-on-package structures |
| US11705384B2 (en) * | 2021-03-31 | 2023-07-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Through vias of semiconductor structure and method of forming thereof |
-
2021
- 2021-06-30 US US17/363,519 patent/US11705384B2/en active Active
-
2022
- 2022-01-25 TW TW111103027A patent/TWI829079B/zh active
- 2022-03-30 CN CN202210328974.7A patent/CN114883296A/zh active Pending
-
2023
- 2023-05-26 US US18/324,643 patent/US12266592B2/en active Active
-
2025
- 2025-03-03 US US19/068,245 patent/US20250201672A1/en active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150137388A1 (en) * | 2013-11-21 | 2015-05-21 | Eun-ji Kim | Semiconductor devices |
| US20180211995A1 (en) * | 2017-01-20 | 2018-07-26 | Junghoon Bak | Semiconductor memory device |
Also Published As
| Publication number | Publication date |
|---|---|
| US20250201672A1 (en) | 2025-06-19 |
| US20230298972A1 (en) | 2023-09-21 |
| US11705384B2 (en) | 2023-07-18 |
| CN114883296A (zh) | 2022-08-09 |
| US20220319957A1 (en) | 2022-10-06 |
| TW202240777A (zh) | 2022-10-16 |
| US12266592B2 (en) | 2025-04-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI832062B (zh) | 半導體元件以及其形成方法 | |
| US12387996B2 (en) | Through-substrate vias with improved connections | |
| US9978708B2 (en) | Wafer backside interconnect structure connected to TSVs | |
| TWI653695B (zh) | 封裝體及其形成方法 | |
| US12094925B1 (en) | Three-dimensional device structure including embedded integrated passive device and methods of making the same | |
| US11955423B2 (en) | Semiconductor device and method | |
| CN106548996A (zh) | 具有锯齿形边缘的伪金属 | |
| US20250201672A1 (en) | Through vias of semiconductor structure and method of forming thereof | |
| US20250309159A1 (en) | Shifting contact pad for reducing stress | |
| KR102745557B1 (ko) | 재배선 층과의 범프 통합 | |
| TWI831338B (zh) | 半導體結構及其形成方法 | |
| TWI817308B (zh) | 半導體裝置及其形成方法 | |
| TWI807315B (zh) | 積體電路裝置及其製造方法 | |
| US20230377968A1 (en) | Redistribution layer metallic structure and method | |
| TWI882659B (zh) | 半導體裝置及其形成方法 | |
| TW202524716A (zh) | 半導體裝置及其製造方法 | |
| TW202145382A (zh) | 半導體裝置及其形成方法 |