TWI822369B - 製造堆疊封裝式半導體封裝的方法 - Google Patents
製造堆疊封裝式半導體封裝的方法 Download PDFInfo
- Publication number
- TWI822369B TWI822369B TW111137004A TW111137004A TWI822369B TW I822369 B TWI822369 B TW I822369B TW 111137004 A TW111137004 A TW 111137004A TW 111137004 A TW111137004 A TW 111137004A TW I822369 B TWI822369 B TW I822369B
- Authority
- TW
- Taiwan
- Prior art keywords
- top side
- package
- packaging
- printed circuit
- circuit board
- Prior art date
Links
Images
Classifications
-
- H10W72/00—
-
- H10W74/014—
-
- H10W74/117—
-
- H10W90/00—
-
- H10W70/095—
-
- H10W70/60—
-
- H10W70/635—
-
- H10W72/0198—
-
- H10W72/536—
-
- H10W72/5363—
-
- H10W74/00—
-
- H10W74/019—
-
- H10W90/701—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Eyeglasses (AREA)
- Heterocyclic Carbon Compounds Containing A Hetero Ring Having Oxygen Or Sulfur (AREA)
- Light Receiving Elements (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Lasers (AREA)
- Auxiliary Devices For And Details Of Packaging Control (AREA)
Abstract
製造半導體封裝(舉例而言為堆疊封裝式半導體裝置封裝)的方法。作為非限制性範例,本揭示的多樣方面提供製造堆疊封裝式半導體封裝或其部分的高產出方法。
Description
本發明關於製造堆疊封裝式半導體封裝的方法。
目前形成多樣的半導體裝置(舉例而言包括堆疊封裝式封裝)的方法是不適當的,舉例而言導致低產出。透過習用的傳統做法與本案參考圖式而由其餘所列的揭示做比較,則熟於此技藝者將明白此種習用傳統做法的進一步限制和缺點。
本揭示的多樣方面提供製造半導體封裝(舉例而言為堆疊封裝式半導體封裝)的方法。舉非限制性範例來說,本揭示的多樣方面提供製造堆疊封裝式半導體封裝或其部分的高產出方法。
以下討論藉由提供範例而呈現了本揭示的多樣方面。此種範例是非限制性的,因此本揭示之多樣方面的範圍不應該必然受限於所提供之範例的任何特殊特徵。於以下討論,「舉例而言」、「例如」、「範例性」等詞是非限制性的,並且一般而言與「舉例來說而無限制」、「舉例而言且無限制」和類似者同義。
如在此所用,「和∕或」意謂由「和∕或」結合所列的項目當中任一或更多者。舉例來說,「x和∕或y」意謂三元素組{(x)、(y)、(x,y)}當中的任一元素。換言之,「x和∕或y」意謂「x和y當中一或二者」。舉另一例來說,「x、y和∕或z」意謂七元素組{(x)、(y)、(z)、(x,y)、(x,z)、(y,z)、(x,y,z)}當中的任一元素。換言之,「x、y和∕或z」意謂「x、y和z當中一或更多者」。
在此所用的辭彙只是為了描述特殊的範例,並且不打算限制本揭示。如在此所用,單數形式打算也包括複數形式,除非上下文明確另有所指。將進一步了解「包括」、「包含」、「含有」、「具有」、「擁有」、「有」和類似的詞當用於本說明書時指定存在了所述的特色、事物、步驟、操作、元素和∕或元件,但不排除存在或添加了一或更多個其他的特色、事物、步驟、操作、元素、元件和∕或其群組。
將了解雖然第一、第二……等詞可以在此用於描述多樣的元件,但是這些元件不應該受限於這些詞。這些詞只是用來區分某一元件與另一元件。因此,舉例而言,以下討論的第一元件、第一構件或第一區段或可稱為第二元件、第二元件或第二區段,而不偏離本揭示的教導。類似而言,多樣的空間用語(譬如「上」、「下」、「側」和類似者)可以用於以相對方式來區分某一元件與另一元件。然而,應該了解元件可以採取不同的方式來指向;舉例而言半導體裝置可以轉向側邊,如此則其「頂面」面向水平方向並且其「側面」面向垂直方向,而不偏離本揭示的教導。附帶而言,「在……之上」一詞將在本文件中用於意謂「在……之上」和「直接在……之上」(例如沒有中介層)二者。
於圖式,多樣的尺度(例如層厚度、寬度……)可以為了清楚示範而有所誇大。附帶而言,多樣範例的討論都利用相同的參考數字來指稱相同的元件。
本揭示的多樣方面提供製造半導體裝置封裝(例如所謂的堆疊封裝(package-on-package,PoP)式封裝)的方法和所得的半導體裝置封裝,其可以增加封裝的製造產出。
本揭示一般而言但非專門關於製造堆疊封裝(PoP)式半導體裝置封裝的方法。舉例而言,本揭示的多樣方面關於製造新穎之PoP封裝的方法,其中藉由僅選擇判定為良好的(例如已知良好的)板(例如封裝基板、插置物……)和半導體晶粒(或晶片)而製造下封裝;之後舉例而言,插置物可以形成在上面。於多樣的實施例(舉例而言為利用預先形成之插置物的實施例),在將插置物併入封裝裡之前,插置物也可以被判定為良好的。
多樣之電子裝置的趨勢(舉例而言譬如減重、迷你化、高速操作、多功能化、高效能)強調用於電子裝置的半導體裝置要有高可靠度。因此,已經發展了以下所舉幾例之半導體封裝的多樣結構:舉例而言,譬如晶圓級晶片尺度封裝、多晶片堆疊封裝(其中多個晶片或晶粒附接到插置物並且安裝在板上)、堆疊封裝(PoP)式封裝(其中二或更多個封裝安裝在彼此之上而其間有插置物)。
扇入PoP式封裝的範例性封裝組態和製程提供於圖1~2。尤其,圖1~2是依據本揭示的多樣方面而顯示範例性堆疊封裝式封裝及其製程的圖解。封裝舉例而言可以包括扇入式封裝。
首先,為了製造下半導體封裝100,提供了長條形的印刷電路板102 (或一般而言為印刷電路板陣列),其中在橫向和∕或縱向上等距離的(或間隔的)形成多個半導體封裝製造區域。半導體晶粒104舉例而言可以經由互連結構106 (或其他導電結構)而堆疊和附接到印刷電路板102之個別半導體封裝製造區域的中央部分上以能夠做電訊號交換。雖然僅顯示個別的單一晶粒104 (或晶片)附接到個別的印刷電路板102,但是可以附接多個晶粒和∕或被動電構件。
其次,堆疊結構108 (例如導電球、導電柱、導電凸塊、用於提供對堆疊構件之電連接的一般互連結構……)熔接到導電圖案,其形成於每個半導體晶粒104 (或一群電子裝置)的周邊區域,該區域在此也可以稱為印刷電路板102的邊框區域。堆疊結構108舉例而言可以作為用於與插置物200電連接的手段。
然後,可以實施在印刷電路板102的上表面上包封或形成包封材料110 (例如模製一種模製化合物樹脂)的步驟,以包封半導體晶粒104和堆疊結構108,舉例而言以保護之。為了提升每個半導體晶粒104所產生的熱向外輻射,包封材料110的上表面和半導體晶粒104的上表面可以界定相同的平面,使得半導體晶粒104的上表面從包封材料110向外暴露。
在包封之後,可以經由雷射處理或其他燒蝕方法而實施形成貫穿模製通孔(through mold via,TMV) 112或一般而言為穿過包封材料110之通孔的步驟,該等通孔在包封材料110的上表面中具有預定的深度。舉例而言,可以決定貫穿模製通孔112的深度以顯露堆疊結構108。
其次,實施將插置物200導電堆疊在如上所述製造之下半導體封裝100的貫穿模製通孔112上的步驟。
插置物200舉例而言可以是一般的印刷電路板(printed circuit board,PCB),或者其所具有之結構中的電路接線(舉例而言譬如再接線)可以形成在相同於半導體晶粒之矽材料上。舉例而言,利用製造線後端晶圓製程而可以完全或部分形成插置物200。插置物200舉例而言可以作為將下半導體封裝100和上半導體封裝300彼此導電連接的介質。尤其,圖1~2所示的範例性插置物200所包括的結構中之再接線形成在所要的方向,以在所要的位置形成導電襯墊202而連接上半導體封裝300。
舉例而言,插置物200可以建構的方式使得要連接到上半導體封裝300的輸入和輸出端子302 (例如經由導電互連結構來為之,其舉例而言為導電球、引線、導電凸塊、柱……)的導電襯墊202從插置物200的上表面暴露出來,並且經由通孔204和∕或再接線(未示範)而連接到導電襯墊202的焊地206 (例如球焊地或用於耦合到任何各式各樣之互連結構的焊地)形成在插置物200的下表面。
連接結構208 (例如導電球、導電凸塊、導電柱……)熔接到插置物200的焊地206。隨著連接結構208堆疊和熔接到下半導體封裝100之貫穿模製通孔112中的堆疊結構108上,便完成了插置物200相對於下半導體封裝100的電連接和堆疊。
其次,隨著上半導體封裝300的輸入和輸出端子302熔接到插置物200的導電襯墊202上,便完成了上半導體封裝300的堆疊。
於替代性範例,不是將上半導體封裝300堆疊在插置物200的導電襯墊202上,而是多個半導體晶粒(或晶片)可以堆疊和附接到導電襯墊202上。
其次,在要連接到例如電子器件(或裝置)之主機板的互連結構109 (例如導電球、焊球、導電柱、導電凸塊……)熔接到暴露在下半導體封裝100的印刷電路板102之下表面的個別焊地之後,印刷電路板102和插置物200接受沿著切鋸線114或在其間的切鋸,而完成了單獨的PoP式封裝,其範例示範於圖2。
如圖1~2所示的扇入PoP式封裝和∕或其製造方法舉例而言可以包括多樣的改善機會。舉例而言,預先形成的條狀板可能包括有缺陷的單獨板。舉例而言,即使標註了條狀板之有缺陷的單獨板並且不利用之,它們在製程期間仍消耗有價值的地產並且可以接受多樣的大量製程(例如大量模製),因此浪費資源。
據此,本揭示的多樣方面提供製造半導體裝置封裝(例如PoP式封裝)之可靠且有效率的方法和∕或藉此所製造的封裝。範例性方法舉例而言可以包括:選擇單獨良好品質的板(或其他基板),舉例而言藉由檢視來為之;將單獨良好品質的板(或在此改稱為已知良好的板)附接到載體;以及對單獨良好品質的板進行一系列的PoP製程,舉例而言包括晶粒(或晶片)附接過程、包封過程、包封劑薄化過程、插置物形成過程,藉此避免和∕或減少PoP封裝的缺陷。
依據本揭示的多樣方面,製造半導體裝置封裝(例如PoP式封裝)的範例性方法可以包括:對包括多個單獨板的條狀板進行缺陷檢視並且從條狀板運用已知良好的板,而僅提供良好品質的單獨板;將已知良好的板以預定的間隔(或規律或一致的間隔)附接到具有預定區域的載體;經由導電結構而將判別為良好品質的(或已知良好的)半導體晶粒附接到每個單獨已知良好的板以能夠做電訊號交換;將堆疊端子附接到每個單獨已知良好的板對應於半導體晶粒之周邊區域的邊框區域;將具有預定厚度的模製化合物樹脂模製(或另外形成包封劑)在載體的上表面上,以包封每個單獨已知良好的板以及已知良好的半導體晶粒和堆疊端子;研磨或另外薄化模製化合物樹脂的上表面,直到暴露出堆疊端子的上表面為止;在模製化合物樹脂的上表面上形成插置物,該插置物導電連接到堆疊端子;以及在移除載體之後,將輸入和輸出端子附接到每個單獨板的焊地。
本方法舉例而言可以進一步包括:在將上半導體封裝堆疊在插置物上之後,沿著個別單獨已知良好的板之間的切鋸線進行切鋸。
形成插置物舉例而言可以包括:將用於插置物的印刷電路板(PCB)導電連接到堆疊端子,並且將PCB堆疊在模製化合物樹脂的上表面上。也舉例而言,形成插置物可以包括:形成再接線(或導線),如此以延伸到模製化合物樹脂之上表面上所想要的位置,該再接線導電連接到堆疊端子。
載體舉例而言可以使用可再使用的玻璃或矽而形成預定的厚度。也舉例而言,堆疊端子可以包括焊球或銅釘栓凸塊。
現在轉到圖3,此種圖是顯示一系列截面圖的圖解,其依據本揭示的多樣方面而示範製造半導體封裝的範例性方法。圖3所示的範例性方法(或其任何部分)和∕或範例性封裝結構(或其構件)舉例而言可以與圖1~2所示和在此討論的範例性方法和封裝來分享任何或所有的特徵。
首先,可以對條狀板(例如印刷電路板陣列)或其他的基板集合進行缺陷檢視,而不論其連接與否。此種板舉例而言可以利用作為半導體裝置封裝的封裝基板。雖然以下討論大致將基板稱為「板」(board),但是應該了解本揭示的範圍不限於印刷線路板。舉例而言,本揭示也思及利用任何各式各樣的基板,例如它可以利用作為半導體裝置的封裝基板和∕或作為半導體裝置的插置物。同時,雖然以下討論大致將此種板的連接陣列稱為條狀板,但是應該了解本揭示的範圍不限於連接板的陣列。舉例而言,本揭示也思及任何各式各樣的互連基板集合(例如呈方形或矩形的連接陣列、呈晶圓形狀的連接陣列……)和∕或在測試之前已經單離化的基板。
缺陷檢視可以採取任何各式各樣的方式來進行,在此提供了其非限制性範例。舉例而言,無論構成條狀板的單獨板分別是良好或有缺陷的,都可以使用譬如習用的視覺系統、電測試系統、X光檢視系統……的測試設備來測試條狀板的電路設計區域而加以判別或判定。
在對條狀板(舉例而言包括用於半導體封裝的單獨板)進行缺陷檢視之後,將條狀板單離化(例如切鋸、沖切、折斷……)成為單獨板,如此則僅提供良好品質的板120給堆疊封裝(PoP)製程。
如截面圖300A所示,具有預定面積的載體130則提供作為用於本揭示之PoP製程的支持件。載體130可以包括任何各式各樣的特徵,在此提供了其非限制性範例。舉例而言,載體130可以包括任何各式各樣的幾何組態(例如方形、矩形、圓形……)和∕或厚度。同時,舉例而言,載體130可以包括任何各式各樣的材料(例如玻璃、矽或其他半導體材料、金屬……),舉例而言,載體130可以由某種材料所形成和操持,使得載體130可以在它與工作產物分開之後(例如在它與完成或幾乎完成的封裝或電構件模組分開之後)再次使用。
黏著劑舉例而言可以施加到載體130。黏著劑舉例而言可以包括任何各式各樣的特徵,在此提供了其非限制性範例。黏著劑舉例而言可以包括雙面膠帶、黏著膏、黏著噴霧……。黏著劑舉例而言可以包括提供了方便移除黏著劑的特徵(例如打斷黏著劑與載體130、板120、包封材料110……之間的結合),使得載體130在使用之後可以不破壞的與工作產物分開。
已知良好的板120然後可以利用黏著劑而安裝到載體130。舉例而言,可以利用自動拾放設備而將板120放置在黏著劑上的精確位置(例如呈一維陣列、二維陣列……)。安裝了載體的板120舉例而言可以採取規律的間隔來放置,而板120之間沒有多於必需的空間以減少浪費(例如材料浪費、製造時間浪費……)。舉例而言,安裝了載體的板120可以安裝到載體130,使得在完成的封裝之間只有足夠的未使用空間,以允許有用於分開完成或幾乎完成的封裝之單離化裝置(例如切鋸機、沖切機、雷射……)的寬度。
在已知良好的板120安裝到載體之後,將半導體晶粒104 (或晶片)和∕或其他電構件附接到板120。舉例而言,一或更多個個別的半導體晶粒104可以電和機械附接到每個板120。半導體晶粒104和∕或其他電構件舉例而言可以已經預先測試過(例如利用電測試、目視檢測、X光檢視……),並且判定為良好品質的(在此另稱為「已知良好的」)。半導體晶粒104舉例而言可以利用任何各式各樣的互連結構106 (例如導電凸塊、導電柱、晶圓級凸塊、導電球、焊料、環氧樹脂……)而附接到板120以與板120之個別的焊地連接。
舉例來說,在互連結構106舉例而言使用習用的鍍覆過程而整合連接到半導體晶粒104之個別的結合襯墊之後,互連結構106熔接到在個別的板120之中央區域的個別暴露之導電圖案(其例如在板120之建構成附接到互連結構106的中央區域或其他區域)。藉此,舉例而言判別為良好品質的半導體晶粒104便導電附接到舉例而言也判別為良好品質的個別的板120。
於範例性實施例,在半導體晶粒104做測試之後(其呈晶圓形式和∕或從晶圓單離化之後),半導體晶粒104可以藉由僅選擇判別為良好品質者而加以判定。
於多樣的範例性實施例,堆疊端子122可以形成於每個板120對應於半導體晶粒104之周邊區域的邊框區域,其舉例而言用於導電堆疊上半導體封裝或插置物。堆疊端子122舉例而言可以包括任何各式各樣的特徵。舉例而言、堆疊端子122可以包括導電球、焊球、銅核焊球、金屬釘栓凸塊、銅釘栓凸塊、導線、導電柱、銅柱……。堆疊端子122可以採取任何各式各樣的方式而形成,在此提供了其非限制性範例。舉例而言,堆疊端子122可以藉由將預先形成的導電結構(例如導電球、焊球、導線……)附接到板120而形成。也舉例而言,堆疊端子122可以累積在板120上(例如藉由鍍覆、印刷、沉積……來為之)。
形成在每個板120上的堆疊端子122可以具有等於或大於半導體晶粒104之上表面的高度。這舉例而言可以彈性的允許堆疊端子122在包封劑薄化過程之後暴露出來,同時允許半導體晶粒104 (或其頂面)從包封劑暴露出來或者替代而言被包封劑所覆蓋。
其次,如圖解300B所示,可以進行包封。舉例而言,包封材料110可以形成在載體130、板120、半導體晶粒104和∕或堆疊端子122上。包封材料110舉例而言可以包圍板120、半導體晶粒104和∕或堆疊端子122之所有或部分的側面。雖然圖3顯示包封材料110形成在堆疊端子122的頂面上和在半導體晶粒104的頂面上,但是任何此種頂面不須要被包封覆蓋(例如利用膜輔助或晶粒密封的模製技術)。
包封可以採取任何各式各樣的方式來進行,在此提供了其非限制性範例。舉例而言,包封可以包括利用壓縮模製(例如利用液體、粉末和∕或膜)或真空模製。也舉例而言,包封可以包括利用轉移模製過程(例如晶圓級轉移模製過程)。包封材料舉例而言可以包括任何各式各樣的特徵。舉例而言,例如環氧基模製化合物(epoxy mold compound,EMC)、環氧樹脂模製化合物……的包封材料可以包括比較高的模數,舉例而言以提供在後續過程(舉例而言在移除載體130之後)的結構支持。替代而言,舉例來說,包封材料可以包括比較低的模數,以當晶圓可撓性是有利時在後續過程中提供此種可撓性。
包封過程舉例而言也可以在半導體晶粒104和板120之間提供底填物。然而,注意此種底填舉例而言也可以利用異於包封過程所用的材料而在包封過程之前進行。於底填是與包封過程分開進行的範例性情境,此種底填可以採取任何各式各樣的方式來進行(例如毛細管底填、在附接半導體晶粒104期間利用預先施加的底填物……)。
如圖解300C所示,在包封之後,包封材料110的上表面可加以薄化(例如若想要暴露堆疊端子122和∕或半導體晶粒104在包封期間所覆蓋的頂面)。舉例而言,包封材料110可加以薄化(例如藉由研磨……來為之)以暴露堆疊端子122的上表面。也舉例而言,包封材料110可加以薄化以暴露至少半導體晶粒104的頂面。於堆疊端子122和∕或半導體晶粒104已經如所想要的暴露之範例性實施例,則可以略過薄化過程。
舉例而言,於範例性實施例,僅有堆疊端子122的上表面從包封材料110暴露出來(例如提供與上半導體封裝、構件、插置物……做堆疊連接)。替代而言,於另一範例性實施例,堆疊端子122的上表面和半導體晶粒104的上表面從包封材料110暴露出來(例如除了提供堆疊連接以外,還提升來自半導體晶粒104的熱傳)。
此時,便可以完成了下半導體封裝100在載體130上的製造。
在下半導體封裝100形成在載體130上之後,插置物200可以形成在半導體封裝100上(例如在多個半導體封裝100的每一者上),而導電連接到堆疊端子122。舉例而言,插置物200可以形成在包封材料110的上表面上。
插置物200可以採取任何各式各樣的方式而形成,在此提供了其非限制性範例。舉例而言,於範例性實施例,預先形成的插置物200 (例如插置印刷電路板(PCB)、在製造線後端過程從矽晶圓所形成的插置物……)可以堆疊在包封材料110的上表面,並且電連接到堆疊端子(例如藉由焊接、導電黏著附接……來為之)。舉例而言,堆疊端子122可以導電附接(例如焊接、黏結、熔接……)到在預先形成的插置物之下表面的焊地。
於另一範例性實施例,插置物200可以建造在下半導體封裝100上。舉例而言,導線(其在此也可以稱為再接線或再分布線)可以導電連接到堆疊端子122,並且安排成延伸到包封材料110之上表面上所要的位置。
舉例而言,如圖3的圖解300D所示範,形成插置物200可以包括將第一介電層115施加到包封材料110的表面。第一介電層115也可以稱為鈍化層,其可以包括任何各式各樣的材料,在此提供了其非限制性範例。舉例而言,第一介電層115可以包括有機介電材料,例如雙馬來醯亞胺三(BT)、酚樹脂、聚醯亞胺(PI)、苯並環丁烯(BCB)、聚苯并唑(PBO)、環氧樹脂和其等同者及其化合物……。也舉例而言,第一介電層115可以包括無機介電材料,例如氧化矽、氮化矽……。第一介電層115可以採取任何各式各樣的方式而形成,在此提供了其非限制性範例,舉例而言,第一介電層115可以藉由化學氣相沉積(chemical vapor deposition,CVD)……而形成。注意於半導體晶粒104的頂面從包封材料110暴露出來的情境,第一介電層115可以形成在此種頂面上(例如直接在其上、在中介氧化層上……)。
舉例而言可以移除部分的第一介電層115,以暴露堆疊端子122的上表面以供後續連接到導線。此種移除可以採取任何各式各樣的方式來進行,舉例而言使用光阻和蝕刻過程。注意於替代性實施例,第一介電層115可以形成為具有孔洞而藉此暴露堆疊端子122。
插置物200的導線116然後可以形成在第一介電層115上並且電連接到堆疊端子122。導線116舉例而言可以側向往內而朝向個別封裝的中央區域(例如在個別的半導體晶粒104上而呈扇入組態)以及∕或者往外而朝向個別封裝的周邊(例如呈扇出組態)。導線116可以採取任何各式各樣的方式而形成,在此提供了其非限制性範例。舉例而言,導線116可以藉由濺鍍和∕或電鍍而形成。
形成插置物200舉例而言也可以包括在導線116和∕或第一介電層115上形成第二介電層117。導線116的末端(舉例而言為遠離導線116在堆疊端子122的末端)可以從第二介電層117暴露出來,其舉例而言作為襯墊位置以供後續連接於頂部封裝的互連結構。第二介電層117也可以在此稱為鈍化層,其可以與第一介電層116分享任何或所有的材料特徵以及∕或者可以藉由相同或不同的過程而形成。
如圖解300E所示,載體130然後舉例而言可以從包封材料110和板120的底面移除。此種移除可以採取任何各式各樣的方式而進行,在此提供了其非限制性範例。舉例而言,視載體130和對此黏著的物體(例如板120、包封材料110……)之間的黏著性而定,可以利用任何各式各樣的溫度、化學和∕或物理技術來分開載體130與包封材料110和板120。舉例而言,可以利用非破壞性技術以打斷載體130和包封材料110和板120之間的黏結而不損傷載體130,這會允許再次使用載體130。
在載體130與個別的板120的下表面和包封材料110的下表面分開之後,互連結構109 (例如導電球、焊球、導電柱或樁、導電凸塊……)可以附接到板120之下表面上的焊地。
附帶而言,如圖解300F所示,在上半導體封裝300堆疊在插置物200上之後(或在此種堆疊之前),所得的結構可以沿著單離化線124或在單離化線124之間加以單離化。舉例而言,此種單離化可以藉由任何各式各樣的技術而進行,例如切鋸、沖切、切割、折斷……。舉例而言,在進行此種單離化之後,單離化之封裝的側面可以包括板120、包封材料110和∕或插置物200 (例如任何或所有的介電層和∕或其導電層)之共平面的側面。
舉例而言,切鋸可以切割穿過包封材料110以及∕或者也可以切割穿過一或更多層的插置物200以及∕或者也可以切割穿過板120的周緣。板120、包封材料110、插置物200之側面是共平面的範例性組態則顯示在圖4。注意板120在單離化期間不須加以切鋸,舉例而言所導致的結構在單離化之後是板120的側面被包封材料110所覆蓋,並且包封材料110和∕或插置物200的側面共平面。包封材料110和插置物200的側面共平面並且板120的側面被包封材料110所覆蓋的範例性組態則顯示在圖3的底部。
圖4和5是截面圖,其示範依據本揭示的多樣方面所製造之半導體裝置封裝的範例性形式(例如PoP式封裝)。圖4和5所示範的範例性半導體裝置封裝可以與在此所示和所討論的其他封裝分享任何或所有的特徵。
舉例而言,如圖4所示範,當堆疊端子122附接到從每個板120對應於半導體晶粒104之周邊區域的邊框區域所暴露出來的導電圖案時,堆疊端子122可以使用銅釘栓凸塊來附接。
也舉例而言,如圖5所示範,不形成插置物,上半導體封裝300可以改為直接導電堆疊和連接到穿過包封材料110所暴露的堆疊端子122上。舉例而言,當採用一般的球柵陣列半導體封裝作為上半導體封裝300時,隨著附接到上半導體封裝300之下表面的輸入和輸出端子302直接導電連接到堆疊端子122,上半導體封裝300可以堆疊在下半導體封裝100上而無插置物。
如在此所討論,依據本揭示的多樣方面,於僅利用良好品質的單獨板(舉例而言如從條狀板所單離化)的實施例,可以使用載體作為支持手段(其舉例來說用於單獨板和晶粒的附接過程)而進行一系列的封裝製程。以此方式,則有可能減少和∕或避免產生當條狀板之有缺陷的單獨板用於製造時所造成之有缺陷的封裝。
如從在此的敘述所明白,本揭示的多樣方面提供許多優點。第一,舉例而言,隨著對條狀板進行缺陷檢視而選擇良好品質的單獨板而非有缺陷的板,並且僅有良好品質的單獨板用於封裝製造,則有可能減少和∕或消除完成之封裝因為有缺陷的板所具有的缺陷。第二,隨著使用具有預定厚度的載體來支持單獨板而可以成群的(舉例而言像是條狀板)以製造多個封裝,則有可能維持想要的製造產出。第三,由於具有預定厚度的載體支持和穩固的維持個別的單獨板,故有可能減少和∕或避免板的彎翹,此彎翹可能發生在一系列的封裝製程,舉例而言譬如對條狀板所進行的晶粒附接和模製過程。
總而言之,本揭示的多樣方面提供製造半導體裝置封裝(舉例而言為堆疊封裝(PoP)式封裝)的方法。舉非限制性範例來說,本揭示的多樣方面提供增加半導體裝置封裝的製造產出和∕或減少其彎翹的方法。雖然前面已經參考特定的方面和範例來描述,不過熟於此技藝者將了解可以做出多樣的改變並且可以用等同者來取代,而不偏離本揭示的範圍。附帶而言,可以做出許多修改以使特殊的狀況或材料適於本揭示的教導,而不偏離其範圍。因此,本揭示不打算受限於揭示之(多個)特殊的範例,本揭示而是將包括落於所附請求項範圍裡的所有範例。
100:下半導體封裝
102:印刷電路板
104:c9(或晶片)
106:互連結構
108:堆疊結構
109:互連結構
110:包封材料
112:貫穿模製通孔
114:切鋸線
115:第一介電層
116:導線
117:第二介電層
120:板
122:堆疊端子
124:單離化線
130:載體
200:插置物
202:導電襯墊
204:通孔
206:焊地
208:連接結構
300:上半導體封裝
300A:截面圖
300B-300F:圖解
302:輸入和輸出端子
[圖1~2]是依據本揭示的多樣方面而顯示範例性堆疊封裝式封裝及其製程的圖解。
[圖3]是依據本揭示的多樣方面而顯示一系列截面圖的圖解,其示範製造半導體封裝的範例性方法。
[圖4]是依據本揭示的多樣方面之範例性半導體封裝的截面圖。
[圖5]是依據本揭示的多樣方面之範例性半導體封裝的截面圖。
100:下半導體封裝
102:印刷電路板
104:半導體晶粒(或晶片)
106:互連結構
108:堆疊結構
109:互連結構
110:包封材料
112:貫穿模製通孔
114:切鋸線
200:插置物
202:導電襯墊
204:通孔
206:焊地
208:連接結構
Claims (26)
- 一種製造半導體封裝的方法,該方法包括:提供第一封裝基板;對於每個第一封裝基板:將個別的半導體晶粒附接到個別的該第一封裝基板的頂表面;以及在該半導體晶粒的周圍外側形成個別的堆疊端子於個別的該第一封裝基板上;在對於每個第一封裝基板附接個別的半導體晶粒以及形成個別的堆疊端子之後,包封該第一封裝基板、該半導體晶粒以及所述堆疊端子於包封材料中;薄化該包封材料;對於每個第一封裝基板,形成個別的第二基板於該包封材料的最上表面上,其中前述形成個別的該第二基板包括形成個別的該第二基板的導線層於該包封材料的該最上表面上方;將包封的該第一封裝基板單離化。
- 根據請求項1的所述方法,其中前述單離化包括切割該包封材料以及每個第一封裝基板。
- 根據請求項1的所述方法,其中前述形成該導線層包括形成該導線層為電性連接到個別的堆疊端子。
- 根據請求項1的所述方法,其中前述形成該導線層包括形成該導線層的至少一部份是直接在個別的半導體晶粒的上方。
- 根據請求項1的所述方法,其中前述薄化該包封材料包括薄化該包封材料以露出在每個個別的第一封裝基板上的該堆疊端子。
- 根據請求項1的所述方法,其包括薄化該包封材料,使得對於每個所述封裝基板來說,該包封材料的頂側、該半導體晶粒的頂側以及該堆疊端子 的頂側是共平面。
- 一種製造半導體封裝的方法,該方法包括:提供封裝基板於載體上,其中每個封裝基板的個別底側是附接到該載體的頂側;將半導體晶粒附接到所述封裝基板,使得每個封裝基板包括附接於其之頂側的半導體晶粒;提供導電結構於所述封裝基板上,使得每個封裝基板包括於其之頂側上的導電結構;以包封材料覆蓋所述封裝基板、所述半導體晶粒以及所述導電結構來形成被包封的封裝基板;藉由移除該包封材料的一部分來露出所述導電結構的頂側;以及將被包封的所述封裝基板單離化。
- 根據請求項7的所述方法,其中附接所述半導體晶粒到所述封裝基板包括附接所述半導體晶粒,同時所述封裝基板被附接到該載體。
- 根據請求項7的所述方法,其中單離化切割穿透被包封的所述封裝基板的封裝基板之間的該包封材料,而沒有切割被包封的所述封裝基板的封裝基板。
- 根據請求項7的所述方法,其中每個導電結構包括銅。
- 根據請求項7的所述方法,其中露出所述導電結構的所述頂側包括平坦化該包封材料的頂側。
- 根據請求項11的所述方法,其中前述平坦化該包封材料的該頂側包括薄化該包封材料並且從所述導電結構的所述頂側移除導電材料。
- 根據請求項11的所述方法,其中,在前述平坦化該包封材料的該頂側之後,所述半導體晶粒的頂側保持由該包封材料所覆蓋。
- 根據請求項7的所述方法,其中,提供導電結構於所述封裝基板上包括將球附接至所述封裝基板。
- 根據請求項7的所述方法,其進一步包括形成插置物於該包封材料的頂側上,使得每個插置物經由其之導電結構而耦接到個別的封裝基板。
- 根據請求項15的所述方法,其中,單離化切割穿透所述插置物並且形成橫向側,所述橫向側將插置物頂側連接到每個插置物的插置物底側。
- 根據請求項16的所述方法,其中:每個封裝基板包括橫向側,每個封裝基板的所述橫向側連接每個封裝基板的頂側至每個封裝基板的底側;並且單離化切割穿透被包封的所述封裝基板的封裝基板之間的該包封材料,使得該包封材料留在被包封的所述封裝基板的每個封裝基板的所述橫向側上。
- 一種製造半導體封裝的方法,該方法包括:提供被包封的封裝結構的陣列,其中被包封的所述封裝結構包括:印刷電路板;半導體晶粒,其耦接到該印刷電路板,使得每個印刷電路板包括附接到其之頂側的半導體晶粒;堆疊端子,其耦接到該印刷電路板,使得每個印刷電路板包括附接到其之頂側的一堆疊端子;以及包封材料,其包封所述印刷電路板、所述半導體晶粒以及所述堆疊端子;及將所述被包封的封裝基板單離化。
- 根據請求項18的所述方法,其中單離化切割穿透在被包封的所述封裝結構之間的該包封材料,但沒有切割被包封的所述封裝結構的印刷電路板。
- 根據請求項18的所述方法,其進一步包括平坦化該包封材料的頂側。
- 根據請求項20的所述方法,其中平坦化該包封材料的該頂側包括薄化該包封材料且露出所述堆疊端子的頂側。
- 根據請求項20的所述方法,其中平坦化該包封材料的該頂側包括薄化該包封材料且整平所述堆疊端子的所述頂側。
- 根據請求項18的所述方法,其進一步包括形成插置物於該包封材料的頂側上,使得每個插置物經由個別的印刷電路板的堆疊端子而耦接到個別的印刷電路板。
- 根據請求項23的所述方法,其中單離化切割穿透所述插置物並且形成橫向側,所述插置物的所述橫向側將插置物頂側連接至每個插置物的插置物底側。
- 根據請求項24的所述方法,其中:每個印刷電路板包括橫向側,其將每個印刷電路板的頂側連接到每個印刷電路板的底側;以及單離化切割穿透在每個被包封的所述封裝結構之間的該包封材料,使得該包封材料留在被包封的所述封裝結構的每個印刷電路板的所述橫向側上。
- 根據請求項18的所述方法,其中:每個印刷電路板包括橫向側,其將每個印刷電路板的頂側連接到每個印刷電路板的底側;以及單離化切割穿透在每個被包封的所述封裝結構之間的該包封材料,使得該包封材料留在被包封的所述封裝結構的每個印刷電路板的所述橫向側上。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR10-2014-0107512 | 2014-08-19 | ||
| KR1020140107512A KR101563909B1 (ko) | 2014-08-19 | 2014-08-19 | 패키지 온 패키지 제조 방법 |
| US14/828,984 US9741701B2 (en) | 2014-08-19 | 2015-08-18 | Method of manufacturing a package-on-package type semiconductor package |
| US14/828,984 | 2015-08-18 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202306101A TW202306101A (zh) | 2023-02-01 |
| TWI822369B true TWI822369B (zh) | 2023-11-11 |
Family
ID=54429078
Family Applications (7)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108104934A TWI727261B (zh) | 2014-08-19 | 2015-08-19 | 製造堆疊封裝式半導體封裝的方法 |
| TW113133495A TWI905922B (zh) | 2014-08-19 | 2015-08-19 | 半導體裝置 |
| TW104126969A TWI578490B (zh) | 2014-08-19 | 2015-08-19 | 製造堆疊封裝式半導體封裝的方法 |
| TW110114652A TWI780674B (zh) | 2014-08-19 | 2015-08-19 | 半導體裝置及製造堆疊半導體封裝的方法 |
| TW105143884A TWI671880B (zh) | 2014-08-19 | 2015-08-19 | 製造堆疊封裝式半導體封裝的方法 |
| TW112142709A TWI857839B (zh) | 2014-08-19 | 2015-08-19 | 電子裝置及製造電子裝置的方法 |
| TW111137004A TWI822369B (zh) | 2014-08-19 | 2015-08-19 | 製造堆疊封裝式半導體封裝的方法 |
Family Applications Before (6)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108104934A TWI727261B (zh) | 2014-08-19 | 2015-08-19 | 製造堆疊封裝式半導體封裝的方法 |
| TW113133495A TWI905922B (zh) | 2014-08-19 | 2015-08-19 | 半導體裝置 |
| TW104126969A TWI578490B (zh) | 2014-08-19 | 2015-08-19 | 製造堆疊封裝式半導體封裝的方法 |
| TW110114652A TWI780674B (zh) | 2014-08-19 | 2015-08-19 | 半導體裝置及製造堆疊半導體封裝的方法 |
| TW105143884A TWI671880B (zh) | 2014-08-19 | 2015-08-19 | 製造堆疊封裝式半導體封裝的方法 |
| TW112142709A TWI857839B (zh) | 2014-08-19 | 2015-08-19 | 電子裝置及製造電子裝置的方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (6) | US9741701B2 (zh) |
| KR (1) | KR101563909B1 (zh) |
| TW (7) | TWI727261B (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR101411813B1 (ko) * | 2012-11-09 | 2014-06-27 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
| US20150340308A1 (en) * | 2014-05-21 | 2015-11-26 | Broadcom Corporation | Reconstituted interposer semiconductor package |
| KR101563909B1 (ko) | 2014-08-19 | 2015-10-28 | 앰코 테크놀로지 코리아 주식회사 | 패키지 온 패키지 제조 방법 |
| KR102243287B1 (ko) * | 2014-10-15 | 2021-04-23 | 삼성전자주식회사 | 반도체 패키지 및 그 제조 방법 |
| DE112016007576T5 (de) | 2016-12-29 | 2019-09-19 | Intel Corporation | Ein halbleitergehäuse, umfassend einen aktiven die auf waferebene und eine externe die-befestigung |
| US10818627B2 (en) * | 2017-08-29 | 2020-10-27 | Advanced Semiconductor Engineering, Inc. | Electronic component including a conductive pillar and method of manufacturing the same |
| US10818602B2 (en) | 2018-04-02 | 2020-10-27 | Amkor Technology, Inc. | Embedded ball land substrate, semiconductor package, and manufacturing methods |
| US10818636B2 (en) * | 2018-08-30 | 2020-10-27 | Advanced Semiconductor Engineering, Inc. | Substrate panel structure and manufacturing process |
| US10757813B2 (en) * | 2018-10-12 | 2020-08-25 | Advanced Semiconductor Engineering, Inc. | Embedded component package structure and manufacturing method thereof |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090236686A1 (en) * | 2006-04-19 | 2009-09-24 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming UBM Fixed Relative to Interconnect Structure for Alignment of Semiconductor Die |
| US20110285007A1 (en) * | 2010-05-24 | 2011-11-24 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming Ultra Thin Multi-Die Face-to-Face WLCSP |
| US20130037936A1 (en) * | 2011-08-11 | 2013-02-14 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming a Stackable Semiconductor Package with Vertically-Oriented Discrete Electrical Devices as Interconnect Structures |
Family Cites Families (41)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5829128A (en) | 1993-11-16 | 1998-11-03 | Formfactor, Inc. | Method of mounting resilient contact structures to semiconductor devices |
| US5201451A (en) * | 1987-03-11 | 1993-04-13 | International Business Machines Corp. | Method and apparatus for mounting a flexible film semiconductor chip carrier on a circuitized substrate |
| US6741085B1 (en) | 1993-11-16 | 2004-05-25 | Formfactor, Inc. | Contact carriers (tiles) for populating larger substrates with spring contacts |
| US5983493A (en) | 1993-11-16 | 1999-11-16 | Formfactor, Inc. | Method of temporarily, then permanently, connecting to a semiconductor device |
| US5897326A (en) | 1993-11-16 | 1999-04-27 | Eldridge; Benjamin N. | Method of exercising semiconductor devices |
| US5806181A (en) | 1993-11-16 | 1998-09-15 | Formfactor, Inc. | Contact carriers (tiles) for populating larger substrates with spring contacts |
| US5832601A (en) | 1993-11-16 | 1998-11-10 | Form Factor, Inc. | Method of making temporary connections between electronic components |
| US5878486A (en) | 1993-11-16 | 1999-03-09 | Formfactor, Inc. | Method of burning-in semiconductor devices |
| US5852870A (en) | 1996-04-24 | 1998-12-29 | Amkor Technology, Inc. | Method of making grid array assembly |
| US5859475A (en) | 1996-04-24 | 1999-01-12 | Amkor Technology, Inc. | Carrier strip and molded flex circuit ball grid array |
| US6492203B1 (en) | 1997-04-30 | 2002-12-10 | Hitachi Chemical Company, Ltd. | Semiconductor device and method of fabrication thereof |
| US6111324A (en) | 1998-02-05 | 2000-08-29 | Asat, Limited | Integrated carrier ring/stiffener and method for manufacturing a flexible integrated circuit package |
| US6214640B1 (en) | 1999-02-10 | 2001-04-10 | Tessera, Inc. | Method of manufacturing a plurality of semiconductor packages |
| TW560018B (en) | 2001-10-30 | 2003-11-01 | Asia Pacific Microsystems Inc | A wafer level packaged structure and method for manufacturing the same |
| US7023347B2 (en) | 2002-08-02 | 2006-04-04 | Symbol Technologies, Inc. | Method and system for forming a die frame and for transferring dies therewith |
| US6903456B2 (en) | 2003-10-08 | 2005-06-07 | Tong Hsing Electric Industries, Ltd. | Package carrier having multiple individual ceramic substrates |
| US7358119B2 (en) | 2005-01-12 | 2008-04-15 | Asat Ltd. | Thin array plastic package without die attach pad and process for fabricating the same |
| US7538438B2 (en) | 2005-06-30 | 2009-05-26 | Sandisk Corporation | Substrate warpage control and continuous electrical enhancement |
| US7807505B2 (en) | 2005-08-30 | 2010-10-05 | Micron Technology, Inc. | Methods for wafer-level packaging of microfeature devices and microfeature devices formed using such methods |
| US7378733B1 (en) | 2006-08-29 | 2008-05-27 | Xilinx, Inc. | Composite flip-chip package with encased components and method of fabricating same |
| US7985621B2 (en) | 2006-08-31 | 2011-07-26 | Ati Technologies Ulc | Method and apparatus for making semiconductor packages |
| US8193034B2 (en) | 2006-11-10 | 2012-06-05 | Stats Chippac, Ltd. | Semiconductor device and method of forming vertical interconnect structure using stud bumps |
| US7683380B2 (en) | 2007-06-25 | 2010-03-23 | Dicon Fiberoptics, Inc. | High light efficiency solid-state light emitting structure and methods to manufacturing the same |
| US7923298B2 (en) | 2007-09-07 | 2011-04-12 | Micron Technology, Inc. | Imager die package and methods of packaging an imager die on a temporary carrier |
| US20090091025A1 (en) | 2007-10-04 | 2009-04-09 | Agency For Science, Technology And Research | Method for forming and releasing interconnects |
| US7919871B2 (en) * | 2008-03-21 | 2011-04-05 | Stats Chippac Ltd. | Integrated circuit package system for stackable devices |
| KR101227078B1 (ko) * | 2008-11-25 | 2013-01-29 | 삼성전자주식회사 | 반도체 패키지 및 그 형성방법 |
| US8124447B2 (en) | 2009-04-10 | 2012-02-28 | Advanced Semiconductor Engineering, Inc. | Manufacturing method of advanced quad flat non-leaded package |
| KR101056747B1 (ko) * | 2009-04-14 | 2011-08-16 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지 및 그 제조 방법 |
| US8143097B2 (en) | 2009-09-23 | 2012-03-27 | Stats Chippac, Ltd. | Semiconductor device and method of forming open cavity in TSV interposer to contain semiconductor die in WLCSMP |
| US8008121B2 (en) * | 2009-11-04 | 2011-08-30 | Stats Chippac, Ltd. | Semiconductor package and method of mounting semiconductor die to opposite sides of TSV substrate |
| US8569894B2 (en) | 2010-01-13 | 2013-10-29 | Advanced Semiconductor Engineering, Inc. | Semiconductor package with single sided substrate design and manufacturing methods thereof |
| US8895440B2 (en) * | 2010-08-06 | 2014-11-25 | Stats Chippac, Ltd. | Semiconductor die and method of forming Fo-WLCSP vertical interconnect using TSV and TMV |
| US8367475B2 (en) | 2011-03-25 | 2013-02-05 | Broadcom Corporation | Chip scale package assembly in reconstitution panel process format |
| US9153507B2 (en) | 2012-01-31 | 2015-10-06 | Broadcom Corporation | Semiconductor package with improved testability |
| CN102800730A (zh) | 2012-07-09 | 2012-11-28 | 友达光电股份有限公司 | 光伏装置 |
| US9818734B2 (en) * | 2012-09-14 | 2017-11-14 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming build-up interconnect structures over a temporary substrate |
| US9559039B2 (en) * | 2012-09-17 | 2017-01-31 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of using substrate having base and conductive posts to form vertical interconnect structure in embedded die package |
| US8994176B2 (en) * | 2012-12-13 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for package with interposers |
| KR101563909B1 (ko) | 2014-08-19 | 2015-10-28 | 앰코 테크놀로지 코리아 주식회사 | 패키지 온 패키지 제조 방법 |
| US9484227B1 (en) * | 2015-06-22 | 2016-11-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dicing in wafer level package |
-
2014
- 2014-08-19 KR KR1020140107512A patent/KR101563909B1/ko active Active
-
2015
- 2015-08-18 US US14/828,984 patent/US9741701B2/en active Active
- 2015-08-19 TW TW108104934A patent/TWI727261B/zh active
- 2015-08-19 TW TW113133495A patent/TWI905922B/zh active
- 2015-08-19 TW TW104126969A patent/TWI578490B/zh active
- 2015-08-19 TW TW110114652A patent/TWI780674B/zh active
- 2015-08-19 TW TW105143884A patent/TWI671880B/zh active
- 2015-08-19 TW TW112142709A patent/TWI857839B/zh active
- 2015-08-19 TW TW111137004A patent/TWI822369B/zh active
-
2017
- 2017-08-22 US US15/683,065 patent/US10290621B2/en active Active
-
2019
- 2019-05-14 US US16/412,166 patent/US10867984B2/en active Active
-
2020
- 2020-12-14 US US17/120,991 patent/US11508712B2/en active Active
-
2022
- 2022-11-18 US US17/989,791 patent/US12255197B2/en active Active
-
2025
- 2025-01-16 US US19/023,734 patent/US20250158007A1/en active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090236686A1 (en) * | 2006-04-19 | 2009-09-24 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming UBM Fixed Relative to Interconnect Structure for Alignment of Semiconductor Die |
| US20110285007A1 (en) * | 2010-05-24 | 2011-11-24 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming Ultra Thin Multi-Die Face-to-Face WLCSP |
| US20130037936A1 (en) * | 2011-08-11 | 2013-02-14 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming a Stackable Semiconductor Package with Vertically-Oriented Discrete Electrical Devices as Interconnect Structures |
Also Published As
| Publication number | Publication date |
|---|---|
| US11508712B2 (en) | 2022-11-22 |
| TWI857839B (zh) | 2024-10-01 |
| TW201921630A (zh) | 2019-06-01 |
| US10867984B2 (en) | 2020-12-15 |
| TW201608695A (zh) | 2016-03-01 |
| TW202306101A (zh) | 2023-02-01 |
| US12255197B2 (en) | 2025-03-18 |
| TWI780674B (zh) | 2022-10-11 |
| TWI671880B (zh) | 2019-09-11 |
| TW202504057A (zh) | 2025-01-16 |
| TWI905922B (zh) | 2025-11-21 |
| TW201714273A (zh) | 2017-04-16 |
| US20170373051A1 (en) | 2017-12-28 |
| TW202137479A (zh) | 2021-10-01 |
| US20160056079A1 (en) | 2016-02-25 |
| TWI727261B (zh) | 2021-05-11 |
| TWI578490B (zh) | 2017-04-11 |
| US9741701B2 (en) | 2017-08-22 |
| US20250158007A1 (en) | 2025-05-15 |
| US10290621B2 (en) | 2019-05-14 |
| US20230187432A1 (en) | 2023-06-15 |
| KR101563909B1 (ko) | 2015-10-28 |
| TW202407963A (zh) | 2024-02-16 |
| US20210175222A1 (en) | 2021-06-10 |
| US20190312021A1 (en) | 2019-10-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US12322705B2 (en) | Chip package and manufacturing method thereof | |
| TWI822369B (zh) | 製造堆疊封裝式半導體封裝的方法 | |
| US8304891B2 (en) | Semiconductor package device, semiconductor package structure, and fabrication methods thereof | |
| KR101402868B1 (ko) | 재구성 패널 처리 포맷에 의한 칩 스케일 패키지 어셈블리 | |
| US8889484B2 (en) | Apparatus and method for a component package | |
| US9806059B1 (en) | Multi-stack package-on-package structures | |
| US20160133601A1 (en) | Wafer-level stack chip package and method of manufacturing the same | |
| US20150041969A1 (en) | Semiconductor package and fabrication method thereof | |
| US9899307B2 (en) | Fan-out chip package with dummy pattern and its fabricating method | |
| CN102768962A (zh) | 一种集成电路封装及其组装方法 | |
| US20140070424A1 (en) | Semiconductor package, method of fabricating the semiconductor package, and interposer structure of the semiconductor package | |
| KR20160041581A (ko) | 적층형 반도체 패키지 및 이의 제조 방법 |