TWI810841B - 封裝元件及其製作方法 - Google Patents
封裝元件及其製作方法 Download PDFInfo
- Publication number
- TWI810841B TWI810841B TW111108550A TW111108550A TWI810841B TW I810841 B TWI810841 B TW I810841B TW 111108550 A TW111108550 A TW 111108550A TW 111108550 A TW111108550 A TW 111108550A TW I810841 B TWI810841 B TW I810841B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- photosensitive
- packaging
- bridge chip
- conductive
- Prior art date
Links
Images
Classifications
-
- H10W76/15—
-
- H10P72/74—
-
- H10W20/0698—
-
- H10W70/05—
-
- H10W70/60—
-
- H10W70/611—
-
- H10W70/614—
-
- H10W70/635—
-
- H10W70/65—
-
- H10W70/685—
-
- H10W74/01—
-
- H10W74/012—
-
- H10W74/014—
-
- H10W74/019—
-
- H10W74/117—
-
- H10W90/00—
-
- H10W90/401—
-
- H10P72/7416—
-
- H10P72/7424—
-
- H10P72/744—
-
- H10W72/01—
-
- H10W72/072—
-
- H10W72/823—
-
- H10W74/15—
-
- H10W90/20—
-
- H10W90/701—
-
- H10W90/724—
-
- H10W90/734—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Ceramic Engineering (AREA)
- Making Paper Articles (AREA)
- Packages (AREA)
- Auxiliary Devices For And Details Of Packaging Control (AREA)
Abstract
本發明提供一種封裝元件及其製作方法。封裝元件包括基板、複數個導電柱、至少一橋接晶片、感光封裝層、重佈線層以及至少兩個主動晶片。導電柱與橋接晶片設置於基板上,且感光封裝層圍繞橋接晶片以及導電柱,其中橋接晶片的上表面與感光封裝層的上表面之間的間距小於導電柱中的一個的上表面與感光封裝層的上表面之間的間距。重佈線層設置於感光封裝層上,主動晶片設置於重佈線層上,且橋接晶片耦接於主動晶片之間。
Description
本發明有關於一種封裝元件及其製作方法,特別是一種利用橋接晶片耦接主動晶片的封裝元件及其製作方法。
近年來,為了整合各種功能,以滿足使用需求,已發展出將多個主動晶片密封在同一個封裝元件中。然而,隨著主動晶片的功能越多或運算能力愈高,對耦接主動晶片之間的互連(interconnection)結構的效率需求也越高。有鑒於此,如何提升主動晶片之間的互連效率並降低封裝元件的製作成本以及製程複雜度實為業界的一大課題。
根據本發明的一實施例,提供一種封裝元件,其包括基板、複數個導電柱、至少一個橋接晶片、感光封裝層、重佈線層、至少兩個主動晶片以及封裝體。導電柱並排設置於基板上。橋接晶片設置於基板上。感光封裝層圍繞橋接晶片以及導電柱,其中橋接晶片的上表面與感光封裝層的上表面之間的間距小於導電柱中的一個的上表面與感光封裝層的上表面之間的間距。重佈線層設置於感光封裝層上。主動晶片設置於重佈線層上,且橋接晶片耦接於主動晶
片之間。封裝體設置於重佈線層上,並圍繞主動晶片。
根據本發明的另一實施例,提供一種封裝元件的製作方法。首先,於載板上形成複數個導電柱並設置至少一個橋接晶片。然後,於導電柱與橋接晶片上形成感光封裝層,其中感光封裝層圍繞橋接晶片以及導電柱,且橋接晶片的上表面與感光封裝層的上表面之間的間距小於導電柱中的一個的上表面與感光封裝層的上表面之間的間距。接著,於感光封裝層上形成重佈線層。隨後,於重佈線層上設置至少兩個主動晶片,並於重佈線層上形成封裝體,其中封裝體圍繞主動晶片。接著,移除載板。
1,2:封裝元件
12:載板
12s,20s,28s:上表面
14:離型層
16:導電柱
18,38,40:介電層
20:橋接晶片
20b:背面
20m:主體部
20n:絕緣層
20p:接墊
22:黏著層
28:感光封裝層
28a,28b,38a,38b,40a,40b:穿孔
30:重佈線層
32,34,36:導電層
32a,32b,34a,34b:走線
36a,36b:區塊
42a,42b,46:導電凸塊
44,44a,44b:主動晶片
48,60:底部填充層
50:封裝體
52:半成品結構
54:導電端子
56:封裝結構
58:基板
62:加固件
64:焊球
66:金屬蓋
68:散熱膏
CG:晶片群組
D1,D3:間距
D2:深度
H1,H2:高度
ND:法線方向
OP:開口
T:厚度
W1,W2:寬度
第1圖至第9圖繪示本發明一實施例的封裝元件的製作方法流程示意圖。
第10圖繪示本發明另一實施例的封裝元件的剖面示意圖。
下文結合具體實施例和附圖對本揭露的內容進行詳細描述,且為了使本發明的內容更加清楚和易懂,下文各附圖為可能為簡化的示意圖,且其中的元件可能並非按比例繪製。並且,附圖中的各元件的數量與尺寸僅為示意,並非用於限制本揭露的範圍。
以下實施例中所提到的方向用語,例如:上、下、左、右、前或後等,僅是參考附加圖式的方向。因此,使用的方向用語是用來說明並非用來限制本發明。必需了解的是,為特別描述或圖示之元件可以此技術人士所熟知之各種形式存在。
當元件或膜層被稱為在另一元件或另一膜層上或之上時,應被瞭解
為所述的元件或膜層是直接位於另一元件或另一膜層上,也可以是兩者之間存在有其他的元件或膜層(非直接)。但相反地,當元件或膜層被稱為“直接”在另一個元件或膜層“上”時,則應被瞭解兩者之間不存在有插入的元件或膜層。
於文中提及一元件“電性連接”或“耦接”另一元件時,可包括“元件與另一元件之間可更存在其它元件而將兩者電性連接”的情況,或是包括“元件與另一元件之間未存有其它元件而直接電性連接”的情況。若於文中提及一元件“直接電性連接”或“直接耦接”另一元件時,則指“元件與另一元件之間未存有其它元件而直接電性連接”的情況。
請參考第1圖至第9圖。第1圖至第9圖繪示本發明一實施例的封裝元件的製作方法流程示意圖,其中第5圖繪示第4圖的區域R的放大示意圖,第9圖繪示本發明一實施例的封裝元件的剖面示意圖。第1圖至第9圖所顯示的結構可分別為在製作封裝元件的不同過程中的部分結構,且可省略部分膜層或元件,但不限於此。如第1圖所示,首先提供載板12,其中載板12上可具有離型層14。載板12可用以承載形成於其上的膜層或元件,載板12可例如包括玻璃、晶圓基板、金屬或其他合適的支撐材料,但不限於此。離型層14可用以在完成後續步驟之後將載板12與其上所形成的元件(例如,第7圖所示的半成品結構52)分離。離型層14的解離方式可例如包括光解離或其他合適的方式。離型層14可例如包括聚乙烯(polyethylene,PE)、聚對苯二甲酸乙二酯(polyethylene terephthalate,PET)、環氧樹脂(epoxy)、定向拉伸聚丙烯(oriented polypropylene,OPP)或其他合適的材料,但不限於此。
如第1圖所示,可於載板12上形成複數個並排設置的導電柱16。導電柱16可例如透過沉積製程搭配微影與蝕刻製程、電鍍製程搭配蝕刻製程或其他適合的製程所形成,但不限於此。在第1圖的實施例中,導電柱16可例如為單層結構或多層結構。導電柱16可例如由銅(copper)所形成,但不限於此。在一些實
施例中,如第1圖所示,可於形成導電柱16之前,於離型層14上選擇性形成介電層18。在此情況下,導電柱16可形成於介電層18上,相較於形成在離型層14上,導電柱16與介電層18之間的接合度較佳,因此透過介電層18,可有助於提升導電柱16與載板12之間的接合度,並降低以直立方式設置於載板12上的導電柱16從載板12上脫落或傾倒。介電層18可例如包括聚醯亞胺(polyimide,PI)或其他合適的有機材料,但不限於此。
如第2圖所示,在形成導電柱16之後,可以面朝上(face up)的方式將至少一個橋接晶片20設置於載板12上。換言之,橋接晶片20可具有複數個接墊20p,朝上設置,而橋接晶片20的背面20b朝向載板12設置。舉例來說,設置橋接晶片20可透過固晶(die attach)製程利用黏著層22將橋接晶片20接合於離型層14(或介電層18)上。黏著層22可例如包括晶片黏著膜(die attach film,DAF)、雙面膠或其他合適的材料。橋接晶片20可例如包括複數條走線,用以耦接後續製程所形成的主動晶片(例如,第6圖所示的主動晶片44)。橋接晶片20中的走線間距(例如,細節距(fine pitch))可例如為1微米(μm)到2微米或為次微米等級,但不限於此。第2圖所示的橋接晶片20的數量可為複數個,但不限於此。橋接晶片20的數量可例如依據晶片群組(例如,第6圖所示的晶片群組CG)中的主動晶片或晶片群組的數量而定。在一些實施例中,橋接晶片20可選擇性另包括被動元件,例如電阻、電容、電感或其他類似的元件。在一些實施例中,橋接晶片20也可選擇性另包括主動元件。在一些實施例中,橋接晶片20在垂直於載板12的上表面12s的法線方向ND上的厚度可例如為約10微米到100微米或更高。在本文中,晶片也可以稱為晶粒,但不限於此。本文中的“耦接”也可稱為“電性連接”,但不限於此。
在第2圖的實施例中,橋接晶片20的接墊20p上可不具有凸塊,因此接墊20p可被曝露出。由於橋接晶片20的接墊20p不需形成凸塊,因此可降低製
作成本。舉例來說,橋接晶片20可包括主體部20m以及絕緣層20n,其中接墊20p可設置於主體部20m上,且絕緣層20n設置於接墊20p上,並具有曝露出對應的接墊20p的開口OP。接墊20p可例如為鋁墊,但不限於此。
在第2圖的實施例中,導電柱16的高度H1可例如低於橋接晶片20相對於載板12的上表面20s的高度H2(例如,為上表面20s與介電層18相對於離型層14的表面之間的距離、或為橋接晶片20的厚度與黏著層22的厚度的總和),如此可降低製作導電柱16的時間與成本。橋接晶片20的上表面20s可例如為第2圖所示絕緣層20n的上表面與接墊20p的上表面所形成,但不限於此。在一些實施例中,兩相鄰導電柱16之間的間距可例如大於兩相鄰接墊20p之間的間距,但不限於此。
如第3圖所示,接著可於導電柱16與橋接晶片20上形成感光封裝層(photosensitive encapsulation layer)28。舉例來說,感光封裝層28可為乾膜,並透過貼合製程(lamination process)設置在導電柱16與橋接晶片20上,其中感光封裝層28可圍繞導電柱16以及橋接晶片20。然後,可透過微影製程(即,曝光與顯影製程),於感光封裝層28中形成複數個穿孔28a以及複數個穿孔28b,其中穿孔28a可曝露出對應的導電柱16,且穿孔28b可曝露出對應的橋接晶片20的接墊20p。由於感光封裝層28可延伸到導電柱16與橋接晶片20上,因此橋接晶片20的上表面20s與感光封裝層28相對於載板12的上表面28s之間的間距D3可小於導電柱16相對於載板12的上表面16s與感光封裝層28的上表面28s之間的間距D1。
需說明的是,相較於一般光阻材料,感光封裝層28可具有較大的厚度,因此在橋接晶片20具有一定厚度(例如,10微米到100微米)的情況下,感光封裝層28的厚度T仍可大於導電柱16的高度H1以及橋接晶片20的上表面20s的高度H2,使得感光封裝層28的上表面28s可高於導電柱16的上表面16s以及橋接晶片20的上表面20s。在一些實施例中,穿孔28a的深度(即,導電柱16的上表面16s
與感光封裝層28的上表面28s之間的間距D1)可例如大於穿孔28b的深度D2(即,接墊20p的上表面與感光封裝層28的上表面28s之間的間距)。在一些實施例中,穿孔28a的寬度W1可例如大於穿孔28b的寬度W2。值得說明的是,由於感光封裝層28中可透過微影製程形成曝露出導電柱16的穿孔28a與曝露出橋接晶片20的穿孔28b,因此導電柱16的高度H1可設計為小於橋接晶片20的上表面20s的高度H2,進而降低製作成本。
此外,感光封裝層28除了具有感光的特性之外,還可具有填充與密封的特性,因此可設置於導電柱16之間以及導電柱16與橋接晶片20之間,並用以保護導電柱16以及橋接晶片20。舉例來說,感光封裝層28可包括矽氧烷聚合物(例如台灣信越矽利光(shin-etsu chemical)的SINR),或其他合適的有機材料。值得一提的是,相較於傳統封裝材料(例如,環氧樹脂或模塑(molding)材料)而言,感光封裝層28具有較低楊氏模數(Young’s modulus),換言之,感光封裝層28不會對導電柱16、橋接晶片20與載板12造成明顯的應力影響,因此在後續製程中可降低載板12的翹曲,從而降低導電柱16與橋接晶片20的接墊20p的位置以及後續所形成的元件(例如,第4圖與第5圖所示的重佈線層30)的相對位置受到感光封裝層28的影響,並降低封裝元件的製作複雜度。
如第4圖與第5圖所示,於感光封裝層28上形成重佈線層30,使得部分感光封裝層28可設置於導電柱16與重佈線層30之間以及橋接晶片20與重佈線層30之間。重佈線層30可包括至少兩層導電層以及至少一層介電層。在第5圖的實施例中,重佈線層30的導電層以包括導電層32、導電層34與導電層36為例,且介電層以包括介電層38與介電層40為例,但不以此為限。在一些實施例中,導電層的層數以及介電層的層數可依據實際需求作調整。
在第5圖的實施例中,導電層32可設置於感光封裝層28上,並包括複數條走線32a以及複數條走線32b,其中走線32a分別透過對應的穿孔28a耦接對應
的導電柱16,且走線32b分別透過對應的穿孔28b耦接對應的橋接晶片20的接墊20p。舉例來說,由於導電柱16與接墊20p可分別被穿孔28a與穿孔28b曝露出,因此導電層32的走線32a可延伸到穿孔28a中並直接接觸導電柱16,且走線32b可延伸到穿孔28b中並直接接觸橋接晶片20的接墊20p,故橋接晶片20的接墊20p上可不需額外製作用以接合的凸塊,進而可降低橋接晶片20的厚度以及導電柱16的厚度。介電層38可設置於導電層32上,並具有複數個穿孔38a以及複數個穿孔38b,分別曝露出對應的走線32a與走線32b的一部分。導電層34可設置於介電層38上,並包括複數條走線34a以及複數條走線34b,走線34a可分別透過對應的穿孔38a耦接對應的走線32a,且走線34b可分別透過對應的穿孔38b耦接對應的走線32b。介電層40可設置於導電層34與介電層38上,並具有複數個穿孔40a以及複數個穿孔40b,分別曝露出對應的走線34a與走線34b的一部分。導電層36可包括複數個區塊36a以及複數個區塊36b,分別設置於穿孔40a與穿孔40b中。在一些實施例中,重佈線層30可選擇性另包括導電凸塊42a以及導電凸塊42b,分別設置於對應的區塊36a與區塊36b上,以助於與後續製程中的元件(例如,主動晶片)接合。導電凸塊42a以及導電凸塊42b可例如選擇性為多層結構。多層結構可例如包括銅(copper)、鎳(nickel)、金(gold)、其他合適的材料、上述至少兩者的合金或上述的組合,但不限於此。在一些實施例中,重佈線層30中同一層導電層的走線間距(例如,細節距)可例如為2微米到10微米。
如第6圖所示,於重佈線層30上設置至少兩個主動晶片44,使得主動晶片44可透過重佈線層30耦接橋接晶片20,進而可彼此耦接。在第6圖的實施例中,主動晶片44的數量可例如為複數個,且主動晶片44可區分為至少兩個晶片群組CG,分別對應所欲形成的封裝元件(例如第9圖所示的封裝元件1),但不限於此。
在第6圖的實施例中,主動晶片44可例如包括複數個導電凸塊46,以
助於與重佈線層30接合,但不限於此。主動晶片44的導電凸塊46可例如以面朝下(face down)的方式透過覆晶(flip chip)接合製程與重佈線層30的導電凸塊42a和導電凸塊42b接合。導電凸塊46與導電凸塊42a和導電凸塊42b之間可另包括金屬焊料(未繪示),例如錫合金焊料,但不限於此。舉例來說,主動晶片44可另包括主體部44m、複數個輸入/輸出接墊44p以及絕緣層44n,其中輸入/輸出接墊44p可設置於主體部44m與絕緣層44n之間,且絕緣層44n具有複數個開口,曝露出對應的輸入/輸出接墊44p。導電凸塊46可分別形成在對應的輸入/輸出接墊44p上。
在一些實施例中,主動晶片44的兩相鄰導電凸塊46之間的間距可小於或等於橋接晶片20的兩相鄰接墊(如第5圖所示的接墊20p)之間的間距。當導電凸塊46之間的間距等於接墊20p之間的間距時,重佈線層30中用於將彼此耦接的導電凸塊46與接墊20p耦接的走線(如第5圖所示的走線32b與走線34b)、區塊(如第5圖所示的區塊36b)以及導電凸塊42b在垂直於載板12的上表面12s的法線方向ND上可彼此對齊,但不限於此。在一些實施例中,兩相鄰導電凸塊46之間的間距可小於兩相鄰導電柱16之間的間距。
主動晶片44可例如包括電源管理晶片(power management integrated circuit,PMIC)、微機電系統(micro-electro-mechanical-system,MEMS)晶片、特殊應用積體電路晶片(application-specific integrated circuit,ASIC)、動態隨機存取記憶體(dynamic random access memory,DRAM)晶片、靜態隨機存取記憶體(static random access memory,SRAM)晶片、高頻寬記憶體(high bandwidth memory,HBM)晶片、系統晶片(system on chip,SoC)、高效能運算(high performance computing,HPC)晶片或其他類似的主動晶片,但不限於此。導電凸塊46可例如包括多層結構。導電凸塊46可例如包括銅、鎳、錫(tin)、銀(silver)、其他合適的材料、上述至少兩者的合金或上述的組合,但不限於此。
在第6圖的實施例中,晶片群組CG可包括同質或異質的主動晶片44a
與主動晶片44b。當主動晶片44a與主動晶片44b為異質時,主動晶片44a與主動晶片44b可例如分別為系統晶片與高頻寬記憶體晶片,但不限於此。舉例來說,一個晶片群組CG可包括一顆主動晶片44a以及四顆主動晶片44b,但不限於此。在本文中,主動晶片44可指包括主動元件的晶片,主動元件可包括電晶體、二極體、積體電路、光電元件或其他具有增益的合適元件,但不限於此。在一些實施例中,當橋接晶片20包括主動元件時,橋接晶片20中的主動元件與主動晶片44的主動元件可由不同的半導體製程技術節點所製作出,舉例來說,橋接晶片20中的主動元件的密度大於主動晶片44的主動元件的密度,但不限於此。
在一些實施例中,由於重佈線層30可在設置主動晶片44之前形成,因此可在設置主動晶片44之前,選擇性對重佈線層30進行自動光學檢測(automated optical inspection,AOI)及/或開路與短路測試(open/short test,O/S test),以確保重佈線層30的品質,因此可避免因重佈線層30的不良所造成的晶片損失或浪費。在一些實施例中,自動光學檢測及/或開路與短路測試可在完成重佈線層30之後進行或在形成重佈線層30的過程中重複進行多次。
在一些實施例中,如第6圖所示,在將主動晶片44設置於重佈線層30上之後,可選擇性於主動晶片44與重佈線層30之間填入底部填充層48,以助於強化主動晶片44與重佈線層30之間的接合度,從而降低導電凸塊42a與導電凸塊46之間以及導電凸塊42b與導電凸塊46之間的斷裂。底部填充層48可例如包括毛細填充膠(capillary underfill,CUF)或其他合適的填充材料,但不限於此。底部填充層48可例如透過點膠製程形成,但不限於此。
如第7圖所示,在設置主動晶片44之後,可於重佈線層30上形成封裝體50,且封裝體50可圍繞主動晶片44,用以保護主動晶片44。具體來說,封裝體50可例如透過模封製程形成在主動晶片44之間以及主動晶片44的背面上。封裝體50可例如包括模塑化合物(molding compound)或其他合適的封裝材料,但不
限於此。封裝體50的楊氏模數可大於感光封裝層28的楊氏模數。
需說明的是,由於重佈線層30是在設置主動晶片44以及需在高溫環境進行並降溫的模封製程之前形成,因此主動晶片44可在尚未遇到高溫差的環境下設置於重佈線層30上,如此可降低重佈線層30因受到高溫差所產生的翹曲影響,從而簡化製程的複雜度。
在第7圖的實施例中,可選擇性對封裝體50進行減薄製程,移除封裝體50位於主動晶片44上的部分,以露出主動晶片44的背面,從而可有助於主動晶片44的散熱。減薄製程可例如包括化學機械研磨(chemical mechanical polishing,CMP)製程、機械研磨(mechanical grinding)、蝕刻(etching)或其他合適的製程,但不限於此。
如第8圖所示,在形成封裝體50之後,可從導電柱16、黏著層22以及感光封裝層28上移除載板12,以曝露出導電柱16、黏著層22以及感光封裝層28相對於重佈線層30的表面。移除載板12的方式可例如包括對離型層14照射光線,以降低離型層14的黏著力,進而移除載板12,但不限於此。接著,將包含有封裝體50、主動晶片44、重佈線層30、導電柱16、感光封裝層28以及橋接晶片20的半成品結構52上下翻轉,使得橋接晶片20的背面20b朝上,而主動晶片44的背面朝下。隨後,於每個導電柱16上形成導電端子54。導電端子54可例如透過電鍍、沉積、植球(ball mounting)、迴焊(reflow)及/或其他合適的製程所形成。導電端子54可例如包括焊球(solder ball)、導電凸塊或其他合適的導電端子。焊球可例如包括錫球。導電凸塊可例如包括多層結構。導電凸塊可例如包括銅、鎳、錫、銀、其他合適的材料、上述至少兩者的合金或上述的組合,但不限於此。
如第8圖所示,可對半成品結構52進行單一化製程(singulation process),以形成至少一個封裝結構56。在第8圖的實施例中,半成品結構52可包括至少兩個晶片群組CG,因此單一化製程可將不同的晶片群組CG分隔開,且將
對應不同晶片群組CG的橋接晶片20與導電柱16分隔開,以形成至少兩個封裝結構56。單一化製程可例如包括切割製程或其他合適的製程。在一些實施例中,形成導電端子54的步驟以及進行切割製程的步驟的順序也可彼此互換。
如第9圖所示,在形成導電端子54之後,可將封裝結構56上下翻轉,並將封裝結構56的導電端子54設置於基板58上。透過導電端子54,可將封裝結構56的導電柱16接合並耦接於基板58。然後,於封裝結構56的感光封裝層28與基板58之間形成底部填充層60,以形成封裝元件1。基板58可例如包括封裝基板、電路板或其他合適的基板。封裝結構56可透過導電端子54與基板58接合並耦接。底部填充層60可延伸到封裝結構56的感光封裝層28與封裝體50的側壁上,並可強化封裝結構56與基板58之間的接合度。底部填充層60的材料與形成方式可例如相同或類似底部填充層48的材料與形成方式,因此在此不多贅述。
在一些實施例中,基板58上可設置有加固件62,且加固件62可例如圍繞封裝結構56,並與底部填充層60分隔開。加固件62可例如包括金屬。在一些實施例中,基板58下方可選擇性設置有焊球64,以助於封裝元件1進一步與其他元件的耦接與接合,但不限於此。
在第9圖的封裝元件1中,由於橋接晶片20的走線間距可小於重佈線層30的走線間距,因此透過橋接晶片20耦接不同的主動晶片44,可提升主動晶片44之間的互連密度,從而降低主動晶片44之間的訊號傳輸路徑或時間,並提升訊號傳輸效率。在此情況下,重佈線層30的走線間距可不需達到細節距,以簡化製程複雜度並降低製作成本。並且,透過走線間距較小的橋接晶片20,重佈線層30的層數可降低,從而可降低封裝結構56的翹曲,並有助於封裝結構56與基板58中的接墊的接合良率。
再者,由於黏著層22設置於橋接晶片20的背面20b上,因此在將封裝結構56設置於基板58時,黏著層22可保護橋接晶片20,以降低橋接晶片20的破
裂或斷線。透過黏著層22的保護,橋接晶片20在法線方向(例如垂直基板58的上表面的法線方向ND)上的厚度可在不會產生破裂或斷線的情況下進一步被減薄,藉此可降低封裝元件1在法線方向ND上的整體厚度。在此情況下,導電柱16的高度(如第2圖所示的高度H1)可進一步降低,從而可降低製作時間與成本。並且,導電柱16的間距也可降低,以提供較高的訊號輸出密度,及/或縮小封裝元件1的尺寸。
需說明的是,在封裝元件1中,由於重佈線層30設置於主動晶片44與導電柱16以及橋接晶片20之間,因此主動晶片44可透過重佈線層30同時耦接到具有不同間距的導電柱16以及橋接晶片20的接墊(如第5圖所示的接墊20p)。此外,主動晶片44可透過重佈線層30以及導電柱16耦接至基板58,相較於透過矽中介層(silicon interposer)耦接到基板58,導電柱16的製作成本可明顯低於矽中介層的製作成本,因此可有效地降低封裝元件1的製作成本。
第10圖繪示本發明另一實施例的封裝元件的剖面示意圖。如第10圖所示,本實施例的封裝元件2與第9圖所示的封裝元件1的區別在於,封裝元件2可另包括金屬蓋66,取代第9圖的加固件62,並設置於封裝結構56以及基板58上。金屬蓋66可例如覆蓋並圍繞封裝結構56,以保護封裝結構56。金屬蓋66可例如為一體成形的結構,但不限於此。在一些實施例中,封裝元件2可選擇性另包括散熱膏68,設置於主動晶片44的背面上。散熱膏68可例如直接接觸主動晶片44與金屬蓋66,以助於對主動晶片44散熱。散熱膏68可例如在設置金屬蓋66之前塗佈於主動晶片44的背面上,但不限於此。
綜合上述,在本發明的封裝元件中,透過橋接晶片耦接不同的主動晶片,可提升主動晶片之間的互連密度,從而提升訊號傳輸效率。並且,由於黏著層可設置於橋接晶片的背面上,因此在將橋接晶片設置於基板時,黏著層可保護橋接晶片,以降低橋接晶片的破裂或斷線。另外,重佈線層可設置於主
動晶片與導電柱以及橋接晶片之間,因此主動晶片可透過重佈線層耦接到具有不同間距的導電柱以及橋接晶片的接墊,並可透過導電柱耦接至基板,進而可降低封裝元件的製作成本。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
1:封裝元件
16:導電柱
20:橋接晶片
20b:背面
22:黏著層
28:感光封裝層
30:重佈線層
44,44a,44b:主動晶片
48,60:底部填充層
50:封裝體
54:導電端子
56:封裝結構
58:基板
62:加固件
64:焊球
CG:晶片群組
ND:法線方向
Claims (19)
- 一種封裝元件,包括:一基板;複數個導電柱,並排設置於該基板上;至少一橋接晶片,設置於該基板上;一感光封裝層,圍繞該至少一橋接晶片以及該複數個導電柱,其中該至少一橋接晶片的上表面與該感光封裝層的上表面之間的間距小於該複數個導電柱中的一個的上表面與該感光封裝層的該上表面之間的間距;一重佈線層,設置於該感光封裝層上;至少兩主動晶片,設置於該重佈線層上,且該至少一橋接晶片耦接於該至少兩主動晶片之間;以及一封裝體,設置於該重佈線層上,並圍繞該至少兩主動晶片,其中該封裝體的楊氏模數大於該感光封裝層的楊氏模數。
- 如請求項1所述的封裝元件,另包括一黏著層,設置於該至少一橋接晶片與該基板之間。
- 如請求項1所述的封裝元件,其中該感光封裝層具有複數個第一穿孔以及複數個第二穿孔,該複數個第一穿孔中的一個曝露出該複數個導電柱中的一個,該至少一橋接晶片具有複數個接墊,且該複數個第二穿孔中的一個曝露出該複數個接墊中的一個。
- 如請求項3所述的封裝元件,其中該複數個第一穿孔中的一個的寬度大於該複數個第二穿孔中的一個的寬度。
- 如請求項3所述的封裝元件,其中該複數個第一穿孔中的一個的深度大於該複數個第二穿孔中的一個的深度。
- 如請求項1所述的封裝元件,其中該感光封裝層設置於該至少一橋接晶片與該重佈線層之間。
- 如請求項1所述的封裝元件,其中該至少一橋接晶片不具有凸塊。
- 如請求項1所述的封裝元件,其中該重佈線層設置於該至少一橋接晶片與該至少兩主動晶片之間。
- 如請求項1所述的封裝元件,另包括一底部填充層,圍繞該感光封裝層,並設置於該感光封裝層與該基板之間。
- 如請求項1所述的封裝元件,其中該感光封裝層包括矽氧烷聚合物。
- 一種封裝元件的製作方法,包括:於一載板上形成複數個導電柱並設置至少一橋接晶片;於該複數個導電柱與該至少一橋接晶片上形成一感光封裝層,其中該感光封裝層圍繞該至少一橋接晶片以及該複數個導電柱,且該至少一橋接晶片的上表面與該感光封裝層的上表面之間的間距小於該複數個導電柱中的一個的上表面與該感光封裝層的該上表面之間的間距;於該感光封裝層上形成一重佈線層; 於該重佈線層上設置至少兩主動晶片;於該重佈線層上形成一封裝體,其中該封裝體圍繞該至少兩主動晶片,其中該感光封裝層的楊氏模數小於該封裝體的楊氏模數;以及移除該載板。
- 如請求項11所述的封裝元件的製作方法,其中設置該至少一橋接晶片包括利用一黏著層將該至少一橋接晶片接合於該載板上。
- 如請求項11所述的封裝元件的製作方法,其中形成該感光封裝層包括透過一微影製程,於該感光封裝層中形成複數個第一穿孔以及複數個第二穿孔,該複數個第一穿孔中的一個曝露出該複數個導電柱中的一個,該至少一橋接晶片具有複數個接墊,且該複數個第二穿孔中的一個曝露出該複數個接墊中的一個。
- 如請求項11所述的封裝元件的製作方法,其中該感光封裝層設置於該至少一橋接晶片與該重佈線層之間。
- 如請求項11所述的封裝元件的製作方法,其中該至少一橋接晶片具有複數個接墊,且該重佈線層直接接觸該複數個接墊。
- 如請求項11所述的封裝元件的製作方法,另包括對該封裝體進行減薄製程,以露出該至少兩主動晶片的背面。
- 如請求項11所述的封裝元件的製作方法,其中於形成該重佈線層 與設置該至少兩主動晶片之間,該製作方法另包括對該重佈線層進行自動光學檢測。
- 如請求項11所述的封裝元件的製作方法,另包括於該複數個導電柱相對於該重佈線層的表面分別上形成複數個導電端子。
- 如請求項18所述的封裝元件的製作方法,另包括:將該複數個導電端子設置於一基板上;以及於該感光封裝層與該基板之間形成一底部填充層。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111108550A TWI810841B (zh) | 2022-03-09 | 2022-03-09 | 封裝元件及其製作方法 |
| CN202210339615.1A CN116779589A (zh) | 2022-03-09 | 2022-04-01 | 封装器件及其制作方法 |
| US18/078,055 US20230290730A1 (en) | 2022-03-09 | 2022-12-08 | Package device and manufacturing method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111108550A TWI810841B (zh) | 2022-03-09 | 2022-03-09 | 封裝元件及其製作方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI810841B true TWI810841B (zh) | 2023-08-01 |
| TW202336877A TW202336877A (zh) | 2023-09-16 |
Family
ID=87931144
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111108550A TWI810841B (zh) | 2022-03-09 | 2022-03-09 | 封裝元件及其製作方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20230290730A1 (zh) |
| CN (1) | CN116779589A (zh) |
| TW (1) | TWI810841B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12463178B2 (en) * | 2022-07-03 | 2025-11-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor die assembly having a polygonal linking die |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201903988A (zh) * | 2017-06-06 | 2019-01-16 | 財團法人工業技術研究院 | 光電元件封裝體 |
| TWI675449B (zh) * | 2017-11-30 | 2019-10-21 | 南韓商三星電子股份有限公司 | 半導體封裝 |
| CN112038330A (zh) * | 2020-10-12 | 2020-12-04 | 长电集成电路(绍兴)有限公司 | 一种多芯片堆叠的三维扇出型封装结构及其封装方法 |
-
2022
- 2022-03-09 TW TW111108550A patent/TWI810841B/zh active
- 2022-04-01 CN CN202210339615.1A patent/CN116779589A/zh active Pending
- 2022-12-08 US US18/078,055 patent/US20230290730A1/en active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201903988A (zh) * | 2017-06-06 | 2019-01-16 | 財團法人工業技術研究院 | 光電元件封裝體 |
| TWI675449B (zh) * | 2017-11-30 | 2019-10-21 | 南韓商三星電子股份有限公司 | 半導體封裝 |
| CN112038330A (zh) * | 2020-10-12 | 2020-12-04 | 长电集成电路(绍兴)有限公司 | 一种多芯片堆叠的三维扇出型封装结构及其封装方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20230290730A1 (en) | 2023-09-14 |
| TW202336877A (zh) | 2023-09-16 |
| CN116779589A (zh) | 2023-09-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20230378078A1 (en) | Package with fan-out structures | |
| US11764159B2 (en) | Package with fan-out structures | |
| TWI708297B (zh) | 形成半導體裝置的方法 | |
| TWI654726B (zh) | 具有虛設連接器的半導體封裝及其形成方法 | |
| US10867897B2 (en) | PoP device | |
| KR102647008B1 (ko) | 팬 아웃 패키지 및 이의 형성 방법 | |
| CN110838473B (zh) | 半导体封装及其制造方法 | |
| TWI463635B (zh) | 具有堆疊的微電子單元之微電子封裝及其製造方法 | |
| CN110676223A (zh) | 封装件和形成封装件的方法 | |
| CN115910814A (zh) | 形成封装结构的方法 | |
| CN107403733A (zh) | 三层叠层封装结构及其形成方法 | |
| TW201721771A (zh) | 整合式扇出封裝及製造方法 | |
| TW201535596A (zh) | 堆疊式封裝裝置與其形成方法 | |
| CN112420684A (zh) | 封装结构 | |
| TWI727469B (zh) | 封裝體及其形成方法 | |
| JP2022136980A (ja) | 再配線基板を含む半導体パッケージ | |
| TWI810841B (zh) | 封裝元件及其製作方法 | |
| CN223552526U (zh) | 封装结构 | |
| CN112420530B (zh) | 封装件及其形成方法 | |
| TWI807660B (zh) | 封裝元件及其製作方法 | |
| TWI809986B (zh) | 封裝結構及其製作方法 | |
| US20260018567A1 (en) | Package device and manufacturing method thereof | |
| CN119581346B (zh) | 光电系统封装结构及其制备方法 | |
| CN114725056B (zh) | 嵌入式扇出型封装结构及其制造方法 | |
| US20250349772A1 (en) | Semiconductor structure, package structure and manufacturing method of semiconductor structure |