TWI810265B - 覆瓦狀側向雙極型接面電晶體及形成電晶體覆瓦之方法 - Google Patents
覆瓦狀側向雙極型接面電晶體及形成電晶體覆瓦之方法 Download PDFInfo
- Publication number
- TWI810265B TWI810265B TW108110333A TW108110333A TWI810265B TW I810265 B TWI810265 B TW I810265B TW 108110333 A TW108110333 A TW 108110333A TW 108110333 A TW108110333 A TW 108110333A TW I810265 B TWI810265 B TW I810265B
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- collector
- transistor
- base
- emitter
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 10
- 239000004065 semiconductor Substances 0.000 claims description 39
- ALKWEXBKAHPJAQ-NAKRPEOUSA-N Asn-Leu-Asp-Asp Chemical group NC(=O)C[C@H](N)C(=O)N[C@@H](CC(C)C)C(=O)N[C@@H](CC(O)=O)C(=O)N[C@@H](CC(O)=O)C(O)=O ALKWEXBKAHPJAQ-NAKRPEOUSA-N 0.000 claims description 30
- OQCFWECOQNPQCG-UHFFFAOYSA-N 1,3,4,8-tetrahydropyrimido[4,5-c]oxazin-7-one Chemical group C1CONC2=C1C=NC(=O)N2 OQCFWECOQNPQCG-UHFFFAOYSA-N 0.000 claims description 18
- 239000000758 substrate Substances 0.000 claims description 10
- 239000012212 insulator Substances 0.000 claims description 5
- 238000013461 design Methods 0.000 description 22
- 235000012431 wafers Nutrition 0.000 description 21
- 230000015556 catabolic process Effects 0.000 description 8
- 230000003321 amplification Effects 0.000 description 5
- 238000003199 nucleic acid amplification method Methods 0.000 description 5
- 239000002019 doping agent Substances 0.000 description 4
- 238000012360 testing method Methods 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000001465 metallisation Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 210000001061 forehead Anatomy 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/01—Manufacture or treatment
- H10D10/061—Manufacture or treatment of lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/60—Lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/133—Emitter regions of BJTs
- H10D62/134—Emitter regions of BJTs of lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/133—Emitter regions of BJTs
- H10D62/135—Non-interconnected multi-emitter structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/137—Collector regions of BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/177—Base regions of bipolar transistors, e.g. BJTs or IGBTs
- H10D62/184—Base regions of bipolar transistors, e.g. BJTs or IGBTs of lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/231—Emitter or collector electrodes for bipolar transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/118—Electrodes comprising insulating layers having particular dielectric or electrostatic properties, e.g. having static charges
Landscapes
- Bipolar Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
- Junction Field-Effect Transistors (AREA)
Abstract
一種側向電晶體覆瓦係藉由以下各項形成:一第一及一第二集極區域,該等第一及第二集極區域縱向地跨越該電晶體覆瓦之一第一及一第二側;以及一基極區域及一射極區域,該基極區域及該射極區域位於該等第一及第二集極區域之間並且共同以該電晶體覆瓦之一縱向中線為中心。一基極-集極間電流、一集極-射極間電流以及一基極-射極間電流水平地流動,並且該基極-射極間電流之方向垂直於該基極-集極間電流及該集極-射極間電流之方向。具有各種佈置之側向BJT電晶體由複數個覆瓦形成並且共享其共用組件。
Description
本申請案主張享受於2018年4月17日提交申請且標題為「Tiled Lateral BJT」的美國非臨時申請案第15/955,040號的權益,該案出於引用目的併入本文。
本發明係有關於覆瓦狀側向雙極型接面電晶體。
有利的是具有用於雙極型接面電晶體(BJT)等電子組件的通用設計,該設計適用於在廣泛範圍內之設計應用中使用。
然而,一些問題在於,典型BJT設計的一些設計參數不易修改或調整。因此,針對以下各項中之一些的設計控制通常極少:BJT之結構特徵、操作參數、或效能特性,諸如BJT之子組件之幾何形狀或集極-射極間最大定額電壓(亦即,在基極開路的情況下,相對於電晶體之射極所量測的電晶體之集極上可耐受的最大電壓),以及其他設計考慮因素。
另外,整個積體電路佈置內之空間約束可嚴重限制BJT裝置之佈局及佈置的設計選擇,藉此可能不利地影響BJT裝置之期望效能特性。
此外,鑒於絕緣體上半導體(SOI)技術,有利的是能夠在SOI晶片或基板上形成BJT裝置,儘管大體上難以在SOI平台上製造功能型BJT。
根據一些實施例,一種電晶體覆瓦包括第一集極區域、第二集極區域、基極區域,以及射極區域。該第一集極區域定位於該電晶體覆瓦之第一部
分內。該第二集極區域定位於該電晶體覆瓦之第二部分內。該基極區域定位於該電晶體覆瓦之中心部分內。該中心部分水平地位於該等第一及第二部分之間。基極-集極間電流之流動方向水平地位於該等第一及第二集極區域與該基極區域之間。該射極區域定位於該電晶體覆瓦之該中心部分內。集極-射極間電流之流動方向水平地位於該等第一及第二集極區域與該射極區域之間。基極-射極間電流之流動方向水平穿過該基極區域。該基極-射極間電流之該流動方向垂直於該基極-集極間電流及該集極-射極間電流之該流動方向。
根據一些實施例,一種電晶體覆瓦包括第一集極區域、第二集極區域、基極區域,以及射極區域。該第一集極區域縱向地跨越該電晶體覆瓦之第一側。該第二集極區域縱向地跨越該電晶體覆瓦之第二側。該基極區域側向地定位於該等第一與第二集極區域之間。該射極區域側向地定位於該等第一與第二集極區域之間。該等基極區域及射極區域共同以該電晶體覆瓦之縱向地延伸、側向地定位之中線為中心。
根據一些實施例,一種方法包括縱向地跨越電晶體覆瓦之第一側形成第一集極區域;縱向地跨越該電晶體覆瓦之第二側形成第二集極區域;在該等第一及第二集極區域之間以及以該電晶體覆瓦之縱向地延伸、側向地定位之中線為中心側向地形成基極區域;以及在該等第一及第二集極區域之間以及以該電晶體覆瓦之該縱向地延伸、側向地定位之中線為中心側向地形成射極區域。
在一些實施例中,該電晶體覆瓦具有在水平平面中之縱向尺寸及側向尺寸。該等第一及第二部分以及該中心部分在該電晶體覆瓦內縱向地延伸。該等第一及第二部分相對於該中心部分側向地定位。該等第一及第二集極區域分別在該等第一及第二部分內縱向地延伸。
在一些實施例中,該電晶體覆瓦亦包括位於該中心部分內之第一及第二基極連接器區域。該射極區域定位於該第一基極連接器區域與該第二基極
連接器區域之間。該集極-射極間電流之該流動方向水平地位於該等第一及第二基極連接器區域與該射極區域之間。
在一些實施例中,BJT電晶體包括複數個電晶體覆瓦。該複數個電晶體覆瓦中之第一者的該第一集極區域及該複數個電晶體覆瓦中之第二者的該第一集極區域共同形成該BJT電晶體之第一共用(亦即,共享)集極區域。該複數個電晶體覆瓦中之該第一者的該第二集極區域及該複數個電晶體覆瓦中之該第二者的該第二集極區域共同形成該BJT電晶體之第二共用(亦即,共享)集極區域。該複數個電晶體覆瓦中之該第一者的該基極區域及該複數個電晶體覆瓦中之該第二者的該基極區域共同形成該BJT電晶體之共用基極區域。
在一些實施例中,BJT電晶體包括複數個電晶體覆瓦。該複數個電晶體覆瓦中之第一者的該第二集極區域被共享作為該BJT電晶體之該複數個電晶體覆瓦中之第二者的該第一集極區域。
在一些實施例中,BJT電晶體包括複數個電晶體覆瓦。該複數個電晶體覆瓦中之第一者的該第一集極區域及該複數個電晶體覆瓦中之第二者的該第一集極區域共同形成該BJT電晶體之第一共用集極區域。該複數個電晶體覆瓦中之該第一者的該第二集極區域及該複數個電晶體覆瓦中之該第二者的該第二集極區域共同形成該BJT電晶體之第二共用(亦即,共享)集極區域。該複數個電晶體覆瓦中之該第一者的該第二基極連接器區域被共享作為該複數個電晶體覆瓦中之該第二者的該第一基極連接器區域。
在一些實施例中,BJT電晶體包括複數個電晶體覆瓦。該複數個電晶體覆瓦中之第一者的該第二集極區域被共享作為該BJT電晶體之該複數個電晶體覆瓦中之第二者的該第一集極區域。
在一些實施例中,該電晶體覆瓦形成於絕緣體上半導體晶片上。
在一些實施例中,該電晶體覆瓦亦包括半導體層、第一NLDD區域、
第一集極N+區域、第二NLDD區域、第二集極N+區域、P阱、基極P+區域,以及射極N+區域。該第一NLDD區域形成為該第一集極區域並且形成於該半導體層中。該第一集極N+區域形成於該第一NLDD區域中。該第二NLDD區域形成為該第二集極區域並且形成於該半導體層中。該第二集極N+區域形成於該第二NLDD區域中。該P阱形成為該基極區域,並且形成於該半導體層中該等第一及第二NLDD區域之間。該基極P+區域形成於該P阱中。該射極N+區域形成為該射極區域並且形成於該P阱中。
在一些實施例中,該電晶體覆瓦亦包括半導體層、第一PLDD區域、第二PLDD區域、N阱、基極N+區域、射極P+區域、第一集極P+區域,以及第二集極P+區域。該第一PLDD區域形成為該第一集極區域並且形成於該半導體層中。該第二PLDD區域形成為該第二集極區域並且形成於該半導體層中。該N阱形成為該基極區域,並且形成於該半導體層中該等第一及第二PLDD區域之間。該基極N+區域形成於該N阱中。該射極P+區域形成為該射極區域並且形成於該N阱中。該第一集極P+區域形成於該第一PLDD區域中。該第二集極P+區域形成於該第二PLDD區域中。
100:電晶體覆瓦
101:第一及第二基極連接器或連結區域
102:第一及第二基極連接器或連結區域
103:射極區域
104:第一及第二集極連接器或連結區域
105:第一及第二集極連接器或連結區域
106:基極區域
107:第一及第二集極區域
108:第一及第二集極區域
109:N-或P-區域
110:基極接觸
111:射極接觸
112:集極接觸
113:箭頭
114:箭頭
115:箭頭
116:箭頭
117:剖面或切割線
118:剖面或切割線
119:剖面或切割線
201:埋入式氧化物(BOX)
202:下伏基板
203:場氧化物
204:箭頭
304:箭頭
404:箭頭
500:BJT電晶體
501:電晶體覆瓦
502:電晶體覆瓦
503:電晶體覆瓦
504:電晶體覆瓦
505:共用集極連接器區域
506:共用基極連接器區域
507:共用基極連接器區域
508:共用集極接觸
509:單個第一共用集極連接器區域
510:共用集極接觸
511:共用集極接觸
512:單個第三共用集極連接器區域
600:BJT電晶體
601:第一列
602:第二列
603:第一行
604:第二行
513:單個共用基極區域
514:單個共用基極區域
515:共用集極區域
516:單個第一共用集極區域
517:單個第三共用集極區域
700:BJT電晶體
800:電晶體覆瓦
801:第一及第二基極連接器區域
802:第一及第二基極連接器區域
803:射極區域
804:第一及第二集極區域
805:第一及第二集極區域
900:電晶體覆瓦
901:第一及第二基極連接器區域
902:第一及第二基極連接器區域
903:射極區域
904:第一及第二集極區域
905:第一及第二集極區域
1001:圖形
1002:圖形
1003:圖形
1101:圖形
1102:圖形
1103:圖形
1201:圖形
1202:圖形
1203:圖形
1301:圖形
1302:圖形
1303:圖形
1401:圖形
1402:圖形
1403:圖形
1501:圖形
1502:圖形
1503:圖形
1601:圖形
1602:圖形
1603:圖形
1701:圖形
1702:圖形
1703:圖形
1801:圖形
1802:圖形
1803:圖形
1901:圖形
1902:圖形
1903:圖形
2001:圖形
2002:圖形
2003:圖形
2101:圖形
2102:圖形
2103:圖形
2201:圖形
2202:圖形
2203:圖形
2301:圖形
2302:圖形
2303:圖形
2401:圖形
2402:圖形
2403:圖形
2501:圖形
2502:圖形
2503:圖形
2601:表
2602:表
2700:表
2801:圖形
2802:圖形
2803:圖形
2804:圖形
2805:圖形
2806:圖形
2807:圖形
2900:表
2808:虛線
2809:虛線
3001:圖形
3002:圖形
3003:圖形
3004:圖形
3005:圖形
3006:圖形
3007:圖形
3008:虛線
3009:虛線
3100:表
3200:圖形
3300:圖形
3400:圖形
3500:圖形
3600:圖形
3700:過程
3701:塊
3702:塊
3703:塊
3704:塊
3705:塊
3706:塊
3707:塊
3708:塊
圖1係根據一些實施例之電晶體覆瓦的簡化圖。
圖2至4係根據一些實施例之在圖1中所展示之電晶體覆瓦的簡化截面圖。
圖5至7係根據一些實施例之藉由在圖1至4中所展示之複數個電晶體覆瓦形成之雙極型接面電晶體(BJT)裝置的簡化圖。
圖8及9係根據一些實施例之替代電晶體覆瓦的簡化圖。
圖10至17係展示根據一些實施例之藉由在圖1至4中所展示之電晶體覆瓦形成的實例水平NPN BJT裝置之效能的簡化圖形。
圖18及19係展示實例習知垂直NPN BJT裝置之效能的簡化圖形。
圖20至25係展示根據一些實施例之藉由在圖1至4中所展示之電晶體覆瓦形成的實例水平PNP BJT裝置之效能的簡化圖形。
圖26及27係展示根據一些實施例之藉由圖1至4中所展示之電晶體覆瓦形成的實例水平NPN及PNP BJT裝置以及實例習知垂直NPN BJT裝置之效能的表。
圖28至31係展示根據一些實施例之藉由圖1至4中所展示之電晶體覆瓦形成的實例水平NPN及PNP BJT裝置以及實例習知垂直NPN BJT裝置之效能的額外圖像及表。
圖32至35係展示根據一些實施例之藉由在圖1至4中所展示之電晶體覆瓦形成的實例水平NPN BJT裝置之效能的額外簡化圖形。
圖36係展示實例習知垂直NPN BJT裝置之效能的簡化圖形。
圖37係用於製造圖1至4中所展示之電晶體覆瓦之實例方法的簡化流程圖。
本發明實現通用側向雙極型接面電晶體(BJT)設計(併入BJT覆瓦結構)之實施例,該設計允許針對所得水平或側向BJT裝置之裝置佈置、結構特徵幾何形狀及操作參數的設計階段控制之高級柔性,包括在絕緣體上半導體(SOI)晶片上形成之實施例。圖1展示根據一些實施例之可用於此類通用BJT設計之電晶體覆瓦(亦即,BJT覆瓦結構或BJT單元)100的實例。
電晶體覆瓦100通常包括第一及第二基極連接器或連結區域101及102、射極區域103、第一及第二集極連接器或連結區域104及105、基極區域106,以及第一及第二集極區域107及108。射極區域103定位於第一及第二基極集極區域101及102之間。第一及第二基極集極區域101及102以及射極區域
103定位於第一及第二集極連接器區域104及105之間以及第一及第二集極區域107及108之間。
在一些實施例中,電晶體覆瓦100為側向NPN BJT之部分。因此,基極連接器區域101及102形成為P+區域(亦即,形成於基極連接器區域101及102中之基極P+區域);基極區域106形成為P阱,亦即,P阱基極區域;射極區域103形成為N+區域(亦即,形成於射極區域103中之射極N+區域);第一及第二集極區域107及108形成為摻雜劑濃度相比集極連接器區域104及105較低之第一及第二N型區域;並且集極連接器區域104及105形成為N+區域(亦即,形成於集極連接器區域104及105中之高度摻雜之歐姆接觸集極N+區域)。(在一些實施例中,第一及第二集極區域107及108形成為NLDD區域,亦即,N型輕度摻雜之摻雜汲極區域,,因為該等區域可能與完整電子電路(電晶體覆瓦100為該電路之部分)之LDDFET的NLDD區域同時形成。另外,基極連接器區域101及102(亦即,基極P+區域)以及射極區域103(亦即,射極N+區域)形成於P阱基極區域106內;並且集極連接器區域104及105(亦即,集極N+區域)分別形成於第一及第二集極區域107及108內。在一些實施例中,基極P+區域及射極N+區域由P阱基極區域106之部分間隔開;而在其他實施例中,基極P+區域與射極N+區域之間的間隔經最小化,或基極P+區域與射極N+區域彼此相鄰或接觸。此外,P阱基極區域106以及第一及第二集極區域107及108形成於N-或P-區域109內,例如,本質外延層或其他適當半導體層。另外,基極接觸110、射極接觸111及集極接觸112分別形成於基極連接器區域101及102、射極區域103以及集極連接器區域104及105上。
在一些實施例中,電晶體覆瓦100形成於SOI晶片中和SOI晶片上,例如,其中半導體材料主要為矽。因此,N-或P-區域109之外延層生長於SOI晶片之埋入式氧化物(圖1中未展示)上方,該埋入式氧化物覆蓋半導體基板。在
其他實施例中,電晶體覆瓦100形成於塊體半導體(例如,矽)中和塊體半導體上,因此N-或P-區域109形成於塊體半導體材料中和塊體半導體材料上。
在一些實施例中,電晶體覆瓦100為側向PNP BJT之部分。因此,對於此等實施例,上文所述之N及P標號顛倒。
對於典型BJT裝置,基極-射極間最大定額電壓(亦即,Vbeo定額或Vebo定額)為在集極開路的情況下相對於射極所量測的基極上可耐受的最大電壓。換言之,BJT裝置之Vbeo定額為在BJT裝置被損壞或毀壞之前BJT裝置之基極-射極間接面可處置的最大可容許電壓,亦即,BJT裝置之基極-射極間接面的奔潰電壓定額。在圖1中,箭頭113指示基極連接器區域101及102與射極區域103之間的水平距離(亦即,基極-射極間距離)。電晶體覆瓦100之Vbeo定額至少部分地依基極-射極間距離(箭頭113)而定或由基極-射極間距離控制。因此,在設計BJT裝置(電晶體覆瓦100為該裝置之部分)期間,基極-射極間距離(箭頭113)可經設定,藉此提供針對BJT裝置之所得Vbeo定額的控制。
另外,對於典型BJT裝置,集極-基極間最大定額電壓(亦即,Vcbo定額或Vbco定額)為在射極開路的情況下相對於基極所量測的集極上可耐受的最大電壓。換言之,BJT裝置之Vcbo定額為在BJT裝置被損壞或毀壞之前BJT裝置之集極-基極間接面可處置的最大可容許電壓,亦即,BJT裝置之集極-基極間接面的奔潰電壓定額。在圖1中,箭頭114指示基極連接器區域101及102與集極區域107及108之最近邊緣之間的水平距離(亦即,基極-集極間距離)。電晶體覆瓦100之Vcbo定額至少部分地依基極-集極間距離(箭頭114)而定或由基極-集極間距離控制。因此,在設計BJT裝置(電晶體覆瓦100為該裝置之部分)期間,基極-集極間距離(箭頭114)可經設定,藉此提供針對BJT裝置之所得Vcbo定額的控制。
另外,對於典型BJT裝置,集極-射極間最大定額電壓(亦即,Vceo
定額或Vceo定額)為在基極開路的情況下相對於射極所量測的集極上可耐受的最大電壓。該定額電壓有可能小於Vcbo定額,因為反向偏壓之集極-基極間接面兩端的洩漏提供開始導通電晶體的基極電流。換言之,BJT裝置之Vceo定額為在BJT裝置被損壞或毀壞之前BJT裝置可處置的集極和射極兩端的最大可容許電壓,亦即,電晶體之集極及射極兩端的奔潰或最大電壓定額。在圖1中,箭頭115指示射極區域103與集極區域107及108之最近邊緣之間的距離(亦即,射極-集極間距離)。電晶體覆瓦100之Vceo定額至少部分地依射極-集極間距離(箭頭115)而定或由射極-集極間距離控制。因此,在設計BJT裝置(電晶體覆瓦100為該裝置之部分)期間,射極-集極間距離(箭頭115)可經設定,藉此提供針對BJT裝置之所得Vceo定額的控制。
此外,箭頭116指示集極連接器區域104及105與集極區域107及108之最近邊緣之間的距離(亦即,集極包圍距離或集極延伸部)。電晶體覆瓦100之Vcbo定額相對Vceo定額之比率至少部分地依集極包圍距離(箭頭116)而定或由集極包圍距離控制。因此,在設計BJT裝置(電晶體覆瓦100為該裝置之部分)期間,集極包圍距離(箭頭116)可經設定,藉此提供針對BJT裝置之所得Vceo定額相對Vceo定額之比率的控制。
因此,在設計BJT裝置(電晶體覆瓦100為該裝置之部分)期間,藉由設定此等距離(基極-射極間距離、基極-集極間距離、射極-集極間距離以及集極包圍距離)而調節覆瓦結構之幾何形狀的能力,以及此類可調節性實現之功能控制(亦即,各種最大定額電壓及比率之可調節控制參數),提供針對所得水平或側向BJT裝置之結構特徵幾何形狀、操作參數及期望效能特性的設計階段控制之高級柔性。經比較,習知垂直BJT裝置之結構特徵幾何形狀及操作參數不易調節。
圖2、3及4展示分別沿剖面或切割線117、118及119剖開之電晶
體覆瓦100的實例截面,從而進一步例示電晶體覆瓦100之佈置及結構特徵幾何形狀的實例。所展示實例係針對側向NPN BJT裝置。另一方面,對於側向PNP BJT裝置,所例示之N及P標號顛倒。
圖2(穿過切割線117之截面)展示含有有源區域之第一及第二基極連接器區域101及102、射極區域103、P阱基極區域106,以及N-或P-區域109。亦展示基極接觸110及射極接觸111(例如,連接至未展示之上覆金屬化層的金屬或其他電導體)。另外,展示埋入式氧化物(BOX)201及下伏基板202以用於形成於SOI晶片中及SOI晶片上的實施例。BOX 201為可選的,因為其他實施例可形成於塊體半導體晶片中及塊體半導體晶片上,亦即,不存在埋入式氧化物。此外,場氧化物203展示為上覆有源區域。亦展示箭頭113以指示上述基極-射極間距離。另外,基極-射極間電流之流動方向由箭頭204指示為位於基極連接器區域101及102與射極區域103之間並且穿過基極區域106。
圖3(穿過切割線118之截面)展示含有有源區域之射極區域103、第一及第二集極連接器區域104及105、P阱基極區域106、第一及第二集極區域107及108,以及N-或P-區域109。亦展示射極接觸111及集極接觸112(例如,連接至未展示之上覆金屬化層的金屬或其他電導體)。另外,展示BOX 201及下伏基板202以用於形成於SOI晶片中及SOI晶片上的實施例。BOX 201為可選的,因為其他實施例可形成於塊體半導體晶片中及塊體半導體晶片上,亦即,不存在埋入式氧化物。此外,場氧化物203展示為上覆有源區域。亦展示箭頭115及116以分別指示上述射極-集極間距離及集極包圍距離。另外,集極-射極間電流之流動方向由箭頭304指示為位於第一及第二集極連接器區域104及105與射極區域103之間並且穿過基極區域106。
圖4(穿過切割線119之截面)展示含有有源區域之第一基極連接器區域101、第一及第二集極連接器區域104及105、P阱基極區域106、第一及第
二集極區域107及108,以及N-或P-區域109。亦展示基極接觸110及集極接觸112。另外,展示BOX 201及下伏基板202以用於形成於SOI晶片中及SOI晶片上的實施例。BOX 201為可選的,因為其他實施例可形成於塊體半導體晶片中及塊體半導體晶片上,亦即,不存在埋入式氧化物。此外,場氧化物203展示為上覆有源區域。亦展示箭頭114及116以分別指示上述基極-集極間距離及集極包圍距離。另外,基極-集極間電流之流動方向由箭頭404指示為位於第一及第二集極連接器區域104及105與第一及第二基極連接器區域101及102之間並且穿過基極區域106。
如上文所述,電晶體覆瓦100為水平或側向(NPN或PNP)BJT裝置之部分。術語「水平」及「側向」意指圖1中所展示之電晶體覆瓦100的平面。因此,圖1及2例示電晶體覆瓦100通常形成於水平平面中之水平或側向長度或縱向尺寸內(在方向Y上);圖1、3及4例示電晶體覆瓦100通常形成於水平平面中之水平或側向寬度或側向尺寸內(在方向X上);並且圖2至4例示電晶體覆瓦100通常形成於垂直厚度內(在方向Z上)。在給定圖1至4中之例示以及水平/側向、垂直、長度、寬度及厚度之定義的情況下,描述第一及第二基極連接器區域101及102、射極區域103以及第一及第二集極連接器區域104及105之間的以下關係。基極-射極間電流之流動方向(圖2中之箭頭204)通常為在基極連接器區域101及102與射極區域103之間在長度方向(方向Y)上水平或側向的。集極-射極間電流之流動方向(圖3中之箭頭304)通常為在第一及第二集極連接器區域104及105與射極區域103之間在寬度方向(方向X)上水平或側向的。基極-集極間電流之流動方向(圖4中之箭頭404)通常為在第一及第二集極連接器區域104及105與第一及第二基極連接器區域101及102之間在寬度方向(方向X)上水平或側向的。基極-射極間電流204之流動方向通常垂直於基極-集極間電流404及集極-射極間電流304之流動方向。第一及第二集極連接器區域104及
105(例如,指狀結構)定位於電晶體覆瓦100之在其中縱向地或在長度方向上延伸的第一及第二側向部分內。第一及第二基極連接器區域101及102以及射極區域103(例如,島狀結構)定位於電晶體覆瓦100之在其中縱向地或在長度方向上延伸的中心部分內,由此使得第一及第二基極連接器區域101及102以及射極區域103共同以電晶體覆瓦100之縱向地延伸、側向地定位之中線為中心。電晶體覆瓦100之第一及第二側向部分相對於其中心部分側向地定位,由此使得第一及第二基極連接器區域101及102以及射極區域103側向地定位於第一及第二集極連接器區域104及105之間。射極區域103縱向地定位於第一及第二基極連接器區域101及102之間。第一及第二集極連接器區域104及105在電晶體覆瓦100之第一及第二側向部分內縱向地延伸;藉此分別縱向地跨越電晶體覆瓦100之第一及第二側。
電晶體覆瓦100之上述結構特徵幾何形狀實現針對所得水平BJT裝置(如由圖5、6及7中之側向BJT電晶體500、600及700分別例示)之裝置佈置的設計階段控制之高級柔性。側向BJT電晶體500、600及700形成於藉由各種疊置構型配置之複數個側向電晶體覆瓦100中。僅出於例示及解釋之目的展示BJT電晶體500、600及700之實例構型。其他實例可具有各種其他適當構型,其中其他數目個電晶體覆瓦以下文描述之方式連接或疊置。
BJT電晶體500(圖5)包括以2x2陣列或網格佈置之四個疊置電晶體覆瓦501至504(每個類似於電晶體覆瓦100)。彼此相鄰之電晶體覆瓦共享組件。
例如,電晶體覆瓦501及502共享共用集極連接器區域505之第一部分及其中之集極接觸112。換言之,電晶體覆瓦501之第二集極連接器區域(例如,類似於圖1中之105)在共用集極連接器區域505之第一部分內被共享作為電晶體覆瓦502之第一集極連接器區域(例如,類似於圖1中之104)。類似地,電晶體覆瓦503及504共享共用集極連接器區域505之第二部分及其中之集極接
觸112。換言之,電晶體覆瓦503之第二集極連接器區域(例如,類似於圖1中之105)在共用集極連接器區域505之第二部分內被共享作為電晶體覆瓦504之第一集極連接器區域(例如,類似於圖1中之104)。類似地,電晶體覆瓦501及502共享單個共用集極區域515之第一部分。換言之,電晶體覆瓦501之第二集極區域(例如,類似於圖1中之108)在共用集極區域515之第一部分內被共享作為電晶體覆瓦502之第一集極區域(例如,類似於圖1中之107)。類似地,電晶體覆瓦503及504共享共用集極區域515之第二部分。換言之,電晶體覆瓦503之第二集極區域(例如,類似於圖1中之108)在共用集極區域515之第二部分內被共享作為電晶體覆瓦504之第一集極區域(例如,類似於圖1中之107)。
另外,電晶體覆瓦501及503共享共用基極連接器區域506。換言之,電晶體覆瓦501之第二基極連接器區域(例如,類似於圖1中之102)被共享作為電晶體覆瓦503之第一基極連接器區域(例如,類似於圖1中之101),藉此形成共用基極連接器區域506。類似地,電晶體覆瓦502及504共享共用基極連接器區域507。類似地,電晶體覆瓦501及503共享單個共用基極區域513。換言之,電晶體覆瓦501之基極區域(例如,類似於圖1中之106)被共享作為電晶體覆瓦503之基極區域(例如,類似於圖1中之106),藉此形成共用基極區域513。類似地,電晶體覆瓦502及504共享單個共用基極區域514。因此,共用基極區域513及514在BJT電晶體500之部分內縱向地或在長度方向上延伸。
另外,電晶體覆瓦501之第一集極連接器區域(例如,類似於圖1中之104)與電晶體覆瓦503之第一集極連接器區域(例如,類似於圖1中之104)連接或疊置(例如,在共用集極接觸508),以形成BJT電晶體500之單個第一共用集極連接器區域509。類似地,電晶體覆瓦501之第二集極連接器區域(例如,類似於圖1中之105)與電晶體覆瓦503之第二集極連接器區域(例如,類似於圖1中之105)連接或疊置(例如,在共用集極接觸510),以形成BJT電晶體500之
單個第二共用集極連接器區域(亦即,共用集極連接器區域505)。類似地,電晶體覆瓦501之第一集極區域(例如,類似於圖1中之107)與電晶體覆瓦503之第一集極區域(例如,類似於圖1中之107)連接或疊置,以形成BJT電晶體500之單個第一共用集極區域516。類似地,電晶體覆瓦501之第二集極區域(例如,類似於圖1中之108)與電晶體覆瓦503之第二集極區域(例如,類似於圖1中之108)連接或疊置,以形成BJT電晶體500之單個第二共用集極區域(亦即,共用集極區域515)。
另外,由於電晶體覆瓦501及503之第二集極連接器區域被共享作為電晶體覆瓦502及504之第一集極連接器區域,電晶體覆瓦502及504之第一集極連接器區域(例如,類似於圖1中之104)亦連接或疊置(例如,在共用集極接觸510),以形成BJT電晶體500之單個第二共用集極連接器區域(亦即,共用集極連接器區域505)。類似地,電晶體覆瓦502及504之第二集極連接器區域(例如,類似於圖1中之105)亦連接或疊置(例如,在共用集極接觸511),以形成BJT電晶體500之單個第三共用集極連接器區域512。類似地,由於電晶體覆瓦501及503之第二集極連接器區域被共享作為電晶體覆瓦502及504之第一集極區域,電晶體覆瓦502及504之第一集極區域(例如,類似於圖1中之107)亦連接或疊置,以形成BJT電晶體500之單個第二共用集極區域(亦即,共用集極區域515)。類似地,電晶體覆瓦502及504之第二集極區域(例如,類似於圖1中之108)亦連接或疊置,以形成BJT電晶體500之單個第三共用集極區域517。
因此,共用集極接觸510被所有電晶體覆瓦501至504共享或位於所有電晶體覆瓦501至504之間。另外,共用集極連接器區域505、509及512在BJT電晶體500之部分內縱向地或在長度方向上延伸。類似地,共用集極區域515、516及517在BJT電晶體500之部分內縱向地或在長度方向上延伸。
BJT電晶體600(圖6)包括以多行及多列之6x5陣列或網格佈置之三
十個疊置電晶體覆瓦(每個類似於電晶體覆瓦100)。彼此相鄰之電晶體覆瓦以類似於上文針對圖5中之BJT電晶體500之電晶體覆瓦501至504描述的方式共享組件。因此,第一列601中之電晶體覆瓦與相鄰之第二列602中之電晶體覆瓦共享共用集極區域,並且電晶體覆瓦之相鄰、連接或疊置列中之每一對亦如此。另外,第一行603中之電晶體覆瓦與相鄰之第二行604中之電晶體覆瓦共享共用基極區域並且具有連接或疊置之集極區域,並且電晶體覆瓦之相鄰、連接或疊置行中之每一對亦如此。因此,BJT電晶體600可特徵化為具有NxM陣列或網格,其中每行疊置至少另一行,每列疊置至少另一列,並且每行/列位置含有電晶體覆瓦100中之一者。
BJT電晶體700(圖7)包括以多行及多列之12x4陣列或網格佈置之三十個疊置電晶體覆瓦(每個類似於電晶體覆瓦100)。BJT電晶體700可特徵化為具有NxM陣列或網格,其中每行疊置至少另一行,每列疊置至少另一列,並且每行/列位置含有電晶體覆瓦100中之一者或不含電晶體覆瓦。空缺行/列位置可含有或至少部分地填充有完整電子電路(BJT電晶體700為該電路之部分)之其他結構或組件。因此,BJT電晶體700亦可特徵化為具有電晶體覆瓦100之疊置行及列,該等電晶體覆瓦至少部分地包繞或至少部分地圍繞完整電子電路之其他結構或組件中之一些。或者,BJT電晶體700可特徵化為具有複數個電晶體覆瓦100之鏈狀佈置,該等電晶體覆瓦以至少部分地包繞或至少部分地圍繞完整電子電路之其他結構或組件中之一些的構型彼此疊置。因此,BJT電晶體700中之每個電晶體覆瓦100疊置至少一個其他電晶體覆瓦100,藉此(1)共享共用集極區域,或(2)共享共用基極區域並且具有連接或疊置之集極區域,如上所述。因此,BJT電晶體700例示,電晶體覆瓦100可以各種多個複雜形狀配置以填充完整電路佈置之可用部分,該等部分原本可為完整電子電路(BJT電晶體700為該電路之部分)之其他結構或組件之空缺部分。以此方式,電晶體覆瓦100之上述結構
特徵幾何形狀實現針對所得水平BJT裝置之裝置佈置的設計階段控制之高級柔性,並且最佳化BJT裝置在積體電路內之佈局及佈置,該佈局及佈置原本表現出高度受限之空間約束,同時仍然維持或設置BJT裝置之期望效能特性。
用於BJT裝置之習知電路佈置技術通常要求電晶體覆瓦或單元以矩形結構配置以形成BJT裝置。因此,為了將矩形結構配合至完整電路佈置,完整電路佈置之覆蓋區可能必須增大以向矩形結構提供充分空間,藉此可能導致必須對完整電路佈置進行更改。因此,如由圖7中之實例所例示,電晶體覆瓦100以各種多個複雜形狀配置之能力允許現存完整電路佈置內可用空間之最佳使用,藉此最小化用以更改完整電路佈置以將所得BJT裝置配合至完整電路佈置的任何可能需要。因此,有關設計BJT裝置及完整電路之時間及成本可得以縮減。
圖8及9例示電晶體覆瓦800及900之替代結構,該等結構實現針對所得水平或側向BJT裝置之結構特徵幾何形狀及操作參數的設計階段控制之高級柔性。(圖9展示兩個相鄰疊置之電晶體覆瓦900。)除本文所描述外,電晶體覆瓦800及900與上文所述之電晶體覆瓦100相同或類似。
電晶體覆瓦800通常包括第一及第二基極連接器區域801及802以及形成於N阱或P阱基極區域中之射極區域803;以及第一及第二集極區域804及805,以及圖1至4中展示但出於簡潔之目圖8中未展示之其他特徵。電晶體覆瓦900通常包括第一及第二基極連接器區域901及902以及形成於N阱或P阱基極區域中之射極區域903;以及第一及第二集極區域904及905,以及圖1至4中展示但出於簡潔之目圖9中未展示之其他特徵。電晶體覆瓦800及900兩者中之基極-射極間距離(例如,如圖1及2中之箭頭113所例示)展示為經最小化,由此基極連接器區域801/802/901/902(例如,基極P+區域)以及射極區域803/903(例如,射極N+區域)看似彼此相鄰,但是依所得BJT裝置之設計參數或
期望效能特性而定,可使用任何適當基極-射極間距離。
射極區域803展示為相比射極區域903相當狹長,由此射極區域803之水平或側向面積大於射極區域903之水平或側向面積,例如,在所展示之實例中,近似大三倍,儘管依所得BJT裝置之期望效能特性而定,射極區域803或903可為任何適當大小。另一方面,基極連接器區域801及802展示為與基極連接器區域901及902近似相同大小,儘管依所得BJT裝置之期望效能特性而定,基極連接器區域801/802/901/902亦可為任何適當大小。因此,電晶體覆瓦800之射極面積相對基極面積之比率大於電晶體覆瓦900之射極面積相對基極面積之比率,例如,在所展示之實例中,近似大三倍,但是依所得BJT裝置之期望效能特性而定,射極相對基極面積之比率可為任何適當值。在圖8及9中所展示之實例中,與電晶體覆瓦900相比,電晶體覆瓦800之較大射極相對基極面積比率導致包含電晶體覆瓦800之所得BJT裝置近似20%之較大電流增益、放大或β。換言之,此比率控制電晶體覆瓦或所得BJT裝置之β。因此,圖8及9之實例例示另一可調節控制參數,該可調節控制參數實現針對所得BJT裝置之操作參數及期望效能特性(例如,β)的額外控制,這歸因於針對電晶體覆瓦800及900之結構特徵幾何形狀的設計階段控制之高級柔性。
圖10至36提供圖形及表,該等圖形及表展示藉由電晶體覆瓦100之各種實施例形成之實例改進型覆瓦狀水平或側向BJT裝置以及用於比較之實例習知垂直BJT裝置的效能。該等圖形及表中之可用數據例示實例改進型水平BJT裝置與經提供以用於比較之習知垂直BJT相比執行或運行相當或更佳。
圖10至17中之圖形提供甘梅(Gummel)曲線圖,該等甘梅曲線圖展示形成於SOI晶片上且具有複數個電晶體覆瓦100之實例水平NPN BJT裝置之實施例的效能,其中每一電晶體覆瓦包括P阱基極,並且每一電晶體覆瓦具有稍稍不同之結構特徵幾何形狀。對於全部圖形而言,左側標度(Y)提供基極電流
(Ib)及集極電流(Ic)之安培數,並且右側標度提供所得放大或β,其中每一者作為基極電壓(Vb)(底部標度)之函數。另外,射極電壓(Ve)保持在零伏特(亦即,接地),並且基極電壓(Vb)在所有實例中在0至1.3伏特之間變化。對於圖10、12、14及16中之圖形,集極電壓(Vc)保持在1.5伏特;並且對於圖11、13、15及17中之圖形,集極電壓(Vc)保持在6伏特。(在射極電壓Ve保持為零/接地的情況下,集極電壓Vc亦為集極-射極間電壓Vce。)此等實例之一些結果在下文所述之圖26及27中之表中提供。
分別對於圖10及11中之圖形1001至1003及1101至1103,實例NPN BJT裝置(示為HNPN_PwellBase_6x6_0p5_0p8)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離(或LDD延伸部,例如,圖1、3及4中之箭頭116)為0.5um並且集極-基極間距離(例如,圖1及4中之箭頭114)為0.8um。分別對於圖12及13中之圖形1201至1203及1301至1303,實例NPN BJT裝置(示為HNPN_PwellBase_6x6_0p6_0p9)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.6um並且集極-基極間距離為0.9um。分別對於圖14及15中之圖形1401至1403及1501至1503,實例NPN BJT裝置(示為HNPN_PwellBase_6x6_0p6_1p0)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.6um並且集極-基極間距離為1.0um。分別對於圖16及17中之圖形1601至1603及1701至1703,實例NPN BJT裝置(示為HNPN_PwellBase_6x6_0p6_1p1)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.6um並且集極-基極間距離為1.1um。
圖18及19中之圖形1801至1803及1901至1903分別提供甘梅曲線圖,該等甘梅曲線圖展示實例習知垂直NPN BJT裝置(示為VNPN_N體Base_50um_0p1_0p5_0p9)的效能,該裝置包括P阱基極、0.1um有源區域之集極(LDD)包圍,以及0.5um N體-集極間(NLDD)距離。對於全部圖形而言,左側
標度(Y)提供基極電流(Ib)及集極電流(Ic)之安培數,並且右側標度提供所得β,其中每一者作為基極電壓(Vb)(底部標度)之函數。另外,射極電壓(Ve)保持在零伏特(亦即,接地),並且基極電壓(Vb)在所有實例中在0至1.3伏特之間變化。對於圖18中之圖形1801至1803,集極電壓(Vc)保持在1.5伏特;並且對於圖19中之圖形1901至1903,集極電壓(Vc)保持在6伏特。此等實例之一些結果在下文所述之圖26及27中之表中提供。
圖20至25中之圖形提供甘梅(Gummel)曲線圖,該等甘梅曲線圖展示形成於SOI晶片上且具有複數個電晶體覆瓦100之實例水平PNP BJT裝置之實施例的效能,其中每一電晶體覆瓦包括N阱基極,並且每一電晶體覆瓦具有稍稍不同之結構特徵幾何形狀。對於全部圖形而言,左側標度(Y)提供基極電流(Ib)及集極電流(Ic)之安培數,並且右側標度提供所得β,其中每一者作為基極電壓(Vb)(底部標度)之函數。另外,射極電壓(Ve)保持在零伏特(亦即,接地),基極電壓(Vb)在0至-1.3伏特之間變化(為了便於與上文之NPN實例比較,繪製絕對值|Vb|),並且集極電壓(Vc)在所有實例中保持在-1.5伏特。此等實例之一些結果在下文所述之圖26中之表中的一者中提供。
對於圖20中之圖形2001至2003,實例PNP BJT裝置(示為HPNP_NwellBase_6x6_0p3_0p6)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離(或LDD延伸部,例如,圖1、3及4中之箭頭116)為0.3um並且集極-基極間距離(例如,圖1及4中之箭頭114)為0.6um。對於圖21中之圖形2101至2103,實例NPN BJT裝置(示為HPNP_NwellBase_6x6_0p4_0p7)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.4um並且集極-基極間距離為0.7um。對於圖22中之圖形2201至2203,實例PNP BJT裝置(示為HPNP_NwellBase_6x6_0p5_0p8)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.5um並且集極-基極間距離為0.8um。對於圖23中之圖形2301
至2303,實例PNP BJT裝置(示為HPNP_NwellBase_6x6_0p5_0p9)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.6um並且集極-基極間距離為0.9um。對於圖24中之圖形2401至2403,實例PNP BJT裝置(示為HPNP_NwellBase_6x6_0p6_1p0)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.6um並且集極-基極間距離為1.0um。對於圖25中之圖形2501至2503,實例PNP BJT裝置(示為HPNP_NwellBase_6x6_0p6_1p1)具有電晶體覆瓦100之6x6陣列或網格,其中集極包圍距離為0.6um並且集極-基極間距離為1.1um。
圖26及27中之表2601、2602及2700概括(圖10至17之)實例覆瓦狀水平NPN BJT裝置、(圖20-25之)實例覆瓦狀水平PNP BJT裝置以及(圖18及19之)習知垂直NPN BJT的一些效能特性。通常,對於大多數通用NPN BJT裝置(其中PNP BJT裝置具有較低β),β具有介於20至200之間的值,因此圖26及27中之表展示實例覆瓦狀水平BJT裝置通常在正常範圍內操作。因此,圖10至27之圖形及表驗證具有各種量測之實例覆瓦狀水平BJT裝置的功能性。
例如,圖10、12、14、16及26之圖形及表表徵實例覆瓦狀水平NPN BJT裝置(HNPN)在Vc=1.5伏特下的放大或β值(亦即,Ic/Ib)。如表2601中所展示,實例NPN BJT裝置在Vc=1.5伏特下的最大β介於177至84之間。每一實例NPN BJT裝置之最大β下的基極電壓(Vb)為0.7伏特。圖18及26之圖形及表展示實例習知垂直NPN BJT裝置(VNPN),經比較,具有在Vc=1.5伏特下109之固定β以及在此β下0.7伏特之基極電壓(Vb)。因此,實例覆瓦狀水平NPN BJT裝置之功能參數與實例習知垂直NPN BJT裝置之功能參數相當,並且歸因於針對電晶體覆瓦100之裝置佈置、結構特徵幾何形狀及操作參數的設計階段控制之柔性,亦能夠達到合需範圍(例如,β之範圍)。
例如,圖20至26之圖形及表表徵實例覆瓦狀水平PNP BJT裝置
(HPNP)在Vc=-1.5伏特下的放大或β值(亦即,Ic/Ib)。如表2602中所展示,實例PNP BJT裝置在Vc=-1.5伏特下的最大β介於36至12.7之間。每一實例PNP BJT裝置之最大β下的基極電壓(Vb)為-0.75至-0.8伏特。由於PNP BJT裝置相比能與之相比之NPN BJT裝置通常具有較低β,此等值證明歸因於針對電晶體覆瓦100之裝置佈置、結構特徵幾何形狀及操作參數的設計階段控制之柔性,PNP BJT裝置亦能夠達到合需範圍(例如,β之範圍)。
另外,圖11、13、15、17及27之圖形及表表徵實例覆瓦狀水平NPN BJT裝置(HNPN)在Vc=6伏特下的放大或β值(亦即,Ic/Ib)。如表2700中所展示,實例NPN BJT裝置在Vc=6伏特下的最大β介於203至155之間。(因此,集極電壓Vc表徵實例覆瓦狀水平NPN BJT裝置在較高集極-射極間電壓Vce下的β,由於射極電壓Ve=0。)每一實例NPN BJT裝置之最大β下的基極電壓(Vb)為0.7伏特。圖19及27之圖形及表展示實例習知垂直NPN BJT裝置(VNPN),經比較,具有在Vc=6伏特下454之最大β以及在該最大β下0.75伏特之基極電壓(Vb)。然而,圖19之圖形證明歸因於非線性行為,垂直NPN BJT裝置無法在Vc=6伏特下可靠地使用。另一方面,實例覆瓦狀水平NPN BJT裝置之功能參數相對近似線性,並且歸因於針對電晶體覆瓦100之裝置佈置、結構特徵幾何形狀及操作參數的設計階段控制之柔性,亦能夠達到合需範圍(例如,β之範圍)。
圖28至31提供圖形及表,該等圖形及表展示藉由電晶體覆瓦100形成之實例水平NPN及PNP BJT裝置以及用於比較之實例習知垂直NPN BJT裝置的效能。該等圖形及表中之額外可用數據進一步例示實例改進型水平BJT裝置與經提供以用於比較之習知垂直BJT相比執行或運行相當或更佳。
例如,圖28中之圖形2801至2807提供實例覆瓦狀水平NPN BJT裝置(HNPN)以及(用於比較之)實例習知垂直BJT裝置(VNPN)的作為集極電壓(Vc)之函數的集極電流(Ic)。對於此等試驗,集極電壓(Vc)在0至15伏特之間變
化,射極電壓(Ve)保持在零/接地,並且基極電壓(Vb)為開路(亦即,浮動),對於2-uA適合試驗。因此,圖形2801至2806表徵實例覆瓦狀水平NPN BJT裝置(HNPN)之BJT NPN奔潰電壓(亦即,Vceo定額),並且圖形2807展示實例習知垂直BJT裝置(VNPN)之奔潰電壓。如圖形2801至2807中可見,實例覆瓦狀水平NPN BJT裝置(HNPN)之奔潰電壓在可接受範圍內,並且與實例習知垂直BJT裝置(VNPN)之奔潰電壓相當,藉此進一步驗證實例覆瓦狀水平NPN BJT裝置(HNPN)之功能性。
另外,圖28中之圖形2801至2806及圖29中之表2900表徵實例覆瓦狀水平NPN BJT裝置(HNPN)及實例習知垂直BJT裝虛線置(VNPN)在1nA之集極電流(Ic)(2808)及在1uA之集極電流(Ic)(虛線2809)下的Vceo電壓。實例覆瓦狀水平NPN BJT裝置(HNPN)之Vceo電壓在Ic=1nA下介於1.2至11.2伏特之間並且在Ic=1uA下介於3至11.8伏特之間。經比較,實例習知垂直BJT裝置(VNPN)之Vceo電壓在Ic=1nA及Ic=1uA下約6.9伏特,由於垂直NPN BJT裝置之Vceo不易調節,亦即,通常無法對垂直NPN BJT裝置之奔潰電壓施加控制。因此,圖28中之圖形2801至2807及圖29中之表2900進一步展示,實例覆瓦狀水平NPN BJT裝置(HNPN)之功能參數與實例習知垂直NPN BJT裝置之功能參數相當,並且歸因於針對電晶體覆瓦100之裝置佈置、結構特徵幾何形狀及操作參數的設計階段控制之柔性,亦能夠達到合需範圍(例如,奔潰電壓之範圍)。
在另一實例中,圖30中之圖形3001至3007提供實例覆瓦狀水平PNP BJT裝置(HPNP)之作為射極電壓(Ve)之函數的射極電流(Ie)。對於此等試驗,射極電壓(Ve)在0至15伏特之間變化,集極電壓(Vc)保持在零/接地,並且基極電壓(Vb)為開路(亦即,浮動),對於2-uA適合試驗。因此,圖形3001至3006表徵實例覆瓦狀水平PNP BJT裝置(HPNP)之BJT PNP奔潰電壓(亦即,Vceo定
額)。如圖形3001至3006中可見,實例覆瓦狀水平PNP BJT裝置(HPNP)之奔潰電壓在可接受範圍內,藉此進一步驗證實例覆瓦狀水平PNP BJT裝置(HPNP)之功能性。
另外,圖30中之圖形3001至3006及圖31中之表3100表徵實例覆瓦狀水平PNP BJT裝置(HPNP)在1nA之射極電流(Ie)(虛線3008)及在1uA之射極電流(Ie)(虛線3009)下的Vceo電壓。實例覆瓦狀水平PNP BJT裝置(HPNP)之Vceo電壓在Ie=1nA下介於2.7至4.2伏特之間並且在Ie=1uA下介於3.5至5.3伏特之間。因此,圖30中之圖形3001至3007及圖31中之表3100進一步展示,實例覆瓦狀水平PNP BJT裝置(HPNP)之功能參數,歸因於針對電晶體覆瓦100之裝置佈置、結構特徵幾何形狀及操作參數的設計階段控制之柔性,亦能夠達到合需範圍(例如,奔潰電壓之範圍)。另外,圖26、29及31之比較展示此柔性實現奔潰電壓之增大,但β之降低。
圖32至35提供額外組圖形3200至3500,該等圖形展示藉由電晶體覆瓦100形成之實例水平NPN BJT裝置(HNPN)之效能。為了比較,圖36提供一組圖形3600,展示實例習知垂直NPN BJT(VNPN)之效能。該等圖形中之額外可用數據進一步例示實例改進型水平NPN BJT裝置與經提供以用於比較之習知垂直NPN BJT相比執行或運行相當或更佳。
圖32至35中之圖形提供針對前述實例水平NPN BJT裝置(HNPN)中之四個裝置的若干基極電流Ib的一系列Ic vs Vc曲線的一組量測,並且圖36中之圖形提供實例習知垂直NPN BJT(VNPN)之同一組測量。圖形3200至3600中每一組提供在Ib=1nA(1e-9)、10nA(1e-8)、100nA(1e-7)及1uA(1e-6)下的Ic vs Vc曲線。對於每一圖形,集極電壓Vc之掃描介於零/接地至6伏特之間。另外,射極電壓Ve保持在零伏特(亦即,接地),因此Vc=Vce。
該等組圖形3200至3500展示實例水平NPN BJT裝置(HNPN)在介於
零/接地至6伏特之間的集極電壓Vc之大部分掃描範圍內表現出合需之相對線性之特性。另一方面,一組圖形3600展示歸因於非線性行為,實例習知垂直NPN BJT(VNPN)不易在Vceo>3V下可靠地使用。因此,圖32至35中之圖形3200至3500進一步展示,實例覆瓦狀水平NPN BJT裝置(HNPN)之功能參數,歸因於針對電晶體覆瓦100之裝置佈置、結構特徵幾何形狀及操作參數的設計階段控制之柔性,亦能夠達到合需範圍(例如,集極電流Ic及集極電壓Vc之範圍)。
圖37展示根據一個或多個實例實施例之藉由電晶體覆瓦100形成BJT裝置之過程3700的簡化流程圖。僅出於例示之目的提供特定步驟、步驟之組合或步驟之次序。具有不同步驟、步驟之組合或步驟之次序的其他過程亦可用以達成相同或類結果。在一些實施例中,針對步驟中之一者描述之特徵或功能可在不同步驟中執行。此外,未顯式展示或描述之額外步驟可在所展示步驟之子部分之前或之後或作為其部分。
開始時,提供半導體晶片(在3701)。在一些實施例中,此時半導體晶片已經為完全形成之SOI晶片。在一些實施例中,半導體晶片為塊體半導體晶片,亦即,不含埋入式氧化物之SOI晶片。在一些實施例中,在3701提供半導體晶片包括:在基板(例如,圖2至4中之下伏基板202)上形成埋入式氧化物層(例如,圖2至4中之BOX 201),並且在埋入式氧化物層(例如,藉由外延生長或層傳遞技術)上形成半導體層(例如,圖1至4中之N-或P-區域109),藉此形成SOI晶片。在一些實施例中,依電晶體覆瓦100形成NPN或PNP BJT裝置而定,半導體層為N-或P-外延層。
例如,藉由在半導體層上圖案化光阻劑,以及植入適當N及P型導電性之摻雜劑以形成電晶體覆瓦100之有源區域,執行後續結構形成步驟中之一些。另外,此等形成步驟可結合完整電子電路(所得水平或側向NPN或PNP BJT裝置為該電路之部分)之其他結構或組件而形成。
在3702,為了開始形成有源區域,在半導體層中將P阱或N阱形成為基極區域(例如,圖1至4中之P阱基極區域106)。例如,P阱基極區域106形成於N-或P-區域109中第一及第二集極區域107及108之間。
在3703,在電晶體覆瓦100之有源區域中形成場氧化物203之區域。另外,自基極連接器區域101及102、射極區域103以及集極連接器區域104及105之部分移除場氧化物203之區域,由此後續處理步驟可穿過場氧化物203中之開口植入或沉積摻雜劑或材料。
在3704,在半導體層內形成集極區域(例如,圖1、3及4中之集極區域107及108)。換言之,將適當摻雜劑植入至半導體層中,以在N-或P-外延層中形成集極區域(例如,NLDD或PLDD區域形成為集極區域)。
在3705,在集極區域中形成集極P+或N+區域,並且在P阱或N阱基極區域中形成射極N+或P+區域。因此,藉由形成集極區域及集極N+或P+區域,縱向地跨越電晶體覆瓦100之第一及第二側(亦即,側向部分)形成第一及第二集極區域107及108以及第一及第二集極連接器區域104及105(圖1、3及4);因此在第一及第二集極區域107及108中形成集極區域及集極N+或P+區域。另外,因此在第一及第二集極連接器區域104及105或第一及第二集極區域107及108之間、在第一及第二基極連接器區域101及102之間,以及以電晶體覆瓦100之縱向地延伸、側向地定位之中線為中心側向地形成射極區域103;因此,在射極區域103中形成射極N+或P+區域。
在3706,在P阱或N阱基極區域中形成基極P+或N+區域。因此在第一及第二集極連接器區域104及105或第一及第二集極區域107及108之間以及以電晶體覆瓦100之縱向地延伸、側向地定位之中線為中心側向地形成基極連接器區域101及102;因此,在基極連接器區域101及102中形成基極P+或N+區域。
在3707,可沉積導電材料(例如,金屬,等等)以分別在基極連接器區域101及102、射極區域103以及集極連接器區域104及105上形成基極接觸110、射極接觸111及集極接觸112。在3708,形成一系列替代絕緣體層(其中有導電通孔穿過)及導電互連層,藉此經由接觸110至112電連接電晶體覆瓦100至完整電子電路(所得水平或側向NPN或PNP BJT裝置為該電路之部分)之其他結構或組件。完整電子電路經進一步處理成積體電路封裝。
已詳細參考所揭示的本發明之實施例,附圖中已示出該等實施例之一或多個實例。每一實例已藉由解釋本技術,而非作為本技術之限制的方式提供。事實上,儘管已參照本發明之特定實施例詳細描述本說明書,但熟習此項技術者應理解的是,在獲得對前述內容之理解後,可容易構想出此等實施例之替代形式、變化形式及等效物。例如,作為一個實施例之部分所例示或描述的特徵可與另一實施例一起使用,以產生更進一步的實施例。因此,意欲本發明標的涵蓋所附申請專利範圍及其等效物之範疇內的所有此類修改及變化形式。在不脫離隨附申請專利範圍中更特定闡述的本發明之範疇的情況下,此項技術中之一般技術者可實踐本發明之此等及其他修改形式及變化形式。此外,一般技藝人士將瞭解前述描述僅為舉例說明,且不意欲限制本發明。
100:電晶體覆瓦
101:第一及第二基極連接器或連結區域
102:第一及第二基極連接器或連結區域
103:射極區域
104:第一及第二集極連接器或連結區域
105:第一及第二集極連接器或連結區域
106:基極區域
107:第一及第二集極區域
108:第一及第二集極區域
109:N-或P-區域
110:基極接觸
111:射極接觸
112:集極接觸
113:箭頭
114:箭頭
115:箭頭
116:箭頭
117:剖面或切割線
118:剖面或切割線
119:剖面或切割線
Claims (18)
- 一種形成於一水平長度、一水平寬度及一垂直厚度內之電晶體覆瓦,該電晶體覆瓦包含:形成為一第一集極區域之一第一NLDD區域,該第一集極區域定位於該電晶體覆瓦之一第一部分內;形成為一第二集極區域之一第二NLDD區域,該第二集極區域定位於該電晶體覆瓦之一第二部分內;於該第一NLDD區域及該第二NLDD區域之間形成為一基極區域之一P阱,該基極區域定位於該電晶體覆瓦之一中心部分內,其中該中心部分水平地位於該第一部分及該第二部分內,並且一基極-集極間電流之一流動方向水平地位於該第一集極區域及該第二集極區域以及該基極區域之間;以及形成為一射極區域並且形成於該P阱中之一射極N+區域,該射極區域定位於該電晶體覆瓦之該中心部分內,其中一集極-射極間電流之一流動方向水平地位於該第一集極區域及該第二集極區域以及該射極區域之間,並且一基極-射極間電流之一流動方向水平穿過該基極區域;其中,該基極-射極間電流之該流動方向垂直於該基極-集極間電流及該集極-射極間電流之該流動方向。
- 如請求項1之電晶體覆瓦,其中:該電晶體覆瓦具有在一水平平面中之一縱向尺寸及一側向尺寸;該第一部分及該第二部分以及該中心部分在該電晶體覆瓦內縱向地延伸:該第一部分及該第二部分相對於該中心部分側向地定位;並且該第一集極區域及該第二集極區域分別在該第一部分及該第二部分內縱向地延伸。
- 如請求項1之電晶體覆瓦,該電晶體覆瓦進一步包含: 一第一基極連接器區域及一第二基極連接器區域,該第一基極連接器區域及該第二基極連接器區域定位於該中心部分內;其中:該射極區域定位於該第一基極連接器區域與該第二基極連接器區域之間;並且該集極-射極間電流之該流動方向水平地位於該第一基極連接器區域及該第二基極連接器區域與該射極區域之間。
- 一種包含複數個如請求項1之電晶體覆瓦的BJT電晶體,其中:該複數個電晶體覆瓦中之一第一者的該第一集極區域及該複數個電晶體覆瓦中之一第二者的該第一集極區域共同形成該BJT電晶體之一第一共用集極區域;該複數個電晶體覆瓦中之該第一者的該第二集極區域及該複數個電晶體覆瓦中之該第二者的該第二集極區域共同形成該BJT電晶體之一第二共用集極區域;並且該複數個電晶體覆瓦中之該第一者的該基極區域及該複數個電晶體覆瓦中之該第二者的該基極區域共同形成該BJT電晶體之一共用基極區域。
- 一種包含複數個如請求項1之電晶體覆瓦的BJT電晶體,其中:該複數個電晶體覆瓦中之一第一者的該第二集極區域被共享作為該BJT電晶體之該複數個電晶體覆瓦中之一第二者的該第一集極區域。
- 如請求項1之電晶體覆瓦,其中該電晶體覆瓦形成於一絕緣體上半導體晶片上。
- 一種電晶體覆瓦,該電晶體覆瓦包含:一半導體層; 形成為一第一集極區域並且形成於該半導體層中之一第一NLDD區域,該第一集極區域縱向地跨越該電晶體覆瓦之一第一側;一第一集極N+區域,該第一集極N+區域形成於該第一NLDD區域中;形成為一第二集極區域並且形成於該半導體層中之一第二NLDD區域,該第二集極區域縱向地跨越該電晶體覆瓦之一第二側;一第二集極N+區域,該第二集極N+區域形成於該第二NLDD區域中;一P阱,其形成為一基極區域並且形成於該半導體層中該第一NLDD區域及該第二NLDD區域之間,該基極區域側向地定位於該第一集極區域及該第二集極區域之間;一基極P+區域,該基極P+區域形成於該P阱中;以及形成為一射極區域並且形成於該P阱中之一射極N+區域,該射極區域側向地定位於該第一集極區域及該第二集極區域之間;其中,該基極區域及該射極區域共同以該電晶體覆瓦之一縱向地延伸、側向地定位之中線為中心。
- 如請求項7之電晶體覆瓦,該電晶體覆瓦進一步包含:一第一基極連接器區域及一第二基極連接器區域,該第一基極連接器區域及該第二基極連接器區域側向地定位於該第一集極區域及該第二集極區域之間;其中:該第一基極連接器區域及該第二基極連接器區域以該電晶體覆瓦之該縱向地延伸、側向地定位之中線為中心;並且該射極區域側向地定位於該第一集極區域及該第二集極區域之間。
- 一種包含複數個如請求項8之電晶體覆瓦的BJT電晶體,其中: 該複數個電晶體覆瓦中之一第一者的該第一集極區域及該複數個電晶體覆瓦中之一第二者的該第一集極區域共同形成該BJT電晶體之一第一共用集極區域;該複數個電晶體覆瓦中之該第一者的該第二集極區域及該複數個電晶體覆瓦中之該第二者的該第二集極區域共同形成該BJT電晶體之一第二共用集極區域;並且該複數個電晶體覆瓦中之該第一者的該第二基極連接器區域被共享作為該複數個電晶體覆瓦中之該第二者的該第一基極連接器區域。
- 一種包含複數個如請求項8之電晶體覆瓦的BJT電晶體,其中:該複數個電晶體覆瓦中之一第一者的該第二集極區域被共享作為該BJT電晶體之該複數個電晶體覆瓦中之一第二者的該第一集極區域。
- 如請求項7之電晶體覆瓦,該電晶體覆瓦進一步包含:一埋入式氧化物,該埋入式氧化物位於一基板上並且上方為該半導體層。
- 如請求項7之電晶體覆瓦,其中:該基極P+區域及該射極N+區域由該P阱之一部分間隔開。
- 如請求項7之電晶體覆瓦,其中:該基極P+區域與該射極N+區域彼此相鄰。
- 如請求項7之電晶體覆瓦,其中:該射極N+區域之一水平面積約為該基極P+區域之一水平面積的3倍。
- 如請求項7之電晶體覆瓦,其中:該射極N+區域之一水平面積相對該基極P+區域之一水平面積之一比率控制該電晶體覆瓦之一β。
- 如請求項7之電晶體覆瓦,其中: 該基極P+區域與該射極N+區域之間之一水平距離控制該電晶體覆瓦之一基極-射極間最大定額電壓;該基極P+區域與該第一或第二NLDD區域之一最近邊緣之間之一水平距離控制該電晶體覆瓦之一集極-基極間最大定額電壓;該射極N+區域與該第一或第二NLDD區域之另一最近邊緣之間之一水平距離控制該電晶體覆瓦之一集極-射極間最大定額電壓;並且該第一或第二集極N+區域與該第一或第二NLDD區域之一外邊緣之間之一水平距離控制該電晶體覆瓦之該集極-基極間最大定額電壓相對該集極-射極間最大定額電壓之一比率。
- 一種電晶體覆瓦,該電晶體覆瓦包含:一半導體層;一第一PLDD區域,該第一PLDD區域形成為該第一集極區域並且形成於該半導體層中,該第一集極區域縱向地跨越該電晶體覆瓦之一第一側;一第二PLDD區域,該第二PLDD區域形成為該第二集極區域並且形成於該半導體層中,該第二集極區域縱向地跨越該電晶體覆瓦之一第二側;一N阱,該N阱形成為該基極區域,並且形成於該半導體層中該第一PLDD區域及該第二PLDD區域之間,該基極區域側向地定位於該第一集極區域及該第二集極區域之間;一基極N+區域,該基極N+區域形成於該N阱中;一射極P+區域,該射極P+區域形成為該射極區域並且形成於該N阱中,該射極區域側向地定位於該第一集極區域及該第二集極區域之間;一第一集極P+區域,該第一集極P+區域形成於該第一PLDD區域中;以及一第二集極P+區域,該第二集極P+區域形成於該第二PLDD區域中; 其中,該基極區域及該射極區域共同以該電晶體覆瓦之一縱向地延伸、側向地定位之中線為中心。
- 一種形成電晶體覆瓦之方法,該方法包含:縱向地跨越該電晶體覆瓦之一第一側且在一半導體層中形成一第一NLDD區域作為一第一集極區域,該半導體層位於一基板上之一埋入式氧化物上方;在該第一NLDD區域中形成一第一集極N+區域;縱向地跨越該電晶體覆瓦之一第二側且在該半導體層中形成一第二NLDD區域作為一第二集極區域;在該第二NLDD區域中形成一第二集極N+區域;在該第一集極區域及該第二集極區域之間、在該半導體層中之該第一NLDD區域及該第二NLDD區域之間、以及以該電晶體覆瓦之一縱向地延伸、側向地定位之中線為中心側向地形成一P阱作為一基極區域;在該P阱中形成一基極P+區域;並且在該第一集極區域及該第二集極區域之間、在該P阱中、以及以該電晶體覆瓦之該縱向地延伸、側向地定位之中線為中心側向地形成一射極N+區域作為一射極區域。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/955,040 US10811497B2 (en) | 2018-04-17 | 2018-04-17 | Tiled lateral BJT |
| US15/955,040 | 2018-04-17 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202005050A TW202005050A (zh) | 2020-01-16 |
| TWI810265B true TWI810265B (zh) | 2023-08-01 |
Family
ID=68161968
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108110333A TWI810265B (zh) | 2018-04-17 | 2019-03-25 | 覆瓦狀側向雙極型接面電晶體及形成電晶體覆瓦之方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US10811497B2 (zh) |
| TW (1) | TWI810265B (zh) |
| WO (1) | WO2019202426A1 (zh) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10811497B2 (en) | 2018-04-17 | 2020-10-20 | Silanna Asia Pte Ltd | Tiled lateral BJT |
| US10700187B2 (en) | 2018-05-30 | 2020-06-30 | Silanna Asia Pte Ltd | Tiled lateral thyristor |
| US11562953B2 (en) * | 2018-10-23 | 2023-01-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cell having stacked pick-up region |
| FR3099849B1 (fr) * | 2019-08-09 | 2021-08-27 | St Microelectronics Tours Sas | Dispositif de protection |
| CN113594239B (zh) * | 2021-07-20 | 2022-09-27 | 弘大芯源(深圳)半导体有限公司 | 一种具有网格结构的双极功率晶体管 |
| EP4386856A4 (en) * | 2021-10-28 | 2024-10-16 | Huawei Technologies Co., Ltd. | Fin-bipolar junction transistor and preparation method therefor, and electronic device |
| US12507485B2 (en) * | 2023-06-13 | 2025-12-23 | Amazing Microelectronic Corp. | Bipolar junction transistor with lateral and vertical conducting paths |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW257883B (en) * | 1994-09-07 | 1995-09-21 | Winbond Electronics Corp | Process of bipolar junction transistor |
| US20030052387A1 (en) * | 2000-01-31 | 2003-03-20 | Josef Boeck | Bipolar transistor |
| CN102412272A (zh) * | 2011-07-28 | 2012-04-11 | 上海华虹Nec电子有限公司 | BiCMOS工艺中的垂直寄生型PNP器件 |
| US20140239451A1 (en) * | 2013-02-26 | 2014-08-28 | Broadcom Corporation | Semiconductor Devices Including A Lateral Bipolar Structure And Fabrication Methods |
| TW201513338A (zh) * | 2013-09-30 | 2015-04-01 | Fitipower Integrated Tech Inc | 三極體 |
Family Cites Families (37)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5068702A (en) | 1986-03-31 | 1991-11-26 | Exar Corporation | Programmable transistor |
| US6603173B1 (en) | 1991-07-26 | 2003-08-05 | Denso Corporation | Vertical type MOSFET |
| US5387813A (en) | 1992-09-25 | 1995-02-07 | National Semiconductor Corporation | Transistors with emitters having at least three sides |
| JP3121618B2 (ja) | 1995-04-06 | 2001-01-09 | インダストリアル テクノロジー リサーチ インスティチュート | 多重セルトランジスタのためのn辺多角形セルレイアウト |
| JP4005920B2 (ja) | 2001-03-16 | 2007-11-14 | サーノフ コーポレーション | ラッチアップ耐性のための高保持電流を有する静電放電保護構造 |
| JP2002324846A (ja) * | 2001-04-25 | 2002-11-08 | Sanken Electric Co Ltd | 半導体装置及びその製造方法 |
| US7414273B2 (en) | 2004-07-07 | 2008-08-19 | Sarnoff Corporation | Two-dimensional silicon controlled rectifier |
| US7701038B2 (en) | 2005-10-31 | 2010-04-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | High-gain vertex lateral bipolar junction transistor |
| US8115280B2 (en) * | 2005-10-31 | 2012-02-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Four-terminal gate-controlled LVBJTs |
| WO2008083180A2 (en) | 2006-12-28 | 2008-07-10 | Marvell World Trade Ltd. | Geometry of mos device with low on-resistance |
| JP5195077B2 (ja) | 2008-06-26 | 2013-05-08 | 株式会社デンソー | バイポーラトランジスタの製造方法 |
| US7888704B2 (en) | 2008-08-15 | 2011-02-15 | System General Corp. | Semiconductor device for electrostatic discharge protection |
| US8674454B2 (en) * | 2009-02-20 | 2014-03-18 | Mediatek Inc. | Lateral bipolar junction transistor |
| US7897995B2 (en) * | 2009-04-07 | 2011-03-01 | Mediatek Inc. | Lateral bipolar junction transistor with reduced base resistance |
| US7932581B2 (en) * | 2009-05-12 | 2011-04-26 | Mediatek Inc. | Lateral bipolar junction transistor |
| US7977769B2 (en) * | 2009-05-20 | 2011-07-12 | United Microelectronics Corp. | ESD protection device |
| US8415764B2 (en) | 2009-06-02 | 2013-04-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | High-voltage BJT formed using CMOS HV processes |
| US8134205B2 (en) | 2010-01-06 | 2012-03-13 | Ptek Technology Co., Ltd. | Layout structure of power MOS transistor |
| US9123558B2 (en) * | 2011-06-20 | 2015-09-01 | Mediatek Inc. | Bipolar junction transistor |
| US8525300B2 (en) * | 2011-09-29 | 2013-09-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Tunable ESD protection device |
| US9343458B2 (en) * | 2011-09-29 | 2016-05-17 | Taiwan Semiconductor Manufacturing Company Limited | Isolation structure for ESD device |
| JP5820311B2 (ja) | 2012-03-02 | 2015-11-24 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US8963201B2 (en) | 2012-03-05 | 2015-02-24 | Intel Mobile Communications GmbH | Tunable fin-SCR for robust ESD protection |
| KR101392569B1 (ko) * | 2013-02-19 | 2014-05-08 | 주식회사 동부하이텍 | 바이폴라 트랜지스터 및 그 제조 방법 |
| US8981521B1 (en) * | 2013-08-23 | 2015-03-17 | United Microelectronics Corp. | Lateral bipolar junction transistor and fabrication method thereof |
| US9343459B2 (en) | 2014-04-04 | 2016-05-17 | Texas Instruments Incorporated | Method for creating the high voltage complementary BJT with lateral collector on bulk substrate with resurf effect |
| US9318479B2 (en) | 2014-08-21 | 2016-04-19 | Apple Inc. | Electrostatic discharge (ESD) silicon controlled rectifier (SCR) with lateral gated section |
| KR102254766B1 (ko) | 2014-11-07 | 2021-05-25 | 에스케이하이닉스 주식회사 | 높은 전류구동능력을 갖는 수평형 바이폴라 접합 트랜지스터 |
| US10224402B2 (en) * | 2014-11-13 | 2019-03-05 | Texas Instruments Incorporated | Method of improving lateral BJT characteristics in BCD technology |
| US9640527B2 (en) * | 2015-06-02 | 2017-05-02 | United Microelectronics Corp. | Electrostatic discharge protection device with parasitic bipolar junction transistors |
| US9484408B1 (en) * | 2015-07-30 | 2016-11-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Bipolar junction transistor layout |
| US9997510B2 (en) * | 2015-09-09 | 2018-06-12 | Vanguard International Semiconductor Corporation | Semiconductor device layout structure |
| US9536788B1 (en) * | 2015-10-19 | 2017-01-03 | International Business Machines Corporation | Complementary SOI lateral bipolar transistors with backplate bias |
| TWI677073B (zh) | 2016-04-27 | 2019-11-11 | 聯華電子股份有限公司 | 雙載子接面電晶體佈局結構 |
| US9831233B2 (en) * | 2016-04-29 | 2017-11-28 | Analog Devices Global | Apparatuses for communication systems transceiver interfaces |
| US9882003B1 (en) | 2016-07-11 | 2018-01-30 | Tower Semiconductor Ltd. | Device and system of a silicon controlled rectifier (SCR) |
| US10811497B2 (en) * | 2018-04-17 | 2020-10-20 | Silanna Asia Pte Ltd | Tiled lateral BJT |
-
2018
- 2018-04-17 US US15/955,040 patent/US10811497B2/en active Active
-
2019
- 2019-03-25 TW TW108110333A patent/TWI810265B/zh active
- 2019-03-28 WO PCT/IB2019/052574 patent/WO2019202426A1/en not_active Ceased
-
2020
- 2020-10-16 US US17/072,777 patent/US11552168B2/en active Active
-
2022
- 2022-11-29 US US18/059,742 patent/US11973112B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW257883B (en) * | 1994-09-07 | 1995-09-21 | Winbond Electronics Corp | Process of bipolar junction transistor |
| US20030052387A1 (en) * | 2000-01-31 | 2003-03-20 | Josef Boeck | Bipolar transistor |
| CN102412272A (zh) * | 2011-07-28 | 2012-04-11 | 上海华虹Nec电子有限公司 | BiCMOS工艺中的垂直寄生型PNP器件 |
| US20140239451A1 (en) * | 2013-02-26 | 2014-08-28 | Broadcom Corporation | Semiconductor Devices Including A Lateral Bipolar Structure And Fabrication Methods |
| TW201513338A (zh) * | 2013-09-30 | 2015-04-01 | Fitipower Integrated Tech Inc | 三極體 |
Also Published As
| Publication number | Publication date |
|---|---|
| US11552168B2 (en) | 2023-01-10 |
| US20190319097A1 (en) | 2019-10-17 |
| US11973112B2 (en) | 2024-04-30 |
| US20210043729A1 (en) | 2021-02-11 |
| US20230124961A1 (en) | 2023-04-20 |
| TW202005050A (zh) | 2020-01-16 |
| US10811497B2 (en) | 2020-10-20 |
| WO2019202426A1 (en) | 2019-10-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI810265B (zh) | 覆瓦狀側向雙極型接面電晶體及形成電晶體覆瓦之方法 | |
| US11145642B2 (en) | Single-stack bipolar-based ESD protection device | |
| CN112750812B (zh) | 半导体装置及其形成方法 | |
| JP6468631B2 (ja) | 積層保護デバイス及びその製造方法 | |
| US7089525B2 (en) | Semiconductor device and method for fabricating the same | |
| US8946862B2 (en) | Methods for forming bipolar transistors | |
| US12040389B2 (en) | Tiled lateral thyristor | |
| US8203197B2 (en) | Thermally enhanced semiconductor devices | |
| US9728603B2 (en) | Bipolar junction transistors with double-tapered emitter fingers | |
| EP2827373B1 (en) | Protection device and related fabrication methods | |
| US10586861B2 (en) | Semiconductor device | |
| US8878241B2 (en) | Semiconductor structure and manufacturing method for the same and ESD circuit | |
| US11923442B2 (en) | Bipolar transistor with segmented emitter contacts | |
| TWI894509B (zh) | 半導體元件及其形成方法 | |
| US20240014323A1 (en) | Semiconductor device and method for fabricating the same | |
| US20250120158A1 (en) | Bipolar junction transistor (bjt) and fabricating method thereof | |
| KR20050102655A (ko) | 반도체 장치 및 반도체 장치 제조 방법 |