TWI807289B - 封裝裝置及其形成方法 - Google Patents
封裝裝置及其形成方法 Download PDFInfo
- Publication number
- TWI807289B TWI807289B TW110112123A TW110112123A TWI807289B TW I807289 B TWI807289 B TW I807289B TW 110112123 A TW110112123 A TW 110112123A TW 110112123 A TW110112123 A TW 110112123A TW I807289 B TWI807289 B TW I807289B
- Authority
- TW
- Taiwan
- Prior art keywords
- device die
- die
- structures
- dielectric
- layer
- Prior art date
Links
Images
Classifications
-
- H10W95/00—
-
- H10P54/00—
-
- H10W40/22—
-
- H10W42/121—
-
- H10W70/611—
-
- H10W72/00—
-
- H10W72/90—
-
- H10W74/01—
-
- H10W74/121—
-
- H10W74/127—
-
- H10W74/131—
-
- H10W76/40—
-
- H10W80/00—
-
- H10W90/00—
-
- H10W90/288—
-
- H10W40/228—
-
- H10W70/09—
-
- H10W70/60—
-
- H10W72/0198—
-
- H10W72/07236—
-
- H10W72/07331—
-
- H10W72/823—
-
- H10W72/941—
-
- H10W72/944—
-
- H10W72/963—
-
- H10W72/967—
-
- H10W80/102—
-
- H10W80/312—
-
- H10W80/327—
-
- H10W80/743—
-
- H10W90/20—
-
- H10W90/297—
-
- H10W90/734—
-
- H10W90/792—
-
- H10W90/794—
-
- H10W99/00—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Auxiliary Devices For And Details Of Packaging Control (AREA)
- Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)
- Die Bonding (AREA)
Abstract
一種封裝裝置包括第一裝置晶粒及結合至第一裝置晶粒
的第二裝置晶粒。當第二裝置晶粒的面積小於第一裝置晶粒的面積的一半時,亦將具有半導體基底的一或多個非主動結構結合至第一裝置晶粒,使得第二裝置晶粒與所述一或多個非主動結構的組合面積大於第一裝置晶粒的面積的一半。
Description
本發明實施例是有關於一種封裝裝置及其形成方法。
積體電路的封裝正變得越來越複雜,其中在同一封裝中封裝更多的裝置晶粒以達成更多的功能。舉例而言,系統積體晶片(System on Integrate Chip,SoIC)已被開發成在同一封裝中包括多個裝置晶粒(例如處理器及記憶體立方體(memory cube))。SoIC可包括使用不同技術形成的裝置晶粒且具有結合至同一裝置晶粒的不同功能,因此形成系統。此可節省製造成本並使裝置效能最佳化。
本發明實施例提供一種形成封裝裝置的方法,包括:提供第一裝置晶粒,所述第一裝置晶粒包括設置於所述第一裝置晶粒中的主動裝置,所述第一裝置晶粒具有第一表面積;將第二裝置晶粒結合至所述第一裝置晶粒,所述第二裝置晶粒具有小於所述
第一表面積的一半的第二表面積;將一或多個非主動結構結合至所述第一裝置晶粒,所述一或多個非主動結構具有累積的第三表面積,所述第二表面積與所述累積的第三表面積合起來大於所述第一表面積的一半;以及使用間隙填充材料填充在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構的間隙。
本發明實施例提供一種封裝裝置,包括:第一裝置晶粒,所述第一裝置晶粒具有第一覆蓋區;第二裝置晶粒,結合至所述第一裝置晶粒,所述第二裝置晶粒具有小於所述第一覆蓋區的一半的第二覆蓋區,所述第二裝置晶粒包括半導體基底;一或多個非主動結構,與所述第二裝置晶粒相鄰地結合至所述第一裝置晶粒,所述一或多個非主動結構包括不具有任何主動裝置的半導體基底;間隙填充材料,在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構;以及連接件結構,設置於所述間隙填充材料之上,所述連接件結構電性耦合至所述第二裝置晶粒。
本發明實施例提供一種封裝裝置,包括:第一裝置晶粒;第二裝置晶粒,結合至所述第一裝置晶粒;一或多個非主動結構,結合至所述第一裝置晶粒,其中所述第二裝置晶粒與所述一或多個非主動結構的累積面積大於所述第一裝置晶粒的面積的50%;介電層,在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構;以及連接件結構,設置於所述介電層之上,所述連接件結構電性耦合至所述第二裝置晶粒。
100:封裝構件/晶圓
105、105a、105b、105c、105d、205、205a、205b、205c、205d:裝置晶粒
106、306:切割線
117、152、252、352、452、552、652、752:介電結合層
119:虛線區
120、220、320、420、520、620、720:半導體基底
122、222:積體電路裝置
124、224:層間介電質(ILD)
128、228:接觸插頭
130、230:內連線結構
132、232、132A、138、174、238、238A、238B、238C、538、638、738:介電層
134、234、534、634、734:金屬線
134A:頂部金屬線
136、146、178、236、246、546、646、746:通孔
138A、138B、138C、538A、538B:介電子層
144、244、544、644、744:金屬特徵
154、254、654、754:結合墊
156、157、256、257、756、757:結合墊通孔
160:蝕刻停止層
162:間隙填充介電層
164:間隙填充材料
166:開口
170:穿孔
172:重佈線(RDL)
176、182:鈍化層
180:金屬墊
184、188:聚合物層
186:後鈍化內連線(PPI)
190:凸塊下金屬(UBM)
192:電性連接件
200:晶圓
216、716:矽穿孔(TSV)
300、400、500、600、700:非主動封裝構件/晶圓
302:間隙
305、305a、305b、305c、305d、405、405a、405b、405c、405d、505、505a、505b、505c、505d、605、605a、605b、605c、605d、705、705a、705b、705c、705d:非主動結構
424、524、624、724:拉伸膜
800:封裝裝置
810:晶粒鋸
A1、A2、A3:側向面積
HD、HD2:高度差
結合附圖閱讀以下詳細說明,會最佳地理解本揭露的各個態樣。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為使論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1示出根據一些實施例的處於中間步驟中的封裝裝置的透視圖。
圖2示出內部界定有多個裝置晶粒的封裝構件的俯視圖。
圖3至圖6示出根據本揭露一些實施例的形成封裝裝置中的中間階段的剖視圖。
圖7是根據一些實施例的設置於另一裝置晶粒上的裝置晶粒的俯視圖。
圖8示出內部界定有多個非主動結構的非主動封裝構件的俯視圖。
圖9至圖22示出根據一些實施例的各種非主動結構的中間階段及所述各種非主動結構與裝置晶粒的關係。
圖23至圖28示出根據一些實施例的形成封裝裝置的中間步驟,所述封裝裝置包括第一裝置晶粒、貼合至第一裝置晶粒的一或多個第二裝置晶粒以及亦貼合至第一裝置晶粒的一或多個非主動結構。
圖29至圖37示出根據各種實施例的封裝裝置,所述封裝裝置具有第一裝置晶粒、貼合至第一裝置晶粒的一或多個裝置
晶粒以及亦貼合至第一裝置晶粒的一或多個非主動結構。
以下揭露提供用於實施本發明的不同特徵的許多不同實施例或實例。以下闡述構件及排列的具體實例以簡化本揭露。當然,該些僅為實例且不旨在進行限制。舉例而言,以下說明中將第一特徵形成於第二特徵「之上(over)」或第二特徵「上(on)」可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵進而使得所述第一特徵與所述第二特徵可不直接接觸的實施例。另外,本揭露可能在各種實例中重複使用參考編號及/或字母。此種重複使用是出於簡潔及清晰的目的,而不是自身表示所論述的各種實施例及/或配置之間的關係。
此外,為易於說明,本文中可能使用例如「下伏的(underlying)」、「位於...下方(below)」、「下部的(lower)」、「上覆的(overlying)」、「上部的(upper)」等空間相對性用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對性用語旨在除圖中所繪示的定向外亦囊括裝置在使用或操作中的不同定向。設備可具有其他定向(旋轉90度或處於其他定向),且本文中所使用的空間相對性描述語可同樣相應地進行解釋。
根據各種實施例提供一種系統積體晶片(SoIC)封裝及
形成所述系統積體晶片(SoIC)封裝的方法。根據一些實施例示出形成SoIC封裝的中間階段。論述一些實施例的一些變化。在各個視圖及例示性實施例通篇中,使用相同的參考編號表示相同的元件。應理解,儘管使用SoIC封裝的形成作為實例來闡釋本揭露實施例的概念,然而本揭露的實施例易於適用於其中金屬墊與通孔結合至彼此的其他結合方法及結構。
圖1示出根據一些實施例的處於中間步驟中的SoIC封裝裝置的透視圖。儘管以下列出裝置晶粒105及205的類型的一些實例,然而裝置晶粒105及205可為任何晶粒。裝置晶粒105可為邏輯晶粒,例如中央處理單元(Central Processing Unit,CPU)晶粒、微控制單元(Micro Control Unit,MCU)晶粒、輸入-輸出(input-output,IO)晶粒、基頻(BaseBand,BB)晶粒、應用處理器(Application processor,AP)晶粒等。裝置晶粒105亦可為記憶體晶粒,例如動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)晶粒或靜態隨機存取記憶體(Static Random Access Memory,SRAM)晶粒等。裝置晶粒105可為晶圓(參見圖2)的一部分。裝置晶粒205電性結合至裝置晶粒105。裝置晶粒205可為邏輯晶粒,所述邏輯晶粒可為CPU晶粒、MCU晶粒、IO晶粒、基頻晶粒或AP晶粒。裝置晶粒205亦可為記憶體晶粒。可將多個裝置晶粒205結合至裝置晶粒105,每一晶粒具有不同的功能性。
非主動結構305/405/505/605/705結合至裝置晶粒105且
可用於藉由減少總熱膨脹失配且進而減少翹曲來支撐用作封裝裝置800的間隙填充材料的介電層(參見例如圖28所示間隙填充介電層162)。以下詳細闡述非主動結構305、405、505、605及705。非主動結構305、405、505及605各自為虛設結構,所述虛設結構在最終封裝中不提供電性功能(即,與裝置晶粒105的主動裝置電性隔離),但在一些實施例中,所述虛設結構提供結構支撐且可提供散熱性質。然而,除結構支撐及散熱之外,非主動結構705亦可藉由穿孔的方式而包括電性功能,如以下更詳細地論述。
在一些實施例中,可在非主動結構305、非主動結構405、非主動結構505、非主動結構605及非主動結構705的各種組合中使用非主動結構305/405/505/605/705中的多個非主動結構。在一些實施例中,用於形成在側向上環繞裝置晶粒205及非主動結構305/405/505/605/705的間隙填充介電層162(參見例如圖28)的材料是與用於將非主動結構305/405/505/605/705及裝置晶粒205結合至裝置晶粒105的介電材料(例如,氧化物)相同的材料。在另一實施例中,間隙填充介電層162是用於封裝(encapsulate)非主動結構305/405/505/605/705及裝置晶粒205的鈍化介電質或保護介電質。
圖2示出內部界定有多個裝置晶粒105的封裝構件100(其可為晶圓,如圖所示)。裝置晶粒105可全部具有相同的設計及功能或者可具有不同的設計及功能。虛線表示切割線106,其中裝置晶粒105將在後續單體化製程中彼此分離。
圖3至圖5示出根據本揭露一些實施例的形成SoIC封裝中的中間階段的剖視圖。圖3示出形成封裝構件100中的剖視圖。根據本揭露的一些實施例,封裝構件100是包括積體電路裝置122(例如,主動裝置(例如電晶體及/或二極體)以及可能的被動裝置(例如電容器、電感器、電阻器等))的裝置晶圓的一部分。封裝構件100可包括位於封裝構件100中的多個裝置晶粒105,其中示出裝置晶粒105a的一部分及裝置晶粒105b的一部分。應理解,該些視圖僅為例示性的且不進行限制。
根據本揭露的其他實施例,封裝構件100包括被動裝置(不具有主動裝置)。在一些實施例中且如以下論述中所提及的,封裝構件100可為裝置晶圓。本揭露的實施例亦可應用於其他類型的封裝構件,例如中介層晶圓。
根據本揭露的一些實施例,晶圓100包括半導體基底120及形成於半導體基底120的頂表面處的特徵。半導體基底120可由結晶矽、結晶鍺、結晶矽鍺及/或III-V族化合物半導體(例如GaAsP、AlInAs、AlGaAs、GaInAs、GaInP、GaInAsP等)形成。半導體基底120亦可為塊狀矽基底或絕緣體上矽(Silicon-On-Insulator,SOI)基底。可在半導體基底120中形成淺溝渠隔離(Shallow Trench Isolation,STI)區(未示出),以將半導體基底120中的主動區隔離。儘管未示出,然而可形成延伸至半導體基底120中的穿孔,且使用穿孔對晶圓100的相對的側上的特徵進行電性交互耦合(inter-couple)。此種穿孔的實例是圖4所示穿孔216,
穿孔216可被整合至圖3中。
根據本揭露的一些實施例,晶圓100包括形成於半導體基底120的頂表面上的積體電路裝置122。示例性積體電路裝置122可包括互補金屬氧化物半導體(Complementary Metal-Oxide Semiconductor,CMOS)電晶體、電阻器、電容器、二極體及/或類似裝置。本文中未示出積體電路裝置122的細節。根據其他實施例,使用晶圓100形成中介層,其中半導體基底120可為半導體基底或介電基底。
在半導體基底120之上形成層間介電質(Inter-Layer Dielectric,ILD)124且層間介電質(ILD)124填充積體電路裝置122中的電晶體的閘極堆疊(未示出)之間的空間。根據一些實施例,ILD 124由磷矽酸鹽玻璃(Phospho Silicate Glass,PSG)、硼矽酸鹽玻璃(Boro Silicate Glass,BSG)、摻雜硼的磷矽酸鹽玻璃(Boron-Doped Phospho Silicate Glass,BPSG)、摻雜氟的矽酸鹽玻璃(Fluorine-Doped Silicate Glass,FSG)、四乙基正矽酸鹽(Tetra Ethyl Ortho Silicate,TEOS)形成的氧化矽等形成。可使用旋轉塗佈(spin coating)、可流動化學氣相沉積(Flowable Chemical Vapor Deposition,FCVD)、化學氣相沉積(CVD)、電漿增強型化學氣相沉積(Plasma Enhanced Chemical Vapor Deposition,PECVD)、低壓化學氣相沉積(Low Pressure Chemical Vapor Deposition,LPCVD)等形成ILD 124。
在ILD 124中形成接觸插頭(contact plug)128且使用
接觸插頭128將積體電路裝置122電性連接至上覆的金屬線134及通孔136。根據本揭露的一些實施例,接觸插頭128由選自鎢、鋁、銅、鈦、鉭、氮化鈦、氮化鉭、其合金及/或其多層的導電材料形成。形成接觸插頭128可包括:在ILD 124中形成接觸開口,將導電材料填充至接觸開口中且執行平坦化(例如化學機械研磨(Chemical Mechanical Polish,CMP)製程),以使接觸插頭128的頂表面與ILD 124的頂表面齊平。
在ILD 124及接觸插頭128之上有內連線結構130。內連線結構130包括介電層132及形成於介電層132中的金屬線134及通孔136。作為另外一種選擇,介電層132在下文中被稱為金屬間介電(Inter-Metal Dielectric,IMD)層132。根據本揭露的一些實施例,介電層132中的至少下部的介電層132由介電常數(k值)低於約3.0或約2.5的低介電常數介電材料形成。介電層132可由黑金剛石(Black Diamond)(應用材料公司(Applied Materials)的註冊商標)、含碳低介電常數介電材料、氫倍半矽氧烷(Hydrogen SilsesQuioxane,HSQ)、甲基倍半矽氧烷(MethylSilsesQuioxane,MSQ)等形成。根據本揭露的替代實施例,介電層132中的一些介電層132或全部介電層132由非低介電常數介電材料(例如氧化矽、碳化矽(SiC)、碳氮化矽(SiCN)、碳氮氧化矽(SiOCN)等)形成。根據本揭露的一些實施例,形成介電層132包括:沉積含成孔劑的介電材料(porogen-containing dielectric material),且接著執行固化製程以驅除成孔劑,且因此剩餘的介電層132變得
多孔。可在IMD層132之間形成可由碳化矽、氮化矽等形成的蝕刻停止層(未示出),且為簡潔起見未示出蝕刻停止層。
金屬線134及通孔136形成於介電層132中。在下文中位於相同水平處的金屬線134被統稱為金屬層。根據本揭露的一些實施例,內連線結構130包括藉由通孔136內連的多個金屬層。金屬線134及通孔136可由銅或銅合金形成,且金屬線134及通孔136亦可由其他金屬形成。形成製程可包括單鑲嵌製程及雙鑲嵌製程。在單鑲嵌製程中,首先在介電層132中的一者中形成溝渠,之後使用導電材料填充所述溝渠。接著執行平坦化製程(例如CMP製程),以移除導電材料的較IMD層的頂表面高的多餘部分,進而在溝渠中留下金屬線。在雙鑲嵌製程中,在IMD層中形成溝渠及通孔開口二者,其中通孔開口位於溝渠之下且連接至溝渠。接著將導電材料填充至溝渠及通孔開口中,以分別形成金屬線及通孔。導電材料可包括擴散阻障及位於擴散阻障之上的含銅金屬材料。擴散阻障可包含鈦、氮化鈦、鉭、氮化鉭等。
金屬線134包括可被稱為頂部金屬線的金屬線134A。頂部金屬線134A亦被統稱為頂部金屬層。相應的介電層132A可由非低介電常數介電材料(例如未經摻雜的矽酸鹽玻璃(Un-doped Silicate Glass,USG)、氧化矽、氮化矽等)形成。介電層132A亦可由低介電常數介電材料形成,其中低介電常數介電材料可自下伏IMD層132的相似材料中選擇。
根據本揭露的一些實施例,在頂部金屬線134A之上形
成介電層138及152。介電層138及152可由氧化矽、氮氧化矽、碳氧化矽等形成,且在一些實施例中,介電層138可由例如多個介電子層138A、138B及138C形成。首先,可形成介電子層138A。接下來可使用光微影製程(photo lithographic process)在介電子層138A中形成與通孔146對應的通孔開口,所述光微影製程使用例如形成於介電子層138A之上且被圖案化的光阻及/或硬罩幕來幫助形成與通孔146對應的通孔開口。可使用非等向性蝕刻(anisotropic etch)穿過光阻及/或硬罩幕形成該些溝渠。
可在介電子層138A之上形成通孔146及金屬特徵144。可藉由與上述通孔136及金屬線134的形成相似的製程來形成通孔146及金屬特徵144,但可使用其他合適的製程。金屬特徵144及通孔146可由銅或銅合金形成,且金屬特徵144及通孔146亦可由其他金屬形成。在實施例中,金屬特徵144及/或通孔146可由鋁或鋁銅合金形成。在一些實施例中,金屬特徵144可用於晶粒測試。
在一些實施例中,可直接探測金屬特徵144以執行對晶圓100的晶片探針(chip probe,CP)測試。可選地,可在金屬特徵144上設置焊料區(例如,焊料球或焊料凸塊),且可使用所述焊料區對晶圓100執行CP測試。可對晶圓100執行CP測試,以確認晶圓100的每一裝置晶粒105是否是已知良好晶粒(known good die,KGD)。因此,只有作為KGD的裝置晶粒105會經受後續處理以進行封裝,而未通過CP測試的晶粒不被封裝。在測試之
後,可在後續處理步驟中移除焊料區(若存在)。
接著可在金屬特徵144之上將介電子層138B沉積達期望的厚度。在一些實施例中,接著可將介電子層138B平坦化以使頂表面齊平,而在其他實施例中,可省略齊平步驟。在一些實施例中,接著沉積介電子層138C。其他實施例可不使用介電子層138C且可省略介電子層138C。
接下來,可形成結合墊通孔156及結合墊通孔157。結合墊通孔156延伸穿過整個介電層138到達內連線結構130,且結合墊通孔157延伸至金屬特徵144且電性耦合至金屬特徵144。可使用光阻(未示出)及/或硬罩幕(未示出)形成結合墊通孔156及結合墊通孔157的開口,所述光阻及/或硬罩幕形成於介電層138之上且被圖案化,以幫助形成結合墊通孔156及結合墊通孔157的開口。根據本揭露的一些實施例,執行非等向性蝕刻以形成開口。所述蝕刻可在用於結合墊通孔157的金屬特徵144上停止或者在用於結合墊通孔156的內連線結構130的金屬線134上停止。
接下來可使用導電材料填充結合墊通孔156及結合墊通孔157的開口。可首先形成導電擴散阻障(未示出)。根據本揭露的一些實施例,導電擴散阻障可由鈦、氮化鈦、鉭、氮化鉭等形成。可使用例如原子層沉積(Atomic Layer Deposition,ALD)、物理氣相沉積(Physical Vapor Deposition,PVD)等來形成導電擴散阻障。導電擴散阻障可包括位於結合墊通孔156及結合墊通孔157的開口中的層以及在介電層138的上表面之上延伸的層。
接下來,例如藉由電化學鍍覆(Electro-Chemical Plating,ECP)沉積金屬材料以形成結合墊通孔156及結合墊通孔157。金屬材料沉積於導電擴散阻障上且填充結合墊通孔156及結合墊通孔157的其餘開口。金屬材料亦可在介電層138的頂表面之上延伸。金屬材料可包括銅或銅合金。可同時形成結合墊通孔156與結合墊通孔157。
接著可執行平坦化製程(例如化學機械研磨(CMP)製程),以移除金屬材料的多餘部分及擴散阻障的多餘部分,直至暴露出介電層138為止。擴散阻障的剩餘部分及金屬材料的剩餘部分包括結合墊通孔156及結合墊通孔157。
接下來,可在介電層138之上形成介電結合層152,且在介電結合層152中形成用於結合墊154的開口。可使用光阻(未示出)及/或硬罩幕(未示出)形成開口,所述光阻及/或硬罩幕形成於介電結合層152之上且被圖案化,以幫助形成結合墊154的開口。根據本揭露的一些實施例,執行非等向性蝕刻或濕式蝕刻以形成結合墊154的開口。在一些實施例中,所述蝕刻可在介電子層138C上停止,其中介電子層138C可用作蝕刻停止件(etch stop)。在其他實施例中,介電結合層152相對於介電層138可具有蝕刻選擇性,使得在蝕刻穿過介電結合層152之後不會蝕刻穿過介電層138。在一些實施例中,所述蝕刻可為基於時間的。結合墊154的開口可暴露出結合墊通孔156的上表面及結合墊通孔157的上表面。
接下來,可在開口中沉積擴散阻障及金屬材料以形成結合墊154。形成結合墊154可使用與用於形成結合墊通孔156及結合墊通孔157的製程及材料相似的製程及材料,如上所述。接著可執行平坦化製程(例如化學機械研磨(CMP)製程),以移除金屬材料的多餘部分及擴散阻障的多餘部分,直至暴露出介電結合層152為止。擴散阻障的剩餘部分及金屬材料的剩餘部分包括結合墊154,結合墊154隨後用於結合至另一裝置。應理解,亦可同時形成金屬線作為結合墊154。
在一些實施例中,結合墊通孔156及157可與結合墊154同時形成。在此種實施例中,在形成介電結合層152之後,在介電結合層152中製作開口,如上所述。接著,在介電層138中進一步製作用於結合墊通孔156及結合墊通孔157的開口,如上所述。接著,可如上所述般在同一製程中形成用於結合墊通孔156及157與結合墊154二者的導電擴散阻障及金屬材料。之後,可使用平坦化製程(例如CMP製程)來移除金屬材料的多餘部分及擴散阻障的多餘部分,直至暴露出介電結合層152為止。擴散阻障的剩餘部分及金屬材料的剩餘部分包括結合墊154,結合墊154隨後用於結合至另一裝置。亦可同時形成金屬線作為結合墊154。
可基於在後續製程中將結合至結合墊154的裝置來調整結合墊154的位置及數目。在一些實施例中,結合墊154中的一或多者可不電性連接至裝置晶粒105中的任何裝置。此種結合墊154可被認為是虛設結合墊。在一些實施例中,虛設結合墊154可
繼續跨越裝置晶粒105的表面,而在其他實施例中,包括虛設結合墊的結合墊154可僅定位於將貼合其他裝置的位置。
圖4示出其中包括裝置晶粒205(例如,裝置晶粒205a及裝置晶粒205b)的晶圓200的形成。根據本揭露的一些實施例,裝置晶粒205是邏輯晶粒,所述邏輯晶粒可為CPU晶粒、MCU晶粒、IO晶粒、基頻晶粒或AP晶粒。裝置晶粒205亦可為記憶體晶粒。晶圓200包括半導體基底220,半導體基底220可為矽基底。
裝置晶粒205可包括積體電路裝置222、位於積體電路裝置222之上的ILD 224以及電性連接至積體電路裝置222的接觸插頭228。裝置晶粒205亦可包括用於連接至裝置晶粒205中的主動裝置及被動裝置的內連線結構230。內連線結構230包括介電層232、金屬線234/234a及通孔236。
形成穿透至半導體基底220中(且最終藉由自相對的側露出而穿過半導體基底220)的矽穿孔(Through-Silicon Via,TSV)216(有時被稱為半導體穿孔或穿孔)。使用TSV 216將形成於半導體基底220的前側(所示的頂側)上的裝置及金屬線連接至後側。可使用與以上論述的用於形成結合墊通孔156的製程及材料相似的製程及材料形成TSV 216,且不再進行重複,所述製程包括例如基於時間的蝕刻製程,使得TSV 216可具有設置於半導體基底220的頂表面與底表面之間的底部。
裝置晶粒205可包括介電層238及介電結合層252。可
在介電層238(其可包括多個介電層238A、238B及238C)中形成並設置通孔246及金屬特徵244。亦在介電層238中形成並設置結合墊通孔256及結合墊通孔257,且在介電結合層252中形成並設置結合墊254。
用於形成裝置晶粒205的各種特徵的製程及材料可相似於用於在裝置晶粒105中形成其類似特徵的製程及材料,且因此在本文中不再對細節進行重複。裝置晶粒105與裝置晶粒205之間的類似特徵在其標記中共享相同的最末兩個編號。
將晶圓200單體化成多個分立的裝置晶粒205,裝置晶粒205包括例如裝置晶粒205a及裝置晶粒205b。
圖5示出將裝置晶粒205(例如裝置晶粒205a、裝置晶粒205b、裝置晶粒205c及裝置晶粒205d)結合至裝置晶粒105(例如裝置晶粒105a、裝置晶粒105b、裝置晶粒105c及裝置晶粒105d)。在所示出的實施例中,裝置晶粒105中的每一者仍位於晶圓100內。在一些實施例中,可自晶圓100將KGD裝置晶粒105中的每一者單體化且貼合至例如載體基底,以進行進一步處理。結合至裝置晶粒105的裝置晶粒205中的每一者在結合至裝置晶粒105之前可能已被測試並確定為KGD。
儘管一個裝置晶粒205被示出為結合至裝置晶粒105,然而應理解,可將與裝置晶粒205類似的其他裝置晶粒結合至裝置晶粒105。所述其他裝置晶粒可與裝置晶粒205相同或者可與裝置晶粒205不同。舉例而言,裝置晶粒205及其他裝置晶粒可為
自以上列出的類型選擇的不同類型的晶粒。此外,可使用不同的技術(例如45奈米技術、28奈米技術、20奈米技術等)形成裝置晶粒205與所述其他裝置晶粒。另外,裝置晶粒205可為數位電路晶粒,而所述其他裝置晶粒可為類比電路晶粒。裝置晶粒105及205(以及其他裝置晶粒,若存在)組合起來用作系統。將系統的功能及電路分成不同的晶粒(例如裝置晶粒105及205)可將該些晶粒的形成最佳化,且可達成製造成本的降低。
圖6示出圖5所示虛線框的特寫(close up)。可例如藉由拾取及放置製程將裝置晶粒205中的一者(例如裝置晶粒205a)放置於晶圓100上。可藉由混合結合來達成將裝置晶粒205結合至裝置晶粒105。舉例而言,藉由金屬對金屬直接結合將結合墊254結合至結合墊154。根據本揭露的一些實施例,金屬對金屬直接結合是銅對銅直接結合。結合墊254的尺寸可具有大於、等於或小於相應的結合墊154的尺寸。此外,藉由介電質對介電質結合將介電結合層252結合至介電結合層152,所述介電質對介電質結合可為例如使用所產生的Si-O-Si鍵(Si-O-Si bond)的熔融結合。留下環繞裝置晶粒205且位於鄰近的裝置晶粒205之間的間隙302。
為達成混合結合,相對於裝置晶粒105對裝置晶粒205進行定位,以將裝置晶粒105及裝置晶粒205各自的結合墊154與結合墊254對準,且將裝置晶粒105與裝置晶粒205壓於一起。接著,執行退火以引起結合墊154中的金屬與對應的上覆結合墊254中的金屬的交互擴散。根據一些實施例,退火溫度可高於約
350℃,且可介於約350℃與約550℃之間的範圍內。根據一些實施例,退火時間可介於約1.5小時與約3.0小時之間的範圍內,且可介於約1.0小時與約2.5小時之間的範圍內。藉由混合結合,結合墊254藉由由金屬交互擴散引起的直接金屬結合而結合至對應的結合墊154。同樣,將介電結合層252熔融結合至對應的介電結合層152。不對其中一個裝置晶粒105/205的結合墊154/254與相對的裝置晶粒205/105的介電結合層254/154接觸的區域進行結合。
圖7是根據一些實施例的位於裝置晶粒105上的裝置晶粒205(例如裝置晶粒205a)的俯視圖(即,平面圖)。間隙302被示出為環繞裝置晶粒205。可使用間隙填充材料(參見例如圖28所示間隙填充介電層162)(例如介電材料,例如樹脂、環氧樹脂、聚合物、氧化物、氮化物、類似材料或其組合)填充於間隙302中。間隙填充材料常常是有機材料。一些介電材料通常具有可為10ppm/℃或高於10ppm/℃的高的熱膨脹係數(Coefficients of Thermal Expansion,CTE)。此顯著大於矽(例如半導體基底220)的CTE,矽的CTE為約3ppm/℃。因此,一些介電材料可導致晶圓100翹曲。舉例而言,若在本實施例中使用此種材料作為間隙填充材料,則將可能會發生翹曲,此乃因半導體基底220(圖4)(其可包含矽,例如純矽或摻雜矽)的CTE在環繞半導體基底220的間隙填充材料之間具有大的CTE失配。例如裝置晶粒105的側向面積A1(即,覆蓋區或表面積)大於裝置晶粒205的側向面積
A2(即,覆蓋區或表面積)的兩倍。或者換言之,側向面積A2小於側向面積A1的50%。相對於裝置晶粒205的半導體基底220減少間隙填充材料的量將減少翹曲。然而,鑒於後續製程(例如添加頂部內連線及頂部連接件),消除或減少間隙填充材料可能是不實際的。
本揭露的實施例藉由以下方式來有效地增大裝置晶粒205的總側向面積或覆蓋區(或表面積):將非主動結構或虛設結構(例如非主動結構305、405、505、605及/或705)貼合於裝置晶粒105的表面上,使得裝置晶粒205的側向面積A2加上一或多個非主動結構的側向面積(例如,側向面積A3)大於裝置晶粒105的側向面積A1的50%。此會減少隨後形成的間隙填充材料與裝置晶粒205的半導體基底220之間的有效側向失配。因此,晶圓100及所得封裝裝置800(參見例如圖28)的翹曲實質上減少。可將非主動結構305、405、505、605及/或705選擇成使得非主動結構305、405、505、605及/或705的組合側向面積加上裝置晶粒205的側向面積是裝置晶粒105的側向面積A1的至少50%至高達約95%。
圖8示出內部界定有多個非主動結構305、405、505、605或705的非主動封裝構件300、400、500、600或700(其可為晶圓,如圖所示)的俯視圖(即,平面圖)。為簡單起見,非主動封裝構件300、400、500、600及700將各自分別被稱為晶圓300、晶圓400、晶圓500、晶圓600及晶圓700,但應理解,所得封裝
構件可由除晶圓之外的結構形成。所述多個非主動結構305、405、505、605或705中的每一者可分別具有相同的總體設計。虛線表示切割線306,其中非主動結構305、405、505、605或705將在後續切割製程中彼此分離。在一些實施例中,切割線306可以規則的間隔間隔開,或者例如在所示出的實施例中可以各種間隔間隔開,以分別自單個封裝構件300、400、500、600或700提供若干不同大小的非主動結構305、405、505、605及705。
圖9示出根據一些實施例的內部界定有多個非主動結構305(例如非主動結構305a、非主動結構305b、非主動結構305c及非主動結構305d)的晶圓300。晶圓300包括半導體基底320,半導體基底320可由以上針對圖3所示半導體基底120闡述的相同的候選材料形成。具體而言,半導體基底320可由與圖4所示半導體基底220相同的材料形成。
在半導體基底320之上形成介電結合層352。可使用與以上針對圖3論述的材料及製程相似的材料及製程形成介電結合層352。
可將晶圓300單體化以形成各別的非主動結構305。
在圖10中,藉由介電質對介電質結合將非主動結構305(例如非主動結構305a)結合至裝置晶粒105,所述介電質對介電質結合可為例如使用所產生的Si-O-Si鍵的熔融結合。可藉由以下方式執行結合:使介電結合層352接觸介電結合層152且對裝置進行退火,以在介電結合層152與介電結合層352之間形成結
合。所述結合可與以上針對圖6闡述的混合結合同時執行,或者可在單獨的製程中執行。
非主動結構305的厚度可與裝置晶粒205的厚度不同。非主動結構305的厚度可較裝置晶粒205的厚度大或小介於約-200微米(μm)與約200微米之間的高度差HD。在非主動結構405、505、605及705中亦可達成高度差,如下所述。
圖11示出根據一些實施例的內部界定有多個非主動結構405(例如非主動結構405a、非主動結構405b、非主動結構405c及非主動結構405d)的晶圓400。晶圓400包括半導體基底420,半導體基底420可由以上針對圖3所示半導體基底120闡述的相同的候選材料形成。具體而言,半導體基底420可由與圖4所示半導體基底220相同的材料形成。
在半導體基底420之上形成拉伸膜424。拉伸膜424可被形成為抵抗翹曲或扭曲,以在使用間隙填充材料填充間隙302之後為封裝提供進一步的穩定性。可藉由合適的半導體沉積製程將拉伸膜424形成於半導體基底420之上。在一些實施例中,拉伸膜424由具有固有拉伸應力的合適的半導體材料形成。舉例而言,拉伸膜424可由氮化物材料(例如氮化矽、氮化鈦及/或類似材料)形成。作為另外一種選擇,拉伸膜層可由合適的氧化物材料形成。在一些實施例中,拉伸膜424的厚度介於約100埃(Å)與約5000埃之間。儘管圖11示出單個拉伸膜(例如,拉伸膜424),然而拉伸膜424可由多個層製成。
可藉由沉積製程條件以及藉由添加摻雜劑來進一步控制拉伸膜424的應力。在一些實施例中,可將拉伸膜424的拉伸應力控制在介於約20百萬帕(Mpa)與約200百萬帕之間,但預期存在且可使用其他值。當使用射頻來輔助沉積(例如,射頻-物理氣相沉積(radio frequency-physical vapor deposition,RF-PVD))時,隨著沉積期間交流(alternating current,AC)偏壓增大,膜應力同樣可增大。在一些實施例中,AC偏壓可介於1千伏特(kV)與20千伏特之間。RF可介於約1百萬赫茲(MHz)至約15百萬赫茲的範圍內。沉積期間的基底溫度亦會影響膜應力。在一些實施例中,基底的溫度可介於約250℃與約400℃之間。在一些實施例中,拉伸膜424可由合適的摻雜劑(例如碳或矽)摻雜,以增強及/或進一步控制膜應力。可將碳摻雜至介於約1015cm-3與約1018cm-3之間的濃度。可將矽摻雜至介於約1015cm-3與約1018cm-3之間的濃度。預期存在且可使用其他濃度。矽或碳可在拉伸膜424形成期間原位摻雜或者可藉由後續離子植入來摻雜。較高濃度的摻雜劑在拉伸膜424中具有較大的應力。將碳及/或矽選擇成具有以上範圍內的摻雜濃度會提供可調的膜應力。預期存在且可替代地使用其他摻雜劑濃度。
在拉伸膜424之上形成介電結合層452。可使用與以上針對圖3所示介電結合層152論述的材料及製程相似的材料及製程形成介電結合層452。
可將晶圓400單體化以形成各別的非主動結構405。
在圖12中,藉由介電質對介電質結合將非主動結構405(例如非主動結構405a)結合至裝置晶粒105,所述介電質對介電質結合可為例如使用所產生的Si-O-Si鍵的熔融結合。可藉由以下方式執行結合:使介電結合層452接觸介電結合層152且對裝置進行退火,以在介電結合層152與介電結合層452之間形成結合。所述結合可與以上針對圖6闡述的混合結合同時執行,或者可在單獨的製程中執行。
圖13示出根據一些實施例的內部界定有多個非主動結構505(例如非主動結構505a、非主動結構505b、非主動結構505c及非主動結構505d)的晶圓500。晶圓500包括半導體基底520,半導體基底520可由以上針對圖3所示半導體基底120闡述的相同的候選材料形成。具體而言,半導體基底520可由與圖4所示半導體基底220相同的材料形成。
在一些實施例中,在半導體基底520之上形成拉伸膜524。拉伸膜524可由以上針對圖11所示拉伸膜424闡述的相同的製程及材料形成。在其他實施例中,膜524是介電材料,例如可使用例如以上針對圖3所示ILD 124論述的製程及材料等製程及材料形成的ILD材料。
可在拉伸膜524中形成金屬線534。金屬線534為拉伸膜524提供進一步的拉伸性質,以減少最終封裝(例如,圖28所示封裝裝置800)的翹曲。金屬線534可由銅或銅合金形成,且金屬線534亦可由其他金屬形成。可在拉伸膜524中形成溝渠,之
後使用導電材料填充所述溝渠。接著執行平坦化製程(例如CMP製程),以移除導電材料的較拉伸膜524層的頂表面高的多餘部分,進而在溝渠中留下金屬線。導電材料可包括擴散阻障及位於擴散阻障之上的含銅金屬材料。擴散阻障可包含鈦、氮化鈦、鉭、氮化鉭等。
在一些實施例中,在金屬線534之上形成介電層538。介電層538可由氧化矽、氮氧化矽、碳氧化矽等形成,且在一些實施例中可由多個層(例如,介電子層538A及538B)形成。
在一些實施例中,亦可在介電層538內形成通孔546及金屬特徵544。通孔546及金屬特徵544可進一步提供拉伸性質以減少最終封裝(例如,圖28所示封裝裝置800)的翹曲。
作為形成通孔546及金屬特徵544的實例,首先可形成介電子層538A。接下來可使用光微影製程在介電子層538A中形成與通孔546對應的通孔開口,所述光微影製程使用例如形成於介電子層538A之上且被圖案化的光阻及/或硬罩幕來幫助形成與通孔546對應的通孔開口。可使用非等向性蝕刻或其他合適的蝕刻來穿過光阻及/或硬罩幕形成該些溝渠。
可在介電子層538A之上形成通孔546及金屬特徵544。可藉由與以上針對圖3闡述的通孔136及金屬線134的形成相似的製程來形成通孔546及金屬特徵544,但可使用其他合適的製程。金屬特徵544及通孔546可由銅或銅合金形成,且金屬特徵544及通孔546亦可由其他金屬形成。在實施例中,金屬特徵544
及/或通孔546可由鋁或鋁銅合金形成。
接著可在金屬特徵544之上將介電子層538B沉積達期望的厚度。在一些實施例中,接著可將介電子層538B平坦化以使頂表面齊平,而在其他實施例中,可省略齊平步驟。
可在介電層538之上形成介電結合層552。可使用與以上針對圖3所示介電結合層152論述的材料及製程相似的材料及製程形成介電結合層552。在一些實施例中,可將介電結合層552平坦化。
可將晶圓500單體化以形成各別的非主動結構505。
在圖14中,藉由介電質對介電質結合將非主動結構505(例如非主動結構505a)結合至裝置晶粒105,所述介電質對介電質結合可為例如使用所產生的Si-O-Si鍵的熔融結合。可藉由以下方式執行結合:使介電結合層552接觸介電結合層152且對裝置進行退火,以在介電結合層152與介電結合層552之間形成結合。所述結合可與以上針對圖6闡述的混合結合同時執行,或者可在單獨的製程中執行。
圖15示出根據一些實施例的內部界定有多個非主動結構605(例如非主動結構605a、非主動結構605b、非主動結構605c及非主動結構605d)的晶圓600。晶圓600包括半導體基底620,半導體基底620可由以上針對圖3所示半導體基底120闡述的相同的候選材料形成。具體而言,半導體基底620可由與圖4所示半導體基底220相同的材料形成。
在一些實施例中,在半導體基底620之上形成拉伸膜624。拉伸膜624可由以上針對圖11所示拉伸膜424闡述的相同的製程及材料形成。在其他實施例中,膜624是介電材料,例如可使用例如以上針對圖3所示ILD 124論述的製程及材料等製程及材料形成的ILD材料。
可在拉伸膜624中形成金屬線634。可使用與以上針對圖13論述的製程及材料相似的製程及材料形成金屬線。可在拉伸膜624之上形成介電層638,且可在介電層638中形成通孔646及金屬特徵644。可使用與圖13所示類似結構(介電層538、通孔546及金屬特徵544)相似的製程及材料形成介電層638、通孔646及金屬特徵644。
在介電層638之上形成介電結合層652。可使用與以上針對圖3所示介電結合層152論述的材料及製程相似的材料及製程形成介電結合層652。在一些實施例中,可將介電結合層652平坦化。
可在介電結合層652中形成結合墊654。結合墊654可有助於在非主動結構605與裝置晶粒105之間提供更牢固的結合,以進一步有助於減少翹曲且降低非主動結構605自裝置晶粒105剝落的可能性。首先可使用光阻(未示出)及/或硬罩幕(未示出)為結合墊654形成開口,所述光阻及/或硬罩幕形成於介電結合層652之上且被圖案化,以幫助形成結合墊654的開口。根據本揭露的一些實施例,執行非等向性蝕刻或其他合適的蝕刻,以形成結合
墊654的開口。在一些實施例中,所述蝕刻可在介電層638上停止,其中介電層638可用作蝕刻停止件。在其他實施例中,蝕刻停止層可設置於介電層638與介電結合層652之間(或者可為介電層638的一部分,與圖3所示介電子層138C相似)。在一些實施例中,蝕刻可為基於時間的。
接下來,可在開口中沉積可選的擴散阻障及金屬材料以形成結合墊654。形成結合墊654可使用與用於形成圖3所示結合墊154的製程及材料相似的製程及材料。接著可執行平坦化製程(例如化學機械研磨(CMP)製程),以移除金屬材料的多餘部分及擴散阻障(若使用)的多餘部分,直至結合墊654的上表面與介電結合層652的上表面齊平為止。擴散阻障(若使用)的剩餘部分及金屬材料的剩餘部分構成結合墊654,結合墊654隨後用於結合至裝置。應理解,亦可同時形成金屬線作為結合墊654。
可將晶圓600單體化以形成各別的非主動結構605。
在圖16中,使用與以上針對圖6闡述的製程相似的製程而藉由混合結合將非主動結構605(例如非主動結構605a)結合至裝置晶粒105。可在裝置晶粒105中設置對應的結合墊154,以用於與結合墊654進行金屬對金屬結合。同樣,使用介電質對介電質結合將介電結合層652結合至介電結合層152,所述介電質對介電質結合可為例如使用所產生的Si-O-Si鍵的熔融結合。可藉由使介電結合層652接觸介電結合層152且使結合墊654接觸結合墊154來執行結合。接著對裝置進行退火,以在介電結合層152
與介電結合層652之間形成結合,且在結合墊154與結合墊654之間形成金屬交互擴散。所述結合可與裝置晶粒205的混合結合(以上針對圖6所述)同時執行,或者可在單獨的製程中執行。
圖17示出根據一些實施例的內部界定有多個非主動結構705(例如非主動結構705a、非主動結構705b、非主動結構705c及非主動結構705d)的晶圓700。晶圓700包括半導體基底720,半導體基底720可由以上針對圖3所示半導體基底120闡述的相同的候選材料形成。具體而言,半導體基底720可由與圖4所示半導體基底220相同的材料形成。
在一些實施例中,形成穿透至半導體基底720中(且最終藉由自相對的側露出而穿過半導體基底720)的矽穿孔(TSV)716(有時被稱為半導體穿孔或穿孔)。可使用TSV 716將形成於非主動結構705的前側(所示的頂側)上的金屬線或金屬特徵電性耦合至非主動結構705的後側。在後續步驟中,可使半導體基底720的後側凹陷以露出TSV 716。可使用與以上論述的用於形成TSV 216的製程及材料相似的製程及材料形成TSV 716,且不再進行重複,所述製程包括例如使用基於時間的蝕刻製程,使得TSV 716可具有設置於半導體基底720的頂表面與底表面之間的底部。
藉由自裝置晶粒105經由非主動結構705提供散熱,TSV 716可進一步減少翹曲量。在一些實施例中,亦可經由TSV 716而將電性訊號路由(routed)穿過非主動結構705。
在一些實施例中,在半導體基底720之上及TSV 716之上形成拉伸膜724。拉伸膜724可由以上針對圖11所示拉伸膜424闡述的相同的製程及材料形成。在其他實施例中,膜724是介電材料,例如可使用例如以上針對圖3所示ILD 124論述的製程及材料等製程及材料形成的ILD材料。
根據一些實施例,可在拉伸膜724中形成金屬線734。可使用與以上針對圖13所示金屬線534論述的製程及材料相似的製程及材料形成金屬線。金屬線734可被形成為電性耦合至及在實體上耦合至TSV 716。
可在拉伸膜724之上形成介電層738。在一些實施例中,可在介電層738中形成通孔746及金屬特徵744,而在其他實施例中,不形成通孔746及金屬特徵744。通孔746可被形成為接觸金屬線734。可使用與圖13所示類似結構(介電層538、通孔546及金屬特徵544)相似的製程及材料形成介電層738、通孔746及金屬特徵744。
可在介電層738中形成結合墊通孔756。在一些實施例中,亦可形成或替代地形成搭接於金屬特徵744上的結合墊通孔757。可使用與以上針對圖3所示結合墊通孔156及結合墊通孔157論述的製程及材料相似的製程及材料來形成結合墊通孔756及/或結合墊通孔757。
在介電層738之上以及結合墊通孔756及/或757之上形成介電結合層752。可使用與以上針對圖3所示介電結合層152
論述的材料及製程相似的材料及製程形成介電結合層752。
可使用與以上針對圖3所示結合墊154論述的製程及材料相似的製程及材料在介電結合層752中形成結合墊754。如上所述,在一些實施例中,結合墊754可與結合墊通孔756及/或757同時形成。
可使用結合墊754及結合墊通孔756及/或757在TSV 716與結合墊754之間提供熱連接。當隨後將結合墊754結合至裝置晶粒105時,自裝置晶粒105中的主動裝置產生的熱量可經由結合墊754、經由非主動結構705耗散至TSV 716。在一些實施例中,結合墊754亦可將來自裝置晶粒105的電性訊號路由穿過非主動結構705。舉例而言,在一些實施例中,可在隨後形成的間隙填充材料(例如,圖28所示間隙填充介電層162)中形成穿孔(例如,圖28所示穿孔170)。除在間隙填充材料中形成穿孔之外或者代替在間隙填充材料中形成穿孔,可使用非主動結構705形成此種穿孔,進而消除稍後形成此種穿孔的需要。
在圖18中,使用與以上針對圖6闡述的製程相似的製程而藉由混合結合將非主動結構705(例如非主動結構705a)結合至裝置晶粒105。可在裝置晶粒105中設置對應的結合墊154,以用於與結合墊754進行金屬對金屬結合。同樣,使用介電質對介電質結合將介電結合層752結合至介電結合層152,所述介電質對介電質結合可為例如使用所產生的Si-O-Si鍵的熔融結合。可藉由使介電結合層752接觸介電結合層152且使結合墊754接觸結
合墊154來執行結合。接著對裝置進行退火,以在介電結合層152與介電結合層752之間形成結合且在結合墊154與結合墊754之間形成金屬交互擴散。所述結合可與裝置晶粒205的混合結合(以上針對圖6所述)同時執行,或者可在單獨的製程中執行。
圖19示出根據一些實施例的形成封裝裝置的中間階段,其中可在同一封裝裝置中使用多個非主動結構305、405、505、605及/或705。非主動結構可為本文中闡述的非主動結構305、405、505、605及705的任何變化形式的任意組合。依據間隙302(參見圖6)的尺寸而定,非主動結構305、405、505、605及/或705可具有不同的尺寸及高度。在一些實施例中,高度差HD2可自一個非主動結構至另一非主動結構,HD2可介於約0微米與約200微米之間。
圖20是進一步示出多個非主動結構305、405、505、605及/或705的圖19所示中間階段的俯視圖(即,平面圖)。應理解,所示的佈局僅為實例且可使用任意大小(即,覆蓋區)的非主動結構305、405、505、605及/或705來填充於間隙302中,使得貼合至裝置晶粒105的主動裝置(例如,裝置晶粒205)的組合面積加上貼合至裝置晶粒105的非主動結構的組合面積大於裝置晶粒105的總面積的50%。換言之,非主動結構與主動結構的組合面積大於間隙302的總面積。
圖21示出根據一些實施例的形成封裝裝置的中間階段,其中可在同一封裝裝置中使用多個非主動結構305、405、505、605
及/或705。在與圖21中所示實施例一致的實施例中,非主動結構305、405、505、605及/或705中的一或多者可在晶圓100中自一個裝置晶粒105跨越至相鄰的裝置晶粒105。舉例而言,如圖21中所示,非主動結構305、405、505、605及/或705被示出為跨越裝置晶粒105a及裝置晶粒105b。切割線106穿過非主動結構305、405、505、605及/或705。
此種實施例可在對非主動結構305、405、505、605及/或705進行定位時提供更大的靈活性。當在後續製程中將晶圓100單體化以將裝置晶粒105a與裝置晶粒105b分離時,單體化製程亦可切分穿過非主動結構305、405、505、605及/或705,使得非主動結構的一部分保持貼合至裝置晶粒105a,且另一部分保持貼合至裝置晶粒105b。在一些實施例中,非主動結構305、405、505、605及/或705可定位於裝置晶粒105的隅角中且與三個其他裝置晶粒105交疊。
圖22是進一步示出跨越多個裝置晶粒105的多個非主動結構305、405、505、605及/或705的圖21所示中間階段的俯視圖(即,平面圖)。如圖22中所示,切割線106穿過跨越多個裝置晶粒105的非主動結構305、405、505、605及/或705。應理解,亦可包括不跨越多個裝置晶粒105的非主動結構305、405、505、605及/或705。
圖23至圖28示出用於形成封裝裝置的接續流程的中間步驟,所述封裝裝置包括裝置晶粒105、一或多個裝置晶粒205以
及一或多個非主動結構305、405、505、605及/或705。
在圖23中,根據一些實施例,在將裝置晶粒205及非主動結構305、405、505、605及/或705結合至裝置晶粒105的結合製程之後,可執行後側研磨以將裝置晶粒205及非主動結構305、405、505、605及/或705薄化至例如介於約5微米與約30微米之間的厚度。所述薄化亦會降低間隙302的高寬比(aspect ratio),以幫助進行間隙填充。所述薄化亦可使裝置晶粒205的高度與非主動結構305、405、505、605及705的高度相同。在後側研磨之後,可露出TSV 216及TSV 716(若適用)。作為另外一種選擇,TSV 216(及TSV 716)尚未被露出,且在顯露出TSV 216(及TSV 716)之前停止後側研磨。在一些實施例中,可在沉積間隙填充材料之後執行後側研磨,且例如若高寬比足以達成間隙填充,則可可選地在此時省略後側研磨。
圖24示出間隙填充層的形成,間隙填充層包括介電層162及下伏的蝕刻停止層160。蝕刻停止層160由對裝置晶粒205的側壁、非主動結構305、405、505、605及/或705的側壁以及介電結合層152及結合墊154的頂表面具有良好黏合性的介電材料形成。根據本揭露的一些實施例,蝕刻停止層160由例如氮化矽等含氮化物材料形成。蝕刻停止層160可為例如水平部分的厚度與垂直部分的厚度實質上彼此相等(例如,所述兩個厚度的差具有小於約20%或小於約10%的絕對值)的共形層。所述沉積可包括共形沉積方法,例如原子層沉積(ALD)或化學氣相沉積(CVD)。
介電層162由與蝕刻停止層160的材料不同的材料形成。根據本揭露的一些實施例,介電層162由氧化矽形成,所述氧化矽可為TEOS形成的氧化矽,而亦可使用其他介電材料,例如碳化矽、氮氧化矽、碳氮氧化矽、PSG、BSG、BPSG等。可使用CVD、高密度電漿化學氣相沉積(High-Density Plasma Chemical Vapor Deposition,HDPCVD)、可流動CVD、旋轉塗佈等來形成介電層162。介電層162完全填充剩餘的間隙302(圖23)。
參照圖25,執行平坦化製程(例如CMP製程或機械研磨製程),以移除間隙填充層160及162的多餘部分,使得裝置晶粒205及非主動結構305、405、505、605及/或705被暴露出。另外,TSV 216(及716,若適用)被暴露出。介電層162及蝕刻停止層160合起來可被稱為間隙填充材料164。
圖26示出對介電層162進行蝕刻以形成用於穿過間隙填充材料164的可選穿孔的開口166。根據本揭露的一些實施例,形成光阻(未示出)且將光阻圖案化,且使用圖案化光阻作為蝕刻罩幕來對介電層162進行蝕刻。開口166因此形成且向下延伸至充當蝕刻停止層的蝕刻停止層160。根據本揭露的一些實施例,介電層162包含氧化物,且可藉由乾式蝕刻來執行蝕刻。蝕刻氣體可包括NF3與NH3的混合物或者HF與NH3的混合物。接下來,對蝕刻停止層160進行蝕刻,使得開口166向下延伸至結合墊154。根據本揭露的一些實施例,蝕刻停止層160由氮化矽形成,且使用乾式蝕刻來執行蝕刻。蝕刻氣體可包括CF4、O2及N2的混合物、
NF3與O2的混合物、SF6、或SF6與O2的混合物。
圖27示出穿孔170的形成,穿孔170填充開口166(圖26)且連接至結合墊154。根據本揭露的一些實施例,形成穿孔170包括執行鍍覆製程(例如電化學鍍覆製程或無電鍍覆製程)。穿孔170可包含金屬材料,例如鎢、鋁、銅等。亦可在金屬材料之下形成導電阻障層(例如鈦、氮化鈦、鉭、氮化鉭等)。執行平坦化(例如CMP)以移除鍍覆金屬材料的多餘部分,且金屬材料的剩餘部分形成穿孔170。穿孔170可具有實質上直且垂直的側壁。另外,穿孔170可具有其中頂部寬度略大於相應的底部寬度的漸縮輪廓。
在一些實施例中,非主動結構705可用作穿孔。在一些實施例中,可使用與穿孔170相似的製程及材料在裝置晶粒205中形成TSV 216。舉例而言,在形成開口166(圖26)之前或在形成開口166之後,對裝置晶粒205進行蝕刻以形成附加的開口(被所示的TSV 216佔據)。可同時填充裝置晶粒205中的附加開口與開口166,以形成TSV 216及穿孔170。與圖27中所示的情況相反,所得TSV 216可具有較相應的下部部分寬的上部部分。
重佈線(redistribution line,RDL)172及介電層174由重佈線結構形成。根據本揭露的一些實施例,介電層174由氧化物(例如氧化矽)、氮化物(例如氮化矽)等形成。可使用鑲嵌製程形成RDL 172,所述鑲嵌製程包括:對介電層174進行蝕刻以形成開口,將導電阻障層沉積至開口中,對金屬材料(例如銅或銅合金)進行鍍覆,且執行平坦化以移除金屬材料的多餘部分。
圖27亦示出鈍化層、金屬墊及上覆介電層的形成。在介電層174之上形成鈍化層176,且在鈍化層176中形成通孔178以電性連接至RDL 172。在鈍化層176之上形成金屬墊180且金屬墊180藉由通孔178電性耦合至RDL 172。金屬墊180可為鋁墊或鋁銅墊,且可使用其他金屬材料。
圖27中亦示出,在鈍化層176之上形成鈍化層182。鈍化層176及182中的每一者可為單個層或複合層,且可由無孔材料形成。根據本揭露的一些實施例,鈍化層176及182中的一者或兩者是包括氧化矽層(未單獨示出)及位於氧化矽層之上的氮化矽層(未單獨示出)的複合層。鈍化層176及182亦可由其他無孔介電材料(例如未經摻雜的矽酸鹽玻璃(USG)、氮氧化矽及/或類似材料)形成。
接下來,將鈍化層182圖案化,使得鈍化層182的一些部分覆蓋金屬墊180的邊緣部分,且金屬墊180的一些部分藉由鈍化層182中的開口被暴露出。接著形成聚合物層184,且接著將聚合物層184圖案化以暴露出金屬墊180。聚合物層184可由聚醯亞胺、聚苯並噁唑(polybenzoxazole,PBO)等形成。
參照圖28,形成後鈍化內連線(Post-Passivation Interconnect,PPI)186,此可包括:形成金屬晶種層及位於金屬晶種層之上的圖案化罩幕層(未示出),且在圖案化罩幕層中對PPI 186進行鍍覆。接著在蝕刻製程中移除圖案化罩幕層以及金屬晶種層與圖案化罩幕層交疊的部分。接著形成聚合物層188,聚合物層
188可由PBO、聚醯亞胺等形成。
接下來,形成凸塊下金屬(Under-Bump Metallurgy,UBM)190,且UBM 190延伸至聚合物層188中以連接至PPI 186。根據本揭露的一些實施例,UBM 190中的每一者包括阻障層(未示出)及位於阻障層之上的晶種層(未示出)。阻障層可為鈦層、氮化鈦層、鉭層、氮化鉭層或由鈦合金或鉭合金形成的層。晶種層的材料可包括銅或銅合金。UBM 190中亦可包含其他金屬,例如銀、金、鋁、鈀、鎳、鎳合金、鎢合金、鉻、鉻合金及其組合。用於形成UBM 190及電性連接件192的形成製程包括:沉積毯覆UBM層,形成罩幕(其可為光阻,未示出)且將罩幕圖案化,其中毯覆UBM層的一些部分藉由罩幕中的開口被暴露出。接著可藉由蝕刻製程移除被暴露出的部分。接著可移除罩幕,以露出UBM 190。
圖28中亦示出,形成電性連接件192。在形成UBM 190之後,可將所示的封裝放置於鍍覆溶液(未示出)中,且可執行鍍覆步驟以在UBM 190上形成電性連接件192。根據本揭露的一些實施例,電性連接件192包括非焊料部(未示出),所述非焊料部在後續回流製程中不會熔化。非焊料部可由銅形成,且因此在下文中被稱為銅凸塊,但非焊料部可由其他非焊料材料形成。電性連接件192中的每一者亦可包括選自鎳層、鎳合金、鈀層、金層、銀層或其多層的頂蓋層(未示出)。頂蓋層形成於銅凸塊之上。電性連接件192的頂蓋層可包含焊料,所述焊料可由Sn-Ag合金、Sn-Cu合金、Sn-Ag-Cu合金等形成且可為無鉛的或含鉛的。
圖28亦示出例如使用晶粒鋸(die saw)810的單體化製程,但可使用另一合適的製程。所得結構是封裝裝置800。
圖29示出根據一些實施例的具有設置於其中的非主動結構305的封裝裝置800。亦可在封裝裝置800中設置其他非主動結構305、405、505、605及705。可使用以上針對圖9至圖10闡述的製程及材料形成非主動結構305且將非主動結構305結合至裝置晶粒105。非主動結構305是虛設結構且不提供對裝置晶粒105的主動裝置122的電性連接。由於基底320可具有與裝置晶粒205的基底220相似的CTE,因此非主動結構305在封裝中提供更佳的翹曲控制。非主動結構305的熱傳導性質可相對於間隙填充介電層162的材料得到改善,進而為裝置晶粒105提供更佳的散熱。
圖30示出根據一些實施例的具有設置於其中的非主動結構405的封裝裝置800。亦可在封裝裝置800中設置其他非主動結構305、405、505、605及705。可使用以上針對圖11至圖12闡述的製程及材料形成非主動結構405且將非主動結構405結合至裝置晶粒105。非主動結構405是虛設結構且不提供對裝置晶粒105的主動裝置122的電性連接。由於基底420可具有與裝置晶粒205的基底220相似的CTE,因此非主動結構405在封裝中提供更佳的翹曲控制。另外,使用拉伸膜424可有助於抵抗翹曲。非主動結構405的熱傳導性質可相對於間隙填充介電層162的材料得到改善,進而為裝置晶粒105提供更佳的散熱。
圖31示出根據一些實施例的具有設置於其中的非主動結構505的封裝裝置800。亦可在封裝裝置800中設置其他非主動結構305、405、505、605及705。可使用以上針對圖13至圖14闡述的製程及材料形成非主動結構505且將非主動結構505結合至裝置晶粒105。非主動結構505是虛設結構且不提供對裝置晶粒105的主動裝置122的電性連接。由於基底520可具有與裝置晶粒205的基底220相似的CTE,因此非主動結構505在封裝中提供更佳的翹曲控制。另外,使用拉伸膜524、金屬線534、通孔546及金屬特徵544可提高非主動結構505的拉伸性質,以有助於抵抗翹曲。非主動結構505的熱傳導性質可相對於間隙填充介電層162的材料得到改善,進而為裝置晶粒105提供更佳的散熱。金屬線534、通孔546及金屬特徵544亦可用於提高非主動結構505的熱傳導性質。
圖32示出根據一些實施例的具有設置於其中的非主動結構605的封裝裝置800。亦可在封裝裝置800中設置其他非主動結構305、405、505、605及705。可使用以上針對圖15至圖16闡述的製程及材料形成非主動結構605且將非主動結構605結合至裝置晶粒105。在一些實施例中,非主動結構605是虛設結構且不提供對裝置晶粒105的主動裝置122的電性連接。在其他實施例中,非主動結構605的結合墊654可電性耦合至主動裝置122,且在一些實施例中可在非主動結構605的結合墊層中提供訊號路由。在一些實施例中,不將訊號路由穿過非主動結構605,且非主
動結構605不具有對主動裝置122的任何電性耦合。
由於基底620可具有與裝置晶粒205的基底220相似的CTE,因此非主動結構605在封裝中提供更佳的翹曲控制。另外,使用拉伸膜624、金屬線634、通孔646、金屬特徵644及結合墊654可提高非主動結構605的拉伸性質,以有助於抵抗翹曲。非主動結構605的熱傳導性質可相對於間隙填充介電層162的材料得到改善,進而為裝置晶粒105提供更佳的散熱。金屬線634、通孔646、金屬特徵644及結合墊654亦可用於提高非主動結構605的熱傳導性質。
圖33示出根據一些實施例的具有設置於其中的非主動結構705的封裝裝置800。亦可在封裝裝置800中設置其他非主動結構305、405、505、605及705。可使用以上針對圖17至圖18闡述的製程及材料形成非主動結構705且將非主動結構705結合至裝置晶粒105。在一些實施例中,非主動結構705是虛設結構且不提供對裝置晶粒105的主動裝置122的電性連接。在其他實施例中,非主動結構705的結合墊754可電性耦合至主動裝置122,且在一些實施例中可在非主動結構705的結合墊層或金屬線734中提供訊號路由。在一些實施例中,TSV 716與金屬線734、結合墊通孔756及結合墊754可一同提供與穿孔相似的穿過間隙填充介電層162的訊號路由。在一些實施例中,不將訊號路由穿過非主動結構705,且非主動結構705不具有對主動裝置122的任何電性耦合。
由於基底720可具有與裝置晶粒705的基底720相似的CTE,因此非主動結構705在封裝中提供更佳的翹曲控制。另外,使用拉伸膜724、金屬線734、結合墊754、結合墊通孔756及TSV 716可提高非主動結構705的拉伸性質,以有助於抵抗翹曲。非主動結構705的熱傳導性質可相較於間隙填充介電層162的材料得到改善,進而為裝置晶粒105提供更佳的散熱。結合墊754、結合墊通孔752、金屬線734及TSV 716可在裝置晶粒105與上覆層之間提供有效的熱橋(thermal bridge),且因此可用於提高非主動結構705的熱傳導性質。
圖34示出根據一些實施例的具有設置於其中的多個非主動結構305/405/505/605/705的組合的封裝裝置800。亦可在封裝裝置800中設置其他非主動結構305、405、505、605及705。可使用以上針對圖9至圖18闡述的製程及材料形成非主動結構305/405/505/605/705且將非主動結構305/405/505/605/705結合至裝置晶粒105。
圖35示出根據一些實施例的封裝裝置800。如上所述(例如,針對圖21所述),非主動結構305、405、505、605及/或705可跨越多個裝置晶粒105,使得所得封裝裝置800具有由非主動結構305、405、505、605及/或705的第一部分製成的側壁。來自對裝置晶粒105的相對的側進行鄰接的不同非主動結構的非主動結構305、405、505、605及/或705的匹配的第二部分可設置於與非主動結構的第一部分相對的側壁處。
圖29至圖35中所示的封裝裝置800具有其中裝置晶粒205的前表面面對裝置晶粒105的前表面的面對面(face-to-face)結構。然而,圖36及圖37示出其中裝置晶粒205的前表面面對裝置晶粒105的後表面的面對背(face-to-back)結構。在圖36及圖37中的每一者中,裝置晶粒105包括延伸穿過半導體基底120及介電結合層117的TSV 116。圖36提供以其他方式與針對圖29至圖34所示的實施例相似的面對背實施例的例示,且圖37提供以其他方式與圖35中所示的實施例相似的面對背實施例的例示。圖36及圖37中的虛線區119表示其中可形成連接結構(例如以上針對圖27至圖28闡述的連接結構)的區域。根據本揭露的一些實施例,可使用與圖3所示結合墊通孔156相似的製程及材料形成TSV 116及介電結合層117。
本揭露的實施例有利地提供非主動結構,以減少環繞貼合的裝置晶粒所需的間隙填充材料的量。當貼合的裝置晶粒的累積面積小於所述貼合的裝置晶粒所貼合至的裝置晶粒(例如,裝置晶粒105)的面積的一半時,間隙填充材料與貼合的裝置晶粒之間的CTE失配可能會在最終封裝裝置中引起過多翹曲。因此,在一些實施例中,添加非主動結構以佔據其中那些非主動結構包括與貼合的裝置的材料層(即,矽基底、金屬特徵等)更相似的材料層以及拉伸膜的空間可達成翹曲的減少。
一個實施例是一種方法,所述方法包括:提供第一裝置晶粒,所述第一裝置晶粒可包括設置於所述第一裝置晶粒中的主
動裝置,所述第一裝置晶粒具有第一表面積。所述方法亦包括:將第二裝置晶粒結合至所述第一裝置晶粒,所述第二裝置晶粒具有小於所述第一表面積的一半的第二表面積。所述方法亦包括:將一或多個非主動結構結合至所述第一裝置晶粒,所述一或多個非主動結構具有累積的第三表面積,所述第二表面積與所述累積的第三表面積合起來大於所述第一表面積的一半。所述方法亦包括:使用間隙填充材料填充在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構的間隙。
在實施例中,所述方法可包括:在所述間隙填充材料中形成穿孔。在實施例中,將所述一或多個非主動結構中的第一非主動結構結合至所述第一裝置晶粒可包括:將所述第一非主動結構放置於所述第一裝置晶粒上;將所述第一非主動結構按壓成抵靠所述第一裝置晶粒;以及對所述第一非主動結構與所述第一裝置晶粒的組合進行退火。在實施例中,所述第一非主動結構與所述第一裝置晶粒的切割線交疊且覆蓋第三裝置晶粒的一部分,所述第三裝置晶粒與所述第一裝置晶粒相鄰。在實施例中,所述方法可包括:在所述間隙填充材料之上形成重佈線結構;在所述重佈線結構之上形成連接件結構;以及自晶圓將所述第一裝置晶粒單體化,以形成包括所述第一裝置晶粒、所述第二裝置晶粒及所述一或多個非主動結構的至少一部分的單體化裝置封裝。在實施例中,所述單體化可包括切分製程,其中所述切分製程切分穿過所述一或多個非主動結構中的第一非主動結構。在實施例中,將所述第二裝置晶
粒結合至所述第一裝置晶粒可包括:將所述第二裝置晶粒的第二結合墊與所述第一裝置晶粒的第一結合墊對準;將所述第二結合墊按壓至所述第一結合墊;以及對所述第二裝置晶粒及所述第一裝置晶粒進行退火,以使所述第一結合墊的金屬材料與所述第二結合墊的金屬材料交互擴散。在實施例中,在將所述一或多個非主動結構結合至所述第一裝置晶粒的同時執行對所述第二裝置晶粒的結合。
在一些其他實施例中,在所述的形成封裝裝置的方法中,其中所述一或多個非主動結構不電性耦合至所述第一裝置晶粒的所述主動裝置。
另一實施例是一種封裝裝置,所述封裝裝置包括:第一裝置晶粒,所述第一裝置晶粒具有第一覆蓋區;以及第二裝置晶粒,結合至所述第一裝置晶粒,所述第二裝置晶粒具有小於所述第一覆蓋區的一半的第二覆蓋區,所述第二裝置晶粒包括半導體基底。所述封裝裝置亦包括一或多個非主動結構,所述一或多個非主動結構與所述第二裝置晶粒相鄰地結合至所述第一裝置晶粒,其中所述一或多個非主動結構可包括不具有任何主動裝置的半導體基底。所述封裝裝置亦包括間隙填充材料,所述間隙填充材料在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構。所述封裝裝置亦包括連接件結構,所述連接件結構設置於所述間隙填充材料之上,所述連接件結構電性耦合至所述第二裝置晶粒。
在實施例中,所述一或多個非主動結構中的第一非主動
結構可包括:半導體基底;以及介電結合層,所述介電結合層熔融至所述第一裝置晶粒的介電結合層。在實施例中,所述第一非主動結構可包括拉伸膜層。在實施例中,所述第一非主動結構可包括金屬化層。在實施例中,所述第一非主動結構可包括設置於所述介電結合層中的結合墊,所述結合墊在不使用焊料材料的情況下結合至所述第一裝置晶粒的對應的結合墊。在實施例中,所述第一非主動結構可包括穿過所述半導體基底的厚度的穿孔,所述穿孔被配置成耗散來自所述第一裝置晶粒的熱量。在實施例中,所述封裝裝置可包括:第一重佈線結構,插置於所述間隙填充材料與所述連接件結構之間;以及穿孔,設置於所述間隙填充材料中,所述穿孔將所述第一裝置晶粒的結合墊電性耦合至所述第一重佈線結構。
在一些其他實施例中,在所述的封裝裝置中,其中所述一或多個非主動結構不電性耦合至所述第一裝置晶粒的主動裝置。
另一實施例是一種封裝裝置,所述封裝裝置包括:第一裝置晶粒;以及第二裝置晶粒,結合至所述第一裝置晶粒。所述封裝裝置亦包括一或多個非主動結構,所述一或多個非主動結構結合至所述第一裝置晶粒,其中所述第二裝置晶粒與所述一或多個非主動結構的累積面積大於所述第一裝置晶粒的面積的50%。所述封裝裝置亦包括介電層,所述介電層在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構。所述封裝裝置亦包括連接件結構,所述連接件結構設置於所述介電層之上,所述連接件結構電性耦合至所述第二裝置晶粒。
在實施例中,所述一或多個非主動結構中的第一非主動結構可包括半導體基底、介電結合層及以下中的一或多者:拉伸膜、金屬線、設置於所述介電結合層中的結合墊、或設置於所述半導體基底中的穿孔。在實施例中,所述一或多個非主動結構中的第一非主動結構具有與所述第一裝置晶粒的側壁對準的第一側壁。在實施例中,所述連接件結構的連接件藉由所述一或多個非主動結構中的第一非主動結構電性耦合至所述第一裝置晶粒。在實施例中,所述第二裝置晶粒與所述一或多個非主動結構的所述累積面積小於所述第一裝置晶粒的所述面積的95%。
以上概述了若干實施例的特徵,以使熟習此項技術者可更佳地理解本揭露的各個態樣。熟習此項技術者應理解,他們可容易地使用本揭露作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或達成與本文中所介紹的實施例相同的優點。熟習此項技術者亦應認識到,該些等效構造並不背離本揭露的精神及範圍,而且他們可在不背離本揭露的精神及範圍的條件下對本文作出各種改變、代替及變更。
100:封裝構件/晶圓
105、105a、205、205a:裝置晶粒
120、220:半導體基底
122:積體電路裝置
124:層間介電質(ILD)
128:接觸插頭
130、230:內連線結構
132、138、174、238:介電層
134:金屬線
134A:頂部金屬線
136、146:通孔
144:金屬特徵
152、252:介電結合層
154、254:結合墊
156、157、256:結合墊通孔
160:蝕刻停止層
162:間隙填充介電層
170:穿孔
172:重佈線(RDL)
176、182:鈍化層
184、188:聚合物層
186:後鈍化內連線(PPI)
190:凸塊下金屬(UBM)
192:電性連接件
305、405、505、605、705:非主動結構
800:封裝裝置
810:晶粒鋸
Claims (10)
- 一種形成封裝裝置的方法,包括:提供第一裝置晶粒,所述第一裝置晶粒包括設置於所述第一裝置晶粒中的主動裝置,所述第一裝置晶粒具有第一表面積;將第二裝置晶粒結合至所述第一裝置晶粒,所述第二裝置晶粒具有小於所述第一表面積的一半的第二表面積;將一或多個非主動結構結合至所述第一裝置晶粒,所述一或多個非主動結構具有累積的第三表面積,所述第二表面積與所述累積的第三表面積合起來大於所述第一表面積的一半;以及使用間隙填充材料填充在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構的間隙。
- 如請求項1所述的形成封裝裝置的方法,其中將所述一或多個非主動結構中的第一非主動結構結合至所述第一裝置晶粒包括:將所述第一非主動結構放置於所述第一裝置晶粒上;將所述第一非主動結構按壓成抵靠所述第一裝置晶粒;以及對所述第一非主動結構與所述第一裝置晶粒的組合進行退火。
- 如請求項1所述的形成封裝裝置的方法,更包括:在所述間隙填充材料之上形成重佈線結構;在所述重佈線結構之上形成連接件結構;以及自晶圓將所述第一裝置晶粒單體化,以形成包括所述第一裝置晶粒、所述第二裝置晶粒及所述一或多個非主動結構的至少一 部分的單體化裝置封裝。
- 一種封裝裝置,包括:第一裝置晶粒,所述第一裝置晶粒具有第一覆蓋區;第二裝置晶粒,結合至所述第一裝置晶粒,所述第二裝置晶粒具有小於所述第一覆蓋區的一半的第二覆蓋區,所述第二裝置晶粒包括半導體基底;一或多個非主動結構,與所述第二裝置晶粒相鄰地結合至所述第一裝置晶粒,所述一或多個非主動結構與所述第二裝置晶粒重疊所述第一裝置晶粒的不同部分,所述一或多個非主動結構包括不具有任何主動裝置的半導體基底;間隙填充材料,在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構;以及連接件結構,設置於所述間隙填充材料之上,所述連接件結構電性耦合至所述第二裝置晶粒。
- 如請求項4所述的封裝裝置,其中所述一或多個非主動結構中的第一非主動結構包括:半導體基底;以及介電結合層,所述介電結合層熔融至所述第一裝置晶粒的介電結合層。
- 如請求項5所述的封裝裝置,其中所述第一非主動結構更包括金屬化層。
- 如請求項6所述的封裝裝置,其中所述第一非主動 結構更包括設置於所述介電結合層中的結合墊,所述結合墊在不使用焊料材料的情況下結合至所述第一裝置晶粒的對應的結合墊。
- 一種封裝裝置,包括:第一裝置晶粒;第二裝置晶粒,結合至所述第一裝置晶粒;一或多個非主動結構,結合至所述第一裝置晶粒,所述一或多個非主動結構與所述第二裝置晶粒重疊所述第一裝置晶粒的不同部分,其中所述第二裝置晶粒與所述一或多個非主動結構的累積面積大於所述第一裝置晶粒的面積的50%;介電層,在側向上環繞所述第二裝置晶粒及所述一或多個非主動結構;以及連接件結構,設置於所述介電層之上,所述連接件結構電性耦合至所述第二裝置晶粒。
- 如請求項8所述的封裝裝置,其中所述一或多個非主動結構中的第一非主動結構包括半導體基底、介電結合層及以下中的一或多者:拉伸膜、金屬線、設置於所述介電結合層中的結合墊、或設置於所述半導體基底中的穿孔。
- 如請求項8所述的封裝裝置,其中所述第二裝置晶粒與所述一或多個非主動結構的所述累積面積小於所述第一裝置晶粒的所述面積的95%。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/174,671 | 2021-02-12 | ||
| US17/174,671 US11756933B2 (en) | 2021-02-12 | 2021-02-12 | Inactive structure on SoIC |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202232613A TW202232613A (zh) | 2022-08-16 |
| TWI807289B true TWI807289B (zh) | 2023-07-01 |
Family
ID=82610919
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110112123A TWI807289B (zh) | 2021-02-12 | 2021-04-01 | 封裝裝置及其形成方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US11756933B2 (zh) |
| KR (1) | KR102555614B1 (zh) |
| CN (1) | CN114927424A (zh) |
| DE (1) | DE102021103804B4 (zh) |
| TW (1) | TWI807289B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102019128274A1 (de) * | 2019-05-30 | 2020-12-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package-in-Package-gebildetes System |
| US12014997B2 (en) * | 2021-07-01 | 2024-06-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dummy stacked structures surrounding TSVs and method forming the same |
| US11694974B2 (en) * | 2021-07-08 | 2023-07-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor die with warpage release layer structure in package and fabricating method thereof |
| JP2023043671A (ja) * | 2021-09-16 | 2023-03-29 | キオクシア株式会社 | 半導体記憶装置及びその設計方法 |
| US12512331B2 (en) * | 2022-05-23 | 2025-12-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dummy through vias for integrated circuit packages and methods of forming the same |
| US20240071965A1 (en) * | 2022-08-29 | 2024-02-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Adaptive Interconnect Structure for Semiconductor Package |
| TWI861732B (zh) * | 2022-08-30 | 2024-11-11 | 台灣積體電路製造股份有限公司 | 半導體封裝及其製造方法 |
| US20240113032A1 (en) * | 2022-09-30 | 2024-04-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaged interconnect structures |
| US20250087543A1 (en) * | 2023-09-11 | 2025-03-13 | Taiwan Semiconductor Manufacturing Co., Ltd. Hsinchu | Integrated circuit packages and methods |
| TWI880619B (zh) * | 2024-01-31 | 2025-04-11 | 鯨鏈科技股份有限公司 | 半導體裝置及其3d封裝的記憶體裝置 |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201737447A (zh) * | 2016-04-15 | 2017-10-16 | 台灣積體電路製造股份有限公司 | 以晶粒接合至經形成重佈線的三維積體電路封裝及其形成方法 |
Family Cites Families (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102473684B (zh) | 2009-07-30 | 2014-09-17 | 高通股份有限公司 | 系统级封装 |
| US8797057B2 (en) | 2011-02-11 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Testing of semiconductor chips with microbumps |
| US9443783B2 (en) | 2012-06-27 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC stacking device and method of manufacture |
| US9299649B2 (en) | 2013-02-08 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US8993380B2 (en) | 2013-03-08 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for 3D IC package |
| US9281254B2 (en) | 2014-02-13 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuit package |
| US9425126B2 (en) | 2014-05-29 | 2016-08-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy structure for chip-on-wafer-on-substrate |
| US9496189B2 (en) | 2014-06-13 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked semiconductor devices and methods of forming same |
| US9666502B2 (en) | 2015-04-17 | 2017-05-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Discrete polymer in fan-out packages |
| US9461018B1 (en) | 2015-04-17 | 2016-10-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out PoP structure with inconsecutive polymer layer |
| US9613931B2 (en) * | 2015-04-30 | 2017-04-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out stacked system in package (SIP) having dummy dies and methods of making the same |
| US9899355B2 (en) * | 2015-09-30 | 2018-02-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Three-dimensional integrated circuit structure |
| US9735131B2 (en) | 2015-11-10 | 2017-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-stack package-on-package structures |
| US10153222B2 (en) * | 2016-11-14 | 2018-12-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structures and methods of forming the same |
| US10483187B2 (en) * | 2017-06-30 | 2019-11-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Heat spreading device and method |
| US10784247B2 (en) * | 2017-11-15 | 2020-09-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Process control for package formation |
| US10510650B2 (en) * | 2018-02-02 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing semiconductor device packaging structure having through interposer vias and through substrate vias |
| US10510668B1 (en) | 2018-07-16 | 2019-12-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of fabricating semiconductor device |
-
2021
- 2021-02-12 US US17/174,671 patent/US11756933B2/en active Active
- 2021-02-18 DE DE102021103804.9A patent/DE102021103804B4/de active Active
- 2021-04-01 TW TW110112123A patent/TWI807289B/zh active
- 2021-04-13 KR KR1020210047931A patent/KR102555614B1/ko active Active
- 2021-06-11 CN CN202110652050.8A patent/CN114927424A/zh active Pending
-
2022
- 2022-07-25 US US17/872,850 patent/US20220367418A1/en active Pending
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201737447A (zh) * | 2016-04-15 | 2017-10-16 | 台灣積體電路製造股份有限公司 | 以晶粒接合至經形成重佈線的三維積體電路封裝及其形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202232613A (zh) | 2022-08-16 |
| KR20220115842A (ko) | 2022-08-19 |
| DE102021103804A1 (de) | 2022-08-18 |
| US11756933B2 (en) | 2023-09-12 |
| US20220262768A1 (en) | 2022-08-18 |
| US20220367418A1 (en) | 2022-11-17 |
| CN114927424A (zh) | 2022-08-19 |
| KR102555614B1 (ko) | 2023-07-13 |
| DE102021103804B4 (de) | 2025-10-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI807289B (zh) | 封裝裝置及其形成方法 | |
| US11587922B2 (en) | Process control for package formation | |
| KR102443350B1 (ko) | 본딩 구조물 및 그 형성 방법 | |
| US10854574B2 (en) | Forming metal bonds with recesses | |
| US11239205B2 (en) | Integrating passive devices in package structures | |
| US10269741B2 (en) | Bond structures and the methods of forming the same | |
| US12362326B2 (en) | Semiconductor package and method of manufacturing semiconductor package | |
| US20190148342A1 (en) | Integrating Passive Devices in Package Structures | |
| TWI822153B (zh) | 封裝結構及其形成方法 | |
| US12009386B2 (en) | Structure and method for forming integrated high density MIM capacitor | |
| US20250079429A1 (en) | Process control for package formation | |
| US20250349764A1 (en) | Bonding structure with stress buffer zone and method of forming same | |
| CN113363206B (zh) | 半导体器件和形成半导体器件的方法 | |
| US12543604B2 (en) | Adding sealing material to wafer edge for wafer bonding | |
| US20240213218A1 (en) | Package structure and method for forming the same | |
| CN119230493A (zh) | 半导体封装件及其形成方法 |