TWI899934B - 畫素電路及其驅動方法 - Google Patents
畫素電路及其驅動方法Info
- Publication number
- TWI899934B TWI899934B TW113112830A TW113112830A TWI899934B TW I899934 B TWI899934 B TW I899934B TW 113112830 A TW113112830 A TW 113112830A TW 113112830 A TW113112830 A TW 113112830A TW I899934 B TWI899934 B TW I899934B
- Authority
- TW
- Taiwan
- Prior art keywords
- light
- emitting element
- terminal
- transistor
- system voltage
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0465—Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
畫素電路包括驅動電晶體、發光控制電晶體、第一發光元件及第二發光元件。發光控制電晶體耦接在第一系統電壓端與驅動電晶體的第一端之間。第一發光元件耦接在第二系統電壓端與驅動電晶體的第二端之間。第二發光元件耦接在第三系統電壓端與驅動電晶體的第二端之間。第一發光元件的發光與否係受控於發光控制電晶體的閘極端所接收的發光控制訊號與第二系統電壓端的電壓準位,第二發光元件的發光與否係受控於發光控制訊號與第三系統電壓端的電壓準位。當第一發光元件或第二發光元件發光時,第二系統電壓端與第三系統電壓端具有相異的電壓準位。
Description
本發明是關於一種畫素電路,且特別是關於一種畫素電路及其驅動方法。
微發光二極體(micro LED)具有低功率消耗、高色彩飽和度和高反應速度等優點,因而成為應用於下一代顯示面板的熱門技術之一。因微發光二極體是一種電流驅動元件,故其畫素電路需要多顆電晶體並配合多條載有不同訊號的線路來達成發光控制,且每一畫素還需包含以紅色(R)、綠色(G)及藍色(B)發光的三種微發光二極體從而實現全彩顯示器。然而,畫素電路若包含過多電晶體和/或過多條佈線線路將不利於提高開口率及光穿透率。
本發明至少一實施例提供一種畫素電路,包括驅動電晶體、發光控制電晶體、第一發光元件及第二發光元件。驅動電晶體具有用以接收資料訊號的閘極端。發光控制電晶體耦接在第一系統電壓端與驅動電晶體的第一端之間。第一發光元件用以發出第一顏色的光,且耦接在第二系統電壓端與驅動電晶體的第二端之間。第二發光元件用以發出不同於第一顏色的第二顏色的光,且耦接在第三系統電壓端與驅動電晶體的第二端之間。發光控制電晶體的閘極端用以接收發光控制訊號。第一發光元件的發光與否係至少受控於發光控制訊號與第二系統電壓端的電壓準位,第二發光元件的發光與否係至少受控於發光控制訊號與第三系統電壓端的電壓準位。當第一發光元件或第二發光元件發光時,第二系統電壓端與第三系統電壓端具有相異的電壓準位。
在本發明至少一實施例中,上述畫素電路更包括第一電晶體及第二電晶體。第一電晶體耦接在第二系統電壓端與驅動電晶體的第二端之間且耦接第一發光元件以驅動第一發光元件。第二電晶體耦接在第三系統電壓端與驅動電晶體的第二端之間且耦接第二發光元件以驅動第二發光元件。第一電晶體的閘極端與第二電晶體的閘極端皆用以接收發光控制訊號。第一電晶體的導通與否係至少受控於發光控制訊號與第二系統電壓端的電壓準位,第二電晶體的導通與否係至少受控於發光控制訊號與第三系統電壓端的電壓準位。
在本發明至少一實施例中,上述第一系統電壓端為系統高電壓端,第一發光元件的陰極耦接第二系統電壓端且第一發光元件的陽極耦接驅動電晶體的第二端,第二發光元件的陰極耦接第三系統電壓端且第二發光元件的陽極耦接驅動電晶體的第二端。
在本發明至少一實施例中,當第一發光元件發光且第二發光元件不發光時,第二系統電壓端具有低電壓準位且第三系統電壓端具有高電壓準位。當第一發光元件不發光且第二發光元件發光時,第二系統電壓端具有高電壓準位且第三系統電壓端具有低電壓準位。
在本發明至少一實施例中,上述第一系統電壓端為系統低電壓端,第一發光元件的陽極耦接第二系統電壓端且第一發光元件的陰極耦接驅動電晶體的第二端,第二發光元件的陽極耦接第三系統電壓端且第二發光元件的陰極耦接驅動電晶體的第二端。
在本發明至少一實施例中,當第一發光元件發光且第二發光元件不發光時,第二系統電壓端具有高電壓準位且第三系統電壓端具有低電壓準位。當第一發光元件不發光且第二發光元件發光時,第二系統電壓端具有低電壓準位且第三系統電壓端具有高電壓準位。
在本發明至少一實施例中,上述畫素電路更包括第三發光元件,用以發出不同於第一顏色與第二顏色的第三顏色的光,且耦接在第四系統電壓端與驅動電晶體的第二端之間。第三發光元件的發光與否係至少受控於發光控制訊號與第四系統電壓端的電壓準位。在畫素電路的發光期間,第二系統電壓端、第三系統電壓端與第四系統電壓端之一者的電壓準位不同於另二者的電壓準位。
在本發明至少一實施例中,上述畫素電路更包括第三電晶體,耦接在第四系統電壓端與驅動電晶體的第二端之間且耦接第三發光元件以驅動第三發光元件。第三電晶體的閘極端用以接收發光控制訊號。第三電晶體的導通與否係至少受控於發光控制訊號與第四系統電壓端的電壓準位。
在本發明至少一實施例中,上述第一系統電壓端為系統高電壓端,其中在畫素電路的發光期間,第二系統電壓端、第三系統電壓端與第四系統電壓端之一者具有低電壓準位且另二者具有高電壓準位。
在本發明至少一實施例中,上述第一系統電壓端為系統低電壓端,其中在畫素電路的發光期間,第二系統電壓端、第三系統電壓端與第四系統電壓端之一者具有高電壓準位且另二者具有低電壓準位。
在本發明至少一實施例中,上述畫素電路更包括第一寫入電晶體,第一寫入電晶體的第一端用以接收資料訊號,第一寫入電晶體的第二端耦接驅動電晶體的閘極端,第一寫入電晶體的閘極端用以接收第一掃描訊號。在畫素電路的寫入期間,第一寫入電晶體根據第一掃描訊號導通,以將資料訊號傳送至驅動電晶體的閘極端。
在本發明至少一實施例中,上述畫素電路更包括第二寫入電晶體及第一電容,第二寫入電晶體的第一端用以接收起始電壓,第二寫入電晶體的第二端耦接驅動電晶體的第一端或第二端。第一電容耦接在第一寫入電晶體的第二端與第二寫入電晶體的第二端之間。在畫素電路的寫入期間,第二寫入電晶體用以將起始電壓傳送至驅動電晶體的第一端或第二端。
在本發明至少一實施例中,上述畫素電路更包括補償電路,耦接在驅動電晶體的閘極端與第一寫入電晶體的第二端之間,其中補償電路用以透過第一電容來對於驅動電晶體的臨界電壓進行補償。
在本發明至少一實施例中,上述補償電路包括第二電容、第四電晶體、第五電晶體、第六電晶體及第七電晶體。第二電容耦接在驅動電晶體的閘極端與第一寫入電晶體的第二端之間。第四電晶體的第一端耦接驅動電晶體的閘極端,第四電晶體的第二端接收第一參考電壓,第四電晶體的閘極端接收第二掃描訊號。第五電晶體的第一端耦接第一寫入電晶體的第二端,第五電晶體的第二端接收第一參考電壓,第五電晶體的閘極端接收第二掃描訊號。第六電晶體的第一端耦接第一寫入電晶體的第二端,第六電晶體的第二端接收第一參考電壓,第六電晶體的閘極端接收第三掃描訊號。第七電晶體的第一端耦接驅動電晶體的閘極端且第七電晶體的閘極端接收第三掃描訊號。
本發明至少一實施例提供一種畫素電路的驅動方法,畫素電路包括驅動電晶體、發光控制電晶體、第一發光元件及第二發光元件。畫素電路的驅動方法包括:提供資料訊號至驅動電晶體的閘極端;提供發光控制訊號至發光控制電晶體的閘極端,其中發光控制電晶體耦接在第一系統電壓端與驅動電晶體的第一端之間,其中第一發光元件耦接在第二系統電壓端與驅動電晶體的第二端之間且用以發出第一顏色的光,其中第二發光元件耦接在第三系統電壓端與驅動電晶體的第二端之間且用以發出不同於第一顏色的第二顏色的光;及藉由控制發光控制訊號以及第二系統電壓端與第三系統電壓端的電壓準位來使得第一發光元件或第二發光元件發光。當第一發光元件或第二發光元件發光時,第二系統電壓端與第三系統電壓端具有相異的電壓準位。
在本發明至少一實施例中,上述畫素電路的驅動方法更包括:提供低電壓準位給耦接第一發光元件的陰極的第二系統電壓端且提供高電壓準位給耦接第二發光元件的陰極的第三系統電壓端,以使得第一發光元件發光且使得第二發光元件不發光;及提供高電壓準位給第二系統電壓端且提供低電壓準位給第三系統電壓端,以使得第一發光元件不發光且使得第二發光元件發光。
在本發明至少一實施例中,上述畫素電路的驅動方法更包括:提供高電壓準位給耦接第一發光元件的陽極的第二系統電壓端且提供低電壓準位給耦接第二發光元件的陽極的第三系統電壓端,以使得第一發光元件發光且使得第二發光元件不發光;及提供低電壓準位給第二系統電壓端且提供高電壓準位給第三系統電壓端,以使得第一發光元件不發光且使得第二發光元件發光。
在本發明至少一實施例中,上述畫素電路更包括第三發光元件,耦接在第四系統電壓端與驅動電晶體的第二端之間且用以發出不同於第一顏色與第二顏色的第三顏色的光。上述畫素電路的驅動方法更包括:藉由控制發光控制訊號以及第二系統電壓端、第三系統電壓端與第四系統電壓端的電壓準位來使得第一發光元件、第二發光元件或第三發光元件發光。其中在畫素電路的發光期間,第二系統電壓端、第三系統電壓端與第四系統電壓端之一者的電壓準位不同於另二者的電壓準位。
在本發明至少一實施例中,上述畫素電路的驅動方法更包括:提供低電壓準位給耦接第一發光元件的陰極的第二系統電壓端且提供高電壓準位給耦接第二發光元件的陰極的第三系統電壓端以及耦接第三發光元件的陰極的第四系統電壓端,以使得第一發光元件發光且使得第二發光元件與第三發光元件不發光;提供低電壓準位給耦接第二發光元件的陰極的第三系統電壓端且提供高電壓準位給耦接第一發光元件的陰極的第二系統電壓端以及耦接第三發光元件的陰極的第四系統電壓端,以使得第二發光元件發光且使得第一發光元件與第三發光元件不發光;及提供低電壓準位給耦接第三發光元件的陰極的第四系統電壓端且提供高電壓準位給耦接第一發光元件的陰極的第二系統電壓端以及耦接第二發光元件的陰極的第三系統電壓端,以使得第三發光元件發光且使得第一發光元件與第二發光元件不發光。
在本發明至少一實施例中,上述畫素電路的驅動方法更包括:提供高電壓準位給耦接第一發光元件的陽極的第二系統電壓端且提供低電壓準位給耦接第二發光元件的陽極的第三系統電壓端以及耦接第三發光元件的陽極的第四系統電壓端,以使得第一發光元件發光且使得第二發光元件與第三發光元件不發光;提供高電壓準位給耦接第二發光元件的陽極的第三系統電壓端且提供低電壓準位給耦接第一發光元件的陽極的第二系統電壓端以及耦接第三發光元件的陽極的第四系統電壓端,以使得第二發光元件發光且使得第一發光元件與第三發光元件不發光;及提供高電壓準位給耦接第三發光元件的陽極的第四系統電壓端且提供低電壓準位給耦接第一發光元件的陽極的第二系統電壓端以及耦接第二發光元件的陽極的第三系統電壓端,以使得第三發光元件發光且使得第一發光元件與第二發光元件不發光。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
以下仔細討論本發明的實施例。然而,可以理解的是,實施例提供許多可應用的概念,其可實施於各式各樣的特定內容中。所討論、揭示之實施例僅供說明,並非用以限定本發明之範圍。關於本文中所使用之「第一」、「第二」、…等,並非特別指次序或順位的意思,其僅為了區別以相同技術用語描述的元件或操作。
圖1係根據本發明的第一實施例之畫素電路10的電路圖。畫素電路10包括發光電路12及控制電路14。發光電路12包括驅動電晶體T
D、發光控制電晶體T
EM、第一電晶體T
R、第一發光元件L
R、第二電晶體T
G、第二發光元件L
G、第三電晶體T
B及第三發光元件L
B。
驅動電晶體T
D具有用以接收資料訊號Data的閘極端。發光控制電晶體T
EM具有用以接收發光控制訊號EM的閘極端。發光控制電晶體T
EM耦接在系統電壓端VDD(系統高電壓端)與驅動電晶體T
D的第一端之間。
第一發光元件L
R用以發出紅色的光,第一發光元件L
R的陰極耦接系統電壓端VSS_R且第一發光元件L
R的陽極耦接驅動電晶體T
D的第二端,第一發光元件L
R與第一電晶體T
R串聯而耦接在系統電壓端VSS_R與驅動電晶體T
D的第二端之間。具體而言,第一電晶體T
R具有用以接收發光控制訊號EM的閘極端,以使得第一電晶體T
R用以驅動第一發光元件L
R。值得一提的是,第一發光元件L
R與第一電晶體T
R在圖1中的設置位置可以互換。
第二發光元件L
G用以發出綠色的光,第二發光元件L
G的陰極耦接系統電壓端VSS_G且第二發光元件L
G的陽極耦接驅動電晶體T
D的第二端,第二發光元件L
G與第二電晶體T
G串聯而耦接在系統電壓端VSS_G與驅動電晶體T
D的第二端之間。具體而言,第二電晶體T
G具有用以接收發光控制訊號EM的閘極端,以使得第二電晶體T
G用以驅動第二發光元件L
G。值得一提的是,第二發光元件L
G與第二電晶體T
G在圖1中的設置位置可以互換。
第三發光元件L
B用以發出藍色的光,第三發光元件L
B的陰極耦接系統電壓端VSS_B且第三發光元件L
B的陽極耦接驅動電晶體T
D的第二端,第三發光元件L
B與第三電晶體T
B串聯而耦接在系統電壓端VSS_B與驅動電晶體T
D的第二端之間。具體而言,第三電晶體T
B具有用以接收發光控制訊號EM的閘極端,以使得第三電晶體T
B用以驅動第三發光元件L
B。值得一提的是,第三發光元件L
B與第三電晶體T
B在圖1中的設置位置可以互換。
在本發明的第一實施例中,第一發光元件L
R、第二發光元件L
G及第三發光元件L
B為電流驅動發光元件,例如發光二極體(LED)、微發光二極體、有機發光二極體(OLED)或次毫米發光二極體(miniLED)。
控制電路14包括第一寫入電晶體T
w1、第二寫入電晶體T
w2及電容C1。第一寫入電晶體T
w1的第一端用以接收資料訊號Data,第一寫入電晶體T
w1的第二端耦接驅動電晶體T
D的閘極端,第一寫入電晶體T
w1的閘極端用以接收掃描訊號SN。在畫素電路10的寫入期間,第一寫入電晶體T
w1根據掃描訊號SN導通,以將資料訊號Data傳送至驅動電晶體T
D的閘極端。具體而言,控制電路14係用以將資料訊號Data傳送至驅動電晶體T
D的閘極端,值得一提的是,圖1所示之控制電路14的電路態樣僅為例示,本發明不限於此,其他已知之將資料訊號Data傳送至驅動電晶體T
D的閘極端的相關電路亦可適用於本發明的控制電路。
第二寫入電晶體T
w2的第一端用以接收起始電壓Vini,第二寫入電晶體T
w2的第二端耦接驅動電晶體T
D的第一端,第二寫入電晶體T
w2的閘極端用以接收掃描訊號SN。在畫素電路10的寫入期間,第二寫入電晶體T
w2根據掃描訊號SN導通,以將起始電壓Vini傳送至驅動電晶體T
D的第一端。電容C1耦接在第一寫入電晶體T
w1的第二端(驅動電晶體T
D的閘極端)與第二寫入電晶體T
w2的第二端(驅動電晶體T
D的第一端)之間,換言之,電容C1儲存資料訊號Data與起始電壓Vini之間的電壓差。
圖2係根據本發明的實施例之畫素電路的驅動方法的流程圖,畫素電路10的驅動方法包括步驟S1、步驟S2及步驟S3。於步驟S1:在畫素電路10的寫入期間,提供資料訊號Data至驅動電晶體T
D的閘極端。於步驟S2:在畫素電路10的發光期間,提供發光控制訊號EM至發光控制電晶體T
EM、第一電晶體T
R、第二電晶體T
G與第三電晶體T
B的閘極端。於步驟S3:在畫素電路10的發光期間,藉由控制發光控制訊號EM、系統電壓端VSS_R的電壓準位、系統電壓端VSS_G的電壓準位與系統電壓端VSS_B的電壓準位來使得第一發光元件L
R、第二發光元件L
G及第三發光元件L
B之其中一者發光。
圖3係根據本發明的第一實施例之畫素電路10的發光期間的控制時序圖,分為第一發光元件L
R的發光期間Frame_R、第二發光元件L
G的發光期間Frame_G及第三發光元件L
B的發光期間Frame_B。如圖3所示,在畫素電路10的發光期間,系統電壓端VSS_R、系統電壓端VSS_G與系統電壓端VSS_B之一者具有低電壓準位且另二者具有高電壓準位。
圖4A係根據本發明的第一實施例之畫素電路10於第一發光元件L
R的發光期間Frame_R的各電晶體之狀態示意圖。圖4B係根據本發明的第一實施例之畫素電路10於第二發光元件L
G的發光期間Frame_G的各電晶體之狀態示意圖。圖4C係根據本發明的第一實施例之畫素電路10於第三發光元件L
B的發光期間Frame_B的各電晶體之狀態示意圖。值得一提的是,於畫素電路10的發光期間,控制掃描訊號SN以使得第一寫入電晶體T
w1與第二寫入電晶體T
w2關斷。
如圖3與圖4A所示,於第一發光元件L
R的發光期間Frame_R,控制系統電壓端VSS_G與系統電壓端VSS_B具有高電壓準位以使得第二發光元件L
G與第三發光元件L
B關斷而不發光(同時第二電晶體T
G與第三電晶體T
B也因此關斷),同時控制系統電壓端VSS_R具有低電壓準位且控制發光控制訊號EM,以使得系統電壓端VDD與系統電壓端VSS_R之間透過發光控制電晶體T
EM、驅動電晶體T
D、第一電晶體T
R與第一發光元件L
R而形成一電流路徑(如圖4A的箭頭所示),從而使得第一發光元件L
R發光。
換言之,當第一發光元件L
R發光時,系統電壓端VSS_R的電壓準位係不同於系統電壓端VSS_G與系統電壓端VSS_B的電壓準位。換言之,第一發光元件L
R的發光與否係至少受控於發光控制訊號EM與系統電壓端VSS_R的電壓準位,第一電晶體T
R的導通與否係至少受控於發光控制訊號EM與系統電壓端VSS_R的電壓準位。換言之,當第一發光元件L
R發光且第二發光元件L
G與第三發光元件L
B不發光時,系統電壓端VSS_R具有低電壓準位且系統電壓端VSS_G與系統電壓端VSS_B具有高電壓準位。換言之,畫素電路10的驅動方法更包括:提供低電壓準位給耦接第一發光元件L
R的陰極的系統電壓端VSS_R且提供高電壓準位給耦接第二發光元件L
G的陰極的系統電壓端VSS_G與耦接第三發光元件L
B的陰極的系統電壓端VSS_B,以使得第一發光元件L
R發光且使得第二發光元件L
G與第三發光元件L
B不發光。值得一提的是,於第一發光元件L
R的發光期間Frame_R,發光控制訊號EM為多脈衝(Multi-Pulse)訊號,意即,發光控制訊號EM為根據一占空比而在低邏輯位準與高邏輯位準之間切換的訊號,使得發光控制電晶體T
EM與第一電晶體T
R根據發光控制訊號EM而在導通狀態與關斷狀態之間切換,以使第一發光元件L
R對應地在導通狀態與關斷狀態之間切換,藉此達到多脈衝發光(或稱多脈衝分時發光)之功效。
如圖3與圖4B所示,於第二發光元件L
G的發光期間Frame_G,控制系統電壓端VSS_R與系統電壓端VSS_B具有高電壓準位以使得第一發光元件L
R與第三發光元件L
B關斷而不發光(同時第一電晶體T
R與第三電晶體T
B也因此關斷),同時控制系統電壓端VSS_G具有低電壓準位且控制發光控制訊號EM,以使得系統電壓端VDD與系統電壓端VSS_G之間透過發光控制電晶體T
EM、驅動電晶體T
D、第二電晶體T
G與第二發光元件L
G而形成一電流路徑(如圖4B的箭頭所示),從而使得第二發光元件L
G發光。
換言之,當第二發光元件L
G發光時,系統電壓端VSS_G的電壓準位係不同於系統電壓端VSS_R與系統電壓端VSS_B的電壓準位。換言之,第二發光元件L
G的發光與否係至少受控於發光控制訊號EM與系統電壓端VSS_G的電壓準位,第二電晶體T
G的導通與否係至少受控於發光控制訊號EM與系統電壓端VSS_G的電壓準位。換言之,當第二發光元件L
G發光且第一發光元件L
R與第三發光元件L
B不發光時,系統電壓端VSS_G具有低電壓準位且系統電壓端VSS_R與系統電壓端VSS_B具有高電壓準位。換言之,畫素電路10的驅動方法更包括:提供低電壓準位給耦接第二發光元件L
G的陰極的系統電壓端VSS_G且提供高電壓準位給耦接第一發光元件L
R的陰極的系統電壓端VSS_R與耦接第三發光元件L
B的陰極的系統電壓端VSS_B,以使得第二發光元件L
G發光且使得第一發光元件L
R與第三發光元件L
B不發光。值得一提的是,於第二發光元件L
G的發光期間Frame_G,發光控制訊號EM為多脈衝訊號,意即,發光控制訊號EM為根據一占空比而在低邏輯位準與高邏輯位準之間切換的訊號,使得發光控制電晶體T
EM與第二電晶體T
G根據發光控制訊號EM而在導通狀態與關斷狀態之間切換,以使第二發光元件L
G對應地在導通狀態與關斷狀態之間切換,藉此達到多脈衝發光(或稱多脈衝分時發光)之功效。
如圖3與圖4C所示,於第三發光元件L
B的發光期間Frame_B,控制系統電壓端VSS_R與系統電壓端VSS_G具有高電壓準位以使得第一發光元件L
R與第二發光元件L
G關斷而不發光(同時第一電晶體T
R與第二電晶體T
G也因此關斷),同時控制系統電壓端VSS_B具有低電壓準位且控制發光控制訊號EM,以使得系統電壓端VDD與系統電壓端VSS_B之間透過發光控制電晶體T
EM、驅動電晶體T
D、第三電晶體T
B與第三發光元件L
B而形成一電流路徑(如圖4C的箭頭所示),從而使得第三發光元件L
B發光。
換言之,當第三發光元件L
B發光時,系統電壓端VSS_B的電壓準位係不同於系統電壓端VSS_R與系統電壓端VSS_G的電壓準位。換言之,第三發光元件L
B的發光與否係至少受控於發光控制訊號EM與系統電壓端VSS_B的電壓準位,第三電晶體T
B的導通與否係至少受控於發光控制訊號EM與系統電壓端VSS_B的電壓準位。換言之,當第三發光元件L
B發光且第一發光元件L
R與第二發光元件L
G不發光時,系統電壓端VSS_B具有低電壓準位且系統電壓端VSS_R與系統電壓端VSS_G具有高電壓準位。換言之,畫素電路10的驅動方法更包括:提供低電壓準位給耦接第三發光元件L
B的陰極的系統電壓端VSS_B且提供高電壓準位給耦接第一發光元件L
R的陰極的系統電壓端VSS_R與耦接第二發光元件L
G的陰極的系統電壓端VSS_G,以使得第三發光元件L
B發光且使得第一發光元件L
R與第二發光元件L
G不發光。值得一提的是,於第三發光元件L
B的發光期間Frame_B,發光控制訊號EM為多脈衝訊號,意即,發光控制訊號EM為根據一占空比而在低邏輯位準與高邏輯位準之間切換的訊號,使得發光控制電晶體T
EM與第三電晶體T
B根據發光控制訊號EM而在導通狀態與關斷狀態之間切換,以使第三發光元件L
B對應地在導通狀態與關斷狀態之間切換,藉此達到多脈衝發光(或稱多脈衝分時發光)之功效。
具體而言,如圖3所示,畫素電路10的發光期間被分為第一發光元件L
R的發光期間Frame_R、第二發光元件L
G的發光期間Frame_G及第三發光元件L
B的發光期間Frame_B,第一發光元件L
R、第二發光元件L
G及第三發光元件L
B分別在這三個發光期間發光,藉此通過在畫素電路10的發光期間分時地驅動第一發光元件L
R、第二發光元件L
G及第三發光元件L
B,以便畫素電路10發出具有特定顏色的光。
請回到圖1,總的來說,本案的第一實施例之畫素電路10透過讓第一發光元件L
R、第二發光元件L
G與第三發光元件L
B共用發光控制訊號EM且共用發光控制電晶體T
EM,從而減少了電晶體數量及佈線線路數量,從而提高開口率及光穿透率,進而提升顯示效果。
圖5係根據本發明的第二實施例之畫素電路20的電路圖。畫素電路20包括發光電路22及控制電路14。發光電路22包括驅動電晶體T
D、發光控制電晶體T
EM、第一發光元件L
R、第二發光元件L
G及第三發光元件L
B。圖5的畫素電路20的控制電路14基本上與圖1的畫素電路10的控制電路14相同,因此於此不再贅述。
驅動電晶體T
D具有用以接收資料訊號Data的閘極端。發光控制電晶體T
EM具有用以接收發光控制訊號EM的閘極端。發光控制電晶體T
EM耦接在系統電壓端VSS(系統低電壓端)與驅動電晶體T
D的第一端之間。
第一發光元件L
R用以發出紅色的光,第一發光元件L
R的陽極耦接系統電壓端VDD_R且第一發光元件L
R的陰極耦接驅動電晶體T
D的第二端。
第二發光元件L
G用以發出綠色的光,第二發光元件L
G的陽極耦接系統電壓端VDD_G且第二發光元件L
G的陰極耦接驅動電晶體T
D的第二端。
第三發光元件L
B用以發出藍色的光,第三發光元件L
B的陽極耦接系統電壓端VSS_B且第三發光元件L
B的陰極耦接驅動電晶體T
D的第二端。
在本發明的第二實施例中,第一發光元件L
R、第二發光元件L
G及第三發光元件L
B為電流驅動發光元件,例如發光二極體、微發光二極體、有機發光二極體或次毫米發光二極體。
請參考圖2的畫素電路的驅動方法的流程圖,畫素電路20的驅動方法包括:(1)在畫素電路20的寫入期間,提供資料訊號Data至驅動電晶體T
D的閘極端;(2)在畫素電路20的發光期間,提供發光控制訊號EM至發光控制電晶體T
EM的閘極端;以及(3)在畫素電路20的發光期間,藉由控制發光控制訊號EM、系統電壓端VDD_R的電壓準位、系統電壓端VDD_G的電壓準位與系統電壓端VDD_B的電壓準位來使得第一發光元件L
R、第二發光元件L
G及第三發光元件L
B之其中一者發光。
圖6係根據本發明的第二實施例之畫素電路20的發光期間的控制時序圖,分為第一發光元件L
R的發光期間Frame_R、第二發光元件L
G的發光期間Frame_G及第三發光元件L
B的發光期間Frame_B。如圖6所示,在畫素電路20的發光期間,系統電壓端VDD_R、系統電壓端VDD_G與系統電壓端VDD_B之一者具有高電壓準位且另二者具有低電壓準位。
圖7A係根據本發明的第二實施例之畫素電路20於第一發光元件L
R的發光期間Frame_R的各元件之狀態示意圖。圖7B係根據本發明的第二實施例之畫素電路20於第二發光元件L
G的發光期間Frame_G的各元件之狀態示意圖。圖7C係根據本發明的第二實施例之畫素電路20於第三發光元件L
B的發光期間Frame_B的各元件之狀態示意圖。
如圖6與圖7A所示,於第一發光元件L
R的發光期間Frame_R,控制系統電壓端VDD_G與系統電壓端VDD_B具有低電壓準位以使得第二發光元件L
G與第三發光元件L
B關斷而不發光,同時控制系統電壓端VDD_R具有高電壓準位且控制發光控制訊號EM,以使得系統電壓端VDD_R與系統電壓端VSS之間透過第一發光元件L
R、驅動電晶體T
D與發光控制電晶體T
EM而形成一電流路徑(如圖7A的箭頭所示),從而使得第一發光元件L
R發光。
換言之,當第一發光元件L
R發光時,系統電壓端VDD_R的電壓準位係不同於系統電壓端VDD_G與系統電壓端VDD_B的電壓準位。換言之,第一發光元件L
R的發光與否係至少受控於發光控制訊號EM與系統電壓端VDD_R的電壓準位。換言之,當第一發光元件L
R發光且第二發光元件L
G與第三發光元件L
B不發光時,系統電壓端VDD_R具有高電壓準位且系統電壓端VDD_G與系統電壓端VDD_B具有低電壓準位。換言之,畫素電路20的驅動方法更包括:提供高電壓準位給耦接第一發光元件L
R的陽極的系統電壓端VDD_R且提供低電壓準位給耦接第二發光元件L
G的陽極的系統電壓端VDD_G與耦接第三發光元件L
B的陽極的系統電壓端VDD_B,以使得第一發光元件L
R發光且使得第二發光元件L
G與第三發光元件L
B不發光。值得一提的是,於第一發光元件L
R的發光期間Frame_R,發光控制訊號EM為多脈衝訊號,意即,發光控制訊號EM為根據一占空比而在低邏輯位準與高邏輯位準之間切換的訊號,使得發光控制電晶體T
EM與第一電晶體T
R根據發光控制訊號EM而在導通狀態與關斷狀態之間切換,以使第一發光元件L
R對應地在導通狀態與關斷狀態之間切換,藉此達到多脈衝發光(或稱多脈衝分時發光)之功效。
如圖6與圖7B所示,於第二發光元件L
G的發光期間Frame_G,控制系統電壓端VDD_R與系統電壓端VDD_B具有低電壓準位以使得第一發光元件L
R與第三發光元件L
B關斷而不發光,同時控制系統電壓端VDD_G具有高電壓準位且控制發光控制訊號EM,以使得系統電壓端VDD_G與系統電壓端VSS之間透過第二發光元件L
G、驅動電晶體T
D與發光控制電晶體T
EM而形成一電流路徑(如圖7B的箭頭所示),從而使得第二發光元件L
G發光。
換言之,當第二發光元件L
G發光時,系統電壓端VDD_G的電壓準位係不同於系統電壓端VDD_R與系統電壓端VDD_B的電壓準位。換言之,第二發光元件L
G的發光與否係至少受控於發光控制訊號EM與系統電壓端VDD_G的電壓準位。換言之,當第二發光元件L
G發光且第一發光元件L
R與第三發光元件L
B不發光時,系統電壓端VDD_G具有高電壓準位且系統電壓端VDD_R與系統電壓端VDD_B具有低電壓準位。換言之,畫素電路20的驅動方法更包括:提供高電壓準位給耦接第二發光元件L
G的陽極的系統電壓端VDD_G且提供低電壓準位給耦接第一發光元件L
R的陽極的系統電壓端VDD_R與耦接第三發光元件L
B的陽極的系統電壓端VDD_B,以使得第二發光元件L
G發光且使得第一發光元件L
R與第三發光元件L
B不發光。值得一提的是,於第二發光元件L
G的發光期間Frame_G,發光控制訊號EM為多脈衝訊號,意即,發光控制訊號EM為根據一占空比而在低邏輯位準與高邏輯位準之間切換的訊號,使得發光控制電晶體T
EM與第二電晶體T
G根據發光控制訊號EM而在導通狀態與關斷狀態之間切換,以使第二發光元件L
G對應地在導通狀態與關斷狀態之間切換,藉此達到多脈衝發光(或稱多脈衝分時發光)之功效。
如圖6與圖7C所示,於第三發光元件L
B的發光期間Frame_B,控制系統電壓端VDD_R與系統電壓端VDD_G具有低電壓準位以使得第一發光元件L
R與第二發光元件L
G關斷而不發光,同時控制系統電壓端VDD_B具有高電壓準位且控制發光控制訊號EM,以使得系統電壓端VDD_B與系統電壓端VSS之間透過第三發光元件L
B、驅動電晶體T
D與發光控制電晶體T
EM而形成一電流路徑(如圖7C的箭頭所示),從而使得第三發光元件L
B發光。
換言之,當第三發光元件L
B發光時,系統電壓端VDD_B的電壓準位係不同於系統電壓端VDD_R與系統電壓端VDD_G的電壓準位。換言之,第三發光元件L
B的發光與否係至少受控於發光控制訊號EM與系統電壓端VDD_B的電壓準位。換言之,當第三發光元件L
B發光且第一發光元件L
R與第二發光元件L
G不發光時,系統電壓端VDD_B具有高電壓準位且系統電壓端VDD_R與系統電壓端VDD_G具有低電壓準位。換言之,畫素電路20的驅動方法更包括:提供高電壓準位給耦接第三發光元件L
B的陽極的系統電壓端VDD_B且提供低電壓準位給耦接第一發光元件L
R的陽極的系統電壓端VDD_R與耦接第二發光元件L
G的陽極的系統電壓端VDD_G,以使得第三發光元件L
B發光且使得第一發光元件L
R與第二發光元件L
G不發光。值得一提的是,於第三發光元件L
B的發光期間Frame_B,發光控制訊號EM為多脈衝訊號,意即,發光控制訊號EM為根據一占空比而在低邏輯位準與高邏輯位準之間切換的訊號,使得發光控制電晶體T
EM與第三電晶體T
B根據發光控制訊號EM而在導通狀態與關斷狀態之間切換,以使第三發光元件L
B對應地在導通狀態與關斷狀態之間切換,藉此達到多脈衝發光(或稱多脈衝分時發光)之功效。
具體而言,如圖6所示,畫素電路20的發光期間被分為第一發光元件L
R的發光期間Frame_R、第二發光元件L
G的發光期間Frame_G及第三發光元件L
B的發光期間Frame_B,第一發光元件L
R、第二發光元件L
G及第三發光元件L
B分別在這三個發光期間發光,藉此通過在畫素電路20的發光期間分時地驅動第一發光元件L
R、第二發光元件L
G及第三發光元件L
B,以便畫素電路20發出具有特定顏色的光。
請回到圖5,總的來說,本案的第二實施例之畫素電路20透過讓第一發光元件L
R、第二發光元件L
G與第三發光元件L
B共用發光控制訊號EM且共用發光控制電晶體T
EM,從而減少了電晶體數量及佈線線路數量,從而提高開口率及光穿透率,進而提升顯示效果。
圖8係根據本發明的第三實施例之畫素電路30的電路圖。圖8的畫素電路30與圖1的畫素電路10類似,主要差異在於圖8的畫素電路30還包括補償電路36。圖8的畫素電路30包括發光電路12、控制電路34及補償電路36。圖8的畫素電路30的發光電路12基本上與圖1的畫素電路10的發光電路12相同,因此於此不再贅述。圖8的畫素電路30的控制電路34基本上與圖1的畫素電路10的控制電路14類似,差別僅在於圖1的畫素電路10的控制電路14的掃描訊號SN,在圖8的畫素電路30的控制電路34中是改成表示為掃描訊號SN+1,其餘部分相同,因此於此不再贅述。另外,圖8的畫素電路30的驅動方法的流程圖以及於發光期間的控制時序基本上與圖1的畫素電路10類似,因此於此不再贅述。
圖8的畫素電路30的補償電路36耦接在驅動電晶體T
D的閘極端與第一寫入電晶體T
w1的第二端之間,具體而言,補償電路36係用以透過電容C1來對於驅動電晶體T
D的臨界電壓進行補償。值得一提的是,圖8所示之補償電路36的電路態樣僅為例示,本發明不限於此,其他已知之對於驅動電晶體T
D的臨界電壓進行補償的相關電路亦可適用於本發明的補償電路。
圖8的畫素電路30的補償電路36包括電容C2、第四電晶體T4、第五電晶體T5、第六電晶體T6及第七電晶體T7。電容C2耦接在驅動電晶體T
D的閘極端與第一寫入電晶體T
w1的第二端之間。第四電晶體T4的第一端耦接驅動電晶體T
D的閘極端,第四電晶體T4的第二端接收第一參考電壓Vref1,第四電晶體T4的閘極端接收掃描訊號SN-1。第五電晶體T5的第一端耦接第一寫入電晶體T
w1的第二端,第五電晶體T5的第二端接收第一參考電壓Vref1,第五電晶體T5的閘極端接收掃描訊號SN-1。第六電晶體T6的第一端耦接第一寫入電晶體T
w1的第二端,第六電晶體T6的第二端接收第一參考電壓Vref1,第六電晶體T6的閘極端接收掃描訊號SN。第七電晶體T7的第一端耦接驅動電晶體T
D的閘極端且第七電晶體T7的閘極端接收掃描訊號SN。
在畫素電路30的電壓補償期間,可以設定掃描訊號SN-1及掃描訊號SN維持在致能(例如為低電壓準位)狀態,以使第四電晶體至第七電晶體T4~T7及驅動電晶體T
D可以持續被導通,並且設定掃描訊號SN+1及發光控制訊號EM為禁能(例如為高電壓準位)狀態,以使第一寫入電晶體T
W1、第二寫入電晶體T
W2及發光控制電晶體T
EM可以被斷開,進而使得資料訊號Data持續無法被傳送至驅動電晶體T
D的閘極端。
在此情況下,電容C2的相對兩端的電壓值可以持續為第一參考電壓Vref1的電壓值,並且可以持續重置電容C2中所儲存的資料狀態。此外,由於發光控制電晶體T
EM為斷開狀態,因此,驅動電晶體T
D的第一端無法接收到系統電壓端VDD的高電壓準位,使得驅動電晶體T
D的第一端上的電壓值可以由原先的系統電壓端VDD的高電壓準位,放電至第一參考電壓Vref1與驅動電晶體T
D中的臨界電壓的總和電壓值。
藉此,電容C1會儲存驅動電晶體T
D中的臨界電壓,換句話說,在畫素電路30的電壓補償期間,補償電路36可以針對所述臨界電壓來進行補償。除此之外,由於驅動電晶體T
D為導通狀態,因此,驅動電晶體T
D的第二端上的電壓值可以持續維持於第一參考電壓Vref1的電壓值,並且使第一發光元件L
R、第二發光元件L
G與第三發光元件L
B持續被斷開而無法被點亮。
圖9係根據本發明的第四實施例之畫素電路40的電路圖。圖9的畫素電路40與圖5的畫素電路20類似,主要差異在於圖9的畫素電路40還包括補償電路36。圖9的畫素電路40包括發光電路22、控制電路34及補償電路36。圖9的畫素電路40的發光電路22基本上與圖5的畫素電路20的發光電路22相同,因此於此不再贅述。圖9的畫素電路40的控制電路34基本上與圖5的畫素電路20的控制電路14相同,差別僅在於圖5的畫素電路20的控制電路14的掃描訊號SN,在圖9的畫素電路40的控制電路34中是改成表示為掃描訊號SN+1,其餘部分相同,因此於此不再贅述。另外,圖9的畫素電路40的驅動方法的流程圖以及於發光期間的控制時序基本上與圖5的畫素電路20類似,因此於此不再贅述。最後,圖9的畫素電路40的補償電路36基本上與圖8的畫素電路30的補償電路36相同,因此於此不再贅述。
綜合上述,本發明提出一種畫素電路,透過讓第一發光元件L
R、第二發光元件L
G與第三發光元件L
B共用發光控制訊號EM且共用發光控制電晶體T
EM,從而減少了電晶體數量及佈線線路數量,從而提高開口率及光穿透率,進而提升顯示效果。
以上概述了數個實施例的特徵,因此熟習此技藝者可以更了解本發明的態樣。熟習此技藝者應了解到,其可輕易地把本發明當作基礎來設計或修改其他的製程與結構,藉此實現和在此所介紹的這些實施例相同的目標及/或達到相同的優點。熟習此技藝者也應可明白,這些等效的建構並未脫離本發明的精神與範圍,並且他們可以在不脫離本發明精神與範圍的前提下做各種的改變、替換與變動。
10,20,30,40:畫素電路
12,22:發光電路
14,34:控制電路
36:補償電路
C1,C2:電容
Data:資料訊號
EM:發光控制訊號
Frame_B,Frame_G,Frame_R:發光期間
L
B:第三發光元件
L
G:第二發光元件
L
R:第一發光元件
S1,S2,S3:步驟
SN,SN-1,SN+1:掃描訊號
T4:第四電晶體
T5:第五電晶體
T6:第六電晶體
T7:第七電晶體
T
B:第三電晶體
T
D:驅動電晶體
T
EM:發光控制電晶體
T
G:第二電晶體
T
R:第一電晶體
T
W1:第一寫入電晶體
T
W2:第二寫入電晶體
VDD,VDD_B,VDD_G,VDD_R,VSS,VSS_B,VSS_G,VSS_R:系統電壓端
Vini:起始電壓
Vref1:第一參考電壓
從以下結合所附圖式所做的詳細描述,可對本發明之態樣有更佳的了解。需注意的是,根據業界的標準實務,各特徵並未依比例繪示。事實上,為了使討論更為清楚,各特徵的尺寸都可任意地增加或減少。
[圖1]係根據本發明的第一實施例之畫素電路的電路圖。
[圖2]係根據本發明的實施例之畫素電路的驅動方法的流程圖。
[圖3]係根據本發明的第一實施例之畫素電路的發光期間的控制時序圖。
[圖4A]係根據本發明的第一實施例之畫素電路於第一發光元件的發光期間的各電晶體之狀態示意圖。
[圖4B]係根據本發明的第一實施例之畫素電路於第二發光元件的發光期間的各電晶體之狀態示意圖。
[圖4C]係根據本發明的第一實施例之畫素電路於第三發光元件的發光期間的各電晶體之狀態示意圖。
[圖5]係根據本發明的第二實施例之畫素電路的電路圖。
[圖6]係根據本發明的第二實施例之畫素電路的發光期間的控制時序圖。
[圖7A]係根據本發明的第二實施例之畫素電路於第一發光元件的發光期間的各元件之狀態示意圖。
[圖7B]係根據本發明的第二實施例之畫素電路於第二發光元件的發光期間的各元件之狀態示意圖。
[圖7C]係根據本發明的第二實施例之畫素電路於第三發光元件的發光期間的各元件之狀態示意圖。
[圖8]係根據本發明的第三實施例之畫素電路的電路圖。
[圖9]係根據本發明的第四實施例之畫素電路的電路圖。
10:畫素電路
12:發光電路
14:控制電路
C1:電容
Data:資料訊號
EM:發光控制訊號
LB:第三發光元件
LG:第二發光元件
LR:第一發光元件
SN:掃描訊號
TB:第三電晶體
TD:驅動電晶體
TEM:發光控制電晶體
TG:第二電晶體
TR:第一電晶體
TW1:第一寫入電晶體
TW2:第二寫入電晶體
VDD,VSS_B,VSS_G,VSS_R:系統電壓端
Vini:起始電壓
Claims (20)
- 一種畫素電路,包括:一驅動電晶體,具有用以接收一資料訊號的一閘極端;一發光控制電晶體,耦接在一第一系統電壓端與該驅動電晶體的一第一端之間;一第一發光元件,用以發出一第一顏色的光,且耦接在一第二系統電壓端與該驅動電晶體的一第二端之間;一第一電晶體,耦接在該第二系統電壓端與該驅動電晶體的該第二端之間且耦接該第一發光元件以驅動該第一發光元件;一第二發光元件,用以發出不同於該第一顏色的一第二顏色的光,且耦接在一第三系統電壓端與該驅動電晶體的該第二端之間;及一第二電晶體,耦接在該第三系統電壓端與該驅動電晶體的該第二端之間且耦接該第二發光元件以驅動該第二發光元件;其中該發光控制電晶體的一閘極端用以接收一發光控制訊號,其中該第一電晶體的一閘極端與該第二電晶體的一閘極端接收相同的訊號,且此訊號為該發光控制訊號,但該第一發光元件與該第二發光元件不會同時發光;其中該第一發光元件的發光與否係至少受控於該發光控制訊號與該第二系統電壓端的電壓準位,其中該第二發光元件的發光與否係至少受控於該發光控制訊號與該第三系統電壓端的電壓準位;其中當該第一發光元件或該第二發光元件發光時,該第二系統電壓端與該第三系統電壓端具有相異的電壓準位。
- 如請求項1所述之畫素電路,其中該第一電晶體的導通與否係至少受控於該發光控制訊號與該第二系統電壓端的電壓準位,其中該第二電晶體的導通與否係至少受控於該發光控制訊號與該第三系統電壓端的電壓準位。
- 如請求項1所述之畫素電路,其中該第一系統電壓端為系統高電壓端,其中該第一發光元件的陰極耦接該第二系統電壓端且與該第一發光元件的陽極耦接該驅動電晶體的該第二端,其中該第二發光元件的陰極耦接該第三系統電壓端且該第二發光元件的陽極耦接該驅動電晶體的該第二端。
- 如請求項3所述之畫素電路,其中當該第一發光元件發光且該第二發光元件不發光時,該第二系統電壓端具有低電壓準位且該第三系統電壓端具有高電壓準位;當該第一發光元件不發光且該第二發光元件發光時,該第二系統電壓端具有高電壓準位且該第三系統電壓端具有低電壓準位。
- 如請求項1所述之畫素電路,其中該第一系統電壓端為系統低電壓端,其中該第一發光元件的陽極耦接該第二系統電壓端且該第一發光元件的陰極耦接該驅動電晶體的該第二端,其中該第二發光元件的陽極耦接該第三系統電壓端且該第二發光元件的陰極耦接該驅動電晶體的該第二端。
- 如請求項5所述之畫素電路,其中當該第一發光元件發光且該第二發光元件不發光時,該第二系統電壓端具有高電壓準位且該第三系統電壓端具有低電壓準位;當該第一發光元件不發光且該第二發光元件發光時,該第二系統電壓端具有低電壓準位且該第三系統電壓端具有高電壓準位。
- 如請求項1所述之畫素電路,更包括:一第三發光元件,用以發出不同於該第一顏色與該第二顏色的一第三顏色的光,且耦接在一第四系統電壓端與該驅動電晶體的該第二端之間;其中該第三發光元件的發光與否係至少受控於該發光控制訊號與該第四系統電壓端的電壓準位;其中在該畫素電路的一發光期間,該第二系統電壓端、該第三系統電壓端與該第四系統電壓端之一者的電壓準位不同於另二者的電壓準位。
- 如請求項7所述之畫素電路,更包括:一第三電晶體,耦接在該第四系統電壓端與該驅動電晶體的該第二端之間且耦接該第三發光元件以驅動該第三發光元件;其中該第三電晶體的一閘極端用以接收該發光控制訊號;其中該第三電晶體的導通與否係至少受控於該發光控制訊號與該第四系統電壓端的電壓準位。
- 如請求項7所述之畫素電路,其中該第一系統電壓端為系統高電壓端,其中在該畫素電路的該發光期間,該第二系統電壓端、該第三系統電壓端與該第四系統電壓端之一者具有低電壓準位且另二者具有高電壓準位。
- 如請求項7所述之畫素電路,其中該第一系統電壓端為系統低電壓端,其中在該畫素電路的該發光期間,該第二系統電壓端、該第三系統電壓端與該第四系統電壓端之一者具有高電壓準位且另二者具有低電壓準位。
- 如請求項1所述之畫素電路,更包括:一第一寫入電晶體,其中該第一寫入電晶體的一第一端用以接收該資料訊號,其中該第一寫入電晶體的一第二端耦接該驅動電晶體的該閘極端,其中該第一寫入電晶體的一閘極端用以接收一第一掃描訊號;其中在該畫素電路的一寫入期間,該第一寫入電晶體根據該第一掃描訊號導通,以將該資料訊號傳送至該驅動電晶體的該閘極端。
- 如請求項11所述之畫素電路,更包括:一第二寫入電晶體,其中該第二寫入電晶體的一第一端用以接收一起始電壓,其中該第二寫入電晶體的一第二端耦接該驅動電晶體的該第一端或該第二端;及一第一電容,耦接在該第一寫入電晶體的該第二端與該第二寫入電晶體的該第二端之間;其中在該畫素電路的該寫入期間,該第二寫入電晶體用以將該起始電壓傳送至該驅動電晶體的該第一端或該第二端。
- 如請求項12所述之畫素電路,更包括:一補償電路,耦接在該驅動電晶體的該閘極端與該第一寫入電晶體的該第二端之間,其中該補償電路用以透過該第一電容來對於該驅動電晶體的臨界電壓進行補償。
- 如請求項13所述之畫素電路,其中該補償電路包括:一第二電容,耦接在該驅動電晶體的該閘極端與該第一寫入電晶體的該第二端之間;一第四電晶體,其中該第四電晶體的一第一端耦接該驅動電晶體的該閘極端,其中該第四電晶體的一第二端接收一第一參考電壓,其中該第四電晶體的一閘極端接收一第二掃描訊號;一第五電晶體,其中該第五電晶體的一第一端耦接該第一寫入電晶體的該第二端,其中該第五電晶體的一第二端接收該第一參考電壓,其中該第五電晶體的一閘極端接收該第二掃描訊號;一第六電晶體,其中該第六電晶體的一第一端耦接該第一寫入電晶體的該第二端,其中該第六電晶體的一第二端接收該第一參考電壓,其中該第六電晶體的一閘極端接收一第三掃描訊號;及一第七電晶體,其中該第七電晶體的一第一端耦接該驅動電晶體的該閘極端且該第七電晶體的一閘極端接收該第三掃描訊號。
- 一種畫素電路的驅動方法,其中該畫素電路包括一驅動電晶體、一發光控制電晶體、一第一發光元件、一第一電晶體、一第二發光元件及一第二電晶體,該驅動方法包括:提供一資料訊號至該驅動電晶體的一閘極端;提供一發光控制訊號至該發光控制電晶體的一閘極端,其中該發光控制電晶體耦接在一第一系統電壓端與該驅動電晶體的一第一端之間,其中該第一發光元件耦接在一第二系統電壓端與該驅動電晶體的一第二端之間且用以發出一第一顏色的光,其中該第二發光元件耦接在一第三系統電壓端與該驅動電晶體的該第二端之間且用以發出不同於該第一顏色的一第二顏色的光;及藉由控制該發光控制訊號以及該第二系統電壓端與該第三系統電壓端的電壓準位來使得該第一發光元件或該第二發光元件發光,其中該第一電晶體耦接在該第二系統電壓端與該驅動電晶體的該第二端之間且耦接該第一發光元件以驅動該第一發光元件,其中該第二電晶體耦接在該第三系統電壓端與該驅動電晶體的該第二端之間且耦接該第二發光元件以驅動該第二發光元件,其中該第一電晶體的一閘極端與該第二電晶體的一閘極端接收相同的訊號,且此訊號為該發光控制訊號,但該第一發光元件與該第二發光元件不會同時發光;其中當該第一發光元件或該第二發光元件發光時,該第二系統電壓端與該第三系統電壓端具有相異的電壓準位。
- 如請求項15所述之畫素電路的驅動方法,更包括:提供低電壓準位給耦接該第一發光元件的陰極的該第二系統電壓端且提供高電壓準位給耦接該第二發光元件的陰極的該第三系統電壓端,以使得該第一發光元件發光且使得該第二發光元件不發光;及提供高電壓準位給該第二系統電壓端且提供低電壓準位給該第三系統電壓端,以使得該第一發光元件不發光且使得該第二發光元件發光。
- 如請求項15所述之畫素電路的驅動方法,更包括:提供高電壓準位給耦接該第一發光元件的陽極的該第二系統電壓端且提供低電壓準位給耦接該第二發光元件的陽極的該第三系統電壓端,以使得該第一發光元件發光且使得該第二發光元件不發光;及提供低電壓準位給該第二系統電壓端且提供高電壓準位給該第三系統電壓端,以使得該第一發光元件不發光且使得該第二發光元件發光。
- 如請求項15所述之畫素電路的驅動方法,其中該畫素電路更包括一第三發光元件,耦接在一第四系統電壓端與該驅動電晶體的該第二端之間且用以發出不同於該第一顏色與該第二顏色的一第三顏色的光,其中該驅動方法更包括:藉由控制該發光控制訊號以及該第二系統電壓端、該第三系統電壓端與該第四系統電壓端的電壓準位來使得該第一發光元件、該第二發光元件或該第三發光元件發光;其中在該畫素電路的一發光期間,該第二系統電壓端、該第三系統電壓端與該第四系統電壓端之一者的電壓準位不同於另二者的電壓準位。
- 如請求項18所述之畫素電路的驅動方法,更包括:提供低電壓準位給耦接該第一發光元件的陰極的該第二系統電壓端且提供高電壓準位給耦接該第二發光元件的陰極的該第三系統電壓端以及耦接該第三發光元件的陰極的該第四系統電壓端,以使得該第一發光元件發光且使得該第二發光元件與該第三發光元件不發光;提供低電壓準位給耦接該第二發光元件的陰極的該第三系統電壓端且提供高電壓準位給耦接該第一發光元件的陰極的該第二系統電壓端以及耦接該第三發光元件的陰極的該第四系統電壓端,以使得該第二發光元件發光且使得該第一發光元件與該第三發光元件不發光;及提供低電壓準位給耦接該第三發光元件的陰極的該第四系統電壓端且提供高電壓準位給耦接該第一發光元件的陰極的該第二系統電壓端以及耦接該第二發光元件的陰極的該第三系統電壓端,以使得該第三發光元件發光且使得該第一發光元件與該第二發光元件不發光。
- 如請求項18所述之畫素電路的驅動方法,更包括:提供高電壓準位給耦接該第一發光元件的陽極的該第二系統電壓端且提供低電壓準位給耦接該第二發光元件的陽極的該第三系統電壓端以及耦接該第三發光元件的陽極的該第四系統電壓端,以使得該第一發光元件發光且使得該第二發光元件與該第三發光元件不發光;提供高電壓準位給耦接該第二發光元件的陽極的該第三系統電壓端且提供低電壓準位給耦接該第一發光元件的陽極的該第二系統電壓端以及耦接該第三發光元件的陽極的該第四系統電壓端,以使得該第二發光元件發光且使得該第一發光元件與該第三發光元件不發光;及提供高電壓準位給耦接該第三發光元件的陽極的該第四系統電壓端且提供低電壓準位給耦接該第一發光元件的陽極的該第二系統電壓端以及耦接該第二發光元件的陽極的該第三系統電壓端,以使得該第三發光元件發光且使得該第一發光元件與該第二發光元件不發光。
Priority Applications (8)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW113112830A TWI899934B (zh) | 2024-04-03 | 2024-04-03 | 畫素電路及其驅動方法 |
| US18/908,341 US12518688B2 (en) | 2024-04-03 | 2024-10-07 | Pixel circuit and driving method thereof |
| CN202411444273.5A CN119049403A (zh) | 2024-04-03 | 2024-10-16 | 像素电路及其驱动方法 |
| DE102024133698.6A DE102024133698A1 (de) | 2024-04-03 | 2024-11-18 | Pixelschaltung und deren Ansteuerungsverfahren |
| KR1020240170740A KR20250147266A (ko) | 2024-04-03 | 2024-11-26 | 픽셀 회로 및 이의 구동 방법 |
| US19/335,915 US20260018117A1 (en) | 2024-04-03 | 2025-09-22 | Pixel circuit and driving method thereof |
| US19/335,892 US20260018116A1 (en) | 2024-04-03 | 2025-09-22 | Pixel circuit and driving method thereof |
| US19/335,867 US20260018115A1 (en) | 2024-04-03 | 2025-09-22 | Pixel circuit and driving method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW113112830A TWI899934B (zh) | 2024-04-03 | 2024-04-03 | 畫素電路及其驅動方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI899934B true TWI899934B (zh) | 2025-10-01 |
| TW202541001A TW202541001A (zh) | 2025-10-16 |
Family
ID=93587068
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW113112830A TWI899934B (zh) | 2024-04-03 | 2024-04-03 | 畫素電路及其驅動方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (4) | US12518688B2 (zh) |
| KR (1) | KR20250147266A (zh) |
| CN (1) | CN119049403A (zh) |
| DE (1) | DE102024133698A1 (zh) |
| TW (1) | TWI899934B (zh) |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105074808A (zh) * | 2013-04-02 | 2015-11-18 | 夏普株式会社 | 显示装置及其驱动方法 |
| TW202036532A (zh) * | 2019-01-25 | 2020-10-01 | 荷蘭商露明控股公司 | 用於rgb顏色調諧之混合驅動方案 |
| US20220101779A1 (en) * | 2020-09-30 | 2022-03-31 | Boe Technology Group Co., Ltd. | Light-emitting driving circuit and driving method thereof, and light-emitting apparatus |
| US20220101783A1 (en) * | 2020-09-25 | 2022-03-31 | Boe Technology Group Co., Ltd. | Pixel driving structure and display panel |
| CN115171624A (zh) * | 2022-09-06 | 2022-10-11 | 惠科股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
Family Cites Families (25)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5748160A (en) * | 1995-08-21 | 1998-05-05 | Mororola, Inc. | Active driven LED matrices |
| US20050030268A1 (en) | 2002-08-27 | 2005-02-10 | Weixiao Zhang | Full-color electronic device with separate power supply lines |
| KR100752365B1 (ko) * | 2003-11-14 | 2007-08-28 | 삼성에스디아이 주식회사 | 표시장치의 픽셀구동회로 및 그 방법 |
| KR100741965B1 (ko) * | 2003-11-29 | 2007-07-23 | 삼성에스디아이 주식회사 | 표시장치의 픽셀회로 및 구동방법 |
| TWI243350B (en) * | 2004-02-20 | 2005-11-11 | Quanta Display Inc | Active matrix OLED driving control circuit with capability of dynamically adjusting white balance and adjusting method |
| KR100560445B1 (ko) | 2004-03-15 | 2006-03-13 | 삼성에스디아이 주식회사 | 발광 표시 장치 및 그 구동 방법 |
| KR100649252B1 (ko) | 2004-06-29 | 2006-11-24 | 삼성에스디아이 주식회사 | 발광 표시 장치 |
| KR100662998B1 (ko) * | 2005-11-04 | 2006-12-28 | 삼성에스디아이 주식회사 | 유기 전계발광 표시장치 및 그 구동방법 |
| KR20070072142A (ko) * | 2005-12-30 | 2007-07-04 | 엘지.필립스 엘시디 주식회사 | 전계 발광 표시장치와 그 구동방법 |
| KR20080090879A (ko) * | 2007-04-06 | 2008-10-09 | 삼성에스디아이 주식회사 | 유기 전계 발광 표시 장치 및 그 구동 방법 |
| KR100962961B1 (ko) | 2008-06-17 | 2010-06-10 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
| US9311895B2 (en) * | 2013-02-15 | 2016-04-12 | Sharp Kabushiki Kaisha | Display device and method for driving same |
| US9293083B2 (en) * | 2013-09-06 | 2016-03-22 | Boe Technology Group Co., Ltd. | Pixel circuit and display |
| JP2016001266A (ja) * | 2014-06-12 | 2016-01-07 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | 表示回路、および表示装置 |
| US11887537B2 (en) * | 2015-12-03 | 2024-01-30 | Innolux Corporation | Driving circuit of active-matrix organic light-emitting diode with hybrid transistors |
| US10332446B2 (en) * | 2015-12-03 | 2019-06-25 | Innolux Corporation | Driving circuit of active-matrix organic light-emitting diode with hybrid transistors |
| EP3403256A4 (en) * | 2016-01-13 | 2019-05-22 | Shenzhen Yunyinggu Technology Co., Ltd. | DISPLAY DEVICE AND PIXEL CIRCUIT FOR THIS |
| CN105761674B (zh) * | 2016-04-07 | 2018-07-06 | 京东方科技集团股份有限公司 | 像素电路、应用于像素电路的驱动方法、以及阵列基板 |
| CN109716425B (zh) | 2017-01-08 | 2022-08-19 | 昆山云英谷电子科技有限公司 | 异步控制显示更新和发光 |
| CN108877664A (zh) * | 2017-05-12 | 2018-11-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
| CN112750397B (zh) * | 2019-10-31 | 2022-04-12 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
| CN112767883A (zh) | 2019-11-01 | 2021-05-07 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
| CN114495830B (zh) * | 2020-11-12 | 2023-10-24 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
| CN117063225A (zh) * | 2021-09-23 | 2023-11-14 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
| KR20230123556A (ko) | 2022-02-16 | 2023-08-24 | 삼성디스플레이 주식회사 | 표시 장치의 화소, 및 표시 장치 |
-
2024
- 2024-04-03 TW TW113112830A patent/TWI899934B/zh active
- 2024-10-07 US US18/908,341 patent/US12518688B2/en active Active
- 2024-10-16 CN CN202411444273.5A patent/CN119049403A/zh active Pending
- 2024-11-18 DE DE102024133698.6A patent/DE102024133698A1/de active Pending
- 2024-11-26 KR KR1020240170740A patent/KR20250147266A/ko active Pending
-
2025
- 2025-09-22 US US19/335,867 patent/US20260018115A1/en active Pending
- 2025-09-22 US US19/335,892 patent/US20260018116A1/en active Pending
- 2025-09-22 US US19/335,915 patent/US20260018117A1/en active Pending
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105074808A (zh) * | 2013-04-02 | 2015-11-18 | 夏普株式会社 | 显示装置及其驱动方法 |
| US20160012774A1 (en) * | 2013-04-02 | 2016-01-14 | Sharp Kabushiki Kaisha | Display device and method for driving display device |
| TW202036532A (zh) * | 2019-01-25 | 2020-10-01 | 荷蘭商露明控股公司 | 用於rgb顏色調諧之混合驅動方案 |
| US20220101783A1 (en) * | 2020-09-25 | 2022-03-31 | Boe Technology Group Co., Ltd. | Pixel driving structure and display panel |
| US20220101779A1 (en) * | 2020-09-30 | 2022-03-31 | Boe Technology Group Co., Ltd. | Light-emitting driving circuit and driving method thereof, and light-emitting apparatus |
| CN115171624A (zh) * | 2022-09-06 | 2022-10-11 | 惠科股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20250316211A1 (en) | 2025-10-09 |
| US20260018116A1 (en) | 2026-01-15 |
| US12518688B2 (en) | 2026-01-06 |
| US20260018117A1 (en) | 2026-01-15 |
| KR20250147266A (ko) | 2025-10-13 |
| DE102024133698A1 (de) | 2025-10-09 |
| US20260018115A1 (en) | 2026-01-15 |
| CN119049403A (zh) | 2024-11-29 |
| TW202541001A (zh) | 2025-10-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN100378784C (zh) | 像素电路及使用这种像素电路的有机发光显示器 | |
| CN100397463C (zh) | 像素电路和有机发光显示器 | |
| KR100688802B1 (ko) | 화소 및 발광 표시장치 | |
| KR100739318B1 (ko) | 화소회로 및 발광 표시장치 | |
| CN100458901C (zh) | 显示设备及其驱动方法 | |
| US20050200573A1 (en) | Display device and driving method thereof | |
| TWI766639B (zh) | 自發光畫素電路 | |
| TW202113784A (zh) | 畫素電路 | |
| TWI899934B (zh) | 畫素電路及其驅動方法 | |
| CN113539169A (zh) | 像素驱动器及像素驱动方法 | |
| US20060103608A1 (en) | Light emitting panel and light emitting display | |
| TWI825947B (zh) | 顯示面板 | |
| CN116092415B (zh) | 具有像素驱动电路的电致发光显示装置 | |
| TWI805373B (zh) | 畫素電路 | |
| CN118280274A (zh) | 具有像素驱动电路的电致发光显示面板 | |
| KR102715831B1 (ko) | 유기발광 표시장치와 그 구동방법 | |
| TWI883932B (zh) | 畫素電路 | |
| KR100600393B1 (ko) | 발광표시장치 | |
| TW202416259A (zh) | 畫素電路 | |
| JP2007219176A (ja) | 表示パネルの駆動装置およびその方法 | |
| TW202410738A (zh) | 畫素電路 | |
| CN118824155A (zh) | 显示装置 | |
| CN117456888A (zh) | 像素电路及显示面板 | |
| JP2009265410A (ja) | アクティブマトリクス型表示装置 |