TWI888691B - 用於評估半導體晶粒封裝之可靠性之系統及方法 - Google Patents
用於評估半導體晶粒封裝之可靠性之系統及方法 Download PDFInfo
- Publication number
- TWI888691B TWI888691B TW111100921A TW111100921A TWI888691B TW I888691 B TWI888691 B TW I888691B TW 111100921 A TW111100921 A TW 111100921A TW 111100921 A TW111100921 A TW 111100921A TW I888691 B TWI888691 B TW I888691B
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor die
- semiconductor
- risk
- pat
- semiconductor dies
- Prior art date
Links
Classifications
-
- H10P74/23—
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2855—Environmental, reliability or burn-in testing
- G01R31/2856—Internal circuit aspects, e.g. built-in test features; Test chips; Measuring material aspects, e.g. electro migration [EM]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2855—Environmental, reliability or burn-in testing
- G01R31/286—External aspects, e.g. related to chambers, contacting devices or handlers
- G01R31/2868—Complete testing stations; systems; procedures; software aspects
- G01R31/287—Procedures; Software aspects
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2894—Aspects of quality control [QC]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2896—Testing of IC packages; Test features related to IC packages
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/418—Total factory control, i.e. centrally controlling a plurality of machines, e.g. direct or distributed numerical control [DNC], flexible manufacturing systems [FMS], integrated manufacturing systems [IMS] or computer integrated manufacturing [CIM]
- G05B19/4184—Total factory control, i.e. centrally controlling a plurality of machines, e.g. direct or distributed numerical control [DNC], flexible manufacturing systems [FMS], integrated manufacturing systems [IMS] or computer integrated manufacturing [CIM] characterised by fault tolerance, reliability of production system
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
-
- H10P74/277—
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Environmental & Geological Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Automation & Control Theory (AREA)
- Quality & Reliability (AREA)
- Power Engineering (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
一種用於評估半導體晶粒封裝之可靠性之系統及方法經組態以用一已知良好晶粒(KGD)子系統基於複數個半導體晶粒之各者之一在線零件平均測試(I-PAT)分數與複數個I-PAT分數臨限值之一比較對該複數個半導體晶粒排序,其中半導體晶粒資料包含該複數個半導體晶粒之各者之該I-PAT分數,其中該I-PAT分數表示該對應半導體晶粒之一加權缺陷率。可在排序之前過濾該等半導體晶粒以移除有風險半導體晶粒。可自複數個半導體晶粒供應商子系統接收該半導體晶粒資料。該KGD子系統可將關於經排序之該複數個半導體晶粒之半導體晶粒可靠性資料傳輸至複數個半導體晶粒封裝機子系統。
Description
本發明大體上係關於半導體裝置,且更特定言之係關於用於評估半導體晶粒封裝之可靠性之系統及方法。
半導體裝置之製作(fabrication)通常可需要數百或數千個處理步驟以形成一功能裝置。在此等處理步驟之過程內,可執行各種檢測及/或度量衡量測以識別缺陷及/或監測裝置上之各種參數,且代替各種檢測及/或度量衡量測或除各種檢測及/或度量衡量測之外,亦可執行電氣測試以確認或評定裝置之功能性。然而,雖然一些經偵測缺陷及度量衡誤差可非常顯著以清楚地指示一裝置失效,但較小變動可能引起裝置在曝露於其等工作環境之後之早期可靠性失效。半導體裝置之風險規避使用者(舉例而言,諸如汽車、軍事、航空及醫療應用)現在正在尋找在十億分之幾(PPB)範圍內,超過當前百萬分之幾(PPM)位準之失效率。隨著汽車、軍事、航空及醫療應用中對半導體裝置之需求不斷增加,評估自其製作半導體晶粒之半導體晶粒封裝之可靠性係滿足此等工業需求之關鍵。因此,可期望提供用於評估半導體晶粒封裝之可靠性之系統及方法。
根據本發明之一或多項實施例,揭示一種系統。在一項闡釋性實施例中,該系統包含通信地耦合至複數個半導體晶粒供應商子系統及複數個半導體晶粒封裝機(packager)子系統之一控制器。在另一闡釋性實施例中,該控制器包含一或多個處理器及記憶體。在另一闡釋性實施例中,該記憶體經組態以儲存一組程式指令。在另一闡釋性實施例中,該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器自該複數個半導體晶粒供應商子系統接收關於複數個半導體晶粒之半導體晶粒資料。在另一闡釋性實施例中,該半導體晶粒資料包含該複數個半導體晶粒之各者之一在線零件平均測試(I-PAT)分數。在另一闡釋性實施例中,該I-PAT分數表示該對應半導體晶粒之一加權缺陷率。在另一闡釋性實施例中,該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器用一已知良好晶粒(KGD)子系統基於該複數個半導體晶粒之各者之該I-PAT分數與複數個I-PAT分數臨限值之一比較對該複數個半導體晶粒排序。在另一闡釋性實施例中,該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器將關於經排序之該複數個半導體晶粒之半導體晶粒可靠性資料傳輸至該複數個半導體晶粒封裝機子系統。
根據本發明之一或多項實施例,揭示一種方法。在一項闡釋性實施例中,該方法可包含但不限於經由一控制器自複數個半導體晶粒供應商子系統接收關於複數個半導體晶粒之半導體晶粒資料。在另一闡釋性實施例中,該半導體晶粒資料包含該複數個半導體晶粒之各者之一在線零件平均測試(I-PAT)分數。在另一闡釋性實施例中,該I-PAT分數表示該對應半導體晶粒之一加權缺陷率。在另一闡釋性實施例中,該方法可包含但不限於經由該控制器用一已知良好晶粒(KGD)子系統基於該複數個半導體晶粒之各者之該I-PAT分數與複數個I-PAT分數臨限值之一比較對該複數個半導體晶粒排序。在另一闡釋性實施例中,該方法可包含但不限於經由該控制器將關於經排序之該複數個半導體晶粒之半導體晶粒可靠性資料傳輸至複數個半導體晶粒封裝機子系統。
根據本發明之一或多項實施例,揭示一種系統。在一項闡釋性實施例中,該系統包含複數個半導體晶粒供應商子系統。在另一闡釋性實施例中,該系統包含複數個半導體晶粒封裝機子系統。在另一闡釋性實施例中,該系統包含通信地耦合至該複數個半導體晶粒供應商子系統及該複數個半導體晶粒封裝機子系統之一控制器。在另一闡釋性實施例中,該控制器包含一或多個處理器及記憶體。在另一闡釋性實施例中,該記憶體經組態以儲存一組程式指令。在另一闡釋性實施例中,該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器自該複數個半導體晶粒供應商子系統接收關於複數個半導體晶粒之半導體晶粒資料。在另一闡釋性實施例中,該半導體晶粒資料包含該複數個半導體晶粒之各者之一在線零件平均測試(I-PAT)分數。在另一闡釋性實施例中,該I-PAT分數表示該對應半導體晶粒之一加權缺陷率。在另一闡釋性實施例中,該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器用一已知良好晶粒(KGD)子系統基於該複數個半導體晶粒之各者之該I-PAT分數與複數個I-PAT分數臨限值之一比較對該複數個半導體晶粒排序。在另一闡釋性實施例中,該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器將關於經排序之該複數個半導體晶粒之半導體晶粒可靠性資料傳輸至該複數個半導體晶粒封裝機子系統。
應理解,前文一般描述及下文[實施方式]兩者僅為例示性的及說明性的且不一定限制如所主張之本發明。併入本說明書中且構成本說明書之一部分之隨附圖式繪示本發明之實施例且與一般描述一起用於說明本發明之原理。
相關申請案之交叉參考
本申請案主張2021年2月15日申請之美國臨時申請案序號63/149,367之權利,該案之全文以引用的方式併入本文中。
現將詳細參考在隨附圖式中繪示之所揭示標的物。已關於特定實施例及其特定特徵特別展示及描述本發明。本文中所闡述之實施例被視為闡釋性的而非限制性的。一般技術者應容易瞭解,可作出形式及細節上之各種改變及修改而不脫離本發明之精神及範疇。
半導體裝置之製作通常可需要數百或數千個處理步驟以形成一功能裝置。在此等處理步驟之過程內,可執行各種檢測及/或度量衡量測以識別缺陷及/或監測裝置上之各種參數,且代替各種檢測及/或度量衡量測或除各種檢測及/或度量衡量測之外,亦可執行電氣測試以確認或評定裝置之功能性。例如,半導體晶粒製造商可採用電氣測試及基線柏拉圖(pareto)方法來識別缺陷及/或監測裝置上之各種參數。例如,可採用電氣測試及基線柏拉圖方法來找到可導致立即裝置失效之「致命(killer)」缺陷。
然而,雖然一些經偵測缺陷及度量衡誤差可非常顯著以清楚地指示一裝置失效,但較小變動可能引起裝置在曝露於其等工作環境之後之早期可靠性失效。例如,半導體晶粒製造商亦可採用零件平均測試(PAT)方法(包含但不限於在線零件平均測試(I-PAT))來定位潛伏可靠性缺陷(LRD) (或可靠性缺陷或潛伏缺陷,為了本發明之目的)。例如,LRD可為次要缺陷,其等可能不在製造/測試期間導致失效或可能不在操作期間導致立即裝置失效(例如,與致命缺陷相比),但可在操作期間在用於一工作環境中時導致裝置之早期失效。可找到的在半導體裝置製作期間判定LRD之一實例係2021年1月18日申請之美國專利申請案序號17/151,583,該案之全文併入本文中。可在2020年9月1日頒布之美國專利第10,761,128號及2020年11月23日申請之美國專利申請案序號17/101,856中找到PAT方法(包含但不限於I-PAT方法)在半導體裝置製作期間之例示性使用,該等案之全文各自併入本文中。
半導體裝置之風險規避使用者(舉例而言,諸如汽車、軍事、航空及醫療應用)現在正在尋找在十億分之幾(PPB)範圍內,超過當前百萬分之幾(PPM)位準之失效率。隨著汽車、軍事、航空及醫療應用中對半導體裝置之需求不斷增加,評估自其製作半導體晶粒之半導體晶粒封裝之可靠性係滿足此等工業需求之關鍵。
隨著莫耳定律(Moore’s Law)之擴展減慢,半導體晶片設計者可尋求額外或替代方式以在半導體晶粒封裝製作之各個階段中提升裝置效能,同時繼續滿足或超過所要失效率。一個此階段包含後段製程(BEOL)封裝,其中可採用多種2.5D (或2.5維)及/或3D (或三維)晶粒堆疊技術。例如,技術可用於減小整體封裝大小、降低功率消耗且改良包含半導體晶粒封裝之一系統之頻寬或類似者。
半導體晶粒封裝之複雜性可在從堆疊於邏輯上之記憶體封裝或一影像感測器至來自多個供應商(例如,製造商、經銷商或類似者)之功能特定小晶片組件至一高效能電腦系統中之異質整合的範圍內。隨著複雜性之增加,半導體晶粒封裝中之半導體晶粒計數亦幾乎始終快速增加。除(通常昂貴的)互連成本之外,半導體晶粒封裝中之全部半導體晶粒之彙總成本亦產生一高成本半導體晶粒封裝。
測試半導體晶粒封裝可需要在可針對全功能性測試半導體晶粒封裝之前整合全部半導體晶粒。然而,在甚至一半導體晶粒封裝中之一單一晶粒或小晶片失效之情況下,該半導體晶粒封裝通常仍失效,此係因為歸因於半導體晶粒之整合性質,重工通常不可行。另外,歸因於「裸」晶粒或不具有一經模製封裝或引線之晶粒的採用,測試半導體晶粒愈加困難。在無經模製封裝或引線之情況下,裸晶粒可難以探測或測試,此可限制在將半導體晶粒整合至半導體晶粒封裝中之前抑或之後在各種電氣測試期間對各晶粒的評估。
用於選取半導體晶粒以整合至半導體晶粒封裝中之先前方法涉及依賴於已知成熟裝置設計及電氣測試結果以增加整合至封裝中之半導體晶粒將為一良好半導體晶粒之一機率。然而,基於半導體晶粒良率及測試涵蓋率,單獨電氣測試容許可預測數量之失效晶粒逃脫(例如,因此錯誤地通過檢測)。逃脫之累積效應將隨著一半導體晶粒封裝中之半導體晶粒之數目之增加而增加,因此使經完成半導體晶粒封裝之良率降級。另外,歸因於缺乏封裝引線,電氣測試不容易適用於採用裸半導體晶粒之技術,從而導致低可靠性例項之半導體晶粒之不良篩選。此外,一半導體晶粒封裝中之選擇半導體晶粒(例如,先進設計規則組件半導體晶粒)可具有較小程序成熟度,從而需要額外篩選或電氣測試以確保可靠性,此增加成本及製作停機時間。此外,半導體封裝整合器可能無法用電氣測試評定半導體晶粒封裝中之半導體晶粒之一相對可靠性分數,其中半導體晶粒源自多個供應商,使得整合器可能無法拒絕高風險半導體晶粒及/或產生變化目標可靠性位準及價格點之半導體晶粒封裝。
圖1A至圖4C大體上繪示根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的系統及方法。
本發明之實施例係關於用於評估半導體晶粒封裝之可靠性之系統及方法。
特定言之,本發明之實施例係關於藉由依賴於用於半導體晶粒封裝中之已知良好晶粒(KGD)之一判定來減少良率損失(且因此降低成本、減少製作停機時間或類似者)的半導體晶粒封裝機。
另外,本發明之實施例係關於實施I-PAT方法以針對跨一或多個半導體經銷商之一或多個半導體晶粒產生缺陷率分數或排名(例如,加權或未加權)。例如,除在半導體晶粒製作期間使用之分數或排名之外或代替在半導體晶粒製作期間使用之分數或排名,亦可在半導體晶粒封裝期間利用缺陷率分數或排名。另外,可利用缺陷率分數或排名以改良KGD或包含KGD之晶粒封裝的一評定。此外,可利用缺陷率分數或排名以從半導體晶粒封裝過濾或拒絕有風險半導體晶粒。
此外,本發明之實施例係關於將半導體晶粒或半導體晶粒子封裝與類似可靠性風險設定檔配對。例如,半導體晶片封裝機可獲得半導體晶粒或半導體晶粒子封裝,且半導體晶粒可經選擇且與其他類似分數或排名之半導體晶粒或半導體晶粒子封裝配對以確保在具有一選擇分數或排名之最終半導體晶粒封裝內滿足一選擇可靠性。
此外,本發明之實施例係關於將半導體晶粒封裝分成不同效能及/或價格或價值類別。例如,可基於半導體晶粒封裝之選擇分數或排名來將半導體晶粒封裝區分並提供給選擇工業。
圖1A至圖3繪示根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的一系統100。
現參考圖1A及圖1B,在一項實施例中,系統100包含一控制器或伺服器102。控制器或伺服器102可包含經組態以執行維持於記憶體106 (例如,一記憶媒體、記憶體裝置或類似者)上或儲存於記憶體106中之程式指令的一或多個處理器104。
在此方面,控制器或伺服器102之一或多個處理器104可執行在整個本發明中描述之各種程序步驟之任何者。例如,控制器或伺服器102之一或多個處理器104可經組態以接收一或多個半導體晶粒之分數,對一或多個半導體晶粒進行排名,對一或多個半導體晶粒進行過濾及排序,且傳輸關於一或多個經過濾且經排序半導體晶粒之資料。
在另一實施例中,系統100包含耦合(例如,實體耦合、電耦合、通信耦合或類似者)至控制器或伺服器102之一使用者介面108。例如,使用者介面108可為耦合至控制器或伺服器102之一單獨裝置。藉由另一實例,使用者介面108及控制器或伺服器102可定位於一共同或共用外殼內。然而,本文中應注意,控制器或伺服器102可能不包含、需要或耦合至使用者介面108。
在另一實施例中,系統100包含與控制器或伺服器102耦合(例如,實體耦合、電耦合、通信耦合或類似者)之一或多個晶粒供應商子系統110。例如,一或多個晶粒供應商子系統110可傳輸半導體晶粒資料112 (其可由控制器或伺服器102接收)。
在另一實施例中,系統100包含一或多個半導體晶粒封裝機子系統114。例如,控制器或伺服器102可將半導體晶粒可靠性資料116傳輸至一或多個半導體晶粒封裝機子系統114。
如圖1A中繪示,半導體晶粒資料112可在一或多個晶粒供應商子系統110與控制器或伺服器102之間直接傳輸,及/或半導體晶粒資料112可在控制器或伺服器102與一或多個半導體晶粒封裝機子系統114之間直接傳輸。
如圖1B中繪示,半導體晶粒資料112可經由一或多個輔助控制器或伺服器118在一或多個晶粒供應商子系統110與控制器或伺服器102之間傳輸,及/或半導體晶粒資料112可經由一或多個輔助控制器或伺服器120在控制器或伺服器102與一或多個半導體晶粒封裝機子系統114之間傳輸。一或多個輔助控制器或伺服器118、120可包含但不限於經組態以執行維持於記憶體(例如,一記憶媒體、記憶體裝置或類似者)上,維持於一耦合至使用者介面上或類似者之程式指令的一或多個處理器。半導體晶粒資料112及/或半導體晶粒可靠性資料116可傳遞通過一或多個輔助控制器或伺服器118、120而無修改。然而,本文中應注意,一或多個輔助控制器或伺服器118、120可經組態以執行程式指令以在半導體晶粒資料112及/或半導體晶粒可靠性資料116分別傳遞通過一或多個輔助控制器或伺服器118、120時對其進行修改。
一或多個半導體晶粒封裝機子系統114可經組態以將資訊傳輸至一或多個半導體晶粒供應商子系統110。例如,資訊可在一或多個半導體晶粒封裝機子系統114與一或多個半導體晶粒供應商子系統110之間直接傳輸。藉由另一實例,資訊可經由控制器或伺服器102 (且潛在地經由一或多個輔助控制器或伺服器118、120)傳輸。一般而言,資訊可為設計請求、作為一回饋或前饋迴路之部分以解決缺陷之設計迭代或類似者。
圖2A及圖2B繪示根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的系統100之一半導體晶粒供應商子系統110及/或一半導體晶粒封裝子系統114。本文中應注意,半導體晶粒供應商子系統110可經組態以執行用於製作及/或分析半導體晶粒之處理步驟,如在整個本發明中描述。另外,本文中應注意,半導體晶粒封裝子系統114可經組態以執行用於製作及/或分析半導體晶粒封裝之處理步驟,如在整個本發明中描述。
在一項實施例中,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114包含用於偵測一樣本202之一或多個層中之缺陷之至少一個檢測工具200 (例如,一在線樣本分析工具)。半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114可大體上包含任何數目或類型之檢測工具200。例如,一檢測工具200可包含經組態以基於用來自任何源(諸如但不限於一雷射源、一燈源、一X射線源或一寬頻電漿源)之光對樣本202之詢問來偵測缺陷的一光學檢測工具。藉由另一實例,一檢測工具200可包含經組態以基於用一或多個粒子束(諸如但不限於一電子束、一離子束或一中性粒子束)對樣本之詢問來偵測缺陷的一粒子束檢測工具。例如,檢測工具200可包含一透射電子顯微鏡(TEM)或一掃描電子顯微鏡(SEM)。為了本發明之目的,本文中應注意,至少一個檢測工具200可為一單一檢測工具200或可表示一群組之檢測工具200。
在一個非限制性實例中,在半導體晶粒供應商子系統110之情況中,樣本202可為複數個半導體晶圓之一半導體晶圓,其中複數個半導體晶圓之各半導體晶圓包含複數個層,其中複數個層之各層包含複數個半導體晶粒,其中複數個半導體晶粒之各半導體晶粒包含複數個區塊。
在另一非限制性實例中,在半導體晶粒封裝子系統114之情況中,樣本202可為由以一裸晶粒之一2.5D橫向組合配置於一先進晶粒封裝或一3D晶粒封裝內部之一基板上之複數個半導體晶粒形成的一半導體晶粒封裝。
為了本發明之目的,一缺陷可被視為一經製作層或一層中之一經製作圖案與設計特性(包含但不限於實體、機械、化學或光學性質)之任何偏差。另外,一缺陷可被視為一經製作半導體晶粒封裝中之組件之對準或結合之任何偏差。此外,一缺陷可具有相對於一半導體晶粒或其上之特徵之任何大小。以此方式,一缺陷可小於一半導體晶粒(例如,在一或多個經圖案化特徵之尺度上)或可大於一半導體晶粒(例如,作為一晶圓級劃痕或圖案之部分)。例如,一缺陷可包含在圖案化之前或之後一樣本層之一厚度或組合物之偏差。藉由另一實例,一缺陷可包含一經圖案化特徵之一大小、形狀、定向或位置之一偏差。藉由另一實例,一缺陷可包含與微影及/或蝕刻步驟相關聯之瑕疵,諸如但不限於鄰近結構之間之橋接件(或其缺乏)、凹坑或孔。藉由另一實例,一缺陷可包含一樣本202之一受損部分,諸如但不限於一劃痕或一晶片。例如,缺陷之一嚴重性(例如,一劃痕之長度、一凹坑之深度、缺陷之經量測量值或極性)可具重要性且被納入考慮。藉由另一實例,一缺陷可包含引入至樣本202之一外來粒子。藉由另一實例,一缺陷可為樣本202上之一未對準及/或誤結合(misjoined)封裝組件。因此,應理解,本發明中之缺陷之實例僅係為了闡釋性目的提供且不應被解釋為限制性。
在另一實施例中,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114包含用於量測樣本202或其之一或多個層之一或多個性質的至少一個度量衡工具204 (例如,一在線樣本分析工具)。例如,一度量衡工具204可特性化諸如但不限於層厚度、層組合物、臨界尺寸(CD)、疊對或微影處理參數(例如,一微影步驟期間之照明強度或劑量)之性質。在此方面,一度量衡工具204可提供關於樣本202、樣本202之一或多個層或樣本202之一或多個晶粒之製作的資訊,該資訊可與可導致所得經製作裝置之可靠性問題之製造缺陷之機率相關。為了本發明之目的,本文中應注意,至少一個度量衡工具204可為一單一度量衡工具204或可表示一群組之度量衡工具204。
在另一實施例中,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114包含用於測試一經製造裝置之一或多個部分之功能性的至少一個測試工具206。
例如,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114可包含用於完成一晶圓級之一初步探測之任何數目或類型之電氣測試工具206a。例如,初步探測可能未經設計以嘗試在晶圓級強制一失效。
藉由另一實例,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114可包含用於在製造循環中之任何點測試、檢測或以其他方式特性化一經製作裝置之一或多個部分之性質的任何數目或類型之應力測試工具206b。例如,應力測試工具206b可包含但不限於經組態以加熱樣本202 (例如,一烘箱或其他熱源)、冷卻樣本202 (例如,一冷凍機或其他冷源)、在一不當電壓操作樣本202 (例如,一電源供應器)或類似者之一預燒前電氣晶圓排序及最終測試(例如,一e-test)或一預燒後電氣測試。
在另一實施例中,在對於半導體晶粒及/或半導體晶粒封裝中之所關注層之一或多個處理步驟(例如,微影、蝕刻、對準、結合或類似者)之後,使用在線樣本分析工具(例如,檢測工具200、度量衡工具204、測試工具206 (包含電氣測試工具206a及/或應力測試工具206b)或類似者)之任何組合來識別缺陷。在此方面,在製程之各個階段的缺陷偵測可被稱為在線缺陷偵測。
在另一實施例中,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114包含一控制器208。控制器208可包含經組態以執行維持於記憶體212 (例如,一記憶媒體、記憶體裝置或類似者)上之程式指令之一或多個處理器210。此外,控制器208可與半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114之組件之任何者(包含但不限於檢測工具200、度量衡工具204、測試工具206 (包含電氣測試工具206a及/或應力測試工具206b)或類似者)通信地耦合。
控制器208之一或多個處理器210、控制器或伺服器102之一或多個處理器104及/或一或多個輔助控制器或伺服器118、120之一或多個處理器可包含此項技術中已知之任何處理器或處理元件。為了本發明之目的,術語「處理器」或「處理元件」可廣泛定義為涵蓋具有一或多個處理或邏輯元件之任何裝置(例如,一或多個微處理器裝置、一或多個特定應用積體電路(ASIC)裝置、一或多個場可程式化閘陣列(FPGA)或一或多個數位信號處理器(DSP))。在此意義上,控制器208之一或多個處理器210、控制器或伺服器102之一或多個處理器104及/或一或多個輔助控制器或伺服器118、120之一或多個處理器可包含經組態以執行演算法及/或指令(例如,儲存於記憶體中之程式指令)之任何裝置。在一項實施例中,控制器208之一或多個處理器210、控制器或伺服器102之一或多個處理器104及/或一或多個輔助控制器或伺服器118、120之一或多個處理器可體現為一桌上型電腦、主機電腦系統、工作站、影像電腦、平行處理器、網路電腦,或經組態以執行一程式(其經組態以操作系統100之組件或結合系統100之組件操作)之任何其他電腦系統,如在整個本發明中描述。
控制器208之記憶體212、控制器或伺服器102之記憶體106及/或一或多個輔助控制器或伺服器118、120之記憶體可包含此項技術中已知之適於儲存可由相關聯之各自的控制器208之一或多個處理器210、控制器或伺服器102之一或多個處理器104及/或一或多個輔助控制器或伺服器118、120之一或多個處理器執行的程式指令之任何儲存媒體。例如,控制器208之記憶體212、控制器或伺服器102之記憶體106及/或一或多個輔助控制器或伺服器118、120之記憶體可包含一非暫時性記憶媒體。藉由另一實例,控制器208之記憶體212、控制器或伺服器102之記憶體106及/或一或多個輔助控制器或伺服器118、120之記憶體可包含但不限於一唯讀記憶體(ROM)、一隨機存取記憶體(RAM)、一磁性或光學記憶體裝置(例如,磁碟)、一磁帶、一固態硬碟及類似者。進一步應注意,控制器208之記憶體212、控制器或伺服器102之記憶體106及/或一或多個輔助控制器或伺服器118、120之記憶體可與一或多個處理器210容置於一共同控制器外殼中。在一項實施例中,控制器208之記憶體212、控制器或伺服器102之記憶體106及/或一或多個輔助控制器或伺服器118、120之記憶體可相對於各自的控制器208之一或多個處理器210、控制器或伺服器102之一或多個處理器104及/或一或多個輔助控制器或伺服器118、120之一或多個處理器的實體位置遠端定位。例如,各自的控制器208之一或多個處理器210、控制器或伺服器102之一或多個處理器104及/或一或多個輔助控制器或伺服器118、120之一或多個處理器可存取可透過一網路(例如,網際網路、內部網路及類似者)存取之一遠端記憶體(例如,伺服器)。
在另一實施例中,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114包含耦合(例如,實體耦合、電耦合、通信耦合或類似者)至控制器208之一使用者介面214。例如,使用者介面214可為耦合至控制器208之一單獨裝置。藉由另一實例,使用者介面214及控制器208可定位於一共同或共用外殼內。然而,本文中應注意,控制器208可能不包含、需要或耦合至使用者介面214。
控制器208之使用者介面214、控制器或伺服器102之使用者介面108及/或耦合至一或多個輔助控制器或伺服器118、120之使用者介面可包含但不限於一或多個桌上型電腦、膝上型電腦、平板電腦及類似者。控制器208之使用者介面214、控制器或伺服器102之使用者介面108及/或耦合至一或多個輔助控制器或伺服器118、120之使用者介面可包含用於將系統100之資料顯示給一使用者之一顯示器。控制器208之使用者介面214、控制器或伺服器102之使用者介面108及/或耦合至一或多個輔助控制器或伺服器118、120之使用者介面的顯示器可包含此項技術中已知之任何顯示器。例如,顯示器可包含但不限於一液晶顯示器(LCD)、一基於有機發光二極體(OLED)之顯示器或一CRT顯示器。熟習此項技術者應認知,能夠與控制器208之一使用者介面214、控制器或伺服器102之使用者介面108及/或耦合至一或多個輔助控制器或伺服器118、120之使用者介面整合的任何顯示裝置適用於本發明中之實施方案。在另一實施例中,一使用者可回應於經由控制器208之使用者介面214、控制器或伺服器102之使用者介面108及/或耦合至一或多個輔助控制器或伺服器118、120之使用者介面的一使用者輸入裝置顯示給使用者之資料而輸入選擇及/或指令。
在一項實施例中,半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114包含至少一個半導體製造工具或半導體製作工具216。例如,半導體製作工具216可包含此項技術中已知之任何工具,包含但不限於一蝕刻器、掃描儀、步進器、清潔器或類似者。例如,一製作程序可包含製作跨一樣本(例如,一半導體晶圓或類似者)之表面分佈之多個晶粒,其中各晶粒包含形成一裝置組件之材料之多個經圖案化層。各經圖案化層可由半導體製作工具216經由一系列步驟形成,該系列步驟包含材料沈積、微影、用於產生一所關注圖案之蝕刻及/或一或多個曝光步驟(例如,由一掃描儀、一步進器或類似者執行)。藉由另一實例,半導體製作工具216可包含此項技術中已知之經組態以將半導體晶粒封裝及/或組合成一2.5D及/或3D半導體晶粒封裝之任何工具。例如,一製作程序可包含但不限於將半導體晶粒及/或半導體晶粒上之電組件對準。另外,一製作程序可包含但不限於經由混合接合(例如,晶粒至晶粒、晶粒至晶圓、晶圓至晶圓或類似者)焊料、一黏著劑、緊固件或類似者結合半導體晶粒及/或半導體晶粒上之電組件。為了本發明之目的,本文中應注意,至少一個半導體製作工具216可為一單一半導體製作工具216或可表示一群組之半導體製作工具216。
本文中應注意,為了本發明之目的,術語「製作程序」及「製程」以及該等術語之各自變體(例如,「製作線」及「製造線」、「製作者」及「製造商」或類似者)可被視為等效的。
本文中應注意,為了本發明之目的,圖2A中繪示之實施例及圖2B中繪示之實施例可被視為相同半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114或不同系統100或不同系統100之子系統的部分。另外,本文中應注意,圖2A中繪示之半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114內之組件及圖2B中繪示之半導體晶粒供應商子系統110及/或半導體晶粒封裝子系統114內之組件可直接通信或可透過控制器208通信。
圖3繪示根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的系統100。圖4A至圖4C繪示根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的方法或程序。本文中應注意,圖4A至圖4C中之方法或程序之步驟可全部或部分由圖1A至圖3中繪示之系統100實施。然而,進一步應認知,圖4A至圖4C中之方法或程序不限於圖1A至圖3中繪示之系統100,此係因為額外或替代系統級實施例可實行方法或程序之全部或部分步驟。
圖4A繪示根據本發明之一或多項實施例之用於製作半導體晶粒之一方法或程序400。
本文中應注意,方法或程序400之任何步驟可包含任何選定數目個樣本202內之任何選定晶粒。例如,一群體可包含但不限於來自一單一樣本202、一批次(例如,一生產批次)內之多個樣本202或跨多個批次之選定樣本202的選定晶粒。
在一步驟402中,製作一或多個半導體晶粒。在一項實施例中,一或多個半導體晶粒供應商運用一或多個半導體晶粒供應商子系統110製作包含一或多個半導體晶粒302之一或多個半導體晶圓300,如在整個本發明中描述。
在一步驟404中,對一或多個半導體晶粒評分。在一項實施例中,使用由I-PAT加權離群值偵測實現之在線篩選來對一或多個半導體晶粒302評分。例如,I-PAT彙總跨多個層之每晶粒之缺陷率。使用在運行時間收集之多個缺陷屬性,一I-PAT系統可辨識缺陷且將缺陷分配至數個加權類別之一者。各半導體晶粒可基於跨所檢測層偵測之各加權缺陷之數量之加總值獲得一總分。建議在電氣測試及/或應力測試期間移除或緊密部署具有作為群體之其餘部分之離群值之極高加權分數的半導體晶粒。本文中應注意,分數可追溯至一或多個半導體晶粒302之各特定半導體晶粒302。可在2020年9月1日頒布之美國專利第10,761,128號及2020年11月23日申請之美國專利申請案序號17/101,856中找到PAT方法(包含但不限於I-PAT方法)在半導體裝置製作期間之例示性使用,該等案之全文先前各自併入本文中。
本文中應注意,一或多個半導體晶粒供應商可實施一臨限值以防止具有致命缺陷或已知LRD之半導體晶粒302進入市場,諸如被視為群體之其餘部分之離群值且建議在電氣測試及/或應力測試期間移除或緊密部署的極高加權分數。然而,由一或多個半導體晶粒供應商實施之臨限值可能不如由一或多個半導體晶粒封裝機實施之一臨限值嚴格。因而,可需要額外臨限值在適當位置,包含基於使用由I-PAT加權離群值偵測實現之在線篩選產生之分數的臨限值。
在一步驟406中,傳輸關於一或多個半導體晶粒之資料。在一項實施例中,傳輸一或多個半導體晶粒之分數。本文中應注意,分數可與一或多個半導體晶粒302之電氣測試資料及/或應力測試資料組合。另外,分數可與其他支援資訊(諸如在單粒化、測試及/或晶粒排序之後持續之一或多個半導體晶粒302之嵌入式電子晶片識別(ECID)或其他獨有實體或電氣識別符)組合。此外,分數可與將背景內容添加至各排名之其他支援資訊配對,諸如但不限於一或多個半導體晶粒302及/或一或多個半導體晶粒302源自其之一或多個半導體晶圓302的批次分數、範圍及均值、滾動平均值或類似者。
在一步驟408中,在一前饋或回饋迴路中自一或多個半導體晶粒封裝機接收資料。在一項實施例中,使用資料以改良半導體晶粒製作系統及程序或方法。
圖4B繪示根據本發明之一或多項實施例之用於製作半導體晶粒之一方法或程序410。本文中應注意,方法或程序410可緊接在方法或程序400之後、在方法或程序400之後之一選擇時間量或獨立於方法或程序400執行。
在一步驟412中,接收一或多個半導體晶粒之分數。在一項實施例中,包含一或多個半導體晶粒302之分數及其他支援資訊的半導體晶粒資料112 (例如,經由一或多個半導體晶粒供應商子系統110及/或一或多個輔助控制器或伺服器118)自一或多個半導體晶粒供應商傳輸至控制器或伺服器102,如在整個本發明中描述。在另一實施例中,一已知良好晶粒(KGD)子系統306經組態以在控制器或伺服器102上操作。在另一實施例中,KGD子系統306經組態以維持一KGD資料庫308,包含一或多個半導體晶粒302之分數及其他支援資訊的資料可鍵入至KGD資料庫308中。
本文中應注意,KGD子系統306及/或KGD資料庫308可經維持及/或經組態以在一實體伺服器(例如,現場抑或第三方)上或在一基於網路之雲端儲存器上操作。例如,第三方實體伺服器及/或基於網路之雲端儲存器可作為一訂用服務之部分實施。
在一步驟414中,過濾一或多個半導體晶粒。在一項實施例中,濾除有風險半導體晶粒302作為半導體晶粒不合格品310。例如,具有等於或高於一高風險I-PAT分數臨限值312之一高加權缺陷率分數之有風險半導體晶粒302 (例如,其可引起一整個半導體晶粒封裝304失效)可由KGD子系統306標記為半導體晶粒不合格品310且從半導體晶粒封裝304之考量移除。本文中應注意,若具有等於或高於高風險I-PAT分數臨限值312之高加權缺陷率之有風險半導體晶粒302在半導體晶粒302之製作期間被判定,則其可由半導體晶粒供應商移除。
在一步驟416中,對一或多個半導體晶粒排序。例如,KGD子系統306可在對推薦用於半導體晶粒封裝304之半導體晶粒302排序時將基於包含I-PAT離群值加權度量之分數的一或多個I-PAT分數臨限值納入考慮。藉由另一實例,KGD子系統306可經組態以結合電氣測試資料、應力測試資料及/或其他支援資訊比較一或多個半導體晶粒302之I-PAT分數以對一或多個半導體晶粒302排序。
在一項實施例中,對一或多個半導體晶粒302排序以判定一或多個半導體晶粒302之哪些者應進入哪些半導體晶粒封裝304中。例如,可針對半導體晶粒封裝304考量具有低於高風險I-PAT分數臨限值312之加權缺陷率分數的較可靠半導體晶粒302,且可應用額外I-PAT分數臨限值以判定剩餘半導體晶粒302之品質,以基於適用性及可能可靠性將半導體晶粒302配對或分級(bin)至類似屬性之半導體晶粒堆疊中。
在一項非限制性實例中,可將具有等於或等於一低風險I-PAT分數臨限值314之一低或最低加權缺陷率分數之半導體晶粒302標記為高級或最高品質半導體晶粒304a。例如,可基於由KGD子系統306之判定將來自一或多個半導體晶粒供應商之高級或最高品質半導體晶粒304a包含於高可靠性半導體封裝中。例如,來自一或多個半導體晶粒供應商之至少二十個高級或最高品質半導體晶粒304a可包含於高可靠性半導體封裝中。
藉由另一實例,可將具有對應於在一I-PAT分數範圍316內且在I-PAT分數臨限值312、314之間之一中等風險I-PAT分數臨限值的一中等加權缺陷率分數之半導體晶粒302標記為通過或較低品質半導體晶粒304b、304c、…、304N,其中N表示由I-PAT分數臨限值之一數目定義之半導體晶粒群組之任何數目。例如,可基於由KGD子系統306之判定將來自一或多個半導體晶粒供應商之通過或低品質半導體晶粒304b、304c、…、304N包含於較低或最低可靠性半導體封裝中。例如,來自一或多個半導體晶粒供應商之不超過五個通過或較低品質半導體晶粒304b、304c、…、304N可包含於較低或最低可靠性半導體封裝中。
本文中應注意,KGD子系統306可將多於I-PAT分數臨限值312、314之臨限值納入考慮,從而進一步定義在I-PAT分數範圍316內之中等風險I-PAT分數臨限值。因此,應理解,本發明中之I-PAT分數臨限值之實例僅係為了闡釋性目的提供且不應被解釋為限制性。
一般而言,可對具有類似可靠性風險設定檔(例如,包含類似I-PAT分數、電氣測試資料、應力測試資料、包含嵌入式ECID之實體或電氣識別符或類似者)之半導體晶粒排序以提供市場區隔。例如,市場區隔可要求不同可靠性位準(例如,百萬分之幾(PPM)、十億分之幾(PPB)或類似者)。藉由另一實例,市場區隔可具有不同價格要求。此增加的市場區隔可容許經預測晶粒可靠性提供堆疊半導體晶粒封裝之一廣泛市場之變化價格及效能要求。例如,由於具有一高I-PAT分數之通過電氣測試及/或應力測試的晶粒係整個半導體晶粒封裝之一可能失效源,故應從任何半導體晶粒堆疊拒絕其等,從而改良良率且節約資金。藉由另一實例,具有一非常低I-PAT分數及良好電氣測試及應力測試結果之半導體晶粒可被視為指定給最關鍵應用之高級「已知良好晶粒」。藉由另一實例,具有一通過但高I-PAT分數之晶粒仍可用於具有較低可靠性要求之較便宜市場區隔。
本文中應注意,KGD子系統306適用於在任何堆疊方法中使用之全部半導體晶粒評定,且據信對於當前缺乏徹底電氣測試能力之先進裝置中之裸半導體晶粒而言具有特定價值。
在此方面,KGD子系統306可為半導體晶粒封裝機產生額外臨限值。添加I-PAT資訊改良供應鏈裁定「已知良好晶粒」且產生一更可預測的晶粒堆疊可靠性同時提供多個區隔之獨有需求的能力。藉由利用運用I-PAT加權缺陷率離群值篩選產生之分數,KGD子系統306提供可能未能通過電氣測試及/或應力測試之半導體晶粒302之一獨立的且高度相關的偵測。另外,KGD子系統306可提供辨識存在於在當前以電氣測試及/或應力測試為中心的方法中看不到的測試涵蓋率間隙、統計測試逃脫、未經測試故障模式、無法測試晶粒區域及/或未啟動潛伏失效中之潛在晶粒缺陷率驅動失效機制的一額外益處。此外,I-PAT資料與現有電氣測試資料及/或應力測試資料之任何重疊充當半導體晶粒之適用性之一獨立確認,同時亦帶來用於判定適當半導體晶粒部署之額外有價值資料。
在另一實施例中,KGD子系統306可針對來自一或多個半導體晶粒供應商之半導體晶粒比較並趨勢化I-PAT分數與隨著時間之最終封裝良率,以輔助半導體晶粒封裝機進行品質增強及半導體晶粒供應商管理。
在一步驟418中,傳輸關於一或多個經過濾且經排序半導體晶粒之資料。在一項實施例中,半導體晶粒可靠性資料116 (例如,經由半導體晶粒封裝機子系統114)傳輸至半導體晶粒封裝機。
圖4C繪示根據本發明之一或多項實施例之用於製作半導體晶粒封裝之一方法或程序420。本文中應注意,方法或程序420可緊接在方法或程序410之後、在方法或程序410之後之一選擇時間量或獨立於方法或程序410執行。
在一步驟422中,接收關於一或多個經過濾且經排序半導體晶粒之資料。在一項實施例中,如由KGD子系統306判定之關於一或多個經過濾且經排序半導體晶粒302之資料(例如,經由一或多個半導體晶粒封裝機子系統114及/或一或多個輔助控制器或伺服器120)自控制器或伺服器102傳輸至一或多個半導體晶粒封裝機。
在一步驟424中,製作一或多個半導體晶粒封裝304。在一項實施例中,一或多個半導體晶粒封裝機獲得一或多個經過濾且經排序半導體晶粒302。例如,一或多個半導體晶粒封裝機可在遞送之前手動選擇一或多個經過濾且經排序半導體晶粒302。藉由另一實例,一或多個半導體晶粒封裝機可批量買入半導體晶粒302,且接著分離出一或多個經過濾且經排序半導體晶粒302。
在另一實施例中,一或多個半導體晶粒封裝機用一或多個半導體晶粒封裝機子系統114產生包含一或多個經過濾且經排序半導體晶粒302之一或多個半導體晶粒封裝304,如在整個本發明中描述。例如,可在以一2.5D及/或3D配置製造一或多個半導體晶粒封裝304時獲得並利用經排序且經過濾半導體晶粒302。
在一步驟426中,在一前饋或回饋迴路中將資料傳輸至一或多個半導體晶粒供應商。在一項實施例中,使用資料以至少基於由KGD子系統306產生之半導體晶粒可靠性資料來改良半導體晶粒製作系統及程序或方法。
本文中應注意,一個闡釋性實例涉及汽車、軍事、航空及/或醫療工業中之一半導體晶粒封裝機,其自三個各別半導體晶粒供應商接收用於一3D半導體晶粒堆疊之裸晶粒組件,其中各裸晶粒組件由三個各別半導體晶粒供應商遞送,其中因缺乏資訊(例如,記憶體及邏輯)引起之不確定可靠性阻礙一半導體晶圓探測期間之測試。
在不使用KGD子系統306之情況下,以在十億分之幾(PPB)範圍內之失效率操作之汽車、軍事、航空及/或醫療工業中的半導體晶粒封裝機可需要基於有限裸晶粒測試資料及組件之隨機配對或分級來將組件整合至一3D半導體晶粒封裝中。組件之良率結合無法測試失效及其他測試間隙的一乘法效應在無明確所有權或改良路徑之情況下進行封裝時產生昂貴的且無法預測的良率損失。
然而,運用KGD子系統306,以在十億分之幾(PPB)範圍內之失效率操作之汽車、軍事、航空及/或醫療工業中的半導體晶粒封裝機可利用來自各傳入半導體晶粒供應商之I-PAT分數以徹底拒絕任何離群值組件,以降低其他晶粒組件之良率損失成本及整合成本。另外,半導體晶粒封裝機可將類似I-PAT分數之半導體晶粒配對或分級至具有可靠地用於大多數任務及安全關鍵角色中之最高機率的堆疊中,而在不太關鍵的應用中重用其他組件。此外,I-PAT分數可用作管理供應鏈且驅動連續改良之一品質度量。
本文中應注意,系統100及其子系統110、114、306以及對應方法或程序400、410、420可由各別半導體晶粒供應商(例如,擁有一或多個半導體晶粒供應商子系統110)、半導體晶粒封裝機(例如,擁有一或多個半導體晶粒封裝機子系統114)、控制器或伺服器102之第三方操作者及/或一或多個輔助控制器或伺服器118、120之第三方操作者來操作。
另外,本文中應注意,一或多個半導體晶粒供應商子系統110、一或多個半導體晶粒封裝機子系統114、控制器或伺服器102及/或一或多個輔助控制器或伺服器118、120可被共同擁有。在一個非限制性實例中,半導體晶粒封裝機可擁有一或多個半導體晶粒封裝機子系統114及控制器或伺服器102,從而使KGD子系統306成為可(例如,經由一或多個半導體晶粒供應商子系統110)自多個半導體晶粒供應商接收資料之一本地子系統。
在另一非限制性實例中,半導體晶粒供應商可擁有一或多個半導體晶粒供應商子系統110及一或多個輔助控制器或伺服器118。在另一非限制性實例中,半導體晶粒封裝機可擁有一或多個半導體晶粒封裝機子系統114及一或多個輔助控制器或伺服器120。
因此,應理解,在整個本發明中描述之子系統或控制器或伺服器擁有之實例僅係為了闡釋性目的提供且不應被解釋為限制性。
半導體晶粒資料112及/或半導體晶粒可靠性資料116可呈一非標準化格式,使得一或多個半導體晶粒供應商子系統110及/或一或多個半導體晶粒封裝機子系統114可經組態以使用呈一非標準化資料格式之資料進行操作。例如,半導體晶粒資料112及/或半導體晶粒可靠性資料116可經格式化以搭配不同作業系統(包含但不限於Android、Apple iOS、Microsoft Windows、Apple macOS、Linux、ChromeOS、Unix、Ubuntu、需要專屬或非專屬資料格式之一專屬作業系統或類似者)使用。
控制器或伺服器102可經組態以使用呈一標準化資料格式之資料進行操作以評估半導體晶粒封裝之可靠性。例如,資料可經格式化以搭配來自上述非限制性清單之一單一作業系統(或互補作業系統)使用。系統100可經組態以將半導體晶粒資料112及/或半導體晶粒可靠性資料116自多種非標準化資料格式轉換為呈用於控制器或伺服器102之標準化資料格式之資料。
在一個非限制性實例中,一或多個半導體晶粒供應商子系統110可以一非標準化資料格式且在方法或程序400期間或之後產生半導體晶粒資料112。
例如,一或多個半導體晶粒供應商子系統110可在傳輸至控制器或伺服器102之前將半導體晶粒資料112轉換為一標準化資料格式。
另外,一或多個半導體晶粒供應商子系統110可將呈非標準化資料格式之半導體晶粒資料112傳輸至控制器或伺服器102,且控制器或伺服器102可在接收之後及在用於方法或程序410中之前將半導體晶粒資料112轉換為一標準化資料格式。
在另一非限制性實例中,一或多個半導體晶粒封裝機子系統114可使用呈一非標準化資料格式之半導體晶粒可靠性資料116。
例如,一或多個半導體晶粒封裝機子系統114可接收呈一標準化資料格式之半導體晶粒可靠性資料116,且在接收之後及在用於方法或程序420之前將半導體晶粒可靠性資料116轉換為一非標準化資料格式。
另外,控制器或伺服器102可在方法或程序410期間或之後且在傳輸至一或多個半導體晶粒封裝機子系統114之前將半導體晶粒可靠性資料116轉換為一非標準化資料格式,且一或多個半導體晶粒封裝機子系統114可接收呈非標準化資料格式之半導體晶粒可靠性資料116。
本文中應注意,用「標準化資料格式」及/或「非標準化資料格式」操作之區別不旨在限制。例如,一或多個半導體晶粒供應商子系統110及/或一或多個半導體晶粒封裝機子系統114可經組態以用標準化資料操作。藉由另一實例,控制器或伺服器102可經組態以用非標準化資料操作。藉由另一實例,一或多個半導體晶粒供應商子系統110、一或多個半導體晶粒封裝機子系統114及控制器或伺服器102可經組態以用標準化資料操作。藉由另一實例,一或多個半導體晶粒供應商子系統110、一或多個半導體晶粒封裝機子系統114及控制器或伺服器102可經組態以用非標準化資料操作。因此,應理解,本發明中之資料格式之實例僅係為了闡釋性目的提供且不應被解釋為限制性。
本文中應注意,方法或程序400、410、420不限於所提供之步驟及/或子步驟。方法或程序400、410、420可包含更多或更少之步驟及/或子步驟。方法或程序400、410、420可同時執行步驟及/或子步驟。方法或程序400、410、420可循序(包含以所提供順序或除所提供之外之一順序)執行步驟及/或子步驟。因此,上文描述不應被解釋為對本發明之範疇之一限制而僅為一繪示。
在此方面,本發明之優點包含藉由依賴於用於半導體晶粒封裝中之已知良好晶粒(KGD)之一判定而減少良率損失(且因此降低成本、減少製作停機時間或類似者)之半導體晶粒封裝機。本發明之優點亦包含實施I-PAT方法以針對跨一個或多個半導體經銷商之一個或多個半導體晶粒產生缺陷率分數或排名(例如,加權或未加權)。本發明之優點亦包含將半導體晶粒或半導體晶粒子封裝與類似可靠性風險設定檔配對。本發明之優點亦包含將半導體晶粒封裝分成不同效能及/或價格或價值類別。
本文中描述之標的物有時繪示含於其他組件內或與其他組件連接之不同組件。應理解,此等所描繪架構僅為例示性的,且事實上可實施達成相同功能性之許多其他架構。在一概念意義上,用於達成相同功能性之組件之任何配置經有效「相關聯」使得達成所要功能性。因此,在本文中經組合以達成一特定功能性之任何兩個組件可被視為彼此「相關聯」使得達成所要功能性,而不考慮架構或中間組件。同樣地,如此相關聯之任何兩個組件亦可被視為彼此「連接」或「耦合」以達成所要功能性,且能夠如此相關聯之任何兩個組件亦可被視為彼此「可耦合」以達成所要功能性。可耦合之特定實例包含但不限於可實體互動及/或實體互動之組件及/或可無線互動及/或無線互動之組件及/或可邏輯互動及/或邏輯互動之組件。
據信,藉由前述描述將理解本發明及許多其伴隨優點,且將明白,可對組件之形式、構造及配置作出各種改變而不脫離所揭示標的物或不犧牲全部其材料優點。所描述之形式僅為說明性的,且以下發明申請專利範圍意欲涵蓋且包含此等改變。此外,應理解,本發明由隨附發明申請專利範圍定義。
100:系統
102:控制器/伺服器
104:處理器
106:記憶體
108:使用者介面
110:晶粒供應商子系統
112:半導體晶粒資料
114:半導體晶粒封裝機子系統/半導體晶粒封裝子系統
116:半導體晶粒可靠性資料
118:輔助控制器/伺服器
120:輔助控制器/伺服器
200:檢測工具
202:樣本
204:度量衡工具
206:測試工具
206a:電氣測試工具
206b:應力測試工具
208:控制器
210:處理器
212:記憶體
214:使用者介面
216:半導體製作工具
300:半導體晶圓
302:半導體晶粒
304:半導體晶粒封裝
306:已知良好晶粒(KGD)子系統
308:已知良好晶粒(KGD)資料庫
310:半導體晶粒不合格品
312:高風險在線零件平均測試(I-PAT)分數臨限值
314:低風險在線零件平均測試(I-PAT)分數臨限值
316:在線零件平均測試(I-PAT)分數範圍
400:方法/程序
402:步驟
404:步驟
406:步驟
408:步驟
410:方法/程序
412:步驟
414:步驟
416:步驟
418:步驟
420:方法/程序
422:步驟
424:步驟
426:步驟
熟習此項技術者藉由參考附圖可更佳理解本發明之許多優點,其中:
圖1A係根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的一系統之一方塊圖(block diagram view);
圖1B係根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的一系統之一方塊圖;
圖2A係根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的一半導體晶粒供應商子系統或一半導體晶粒封裝機子系統之一方塊圖;
圖2B係根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的一半導體晶粒供應商子系統或一半導體晶粒封裝機子系統之一方塊圖;
圖3係根據本發明之一或多項實施例之用於評估半導體晶粒封裝之可靠性的一系統之一概念圖;
圖4A係繪示根據本發明之一或多項實施例之在用於評估半導體晶粒封裝之可靠性之一方法中執行的步驟之一流程圖;
圖4B係繪示根據本發明之一或多項實施例之在用於評估半導體晶粒封裝之可靠性之一方法中執行的步驟之一流程圖;及
圖4C係繪示根據本發明之一或多項實施例之在用於評估半導體晶粒封裝之可靠性之一方法中執行的步驟之一流程圖。
100:系統
102:控制器/伺服器
110:晶粒供應商子系統
114:半導體晶粒封裝機子系統/半導體晶粒封裝子系統
118:輔助控制器/伺服器
120:輔助控制器/伺服器
300:半導體晶圓
302:半導體晶粒
304:半導體晶粒封裝
306:已知良好晶粒(KGD)子系統
308:已知良好晶粒(KGD)資料庫
310:半導體晶粒不合格品
312:高風險在線零件平均測試(I-PAT)分數臨限值
314:低風險在線零件平均測試(I-PAT)分數臨限值
316:在線零件平均測試(I-PAT)分數範圍
Claims (35)
- 一種評估半導體晶粒封裝之可靠性之系統,其包括: 一控制器,其中該控制器包含一或多個處理器及記憶體,其中該記憶體經組態以儲存一組程式指令,其中該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器: 接收關於來自複數個半導體晶粒供應商子系統之複數個半導體晶粒之半導體晶粒資料,其中該半導體晶粒資料包含該複數個半導體晶粒之各者之一在線零件平均測試(I-PAT)分數,其中該I-PAT分數表示該對應半導體晶粒之一加權缺陷率; 用一已知良好晶粒(KGD)子系統過濾該複數個半導體晶粒之一高風險子集,其中該複數個半導體晶粒之該高風險子集包含具有等於或高於該複數個I-PAT分數臨限值之一高風險I-PAT分數臨限值之對應I-PAT分數的一或多個半導體晶粒不合格品; 用該KGD子系統基於該複數個半導體晶粒之各者之該I-PAT分數與該複數個I-PAT分數臨限值之一比較對該複數個半導體晶粒排序;及 將關於經排序之該複數個半導體晶粒之半導體晶粒可靠性資料傳輸至該複數個半導體晶粒封裝機子系統。
- 如請求項1之系統,其中基於自該複數個半導體晶粒供應商子系統之至少兩者接收之半導體晶粒資料來拒絕包含具有等於或高於該高風險I-PAT分數臨限值之對應I-PAT分數之該一或多個半導體晶粒不合格品之半導體晶粒的該子集。
- 如請求項1之系統,其中該複數個I-PAT分數臨限值包含低於該高風險I-PAT分數臨限值之一低風險I-PAT分數臨限值, 其中該一或多個處理器經組態以執行程式指令,而引起該一或多個處理器對該複數個半導體晶粒之一低風險子集排序,其中該複數個半導體晶粒之該低風險子集包含具有等於或低於該低風險I-PAT分數臨限值之對應I-PAT分數之半導體晶粒。
- 如請求項3之系統,其中基於自該複數個半導體晶粒供應商子系統之至少兩者接收之半導體晶粒資料來對包含具有等於或低於該低風險I-PAT分數臨限值之對應I-PAT分數之半導體晶粒之半導體晶粒的該低風險子集排序。
- 如請求項3之系統,其中包含具有等於或低於該低風險I-PAT分數臨限值之對應I-PAT分數之半導體晶粒之半導體晶粒的該低風險子集可用於針對以在十億分之幾(PPB)範圍內之失效率操作之一汽車、軍事、航空或醫療工業之至少一者中的市場區隔製造之一或多個半導體晶粒封裝中。
- 如請求項3之系統,其中該複數個I-PAT分數臨限值包含在該高風險I-PAT分數臨限值與該低風險I-PAT分數臨限值之間之至少一個中等風險I-PAT分數臨限值。
- 如請求項6之系統,其中該基於該至少一個中等風險I-PAT分數臨限值對該複數個半導體晶粒排序包含:基於可靠性風險設定檔對該複數個半導體晶粒之一子集分級,其中該複數個半導體晶粒之該子集之該等可靠性風險設定檔包含對應於該至少一個中等風險I-PAT分數臨限值之I-PAT分數。
- 如請求項7之系統,其中該複數個半導體晶粒之該子集之該等可靠性風險設定檔進一步包含該複數個半導體晶粒之該子集中之該對應半導體晶粒的電氣測試資料、應力測試資料或包含嵌入式電子晶片識別(ECID)之實體或電氣識別符之至少一者。
- 如請求項6之系統,其中基於自該複數個半導體晶粒供應商子系統之至少兩者接收之半導體晶粒資料來對包含具有對應於該至少一個中等風險I-PAT分數臨限值之I-PAT分數之半導體晶粒之半導體晶粒的該中等風險子集排序。
- 如請求項6之系統,其中將包含具有對應於該至少一個中等風險I-PAT分數臨限值之I-PAT分數之半導體晶粒之半導體晶粒的該經排序中等風險子集作為半導體晶粒可靠性資料傳輸至該複數個半導體晶粒封裝機之至少兩者。
- 如請求項10之系統,其中包含半導體晶粒之半導體晶粒之該中等風險子集的一第一經分級部分可用於由該複數個半導體晶粒封裝之一第一半導體晶粒封裝機針對具有一第一價格要求之一第一市場區隔製造的一或多個半導體晶粒封裝中, 其中包含半導體晶粒之半導體晶粒之該中等風險子集的一第二經分級部分可用於由該複數個半導體晶粒封裝之一第二半導體晶粒封裝機針對具有一第二價格要求之一第二市場區隔製造的一或多個半導體晶粒封裝中。
- 如請求項1之系統,其中至少一些之該複數個半導體晶粒供應商子系統使用一或多種非標準化資料格式,其中該控制器使用一標準化資料格式, 其中該一或多個處理器進一步經組態以執行程式指令,而引起該一或多個處理器: 在接收之後將該半導體晶粒資料自該一或多種非標準化資料格式轉換為該標準化資料格式。
- 如請求項1之系統,其中至少一些之該複數個半導體晶粒封裝機子系統使用一或多種非標準化資料格式,其中該控制器使用一標準化資料格式, 其中該一或多個處理器進一步經組態以執行程式指令,而引起該一或多個處理器: 在傳輸至該至少一些之該複數個半導體晶粒封裝機子系統之前,將該半導體晶粒可靠性資料自該標準化資料格式轉換為該一或多種非標準化資料格式。
- 一種評估半導體晶粒封裝之可靠性之方法,其包括: 經由一控制器接收關於來自複數個半導體晶粒供應商子系統之複數個半導體晶粒之半導體晶粒資料,其中該半導體晶粒資料包含該複數個半導體晶粒之各者之一在線零件平均測試(I-PAT)分數,其中該I-PAT分數表示該對應半導體晶粒之一加權缺陷率; 經由該控制器用一已知良好晶粒(KGD)子系統過濾該複數個半導體晶粒之一高風險子集,其中該複數個半導體晶粒之該高風險子集包含具有等於或高於該複數個I-PAT分數臨限值之一高風險I-PAT分數臨限值之對應I-PAT分數的一或多個半導體晶粒不合格品; 經由該控制器用該KGD子系統基於該複數個半導體晶粒之各者之該I-PAT分數與該複數個I-PAT分數臨限值之一比較對該複數個半導體晶粒排序;及 經由該控制器將關於經排序之該複數個半導體晶粒之半導體晶粒可靠性資料傳輸至複數個半導體晶粒封裝機子系統。
- 如請求項14之方法,其中基於自該複數個半導體晶粒供應商子系統之至少兩者接收之半導體晶粒資料來拒絕包含具有等於或高於該高風險I-PAT分數臨限值之對應I-PAT分數之該一或多個半導體晶粒不合格品之半導體晶粒的該子集。
- 如請求項14之方法,其中該複數個I-PAT分數臨限值包含低於該高風險I-PAT分數臨限值之一低風險I-PAT分數臨限值, 其中該方法進一步包括: 經由該控制器對該複數個半導體晶粒之一低風險子集排序,其中該複數個半導體晶粒之該低風險子集包含具有等於或低於該低風險I-PAT分數臨限值之對應I-PAT分數之半導體晶粒。
- 如請求項16之方法,其中基於自該複數個半導體晶粒供應商子系統之至少兩者接收之半導體晶粒資料來對包含具有等於或低於該低風險I-PAT分數臨限值之對應I-PAT分數之半導體晶粒之半導體晶粒的該低風險子集排序。
- 如請求項16之方法,其中包含具有等於或低於該低風險I-PAT分數臨限值之對應I-PAT分數之半導體晶粒之半導體晶粒的該低風險子集可用於針對以在十億分之幾(PPB)範圍內之失效率操作之汽車或航空航天工業中之市場區隔製造的一或多個半導體晶粒封裝中。
- 如請求項16之方法,其中該複數個I-PAT分數臨限值包含在該高風險I-PAT分數臨限值與該低風險I-PAT分數臨限值之間之至少一個中等風險I-PAT分數臨限值。
- 如請求項19之方法,其中該基於該至少一個中等風險I-PAT分數臨限值對該複數個半導體晶粒排序包含:基於可靠性風險設定檔對該複數個半導體晶粒之一子集分級,其中該複數個半導體晶粒之該子集之該等可靠性風險設定檔包含對應於該至少一個中等風險I-PAT分數臨限值之I-PAT分數。
- 如請求項20之方法,其中該複數個半導體晶粒之該子集之該等可靠性風險設定檔進一步包含該複數個半導體晶粒之該子集中之該對應半導體晶粒的電氣測試資料、應力測試資料或包含嵌入式電子晶片識別(ECID)之實體或電氣識別符之至少一者。
- 如請求項19之方法,其中基於自該複數個半導體晶粒供應商子系統之至少兩者接收之半導體晶粒資料來對包含具有對應於該至少一個中等風險I-PAT分數臨限值之I-PAT分數之半導體晶粒之半導體晶粒的該中等風險子集排序。
- 如請求項19之方法,其中將包含具有對應於該至少一個中等風險I-PAT分數臨限值之I-PAT分數之半導體晶粒之半導體晶粒的該經排序中等風險子集作為半導體晶粒可靠性資料傳輸至該複數個半導體晶粒封裝機之至少兩者。
- 如請求項23之方法,其中包含半導體晶粒之半導體晶粒之該中等風險子集的一第一經分級部分可用於由該複數個半導體晶粒封裝之一第一半導體晶粒封裝機針對具有一第一價格要求之一第一市場區隔製造的一或多個半導體晶粒封裝中, 其中包含半導體晶粒之半導體晶粒之該中等風險子集的一第二經分級部分可用於由該複數個半導體晶粒封裝之一第二半導體晶粒封裝機針對具有一第二價格要求之一第二市場區隔製造的一或多個半導體晶粒封裝中。
- 如請求項14之方法,其中至少一些之該複數個半導體晶粒供應商子系統使用一或多種非標準化資料格式,其中該控制器使用一標準化資料格式。
- 如請求項25之方法,其進一步包括: 在接收之後,經由該控制器將該半導體晶粒資料自該一或多種非標準化資料格式轉換為該標準化資料格式。
- 如請求項25之方法,其中該至少一些之該複數個半導體晶粒供應商子系統經組態以在由該控制器接收之前將該半導體晶粒資料自該一或多種非標準化資料格式轉換為該標準化資料格式。
- 如請求項14之方法,其中至少一些之該複數個半導體晶粒封裝機子系統使用一或多種非標準化資料格式,其中該控制器使用一標準化資料格式。
- 如請求項28之方法,其進一步包括: 在傳輸至該至少一些之該複數個半導體晶粒封裝機子系統之前,經由該控制器將該半導體晶粒可靠性資料自該標準化資料格式轉換為該一或多種非標準化資料格式。
- 如請求項28之方法,其中該至少一些之該複數個半導體晶粒封裝機子系統經組態以在由該控制器傳輸之後將該半導體晶粒可靠性資料自該標準化資料格式轉換為該一或多種非標準化資料格式。
- 如請求項14之方法,其中該複數個半導體晶粒封裝機子系統經組態以基於該半導體晶粒可靠性資料在一前饋或回饋迴路中將資料傳輸至該複數個半導體晶粒供應商子系統。
- 一種評估半導體晶粒封裝之可靠性之系統,其包括: 複數個半導體晶粒供應商子系統; 複數個半導體晶粒封裝機子系統;及 一控制器,其中該控制器包含一或多個處理器及記憶體,其中該記憶體經組態以儲存一組程式指令,其中該一或多個處理器將執行程式指令,而引起該一或多個處理器: 接收關於來自該複數個半導體晶粒供應商子系統之複數個半導體晶粒之半導體晶粒資料,其中該半導體晶粒資料包含該複數個半導體晶粒之各者之一在線零件平均測試(I-PAT)分數,其中該I-PAT分數表示該對應半導體晶粒之一加權缺陷率; 用一已知良好晶粒(KGD)子系統過濾該複數個半導體晶粒之一高風險子集,其中該複數個半導體晶粒之該高風險子集包含具有等於或高於該複數個I-PAT分數臨限值之一高風險I-PAT分數臨限值之對應I-PAT分數的一或多個半導體晶粒不合格品; 用該KGD子系統基於該複數個半導體晶粒之各者之該I-PAT分數與該複數個I-PAT分數臨限值之一比較對該複數個半導體晶粒排序;及 將關於經排序之該複數個半導體晶粒之半導體晶粒可靠性資料傳輸至該複數個半導體晶粒封裝機子系統。
- 如請求項32之系統,其中至少一些之該複數個半導體晶粒供應商子系統使用一或多種非標準化資料格式,其中該控制器使用一標準化資料格式, 其中該至少一些之該複數個半導體晶粒供應商子系統經組態以在由該控制器接收之前將該半導體晶粒資料自該一或多種非標準化資料格式轉換為該標準化資料格式。
- 如請求項32之系統,其中至少一些之該複數個半導體晶粒封裝機子系統使用一或多種非標準化資料格式,其中該控制器使用一標準化資料格式, 其中該至少一些之該複數個半導體晶粒封裝機子系統經組態以在由該控制器傳輸之後將該半導體晶粒可靠性資料自該標準化資料格式轉換為該一或多種非標準化資料格式。
- 如請求項34之系統,其中該複數個半導體晶粒封裝機子系統經組態以基於該半導體晶粒可靠性資料在一前饋或回饋迴路中將資料傳輸至該複數個半導體晶粒供應商子系統。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202163149367P | 2021-02-15 | 2021-02-15 | |
| US63/149,367 | 2021-02-15 | ||
| US17/212,877 US11656274B2 (en) | 2021-02-15 | 2021-03-25 | Systems and methods for evaluating the reliability of semiconductor die packages |
| US17/212,877 | 2021-03-25 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202246787A TW202246787A (zh) | 2022-12-01 |
| TWI888691B true TWI888691B (zh) | 2025-07-01 |
Family
ID=82800286
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111100921A TWI888691B (zh) | 2021-02-15 | 2022-01-10 | 用於評估半導體晶粒封裝之可靠性之系統及方法 |
Country Status (8)
| Country | Link |
|---|---|
| US (1) | US11656274B2 (zh) |
| EP (1) | EP4281998A4 (zh) |
| JP (1) | JP7664405B2 (zh) |
| KR (1) | KR102812585B1 (zh) |
| CN (1) | CN116686076B (zh) |
| IL (1) | IL304264A (zh) |
| TW (1) | TWI888691B (zh) |
| WO (1) | WO2022173712A1 (zh) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11754625B2 (en) * | 2020-01-30 | 2023-09-12 | Kla Corporation | System and method for identifying latent reliability defects in semiconductor devices |
| US12487282B2 (en) * | 2021-12-28 | 2025-12-02 | Advanced Micro Devices Products (China) Co., Ltd. | On-chip distribution of test data for multiple dies |
| US20240371822A1 (en) * | 2023-05-02 | 2024-11-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated circuit package and method |
| CN118380354B (zh) * | 2024-06-26 | 2024-10-29 | 南通华隆微电子股份有限公司 | 一种半导体封装绷片压力自适应调节系统 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201528473A (zh) * | 2014-01-07 | 2015-07-16 | 甯樹樑 | 晶片間無微接觸點之晶圓級晶片堆疊結構及其製造方法 |
| US20160148850A1 (en) * | 2014-11-25 | 2016-05-26 | Stream Mosaic, Inc. | Process control techniques for semiconductor manufacturing processes |
| TW201734949A (zh) * | 2016-01-15 | 2017-10-01 | 克萊譚克公司 | 使用具有晶圓影像資料之設計資料改良半導體晶圓檢測器之缺陷敏感度 |
| WO2017171863A1 (en) * | 2016-04-01 | 2017-10-05 | Intel Corporation | Techniques for die stacking and associated configurations |
| WO2018175214A1 (en) * | 2017-03-23 | 2018-09-27 | Kla-Tencor Corporation | Methods and systems for inline parts average testing and latent reliability defect detection |
| CN109830447A (zh) * | 2019-01-17 | 2019-05-31 | 深圳赛意法微电子有限公司 | 半导体晶圆芯片分选方法、半导体产品的封装方法及系统 |
| US20190295908A1 (en) * | 2018-03-20 | 2019-09-26 | Kla-Tencor Corporation | Targeted Recall of Semiconductor Devices Based on Manufacturing Data |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7485548B2 (en) * | 2006-03-10 | 2009-02-03 | Micron Technology, Inc. | Die loss estimation using universal in-line metric (UILM) |
| JP2009147015A (ja) * | 2007-12-12 | 2009-07-02 | Hitachi Ulsi Systems Co Ltd | 半導体装置の検査方法、検査システム及び製造方法 |
| JP2009302246A (ja) * | 2008-06-12 | 2009-12-24 | Fujitsu Microelectronics Ltd | 半導体装置の選別方法 |
| US20140303912A1 (en) * | 2013-04-07 | 2014-10-09 | Kla-Tencor Corporation | System and method for the automatic determination of critical parametric electrical test parameters for inline yield monitoring |
| JP6166120B2 (ja) * | 2013-08-01 | 2017-07-19 | ラピスセミコンダクタ株式会社 | データ処理装置、測定装置、選別装置、データ処理方法およびプログラム |
| US9653184B2 (en) | 2014-06-16 | 2017-05-16 | Sandisk Technologies Llc | Non-volatile memory module with physical-to-physical address remapping |
| US10726038B2 (en) * | 2017-05-24 | 2020-07-28 | MphasiS Limited | System and method for optimizing aggregation and analysis of data across multiple data sources |
| US10585049B2 (en) * | 2018-03-10 | 2020-03-10 | Kla-Tencor Corporation | Process-induced excursion characterization |
| CN110596566B (zh) * | 2018-06-12 | 2022-03-04 | 北京华峰测控技术股份有限公司 | 一种用于ate系统的dpat测试方法 |
| KR101991757B1 (ko) | 2019-04-10 | 2019-09-30 | (주)에이피텍 | 웨이퍼 레벨 패키징을 수행하는 자동화 시스템 |
| US11293970B2 (en) | 2020-01-12 | 2022-04-05 | Kla Corporation | Advanced in-line part average testing |
| US11754625B2 (en) | 2020-01-30 | 2023-09-12 | Kla Corporation | System and method for identifying latent reliability defects in semiconductor devices |
-
2021
- 2021-03-25 US US17/212,877 patent/US11656274B2/en active Active
-
2022
- 2022-01-10 TW TW111100921A patent/TWI888691B/zh active
- 2022-02-08 CN CN202280008416.0A patent/CN116686076B/zh active Active
- 2022-02-08 EP EP22753191.0A patent/EP4281998A4/en active Pending
- 2022-02-08 WO PCT/US2022/015561 patent/WO2022173712A1/en not_active Ceased
- 2022-02-08 JP JP2023546059A patent/JP7664405B2/ja active Active
- 2022-02-08 KR KR1020237031120A patent/KR102812585B1/ko active Active
-
2023
- 2023-07-05 IL IL304264A patent/IL304264A/en unknown
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201528473A (zh) * | 2014-01-07 | 2015-07-16 | 甯樹樑 | 晶片間無微接觸點之晶圓級晶片堆疊結構及其製造方法 |
| US20160148850A1 (en) * | 2014-11-25 | 2016-05-26 | Stream Mosaic, Inc. | Process control techniques for semiconductor manufacturing processes |
| TW201734949A (zh) * | 2016-01-15 | 2017-10-01 | 克萊譚克公司 | 使用具有晶圓影像資料之設計資料改良半導體晶圓檢測器之缺陷敏感度 |
| WO2017171863A1 (en) * | 2016-04-01 | 2017-10-05 | Intel Corporation | Techniques for die stacking and associated configurations |
| WO2018175214A1 (en) * | 2017-03-23 | 2018-09-27 | Kla-Tencor Corporation | Methods and systems for inline parts average testing and latent reliability defect detection |
| US20190295908A1 (en) * | 2018-03-20 | 2019-09-26 | Kla-Tencor Corporation | Targeted Recall of Semiconductor Devices Based on Manufacturing Data |
| CN109830447A (zh) * | 2019-01-17 | 2019-05-31 | 深圳赛意法微电子有限公司 | 半导体晶圆芯片分选方法、半导体产品的封装方法及系统 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP4281998A1 (en) | 2023-11-29 |
| WO2022173712A1 (en) | 2022-08-18 |
| KR102812585B1 (ko) | 2025-05-26 |
| EP4281998A4 (en) | 2025-01-01 |
| TW202246787A (zh) | 2022-12-01 |
| KR20230145420A (ko) | 2023-10-17 |
| US11656274B2 (en) | 2023-05-23 |
| CN116686076B (zh) | 2024-12-24 |
| US20220260632A1 (en) | 2022-08-18 |
| JP7664405B2 (ja) | 2025-04-17 |
| CN116686076A (zh) | 2023-09-01 |
| IL304264A (en) | 2023-09-01 |
| JP2024509684A (ja) | 2024-03-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI888691B (zh) | 用於評估半導體晶粒封裝之可靠性之系統及方法 | |
| KR102861299B1 (ko) | 반도체 신뢰성 불량의 z-pat 결함 유도 통계적 이상치 검출을 위한 시스템 및 방법 | |
| KR102891794B1 (ko) | 반도체 디바이스들에서 잠재적 신뢰성 결함들을 식별하기 위한 시스템 및 방법 | |
| JP7637791B2 (ja) | インライン欠陥部分平均試験を使用する適応的半導体試験のためのシステムおよび方法 | |
| KR102849770B1 (ko) | 반도체 결함 유도 번인 및 시스템 레벨 테스트들을 위한 시스템들 및 방법들 | |
| CN116583936B (zh) | 用于自动识别半导体装置中基于缺陷的测试覆盖间隙的系统及方法 |