TWI882059B - 攝像元件、攝像裝置及測距裝置 - Google Patents
攝像元件、攝像裝置及測距裝置 Download PDFInfo
- Publication number
- TWI882059B TWI882059B TW110100720A TW110100720A TWI882059B TW I882059 B TWI882059 B TW I882059B TW 110100720 A TW110100720 A TW 110100720A TW 110100720 A TW110100720 A TW 110100720A TW I882059 B TWI882059 B TW I882059B
- Authority
- TW
- Taiwan
- Prior art keywords
- unit
- charge storage
- aforementioned
- pixel
- photoelectric conversion
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/766—Addressed sensors, e.g. MOS or CMOS sensors comprising control or output lines used for a plurality of functions, e.g. for pixel output, driving, reset or power
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/88—Lidar systems specially adapted for specific applications
- G01S17/89—Lidar systems specially adapted for specific applications for mapping or imaging
- G01S17/894—3D imaging with simultaneous measurement of time-of-flight at a 2D array of receiver pixels, e.g. time-of-flight cameras or flash lidar
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/481—Constructional features, e.g. arrangements of optical elements
- G01S7/4816—Constructional features, e.g. arrangements of optical elements of receivers alone
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/483—Details of pulse systems
- G01S7/486—Receivers
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/491—Details of non-pulse systems
- G01S7/4912—Receivers
- G01S7/4913—Circuits for detection, sampling, integration or read-out
- G01S7/4914—Circuits for detection, sampling, integration or read-out of detector arrays, e.g. charge-transfer gates
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/491—Details of non-pulse systems
- G01S7/4912—Receivers
- G01S7/4915—Time delay measurement, e.g. operational details for pixel components; Phase measurement
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/50—Control of the SSIS exposure
- H04N25/57—Control of the dynamic range
- H04N25/59—Control of the dynamic range by controlling the amount of charge storable in the pixel, e.g. modification of the charge conversion ratio of the floating node capacitance
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/65—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to reset noise, e.g. KTC noise related to CMOS structures by techniques other than CDS
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/703—SSIS architectures incorporating pixels for producing signals other than image signals
- H04N25/705—Pixels for depth measurement, e.g. RGBZ
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/771—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising storage means other than floating diffusion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/772—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/79—Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/10—Integrated devices
- H10F39/12—Image sensors
- H10F39/18—Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/10—Integrated devices
- H10F39/12—Image sensors
- H10F39/18—Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
- H10F39/186—Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors having arrangements for blooming suppression
- H10F39/1865—Overflow drain structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/802—Geometry or disposition of elements in pixels, e.g. address-lines or gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/803—Pixels having integrated switching, control, storage or amplification elements
- H10F39/8033—Photosensitive area
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/803—Pixels having integrated switching, control, storage or amplification elements
- H10F39/8037—Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/811—Interconnections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Electromagnetism (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
本技術係關於一種可進行降低雜訊之攝影的攝像元件、攝像裝置及測距裝置。
本發明之攝像元件具備:光電轉換部,其進行光電轉換;電荷蓄積部,其蓄積藉由光電轉換部而獲得之電荷;傳送部,其自光電轉換部朝電荷蓄積部傳送電荷;重置部,其將電荷蓄積部重置;重置電壓控制部,其進行對重置部施加之電壓之控制;及附加控制部,其控制向電荷蓄積部之電容附加;且電荷蓄積部包含複數個區域。本技術可應用於例如拍攝圖像之攝像裝置、及進行測距之測距裝置。
Description
本技術係關於一種攝像元件、攝像裝置及測距裝置,例如關於一種降低雜訊之攝像元件、攝像裝置及測距裝置。
先前,於數位靜態相機及數位視訊攝影機等之具備攝像功能之電子機器中使用例如CCD(Charge Coupled Device,電荷耦合裝置)或CMOS(Complementary Metal Oxide Semiconductor,互補式金屬氧化物半導體)圖像感測器等之攝像元件。
攝像元件具有將進行光電轉換之PD(photodiode:光電二極體)與複數個電晶體組合而成之像素,並基於自平面地配置之複數個像素輸出之像素信號而構建圖像。又,自像素輸出之像素信號例如由就像素之每一行配置之複數個AD(Analog to Digital,類比轉數位)轉換器並列地予以AD轉換而輸出。
於專利文獻1中,作為用於實施消除包含每一像素之kTC雜訊之方法,曾提案於曝光開始之前後實施2次讀出。於該提案中,首先,於曝光開始前施加重置,對於所有有效像素取得每一像素之重置信號,並將其作為數位資料而保存於記憶體等。自於曝光完成後取得之蓄積信號,減去其等,並實施CDS。
[先前技術文獻]
[專利文獻]
[專利文獻1]日本特開2004-140149號公報
[發明所欲解決之問題]
於攝像元件中,期望kTC雜訊等雜訊之進一步降低。
本技術係鑒於如上述之狀況而完成者,且係可降低雜訊者。
[解決問題之技術手段]
本發明之一態樣之第1攝像元件具備:光電轉換部,其進行光電轉換;電荷蓄積部,其蓄積藉由前述光電轉換部而獲得之電荷;傳送部,其自前述光電轉換部朝前述電荷蓄積部傳送電荷;重置部,其將前述電荷蓄積部重置;重置電壓控制部,其進行對前述重置部施加之電壓之控制;及附加控制部,其控制向前述電荷蓄積部之電容附加;且前述電荷蓄積部包含複數個區域。
本發明之一態樣之第2攝像元件具備:光電轉換部,其進行光電轉換;複數個電荷蓄積部,其等蓄積藉由前述光電轉換部而獲得之電荷;複數個傳送部,其等自前述光電轉換部朝前述複數個電荷蓄積部各者傳送電荷;複數個重置部,其等將前述複數個電荷蓄積部各者重置;複數個重置電壓控制部,其等進行對前述複數個重置部分別施加之電壓之控制;及複數個附加控制部,其等分別控制向前述複數個電荷蓄積部之電容附加;且前述複數個電荷蓄積部之各個電荷蓄積部包含複數個區域。
本發明之一態樣之攝像裝置具備:攝像元件、及對來自前述攝像元件之信號進行處理之處理部,且該攝像元件具備:光電轉換部,其進行光電轉換;電荷蓄積部,其蓄積藉由前述光電轉換部而獲得之電荷;傳送部,其自前述光電轉換部朝前述電荷蓄積部傳送電荷;重置部,其將前述電荷蓄積部重置;重置電壓控制部,其進行對前述重置部施加之電壓之控制;及附加控制部,其控制向前述電荷蓄積部之電容附加;且前述電荷蓄積部包含複數個區域。
本發明之一態樣之測距裝置具備:發光部,其發出照射光;及受光元件,其接收由物體反射來自前述發光部之光的反射光;且前述受光元件具備:光電轉換部,其進行光電轉換;複數個電荷蓄積部,其等蓄積藉由前述光電轉換部而獲得之電荷;複數個傳送部,其等自前述光電轉換部朝前述複數個電荷蓄積部各者傳送電荷;複數個重置部,其等將前述複數個電荷蓄積部各者重置;複數個重置電壓控制部,其等進行分別對前述複數個重置部施加之電壓之控制;及複數個附加控制部,其等分別控制向前述複數個電荷蓄積部之電容附加;前述複數個電荷蓄積部各自之電荷蓄積部包含複數個區域。
於本發明之一態樣之第1攝像元件中,具備:光電轉換部,其進行光電轉換;電荷蓄積部,其蓄積藉由光電轉換部而獲得之電荷;傳送部,其自光電轉換部朝電荷蓄積部傳送電荷;重置部,其將電荷蓄積部重置;重置電壓控制部,其進行對重置部施加之電壓之控制;及附加控制部,其控制向電荷蓄積部之電容附加。且,電荷蓄積部包含複數個區域。
於本發明之一態樣之第2攝像元件中,具備:光電轉換部,其進行光電轉換;複數個電荷蓄積部,其等蓄積藉由光電轉換部而獲得之電荷;複數個傳送部,其等自光電轉換部朝複數個電荷蓄積部各者傳送電荷;複數個重置部,其等將複數個電荷蓄積部各者重置;複數個重置電壓控制部,其等進行對複數個重置部分別施加之電壓之控制;及複數個附加控制部,其等分別控制向複數個電荷蓄積部之電容附加。複數個電荷蓄積部之各個電荷蓄積部包含複數個區域。
於本發明之一態樣之攝像裝置中,設為具備前述第1攝像元件之構成。
於本發明之一態樣之測距裝置中,設為具備前述第2攝像元件之構成。
此外,攝像裝置與測距裝置可為獨立之裝置,亦可為構成1個裝置之內部區塊。
以下,針對用於實施本技術之形態(以下稱為實施形態)進行說明。
<攝像裝置之構成>
圖1係顯示本技術之一實施形態之攝像裝置10之功能之構成例的方塊圖。
攝像裝置10係例如CMOS(Complementary Metal Oxide Semiconductor,互補式金屬氧化物半導體)影像感測器等之所謂之全域快門式背面照射型影像感測器。攝像裝置10藉由接收來自被攝體之光並進行光電轉換,產生圖像信號,而拍攝圖像。
所謂全域快門式係原則上進行所有像素同時開始曝光且所有像素同時結束曝光之全域曝光之方式。此處,所謂所有像素係意指出現於圖像中之部分像素之全部,虛設像素等除外。又,若時間差或圖像之失真充分小至不會成為問題之程度,則一面以複數列(例如數十列)單位進行全域曝光而非所有像素同時地進行,一面移動進行全域曝光之區域的方式亦包含於全域快門方式。又,並非出現於圖像中之部分像素之全部而是對於特定區域之像素進行全域曝光之方式亦包含於全域快門方式。
所謂背面照射型影像感測器係意指接收來自被攝體之光並轉換為電信號之光電二極體等之光電轉換部設置於供來自被攝體之光入射之受光面、與設置有使各像素驅動之電晶體等之配線之配線層之間之構成之影像感測器。
攝像裝置10例如具備像素陣列部21、垂直驅動部22、行信號處理部23、資料儲存部29、水平驅動部24、系統控制部25、及信號處理部28。
於攝像裝置10中,於半導體基板11(後述)上形成像素陣列部21。垂直驅動部22、行信號處理部23、資料儲存部29、水平驅動部24、系統控制部25、及信號處理部28等周邊電路例如形成於與像素陣列部21相同之半導體基板11上。
像素陣列部21具有複數個像素20,該等像素20包含產生並蓄積與自被攝體入射之光之量相應之電荷之光電轉換部(後述)。像素20如圖1所示般於橫向方向(列方向)及縱向方向(行方向)各者排列。於像素陣列部21中,就包含在列方向排列為一行之像素20之每一像素列,沿列方向配線有像素驅動線26,就包含在行方向排列為一行之像素20之每一像素行,沿行方向配線有垂直信號線(VSL)28。
垂直驅動部22包含移位暫存器及位址解碼器等。垂直驅動部22藉由經由複數條像素驅動線26對複數個像素20分別供給信號等,而使像素陣列部21之複數個感測器像素20之全部同時驅動,或以像素列單位驅動。
垂直驅動部22具有例如讀出掃描系統及排除掃描系統之2個掃描系統。讀出掃描系統為了自單位像素讀出信號,而以列單位依序選擇掃描像素陣列部21之單位像素。排除掃描系統對於由讀出掃描系統進行讀出掃描之讀出列,較該讀出掃描提前快門速度之時間份額進行排除掃描。
藉由該排除掃描系統之排除掃描而自讀出列之單位像素之光電轉換部51(後述)排除不必要之電荷。將其稱為重置。而且,藉由以該排除掃描系統進行之不必要電荷之排除、亦即重置,而進行所謂之電子快門動作。此處,所謂電子快門動作係意指捨棄光電轉換部51之光電荷而重新開始曝光、亦即重新開始光電荷之蓄積之動作。
藉由以讀出掃描系統進行之讀出動作而讀出之信號與在緊接其前之讀出動作或電子快門動作以後入射之光量對應。從由緊接在前之讀出動作進行之讀出時序或由電子快門動作進行之排除時序至由此次之讀出動作進行之讀出時序之期間成為單位像素中之光電荷之蓄積時間、亦即曝光時間。
從由垂直驅動部22選擇掃描之像素列之各單位像素輸出之信號經由垂直信號線27各者供給至行信號處理部23。行信號處理部23就像素陣列部21之每一像素行對自選擇列之各單位像素經由VSL 27輸出之信號進行特定之信號處理,且暫時保持信號處理後之像素信號。
具體而言,行信號處理部23包含例如移位暫存器及位址解碼器等,進行雜訊去除處理、相關雙取樣處理、類比像素信號之A/D(Analog/Digital,類比/數位)轉換A/D轉換處理等,而產生數位像素信號。行信號處理部23將產生之像素信號供給至信號處理部28。
水平驅動部24係由移位暫存器及位址解碼器等構成,形成為依序選擇與行信號處理部23之像素行對應之單位電路。形成為藉由以該水平驅動部24進行之選擇掃描,而將在行信號處理部23中就每一單位電路被予以信號處理之像素信號依序輸出至信號處理部28。
系統控制部25包含產生各種時序信號之時序產生器等。系統控制部25基於由時序產生器產生之時序信號進行垂直驅動部22、行信號處理部23、及水平驅動部24之驅動控制。
信號處理部28一面根據需要將資料暫時儲存於資料儲存部29,一面對自行信號處理部23供給之像素信號進行運算處理等之信號處理,且輸出包含各像素信號之圖像信號。
資料儲存部29形成為在利用信號處理部28之信號處理時暫時儲存該信號處理所需之資料。
<像素之電路構成例>
其次,參照圖2,針對設置於圖1之像素陣列部21之像素20之電路構成例進行說明。圖2顯示設置於像素陣列部21之複數個像素20中任意1個像素20之電路構成例。圖2所示之像素20係第1實施形態之像素20,為了與其他之實施形態之像素加以區別,而記述為像素20a。
於圖2所示之例中,像素20a實現FD型全域快門。於圖2之例中,像素陣列部21之像素20a例如包含:光電轉換部(PD)51、電荷傳送部(TG)52、作為電荷保持部及電荷電壓轉換部之浮動擴散部(FD)53、重置電晶體(RST)54、回饋啟用電晶體(FBEN)55、排出電晶體(OFG)56、放大電晶體(AMP)57、選擇電晶體(SEL)58、轉換效率切換用電晶體(FDG)59、及附加電容部60等。
又,於該例中,TG 52、FD 53、RST 54、FBEN 55、OFG 56、AMP 57、及SEL 58均為N型MOS電晶體。對該等TG 52、FD 53、RST 54、FBEN 55、OFG 56、AMP 57、及SEL 58之各閘極電極,分別供給驅動信號。各驅動信號係高位準之狀態成為有效狀態、亦即導通狀態,低位準之狀態成為非有效狀態、亦即關斷狀態之脈衝信號。此外,以下,針對將驅動信號設為有效狀態亦稱為將驅動信號設為導通,針對將驅動信號設為非有效狀態亦稱為將驅動信號設為關斷。
PD 51係包含例如PN接面之光電二極體之光電轉換元件,作為接收來自被攝體之光,並藉由光電轉換,產生並蓄積與該受光量相應之電荷之光電轉換部發揮功能。
TG 52連接於PD 51與FD 53之間,作為相應於施加於TG 52之閘極電極之驅動信號,將蓄積於PD 51之電荷傳送至FD 53之傳送部發揮功能。
FD 53為了實現全域快門功能,而作為暫時保持蓄積於PD 51之電荷之電荷保持部發揮功能。又,FD 53亦為將經由TG 52自PD 51傳送而來之電荷轉換為電信號(例如電壓信號)並輸出之浮動擴散區域。於FD 53連接有RST 54,且經由AMP 57及SEL 58連接有VSL 28。
進而,於FD 53,經由FDG 59,亦連接有作為將電荷轉換為電信號、例如電壓信號之浮動擴散區域(FD)之附加電容部60。此外,附加電容部60雖然為浮動擴散區域(FD),但由於與FD 53相同地成為利用電容之動作,故設為利用電容器之電路記號而表現者。
FDG 59藉由相應於驅動信號FDG被導通、關斷,而FD 53與附加電容部60將連接狀態切換為經電性連接之狀態或經電性切離之狀態之任一狀態。FDG 59作為控制附加電容部60之附加之附加控制部發揮功能。
對構成FDG 59之閘極電極,供給驅動信號FDG,當該驅動信號FDG導通時,FDG 59之正下方之電勢變深,FD 53與附加電容部60被電性連接。
相對於此,當驅動信號FDG關斷時,FDG 59之正下方之電勢變淺,FD 53與附加電容部60被電性切離。因此,藉由將驅動信號FDG導通、關斷,而可對FD 53附加電容,使像素之感度變化。具體而言,若將所蓄積之電荷之變化量設為ΔQ,將此時之電壓之變化設為ΔV,將電容值設為C,則ΔV=ΔQ/C之關係成立。
當前,若將FD 53之電容值設為CFD,將附加電容部60之電容值設為CFD2,則於驅動信號FDG導通之狀態下,進行信號位準之讀出之像素之區域之電容值C為CFD+CFD2。相對於此,由於若驅動信號FDG關斷,則電容值C變化為CFD,故電壓對於電荷之變化量之感度(電壓之變化量:FD轉換效率)提高。
如此,於像素20a中,藉由使驅動信號FDG導通、關斷,而適宜地變更像素之感度。例如,由於當驅動信號FDG導通時,附加電容部60電性連接於FD 53,故自PD 61朝FD 53傳送而來之電荷之一部分不僅蓄積於FD 53,而且蓄積於附加電容部60。
RST 54具有:連接於FBEN 55之汲極、及連接於FD 53之源極。RST 54作為相應於施加於該閘極電極之驅動信號,將FD 53初始化、亦即重置之重置部發揮功能。此外,如圖2所示,RST 54之汲極於與接地之間形成寄生電容C_ST,於與AMP 57之閘極電極之間形成寄生電容C_FB。
FBEN 55作為進行施加於RST 54之重置電壓之控制之重置電壓控制部發揮功能。
OFG 56具有:連接於電源VDD之汲極、及連接於PD 51之源極。PD 51之陰極對於OFG 56之源極及TG 52之源極共通地連接。OFG 56相應於施加於該閘極電極之驅動信號,將PD 51初始化、亦即重置。所謂將PD 51重置係意指將PD 51空乏化。
AMP 57具有:連接於FD 53之閘極電極、及連接於電源VDD之汲極,成為讀出藉由利用PD 51之光電轉換而獲得之電荷之源極隨耦器電路之輸入部。亦即,AMP 57藉由其源極經由SEL 58連接於VSL 28,而與連接於VSL 28之一端之定電流源一起構成源極隨耦器電路。
SEL 58連接於AMP 57之源極與VSL 28之間,對SEL 58之閘極電極供給選擇信號。SEL 58當該選擇信號導通時成為導通狀態,供SEL 58設置之像素20a成為選擇狀態。若像素20a成為選擇狀態,則自AMP 57輸出之像素信號經由VSL 28由行信號處理部23讀出。
又,於像素陣列部21中,複數個像素驅動線26例如就每一像素列配線。而且,自垂直驅動部22經由複數個像素驅動線26,對所選擇之像素20a供給各驅動信號。
此外,圖2所示之像素電路係可用於像素陣列部21之像素電路之一例,亦可利用他構成之像素電路。
<像素之平面構成例>
圖3係顯示第1實施形態之像素20a之構成之俯視圖。於圖3、及以下之說明中,將圖中左右方向設為X軸方向,將圖中上下方向設為Y軸方向。又,假設圖3之X方向對應於圖2之列方向(水平方向),Y方向對應於圖2之行方向(垂直方向),而繼續說明。
如圖3所示,與矩形之像素20a之中央部之區域設置有PD 51。於PD 51之圖中左上側設置有TG 52。TG 52係傳送電晶體52之閘極部分。
於TG 52之上側設置有FD 53-1。FD 53包含FD 53-1與FD 53-2之2個區域,FD 53-1與FD 53-2構成為以下層之配線層(未圖示)連接,而作為1個FD 53發揮功能。又,可構成為將形成於同一像素20a內之FD 53-1與FD 53-2連接,亦可如參照圖4所說明般,構成為將形成於不同像素20a之FD 53-1與FD 53-2連接。
FD 53-1與FD 53-2之2個區域係形成於形成有PD 51之基板(例如矽基板)內之區域。於以下之說明中,如無特別異議,所謂區域表示形成有PD 51之基板內之區域。
FD 53包含形成於基板內之不同區域之FD 53-1及FD 53-2。換言之,FD 53係藉由利用配線將在基板內分散地設置之複數個區域連接而形成。於以下之說明中,所謂不同之區域係表示基板內之複數個區域、或於基板內分散地設置之區域。
FD 53-2形成於與FDG 59相接之位置。於圖3中,於PD 51之圖中右側設置FDG 59,於FDG 59之上側形成有FD 53-2。又,於FDG 59之圖中下側,形成有附加電容部(FDext)60。FD 53由於由FD 53-1與FD 53-2之2區域形成,故可增大FD 53本身之電容。又,藉由設置FDG 59及附加電容部60,而可進一步增大FD 53之電容。
於PD 51之圖中右上側形成有RST 54。於RST 54之圖中左側形成有FBEN 55。將來自FD 53之信號量放大之AMP 55(之閘極)形成於PD 51之圖中左下側。又,於AMP 55之圖中右側形成有SEL 58。
在SEL 58之圖中右側且於像素20a之圖中右下側,設置有井接點61。於PD 51之圖中左側設置有OFG 56。
圖3及以下所示之配置為一例,並非係表示限定之記載。又,於圖3及以下所示之例中,顯示設置有OFG 56之構成,但亦可設為無OFG 56之構成。
圖3所示之配置為適於如圖4所示般將配置於鄰接之像素20a之FD 53-1與FD 53-2連接之構成之情形之配置,於如將同一像素20a內之FD 53-1與FD 53-2連接之情形等下,作為其他之配置,可設為更適切之配置。
參照圖4。圖4顯示配置於像素陣列部21之2×2之4像素20a。將圖中左上之像素設為像素20a-1,將圖中右上之像素設為像素20a-2,將圖中右下之像素設為像素20a-3,將圖中左下之像素設為像素20a-4。於圖4中,對說明所需之部位賦予符號,且適宜地省略符號。
形成於像素20a-4之FD 53-2-4、與形成於像素20a-3之FD 53-1-3藉由配線65而連接。配線65形成於配線層(未圖示),該配線層積層於形成有PD 51之層。
像素20a-4與像素20a-3為在橫向方向鄰接之像素20a,形成為將形成於鄰接之像素20a之一像素20a之FD 53-1與形成於另一像素20a之像素20a之FD 53-2連接,而作為1個FD 53發揮功能。
又,從由FD 53-2-4與FD 53-1-3構成之FD 53進行讀出之AMP 57設為形成於像素20a-2之AMP 57-2。形成於像素20a-3之FD 53-1-3與像素20a-2之AMP 57-2藉由配線66而連接。
該情形下,來自形成於像素20a-3之PD 51-3之信號由形成於同像素20a-3內之TG 52-3讀出,並被傳送至同像素20a-3內之FD 53-1-3。FD 53-1-3由於與形成於鄰接之像素20a-4之FD 53-2-4藉由配線65而連接,故來自PD 51-3之信號被傳送至由FD 53-1-3與FD 53-2-4構成之FD 53。
又,當連接於FD 53-2-4之FDG 59-4設為導通時,成為FD 53-2-4與附加電容60-4經連接之狀態,成為由FD 53-1-3、FD 53-2-4、及附加電容60-4形成FD 53之狀態。
設為傳送至由FD 53-2-4與FD 53-1-3構成之FD 53之電荷(信號)由形成於在像素20a-3之上側配置之像素20a-2之AMP 57-2讀出並放大之構成。又,由AMP 57-2放大之信號經由形成於形成有AMP 57-2之像素20a-2內之SEL 58-2,輸出至圖4中未圖示之VSL 27。
藉由將FD 53分散為FD 53-1與FD 53-2而設置,而可將FD 53本身之電容、換言之用作FD之區域形成為較大之區域。又,藉由將FD 53分散為FD 53-1與FD 53-2,而可增加FD 53之配置之位置(形成之區域)之自由度,例如可設為如圖4所示般將配置於鄰接之2個像素20a之FD 53-1與FD 53-2連接之構成。
又,即便增大FD 53之電容,但藉由增加FD 53之配置之位置(形成之區域)之自由度,而亦可確保配置FBEN 55之區域。藉由設置FBEN 55,而可使雜訊降低。
如此,根據本實施形態,可增大FD之電容,且降低雜訊。
<關於應用於進行測距之攝像裝置之情形>
如上述之像素20a般,針對將具備具有電容較大之FD、且具有降低雜訊之功能(FBEN 55)之構成之像素,應用於進行測距之攝像裝置之情形,以下加以說明。首先,針對進行測距之攝像裝置,加以說明。
本技術可應用於構成藉由例如間接TOF方式進行測距之測距系統之受光元件、及具有如此之受光元件之攝像裝置等。
例如測距系統可應用於:搭載於車輛,且測定與位於車外之對象物相隔之距離之車載用之系統;或測定與使用者之手等之對象物相隔之距離,並基於該測定結果,辨識使用者之手勢之手勢辨識用之系統等。該情形下,手勢辨識之結果例如可用於汽車導航系統之操作等。
<測距裝置之構成例>
圖5顯示應用本技術之測距裝置之一實施形態之構成例。
測距裝置210具備:透鏡211、受光部212、信號處理部213、發光部214、及發光控制部215。信號處理部213具備模式切換部221及距離圖像產生部222。圖5之測距裝置210對物體照射光,接收該光(照射光)由物體反射之光(反射光),而測定與物體相隔之距離。
測距裝置210之發光系統包含發光部214及發光控制部215。於發光系統中,發光控制部215依照來自信號處理部213之控制,藉由發光部214照射紅外光(IR)。可設為於透鏡211與受光部212之間設置IR帶式濾波器,發光部214發出與IR帶通濾波器之透過波長範圍對應之紅外光之構成。
發光部214可配置於測距裝置210之殼體內,亦可配置於測距裝置210之殼體外部。發光控制部215使發光部214以特定之模式發光。該模式構成為由模式切換部221設定,且以特定之時序切換。
可設置模式切換部221,例如,構成為以不與其他之測距裝置210之模式重疊之方式切換發光模式。又,亦可設為不設置如此之模式切換部221之構成。
信號處理部213例如作為基於自受光部212供給之圖像信號,算出測距裝置210至物體之距離之算出部發揮功能。於將所算出之距離作為圖像輸出之情形下,信號處理部213之距離圖像產生部222產生並輸出就每一像素表示與物體相隔之距離之距離圖像。
<攝像元件之構成>
圖6係顯示受光部212之構成例之方塊圖。受光部212可設為CMOS(Complementary Metal Oxide Semiconductor,互補式金屬氧化物半導體)影像感測器。
受光部212包含像素陣列部241、垂直驅動部242、行處理部243、水平驅動部244、及系統控制部245而構成。像素陣列部241、垂直驅動部242、行處理部243、水平驅動部244、及系統控制部245設置於未圖示之半導體基板(晶片)上。
於像素陣列部241矩陣狀地二維配置有單位像素(例如圖7之像素250),該單位像素具有產生與入射光量相應之電荷量之光電荷並蓄積於內部之光電轉換元件。
於像素陣列部241中,進而對於矩陣狀之像素排列就每一列沿圖之左右方向(像素列之像素之排列方向)設置有像素驅動線246,就每一行沿圖之上下方向(像素行之像素之排列方向)設置有垂直信號線247。像素驅動線246之一端連接於與垂直驅動部242之各列對應之輸出端。
垂直驅動部242由移位暫存器及位址解碼器等構成,係將像素陣列部241之各像素以所有像素同時或以列單位等進行驅動之像素驅動部。從由垂直驅動部242選擇掃描之像素列之各單位像素輸出之像素信號經由垂直信號線247各者被供給至行處理部243。行處理部243就像素陣列部241之每一像素行,對自選擇列之各單位像素經由垂直信號線247輸出之像素信號進行特定之信號處理,且暫時保持信號處理後之像素信號
具體而言,行處理部243作為信號處理至少進行雜訊去除處理、例如CDS(Correlated Double Sampling;相關雙取樣)處理。藉由該行處理部243之相關雙取樣,而去除重置雜訊或放大電晶體之臨限值偏差等像素固有之固定模式雜訊。此外,亦可使行處理部243,除雜訊除去處理以外,還具有例如AD(類比數位)轉換功能,並以數位信號輸出信號位準。
水平驅動部244係由移位暫存器及位址解碼器等構成,依次選擇與行處理部243之像素行對應之單位電路。藉由以該水平驅動部244進行之選擇掃描,而由行處理部243進行完信號處理之像素信號依次被輸出至信號處理部248。
系統控制部245係由產生各種時序信號之時序產生器等構成,基於由時序產生器產生之各種時序信號,進行垂直驅動部242、行處理部243、及水平驅動部244等之驅動控制。
於像素陣列部241中,對於矩陣狀之像素排列,就每一像素列沿列方向配線有像素驅動線246,就各像素行沿行方向配線有2條垂直信號線247。例如,像素驅動線246傳送用於進行自像素讀出信號時之驅動之驅動信號。此外,於圖6中,針對像素驅動線246,顯示為1條配線,但並不限定於1條。像素驅動線246之一端連接於與垂直驅動部242之各列對應之輸出端。
<單位像素之構造>
其次,針對在像素陣列部241矩陣狀配置之像素250之具體的構造進行說明。
像素250具備作為光電轉換元件之光電二極體261(以下記述為PD 261),且構成為將PD 261產生之電荷分配至分接頭251A及分接頭251B。而且,將PD 261產生之電荷中分配至分接頭251A之電荷自垂直信號線247A讀出,作為檢測信號SIG1輸出。又,將分配至分接頭251B之電荷自垂直信號線247B讀出,作為檢測信號SIG2輸出。
像素250之基本的構成設為如將2像素份之圖2所示之像素20a加以組合之構成。分接頭251A與分接頭251B各自具有與像素20a大致同樣之構成。
分接頭251A包含:傳送電晶體252A、FD 253A、重置電晶體254A、回饋啟用電晶體(FBEN)255A、排出電晶體(OFG)256、放大電晶體257A、選擇電晶體258A、轉換效率切換用電晶體(FDG)259A、及附加電容部260A。
同樣地,分接頭251B包含:傳送電晶體252B、FD 253B、重置電晶體254B、FBEN 255B、放大電晶體257B、選擇電晶體258B、FDG 259B、及附加電容部260B。
此外,可如圖7所示般設為將重置電晶體254設置於FD 253A與FD 253B各者之構成,亦可設為由FD 253A與FD 253B共用之構成。
如圖7所示般若設為在FD 253A與FD 253B各者設置重置電晶體254A、254B之構成,由於可分別對FD 253A與FD 253B個別地控制重置之時序,故可進行精細的控制。若設為對在FD 253A與FD 253B設置共通之重置電晶體254之構成,可於FD 253A與FD 253B兩者間將重置之時序設為相同,可將控制簡化,亦使電路構成簡化。
於以下之說明中,舉出對FD 253A與FD 253B各者設置重置電晶體254之構成為例進行說明。
參照圖8,針對像素250中之電荷分配進行說明。此處,所謂分配意指藉由以不同之時序讀出蓄積於像素250(PD 251)之電荷,而就每一分接頭進行讀出。
如圖8所示,以於照射時間T重複照射之導通/關斷之方式經調變(1週期=Tp)之照射光自發光部214輸出,延遲對應於與物體相隔之距離的延遲時間Td,而於PD 251中接收反射光。又,傳送控制信號TRT1控制傳送電晶體252A之導通/關斷,傳送控制信號TRT2控制傳送電晶體252B之導通/關斷。如圖示般,傳送控制信號TRT1與照射光為同一相位,另一方面,傳送控制信號TRT2成為將傳送控制信號TRT1反轉後之相位。
因此,PD 251藉由接收反射光而產生之電荷於依照傳送控制信號TRT1而傳送電晶體252A成為導通之期間被傳送至FD 253A。又,於依照傳送控制信號TRT2而傳送電晶體252B之成為導通之期間,被傳送至FD 253B。藉此,於週期性地進行照射時間T之照射光之照射之特定之期間中,經由傳送電晶體252A傳送之電荷依次蓄積於FD 253A,經由傳送電晶體252B傳送之電荷依次蓄積於FD 253B。FD 253如上述般作為蓄積由PD 251產生之電荷之電荷蓄積部發揮功能。
而且,於蓄積電荷之期間之結束後,當依照選擇信號SELm1,選擇電晶體258A成為導通時,蓄積於FD 253A之電荷經由垂直信號線247A讀出,並自受光部212輸出與該電荷量相應之檢測信號SIG1。同樣地,當依照選擇信號SELm2,選擇電晶體258B成為導通時,蓄積於FD 253B之電荷經由垂直信號線247B讀出,並自受光部212輸出與該電荷量相應之檢測信號SIG2。
蓄積於FD 253A之電荷與蓄積於FD 253B之電荷當依照重置信號RST而重置電晶體254成為導通時被排出。
如此,像素50可將藉由PD 251接收到之反射光而產生之電荷相應於延遲時間Td分配至分接頭251A及分接頭251B,並輸出檢測信號SIG1及檢測信號SIG2。而且,延遲時間Td係相應於由發光部214發出之光飛行至物體,並於由物體反射後飛行至受光部212之時間者、亦即相應於與物體相隔之距離者。因此,測距裝置210可基於檢測信號SIG1及檢測信號SIG2,依照延遲時間Td,求得與物體相隔之距離(深度)。
<間接TOF方式之測距方法>
如上述般,針對由利用2個分接頭251讀出蓄積於1個PD 251之電荷之2分接頭方式之間接TOF方式進行之距離之算出,參照圖9進行說明。參照圖9,針對測距方法加以說明。於參照圖9之說明中,舉出作為利用2個分接頭與4個相位(Phase)之檢測方法之2分接頭-4相位(2Tap-4Phase)方式為例進行說明。
產生距離圖像之1訊框期間被分割成A訊框(A frame)與B訊框(B frame)之2個信號檢測期間。產生距離圖像之1訊框期間設定為例如約1/30秒。因此,A訊框之期間與B訊框之期間分別成為約1/60秒。
自發光部214(圖5),輸出以於照射時間Tp重複照射之導通/關斷之方式經調變(1週期=Tp)之照射光。照射時間Tp可設為例如210 ns左右。於受光部212中,延遲跟與物體相隔之距離相應之延遲時間Td,接收反射光。
於4相位方式中,受光部212以分接頭251A或分接頭251B之任一者,以與照射光相同之相位(Phase0)、偏移90度之相位(Phase90)、偏移180度之相位(Phase180)、偏移270度之相位(Phase270)之4個時序受光。此外,此處之受光包含將傳送電晶體252設為導通,直至將由PD 251產生之電荷傳送至FD 253為止之處理。
於圖9中,於A訊框中,傳送控制信號TRT1以與照射光相同之相位(Phase0)之時序設為導通,藉由分接頭251A開始受光。又,於A訊框中,傳送控制信號TRT2以與照射光偏移180度之相位(Phase180)之時序設為導通,藉由分接頭251B開始受光。
又,於B訊框中,傳送控制信號TRT1以與照射光偏移90度之相位(Phase90)之時序設為導通,藉由分接頭251A開始受光。又,於B訊框中,傳送控制信號TRT2以與照射光偏移270度之相位(Phase270)之時序設為導通,藉由分接頭251B開始受光。
該情形下,分接頭251A與分接頭251B以相位反轉180度之時序進行受光。於A訊框期間中,若將於照射時間Tp以Phase0之時序蓄積於分接頭251A之FD 253A之電荷設為電荷Q1,則於A訊框期間中,與在A訊框期間內之照射時間Tp之累積時間相應之電荷Q1’蓄積於FD 253A。而且,蓄積於FD 253A之電荷Q1’於讀出期間中,自FD 253A作為相當於檢測信號SIG1之信號被讀出。將與該電荷Q1’對應之檢測信號SIG1之信號值設為信號值I1。
於A訊框期間中,若將於照射時間Tp以Phase180之時序蓄積於分接頭251B之FD 253B之電荷設為電荷Q2,則於A訊框期間中,與在A訊框期間內之照射時間Tp之累積時間相應之電荷Q2’蓄積於FD 253B。而且,蓄積於FD 253B之電荷Q2’於讀出期間中,自FD 253B作為相當於檢測信號SIG2之信號被讀出。將與該電荷Q2’對應之檢測信號SIG2之信號值設為信號值I2。
於B訊框期間中,若將於照射時間Tp以Phase90之時序蓄積於分接頭251A之FD 253A之電荷設為電荷Q3,則於B訊框期間中,與在B訊框期間內之照射時間Tp之累積時間相應之電荷Q3’蓄積於FD 253A。而且,蓄積於FD 253A之電荷Q3’於讀出期間中,自FD 253A作為相當於檢測信號SIG1之信號被讀出。將與該電荷Q3’對應之檢測信號SIG1之信號值設為信號值I3。
於B訊框期間中,若將於照射時間Tp以Phase270之時序蓄積於分接頭251B之FD 253A之電荷設為電荷Q4,則於B訊框期間中,與在B訊框期間內之照射時間Tp之累積時間相應之電荷Q4’蓄積於FD 253B。而且,蓄積於FD 253B之電荷Q4’於讀出期間中,自FD 253B作為相當於檢測信號SIG2之信號被讀出。將與該電荷Q4’對應之檢測信號SIG2之信號值設為信號值I4。
可以該等信號值I1、信號值I2、信號值I3、信號值I4之分配比,檢測與延遲時間Td對應之偏移量θ。亦即,由於基於相位偏移量θ,求得延遲時間Td,故根據延遲時間Td,求得與對象物相隔之距離。
相位偏移量θ係根據下式(1)而求得,與對象物相隔之距離D係根據下式(2)而運算出。於式(2)中,C為光速,Tp表示脈寬。
[數1]
[數2]
如此,可算出與特定之對象物相隔之距離。根據此測距方式,進行降低由環境光造成之影響之測距。於上述及以下之說明中,以僅接收發光脈衝光之反射光為前提,但實際上,除發光脈衝光以外,亦同時接收各種環境光。因此,由PD 251蓄積之電荷成為由發光脈衝光與環境光產生者。
然而,環境光對於脈衝週期可視為穩定,於為穩定光之情形下,與信號值I1、信號值I2、信號值I3、信號值I4以同等的偏移重疊。因此,於式(1)之運算中,由環境光所致之成分(偏移成分)被抵消,不對測距結果造成影響。
此處,舉出2分接頭-4相位(2Tap-4Phase)方式之TOF型感測器之情形為例進行了說明,但本技術亦可應用於其他方式之TOF型感測器。例如,亦可應用於4Tap-4Phase方式之TOF型感測器。
<像素之平面構成例>
於圖10中顯示與圖7所示之電路構成例對應之像素250之平面構成例。圖10所示之像素250b作為第2實施形態之像素250b,繼續說明。
如圖10所示,於矩形之像素250a之中央附近之區域設置有PD 261。於PD 261之圖中上側(上邊),設置有TG 252A及TG 252B。TG 252A係傳送電晶體252A之閘極部分,TG 252B係傳送電晶體252B之閘極部分。
TG 252A與TG 252B各者設置為鄰接於PD 261之4邊內之1邊。於圖10所示之例中,TG 252A與TG 252B於PD 261之上邊之X軸方向橫向排列地配置。
於TG 252A之上側設置有FD 253A-1。該FD 253A-1構成分接頭251A包含之FD 253A之一部分。亦即,與像素250b中,亦與第1實施形態之像素20a(圖3)相同地,FD 253包含2個區域。
分接頭251A包含之FD 253A包含FD 253A-1及FD 253A-2。該FD 253A-1與FD 253A-2形成於不同之區域。FD 253A-1形成於TG 252A之圖中上側,FD 253A-2在與FD 253A-1隔開之位置,且形成於FD 253A-1之右斜上側之位置。如後述般,FD 253A-1與FD 253A-2構成為以配線層之配線連接,被視為1區域。
於FD 253A-2之圖中上側形成有FDG 259A。又,於FDG 259A之圖中上側形成有附加電容部260A。當FDG 259A導通時,成為FD 253A-1、FD 253A-2、及附加電容部260A之3區域經連接之狀態。
分接頭251A包含之放大電晶體257A(之閘極部分)於圖中形成於TG 252A之左側。又,於TG 252A之圖中上側形成有選擇電晶體258A(之閘極部分)。進而,於分接頭251A,亦設置有FBEN 255A,該FBEN 255A形成於重置電晶體254A之圖中上側。
如此,FD 253A分散為FD 253A-1與FD 253A-2之2個區域而形成。於FD 253A-1連接有RST 254A,於該RST 254A連接有FBEN 255A。又,於FD 253A-2連接有FDG 259A。如此,藉由將FD 253A分成FD 253A-1與FD 253A-2之2區域而配置,而一方面,經由RST 254A連接FBEN 255A,另一方面,連接FDG 259A。
於分接頭251A之圖中右側,配置形成分接頭251B之各部。分接頭251B亦具有與分接頭251A同樣之構成。
分接頭251B包含之TG 252B形成於PD 261之圖中右上側。於TG 252B之圖中上側設置有FD 253B-1。分接頭251B包含之FD 253B包含FD 253B-1及FD 253B-2。FD 253B-1形成於TG 252B之圖中上側,FD 253B-2在與FD 253B-1隔開之位置,且形成於FD 253B-1之左斜上側之位置。如後述般,FD 253B-1與FD 253B-2構成為以配線層之配線連接,被視為1區域。
於FD 253B-2之圖中上側形成有FDG 259B。又,於FDG 259B之圖中上側形成有附加電容部260B。當FDG 259B導通時,成為FD 253B-1、FD 253B-2、及附加電容部260B之3區域經連接之狀態。
分接頭251B包含之放大電晶體257B(之閘極部分)於圖中形成於TG 252B之右側。又,於TG 252B之圖中上側形成有選擇電晶體258B(之閘極部分)。進而,於分接頭251B,亦設置有FBEN 255B,該FBEN 255B形成於重置電晶體254B之圖中上側。
於PD 261之上側設置有井接點265。於PD 261之下側設置有排出電晶體(OFG)256(之閘極部分)。排出電晶體256係防溢出用之溢位閘,由於為由分接頭251A與分接頭251B共有之構成,故如圖10所示般於像素250b內形成有1個OFD 256。
圖10及以下所示之配置為一例,並非係表示限定之記載。又,於圖10及以下所示之例中,顯示設置有排出電晶體256之構成,但亦可設為無排出電晶體256之構成。
於圖10所示之例中,以像素250b之中央線L1(圖中以虛線表示之線L1)為基準,構成分接頭251A之各部、與構成分接頭251B之各部線對稱地配置。
亦即,構成分接頭251A之TG 252A、FD 253A-1、FD 253A-2、重置電晶體254A、FBEN 255A、放大電晶體257A、選擇電晶體258A、FDG 259A、及附加電容部260A、與構成分接頭251B之TG 252B、FD 253B-1、FD 253B-2、重置電晶體254B、FBEN 255B、放大電晶體257B、選擇電晶體258B、FDG 259B、及附加電容部260B分別線對稱地配置。
於圖10中,雖未圖示配線,但FD 253A-1與放大電晶體257A經連接,構成為將來自FD 253A-1之信號量供給至放大電晶體257A。又,FD 253B-1與放大電晶體257B亦經連接,構成為將來自FD 253B-1之信號量供給至放大電晶體257B。
藉由如上述般,線對稱地構成,而可將FD 253A-1與放大電晶體257A間之配線之長度、與FD 253B-1與放大電晶體257B間之配線之長度設為大致相同。又,其他配線亦可藉由設為左右對稱之配線,而設為同一長度。
<像素之剖面構成例>
圖11係顯示具有圖7、圖10所示之2個分接頭251之像素250b之剖面構成例之圖。
像素250b具備:半導體基板341、及形成於其表面側(圖中下側)之多層配線層342。
半導體基板341係由例如矽(Si)構成,具有例如數μm左右之厚度而形成。於半導體基板341中,例如,藉由在P型(第1導電型)半導體區域351,就像素單位形成N型(第2導電型)半導體區域352,而就像素單位形成光電二極體261。設置於半導體基板341之表裏兩面之P型半導體區域351兼作為用於抑制暗電流之電洞電荷蓄積區域。
於圖11中成為上側之半導體基板341之上表面為半導體基板341之背面,成為供光入射之光入射面。於半導體基板341之背面側上表面形成有防反射膜343。
防反射膜343設為積層有固定電荷膜及氧化膜之積層構造,例如,可利用藉由ALD(Atomic Layer Deposition原子層沈積)法形成之高介電常數(High-k)之絕緣薄膜。具體而言,可利用氧化鉿(HfO2)、或氧化鋁(Al2O3)、氧化鈦(TiO2)、STO(Strontium Titan Oxide,氧化鍶鈦)等。於圖11之例中,防反射膜343積層有氧化鉿膜353、氧化鋁膜354、及氧化矽膜355而構成。
在防反射膜343之上表面且於半導體基板341之鄰接之像素250b之邊界部344(以下亦稱為像素邊界部344),形成有防止入射光向鄰接像素之入射之像素間遮光膜345。像素間遮光膜345之材料只要為對光進行遮光之材料即可,例如,可利用鎢(W)、鋁(Al)或銅(Cu)等之金屬材料。
於防反射膜343之上表面、與像素間遮光膜345之上表面,由例如氧化矽(SiO2)、氮化矽(SiN)、氮氧化矽(SiON)等之絕緣膜、或樹脂等之有機材料形成有平坦化膜346。
而且,於平坦化膜346之上表面,就像素單位形成有晶載透鏡347。晶載透鏡347係由例如苯乙烯系樹脂、丙烯酸系樹脂、苯乙烯-丙烯酸共聚物系樹脂、或矽氧烷系樹脂等之樹脂系材料形成。由晶載透鏡347集光之光高效率地朝PD 261入射。
又,於半導體基板341之背面側之像素邊界部344處,將鄰接像素彼此分離之像素間分離部361自半導體基板341之背面側(晶載透鏡347側)於基板深度方向形成至特定之深度。像素間分離部361之包含底面及側壁之外周部係由作為防反射膜343之一部分之氧化鉿膜353覆蓋。像素間分離部361防止入射光向相鄰之像素250b穿透,將其封閉於自身像素內,且抑制入射光自鄰接之像素250b之漏入。
於圖11之例中,由於藉由將作為防反射膜343之最上層之材料之氧化矽膜355埋入自背面側深挖而成之槽渠(槽),而同時形成氧化矽膜355與像素間分離部361,故作為防反射膜343之積層膜之一部分即氧化矽膜355、與像素間分離部361係以同一材料構成,但非必須相同。作為像素間分離部361而埋入自背面側深挖而成之槽渠(槽)之材料可為例如鎢(W)、鋁(Al)、鈦(Ti)、氮化鈦(TiN)等之金屬材料。
另一方面,於形成有多層配線層342之半導體基板341之表面側,對於形成於各像素250b之1個PD 261,形成有2個傳送電晶體TRG1及TRG2。例如,傳送電晶體TRG1相當於TG 252A(圖10),傳送電晶體TRG2相當於TG 252B(圖10)。
又,於半導體基板341之表面側,由高濃度之N型半導體區域(N型擴散區域)形成有作為暫時保持自PD 261傳送之電荷之電荷蓄積部之浮動擴散區域FD1及FD2。例如,浮動擴散區域FD1相當於FD 253A(構成其之FD 253A-1或FD 253A-2(圖10)),浮動擴散區域FD2相當於FD 253B(構成其之FD 253B-1或FD 253B-2(圖10))。
多層配線層342包含複數層配線層M、及其之間之層間絕緣膜362。於圖11中,顯示由配線層M1至M4之4層構成之例。
於多層配線層342之複數層配線層M各者,形成有配線371至374。配線371至374係由例如銅(Cu)或鋁(Al)、鎢(W)、鈦(Ti)、氮化鈦(TiN)等等之金屬膜形成。此處,將配置於配線層M1之配線設為配線371,將配置於配線層M2之配線設為配線372,將配置於配線層M3之配線設為配線373,將配置於配線層M4之配線設為配線374。
配置於配線層M1至M4之配線371至374藉由於縱向方向設置之導通孔366而於所需之部位處連接。
如以上所述般,像素250b具有於晶載透鏡347與多層配線層342之間配置作為半導體層之半導體基板341,使入射光自形成有晶載透鏡347之背面側朝PD 261入射之背面照射型構造。
又,像素250b對於設置於各像素之PD 261具備2個傳送電晶體TRG1及TRG2,可將由PD 261予以光電轉換而產生之電荷(電子)分配至浮動擴散區域FD1或FD2而構成。
<關於配線>
如上述般,例如,分接頭251A包含之FD 253A係由FD 253A-1與FD 253A-2之2區域形成,該2區域設為由配線連接之構成。針對該配線,參照圖12、圖13進行說明。
配線形成於多層配線層342(圖11),該多層配線層342積層於形成有PD 261之半導體基板341。圖12係於圖10所示之像素250b之俯視圖追加配線層M1之配線之圖。圖13係於圖10所示之像素250b之俯視圖追加配線層M2之配線之圖。
參照圖12,PD 261與TG 252A藉由形成於配線層M1之配線431A而連接。在配線431A之一端,且於圖12中在PD 261之下側,形成有與配線層M2連接之導通孔411A。又,在配線431A之另一端,且於圖12中在TG 252A之下側,形成有將TG 251A與配線431A連接之接點412A。
此外,於上述之說明及以下之說明中,所謂連接包含物理性連接,且亦包含以即便不物理性地接觸,亦可讀出電荷或信號之方式形成之情形。
參照圖13,導通孔411A與形成於配線層M2之像素驅動線246A連接。由於導通孔411A與配線431A(圖12)連接,配線431與TG 252A連接,故像素驅動線246A與TG 251A連接。像素驅動線246A係傳送使傳送電晶體252A驅動之信號之配線。
參照圖12,FD 253A-2、FD 253A-1、及AMP 257A藉由配線432A而連接。於FD 253A-2、FD 253A-1、及AMP 257A各者形成接點413A、接點414A、及接點415A,該等接點連接於配線432A。
該配線432A亦可用作構成FD 253A之區域。藉由增長該配線432A之配線長,而可增加FD 253A之電容。因而,如圖13所示,於配線層M2亦形成構成FD 253A之一部分之配線441A。配線441A藉由導通孔416A而與配線432A連接。
導通孔416A於圖12、圖13中形成於TG 252A與AMP 257A之間。以與該導通孔416A連接之方式,配線432A形成於配線層M1,配線441A形成於配線層M2。
此外,配線441A如上述般為了增加FD 253A之電容而形成,由於非用於連接之配線,故亦可省略。又,此處,舉出於配線層M2形成有配線441A之例,繼續說明,但可形成於配線層M2以外之配線層M3或配線層M4。
參照圖12,於相當於AMP 257A與SEL 258A之下側之區域形成有配線433A。該配線433A與形成於SEL 258A之導通孔417A、及形成於RST 254A與FBEN 255A之間(相當於重置電晶體254A之汲極之區域)之接點418A連接。
配線433A係於圖7所示之電路圖中相當於寄生電容C_ST之部分。藉由增大寄生電容C_ST之電容,而可進一步降低KTC雜訊。為此,作為相當於寄生電容C_ST之區域,如圖12所示,於配線層M1設置配線434A,如圖13所示,於配線層M2設置配線442A。相當於寄生電容C_ST之部分包含配線433A、配線434A、及配線442A。
形成於配線層M1之配線433A與導通孔417A連接。又,形成於配線層M1之配線434A與導通孔419A連接。形成於配線層M2之配線442A連接於導通孔417A及導通孔419A。因此,配線433A、導通孔417A、配線442A、導通孔419A、配線434A係以連接之狀態形成,而形成寄生電容C_ST。
參照圖12,配線434A作為自FD 253A-2之圖中右側之區域通過井接點265與PD 261之下側延伸至OFD 256之配線而形成。
與該等分接頭251A相關之配線以跟與分接頭251B相關之配線形成線對稱之關係之方式形成。針對與分接頭251B相關之配線,參照圖12與圖13進行說明。
參照圖12,PD 261與TG 252B藉由形成於配線層M1之配線431B而連接。在配線431B之一端,且於圖12中在PD 261之下側,形成有與配線層M2連接之導通孔411B。又,在配線431B之另一端,且於圖12中在TG 252B之下側,形成有將TG 251B與配線431B連接之接點412B。
參照圖13,導通孔411B與形成於配線層M2之像素驅動線246B連接。因此,像素驅動線246B與TG 251B連接。像素驅動線246B係傳送使傳送電晶體252B驅動之信號之配線。
參照圖12,FD 253B-1、FD 253B-2、及AMP 257B藉由配線432B而連接。於FD 253B-1、FD 253B-2、及AMP 257B各者形成接點413B、接點414B、及接點415B,該等接點連接於配線432B。
又,如圖13所示,於配線層M2亦形成有構成FD 253B之一部分之配線441B。配線441B藉由導通孔416B而與配線432B連接。
參照圖12,於相當於AMP 257B與SEL 258B之下側之區域形成有配線433B。該配線433B與形成於SEL 258B之導通孔417B、及形成於RST 254B與FBEN 255B之間(相當於重置電晶體254B之汲極之區域)之接點418B連接。
形成於配線層M1之配線433B與導通孔417B連接。又,形成於配線層M1之配線434B與導通孔419B連接。形成於配線層M2之配線442B連接於導通孔417B及導通孔419B。因此,配線433B、導通孔417B、配線442B、導通孔419B、配線434B係以連接之狀態形成,而形成寄生電容C_ST。
參照圖12,配線434B作為自FD 253B-2之圖中左側之區域通過井接點265與PD 261之下側延伸至OFD 256之配線而形成。
如此,與分接頭251B相關之配線以跟與分接頭251A相關之配線形成線對稱之關係之方式形成。
像素250b包含之分接頭251A包含之電晶體及配線等、與像素250b包含之分接頭251B包含之電晶體及配線等配置為關於像素250b之中央線L1(圖10)成為線對稱。
因此,例如,可抑制產生有助於雜訊消除之配線、例如相當於寄生電容C_ST之配線433及配線434等之長度不一致。因此,可抑制於分接頭251A與分接頭251B,在與雜訊降低相關之性能產生差異,而可提高測距精度。
<第3實施形態之像素之構成例>
參照圖14,針對第3實施形態之像素250c之構成進行說明。圖14係顯示第3實施形態之像素250c之平面構成例之圖。
第3實施形態之像素250c之電路構成例與圖7所示之像素250之電路構成例相同。又,第3實施形態之像素250c之剖面構成例可設為與圖11所示之像素250b之剖面構成例相同。此處,省略針對電路構成與剖面構成之說明。
於圖14所示之像素250c中,對與圖10所示之第2實施形態之像素250b相同之部分賦予同一符號,且適宜省略其說明。將圖14所示之像素250c與圖10所示之像素250b進行比較,像素250c之於圖中在PD 261之下側設置有FDG 259Ac與FDG 259Bc之點不同。
又,藉由FDG 259Ac與FDG 259Bc移動至PD 261之下側,而連接於FDG 259Ac之FD 253A-2c、與連接於FDG 259Bc之FD 253B-2c亦配置於下側。相同地,連接於FDG 259Ac之附加電容部260Ac、與連接於FDG 259Bc之附加電容部260Bc亦配置於下側。
FD 253A-2c、FDG 259Ac、及附加電容部260Ac於圖中橫向排列地配置。又,FD 253B-2c、FDG 259Bc、及附加電容部260Bc亦於圖中橫向排列地配置。FD 253A-2c、FDG 259Ac、及附加電容部260Ac、與FD 253B-2c、FDG 259Bc、及附加電容部260Bc配置為關於中央線L1成為線對稱。
圖14所示之像素250c之構成亦與圖10所示之像素250b相同地,構成分接頭251A之各部、與構成分接頭251B之各部線對稱地配置。
雖未圖示,但於圖14所示之像素250c中,亦與第2實施形態之像素250b相同地,分接頭251A包含之配線、與分接頭251B包含之配線以成為線對稱之方式配置。
因此,像素250c包含之分接頭251A包含之電晶體及配線等、與像素250c包含之分接頭251B包含之電晶體及配線等可配置為關於像素250c之中央線L1(圖14)成為線對稱。因此,例如,可抑制有助於雜訊消除之配線、例如相當於寄生電容C_ST之配線等產生不一致。
<第4實施形態之像素之構成例>
參照圖15,針對第4實施形態之像素250d之構成進行說明。圖15係顯示第4實施形態之像素250d之平面構成例之圖。
第4實施形態之像素250d之電路構成例與圖7所示之像素250之電路構成例相同。又,第4實施形態之像素250c之剖面構成例可設為與圖11所示盒子像素250b之剖面構成例相同。此處,省略針對電路構成與剖面構成之說明。
於圖15所示之像素250d中,對與圖10所示之第2實施形態之像素250b相同之部分賦予同一符號,且適宜省略其說明。將圖15所示之像素250d與圖10所示之像素250b進行比較,像素250d之於圖中在PD 261之下側設置有FDG 259Ad與FDG 259Bd之點不同。
於將圖15所示之像素250d與圖14所示之像素250c進行比較時,像素250d之於圖中在PD 261之下側設置有FDG 259Ad與FDG 259Bd之點相同,但FD 253A-2d、FDG 259Ad、及附加電容部260Ad於圖中在縱向方向配置、FD 253B-2d、FDG 259Bd、及附加電容部260Bd於圖中在縱向方向配置之點不同。
於在縱向方向配置有FD 253A-2d、FDG 259Ad、及附加電容部260Ad,在縱向方向配置有FD 253B-2d、FDG 259Bd、及附加電容部260Bd之情形下,該等各部亦配置為關於中央線L1成為線對稱。
於圖15所示之像素250d中,FBEN 255之位置亦配置於與像素250b及像素250c不同之位置。於像素250d中,藉由將FDG 259等配置於PD 261之下部,而可於配置有FDG 259等之區域,配置FBEN 255等。
於圖15中,顯示將FBEN 255A與FBEN 255B配置於圖中上側,於橫向方向形成有FBEN 255A與FBEN 255B之情形。於將FBEN 255Ac之位置配置於像素250d中之上方之中央側之情形下,可將RST 254A之位置朝上方挪移,將RST 254A與TG 252A之間之區域、亦即相當於FD 253A-1之區域形形成得較寬廣。
圖15所示之像素250d之構成亦與圖10所示之像素250b相同地,構成分接頭251A之各部、與構成分接頭251B之各部線對稱地配置。
雖未圖示,但於圖15所示之像素250d中,亦與第2實施形態之像素250b相同地,將分接頭251A包含之配線、與分接頭251B包含之配線以成為線對稱之方式配置。
因此,像素250d中包含之分接頭251A所含之電晶體及配線等、與像素250d中包含之分接頭251B所含之電晶體及配線等,可配置為相對於像素250d之中央線L1(圖15)為線對稱。因此,例如,可抑制有助於雜訊消除之配線、例如相當於寄生電容D_ST之配線等產生不一致。
此處,作為第2至第4實施形態,舉出變更電晶體之配置或大小等之例,但該等配置或大小為一例,即便為此處舉出之例以外之配置或大小,亦可應用本技術。
如上述般,應用本技術之像素構成為藉由將構成FD(浮動擴散區域)之區域分散配置成2區域,並將該2區域連接,而視為1個FD。藉由將FD分散配置成2區域,可增加配置之自由度。又,藉由將FD分散配置成2區域,與以1個區域設置FD之情形相比,可形成為更大之區域。
此外,於上述之實施形態中,舉出以2區域形成FD、例如於圖10所示之像素250b中以FD 253A-1與FD 253A-2形成FD 253A之情形為例進行了說明,但FD亦可分割成2區域以上而設置。
如以上所述般,應用本技術之像素構成為可藉由設置對FD之電容進行以轉換之轉換效率切換用電晶體(FDG)及附加電容部,而進一步增加FD之電容。又,構成為可藉由在所積層之配線層亦設置成為FD之一部分的配線,而進一步增加FD之電容。藉此,根據應用本技術之像素,可設為使FD之電容增加之像素。
又,如上述般,應用本技術之像素由於構成為設置回饋啟用電晶體(FBEN),且可藉由配線確保寄生電容C_ST與寄生電容C_FB,故可降低KTC雜訊等之雜訊。
又,如上述般,若對於2分接頭構成之像素應用本技術,由於分接頭內之電晶體及配線在像素內以成為線對稱之方式配置,故可消除配線之長度不一致。若配線之長度不一致,則有可能產生配線電容產生差異、無法適切地抑制雜訊等之問題,但藉由應用本技術,可減小產生此種問題之可能性。
<對於電子機器之應用例>
本技術並非限於對於攝像元件應用。亦即,本技術可對於數位靜態相機或視訊攝影機等攝像裝置、或具有攝像功能之行動終端裝置、將攝像元件用於圖像讀取部之影印機等、將攝像元件用於圖像擷取入部(光電轉換部)之所有電子機器。攝像元件可為形成為單晶片之形態,亦可為將攝像部與信號處理部或光學系統一起封裝而具有攝像功能之模組狀之形態。
圖16係顯示作為應用本技術之電子機器之攝像裝置之構成例之方塊圖。
圖16之攝像元件1000具備:包含透鏡群等之光學部1001、採用圖1之攝像裝置10之構成之攝像元件(攝像器件)1002、及作為相機信號處理電路之DSP(Digital Signal Processor,數位信號處理器)電路1003。又,攝像元件1000亦具備:訊框記憶體1004、顯示部1005、記錄部1006、操作部1007、及電源部1008。DSP電路1003、訊框記憶體1004、顯示部1005、記錄部1006、操作部1007、及電源部1008經由匯流排線1009相互連接。
光學部1001擷取入來自被攝體之入射光(像光)並在攝像元件1002之攝像面上成像。攝像元件1002將藉由光學部1001在攝像面上成像之入射光之光量以像素單位轉換為電訊號並作為像素信號輸出。作為該攝像元件1002,可利用圖1之攝像裝置1。
顯示部1005例如包含LCD(Liquid Crystal Display,液晶顯示器)或有機EL(Electro Luminescence,電致發光)顯示器等薄型顯示器,顯示由攝像元件1002拍攝到之動畫或靜畫。記錄部1006將由攝像元件1002拍攝到之動畫或靜畫記錄於硬碟或半導體記憶體等之記錄媒體。
操作部1007在使用者之操作下,對於攝像元件1000所具有之各種功能發出操作指令。電源部1008將成為DSP電路1003、訊框記憶體1004、顯示部1005、記錄部1006及操作部1007之動作電源之各種電源適當供給至該等供給對象。
<對於內視鏡手術系統之應用例>
本發明之技術(本技術)可對於各種產品應用。例如,本發明之技術可應用於內視鏡手術系統。
圖17係顯示可應用本發明之技術(本技術)之內視鏡手術系統之概略性構成之一例之圖。
於圖17中,圖示施術者(醫生)11131使用內視鏡手術系統11000對病床11133上之患者11132進行手術之狀況。如圖示般,內視鏡手術系統11000包含:內視鏡11100、氣腹管11111及能量處置具11112等其他手術器具11110、支持內視鏡11100之支持臂裝置11120、及搭載有用於內視鏡下手術之各種裝置之手推車11200。
內視鏡11100包含:將距前端特定之長度之區域插入患者11132之體腔內之鏡筒11101、及連接於鏡筒11101之基端之相機頭11102。於圖示之例中,圖示構成為具有硬性鏡筒11101之所謂之硬性鏡之內視鏡11100,但內視鏡11100亦可構成為具有軟性鏡筒之所謂之軟性鏡。
於鏡筒11101之前端,設置有供物鏡嵌入之開口部。於內視鏡11100連接有光源裝置11203,由該光源裝置11203產生之光係由在鏡筒11101之內部延伸設置之光導導光至該鏡筒之前端,並經由物鏡朝向患者11132之體腔內之觀察對象照射。此外,內視鏡11100可為直視鏡,亦可為斜視鏡或後照鏡。
於相機頭11102之內部設置有光學系統及攝像元件,來自觀察對象之反射光(觀察光)藉由該光學系統而集光至該攝像元件。藉由該攝像元件對觀察光進行光電轉換,產生與觀察光對應之電信號、亦即與觀察像對應之圖像信號。該圖像信號作為RAW資料發送至相機控制單元(CCU:Camera Control Unit)11201。
CCU 11201係由CPU(Central Processing Unit,中央處理單元)或GPU(Graphics Processing Unit,圖形處理單元)等構成,統括地控制內視鏡11100及顯示裝置11202之動作。進而,CCU 11201自相機頭11102接收圖像信號,對該圖像信號實施例如顯影處理(解馬賽克處理)等用於顯示基於該圖像信號之圖像之各種圖像處理。
顯示裝置11202藉由來自CCU 11201之控制而顯示基於由經該CCU 11201已實施圖像處理之圖像信號的圖像。
光源裝置11203係由例如LED(Light Emitting Diode,發光二極體)等光源構成,對內視鏡11100供給拍攝手術部位等時之照射光。
輸入裝置11204係對於內視鏡手術系統11000之輸入介面。使用者可經由輸入裝置11204對於內視鏡手術系統11000進行各種資訊之輸入或指示輸入。例如,使用者輸入變更內視鏡11100之攝像條件(照射光之種類、倍率及焦距等)之意旨之指示等。
處置具控制裝置11205控制用於燒灼、切開組織或封閉血管等之能量處置具11112之驅動。氣腹裝置11206出於確保內視鏡11100之視野及確保施術者之作業空間之目的,為了使患者11132之體腔膨脹,而經由氣腹管11111將氣體送入該體腔內。記錄器11207係可記錄與手術相關之各種資訊之裝置。印表機11208係可以文字、圖像或圖表等各種形式印刷與手術相關之各種資訊之裝置。
此外,對內視鏡11100供給拍攝手術部位時之照射光之光源裝置11203可包含例如LED、雷射光源或由該等之組合構成之白色光源。在由RGB雷射光源之組合構成白色光源時,由於可高精度地控制各色(各波長)之輸出強度及輸出時序,故在光源裝置11203中可進行攝像圖像之白平衡之調整。又,該情形下,藉由分時對觀察對象照射來自RGB雷射光源各者之雷射光,與該照射時序同步地控制相機頭11102之攝像元件之驅動,而亦可分時拍攝與RGB各者對應之圖像。根據該方法,即便於該攝像元件未設置彩色濾光器,亦可獲得彩色圖像。
又,光源裝置11203可以每隔特定之時間變更所輸出之光之強度之方式控制該驅動。與該光之強度之變更之時序同步地控制相機頭11102之攝像元件之驅動而分時取得圖像,藉由合成該圖像而可產生無所謂欠曝及過曝之高動態範圍之圖像。
又,光源裝置11203可構成為可供給與特殊光觀察對應之特定之波長頻帶下之光。於特殊光觀察中,例如,藉由利用生物體組織之光之吸收之波長依存性,與一般之觀察時之照射光(亦即白色光)比較照射窄頻之光,而進行以高對比度拍攝黏膜表層之血管等之特定之組織之所謂之窄頻光觀察(Narrow Band Imaging,窄頻影像)。或,於特殊光觀察中,可進行利用藉由照射激發光而產生之螢光獲得圖像之螢光觀察。於螢光觀察中,可進行對生物體組織照射激發光而觀察來自該生物體組織之螢光(本身螢光觀察)、或對生物體組織局部注射靛氰綠(ICG)等之試劑且對該生物體組織照射與該試劑之螢光波長對應之激發光而獲得螢光像等。光源裝置11203可構成為可供給與此特殊光觀察對應之窄頻光及/或激發光。
圖18係顯示圖17所示之相機頭11102及CCU 11201之功能構成之一例之方塊圖。
相機頭11102具有:透鏡單元11401、攝像部11402、驅動部11403、通訊部11404、及相機頭控制部11405。CCU 11201具有:通訊部11411、圖像處理部11412、及控制部11413。相機頭11102與CCU 11201藉由傳送纜線11400可相互通訊地連接。
透鏡單元11401係設置於與鏡筒11101之連接部之光學系統。自鏡筒11101之前端擷取入之觀察光被導光至相機頭11102,而朝該透鏡單元11401入射。透鏡單元11401係組合有包含變焦透鏡及對焦透鏡之複數個透鏡而構成。
構成攝像部11402之攝像元件可為1個(所謂之單板式),亦可為複數個(所謂之多板式)。若攝像部11402由多板式構成,例如由各攝像元件產生與RGB各者對應之圖像信號,藉由將其等合成而可獲得彩色圖像。或,攝像部11402可構成為具有用於分別取得與3D(Dimensional,維度)顯示對應之右眼用及左眼用之圖像信號之1對攝像元件。藉由進行3D顯示,而施術者11131可更正確地掌握手術部位之生物體組織之深度。
此外,若攝像部11402由多板式構成,可與各攝像元件對應地,亦將透鏡單元11401設置複數個系統。
又,攝像部11402可未必設置於相機頭11102。例如,攝像部11402可於鏡筒11101之內部設置於物鏡之正後方。
驅動部11403係由致動器構成,藉由來自相機頭控制部11405之控制,而使透鏡單元11401之變焦透鏡及對焦透鏡沿光軸移動特定之距離。藉此,可適宜調整由攝像部11402拍攝到之攝像圖像之倍率及焦點。
通訊部11404係由用於在與CCU 11201之間收發各種資訊之通訊裝置構成。通訊部11404將自攝像部11402獲得之圖像信號作為RAW(原始)資料經由傳送纜線11400發送至CCU 11201。
又,通訊部11404自CCU 11201接收用於控制相機頭11102之驅動之控制信號,且對相機頭控制部11405供給。於該控制信號中例如包含指定攝像圖像之訊框率之意旨之資訊、指定攝像時之曝光值之意旨之資訊、及/或指定攝像圖像之倍率及焦點之意旨之資訊等之與攝像條件相關之資訊。
此外,上述之訊框率或曝光值、倍率、焦點等攝像條件可由使用者適宜指定,亦可基於所取得之圖像信號由CCU 11201之控制部11413自動地設定。如為後者,需在內視鏡11100搭載所謂之AE(Auto Exposure,自動曝光)功能、AF(Auto Focus,自動對焦)功能及AWB(Auto White Balance,自動白平衡)功能。
相機頭控制部11405基於經由通訊部11404接收到之來自CCU 11201之控制信號,控制相機頭11102之驅動。
通訊部11411係由用於在與相機頭11102之間收發各種資訊之通訊裝置構成。通訊部11411接收自相機頭11102經由傳送纜線11400發送之圖像信號。
又,通訊部11411對相機頭11102發送用於控制相機頭11102之驅動之控制信號。圖像信號或控制信號可藉由電通訊或光通訊等發送。
圖像處理部11412對自相機頭11102發送之作為RAW(原始)資料之圖像信號,施以各種圖像處理。
控制部11413進行與內視鏡11100對手術部位等之攝像、及由手術部位等之攝像獲得之攝像圖像之顯示相關之各種控制。例如,控制部11413產生用於控制相機頭11102之驅動之控制信號。
又,控制部11413基於已由圖像處理部11412施以圖像處理之圖像信號,使顯示裝置11202顯示拍攝到手術部位等之攝像圖像。此時,控制部11413可利用各種圖像辨識技術辨識攝像圖像內之各種物體。例如,控制部11413藉由檢測攝像圖像中所含之物體之邊緣之形狀或顏色等,而可辨識鑷子等手術器具、特定之生物體部位、出血、能量處置具11112之使用時之霧氣等。控制部11413可在使顯示裝置11202顯示攝像圖像時,利用該辨識結果使各種手術支援資訊重疊顯示於該手術部位之圖像。藉由重疊顯示手術支援資訊,並對施術者11131予以提示,而可減輕施術者11131之負擔,而施術者11131準確地進行手術。
連接相機頭11102及CCU 11201之傳送纜線11400可為與電信號之通訊對應之電信號纜線、與光通訊對應之光纖、或其等之複合纜線。
此處,於圖示之例中,可利用傳送纜線11400以有線進行通訊,但相機頭11102與CCU 11201之間之通訊可以無線進行。
<對於移動體之應用例>
本發明之技術(本技術)可對於各種產品應用。例如,本發明之技術可實現為搭載於汽車、電動汽車、油電混合汽車、機車、自行車、個人移動性裝置、飛機、無人機、船舶、機器人等任一種類之移動體之裝置。
圖19係顯示作為可應用本發明之技術之移動體控制系統之一例之車輛控制系統之概略性構成例的方塊圖。
車輛控制系統12000具備經由通訊網路12001連接之複數個電子控制單元。於圖19所示之例中,車輛控制系統12000具備:驅動系統控制單元12010、車體系統控制單元12020、車外資訊檢測單元12030、車內資訊檢測單元12040、及整合控制單元12050。又,作為整合控制單元12050之功能構成,圖示有微電腦12051、聲音圖像輸出部12052、及車載網路I/F(interface,介面)12053。
驅動系統控制單元12010依照各種程式控制與車輛之驅動系統相關聯之裝置之動作。例如,驅動系統控制單元12010作為內燃機或驅動用馬達等之用於產生車輛之驅動力之驅動力產生裝置、用於將驅動力朝車輪傳遞之驅動力傳遞機構、調節車輛之舵角之轉向機構、及產生車輛之制動力之制動裝置等的控制裝置發揮功能。
車體系統控制單元12020依照各種程式,控制裝備於車體之各種裝置之動作。例如,車體系統控制單元12020作為無鑰匙門禁系統、智慧型鑰匙系統、電動車窗裝置、或頭燈、尾燈、煞車燈、方向燈或霧燈等各種燈之控制裝置發揮功能。該情形下,可對車體系統控制單元12020輸入自代替鑰匙之可攜式機發出之電波或各種開關之信號。車體系統控制單元12020受理該等電波或信號之輸入,而控制車輛之門鎖裝置、電動車窗裝置、燈等。
車外資訊檢測單元12030檢測搭載車輛控制系統12000之車輛外部之資訊。例如,於車外資訊檢測單元12030連接有攝像部12031。車外資訊檢測單元12030使攝像部12031拍攝車外之圖像,且接收拍攝到之圖像。車外資訊檢測單元12030可基於接收到之圖像,進行人、車、障礙物、標識或路面上之文字等之物體檢測處理或距離檢測處理。
攝像部12031係接收光且輸出與該光之受光量相應之電信號之光感測器。攝像部12031可將電信號作為圖像輸出,亦可作為測距之資訊輸出。又,攝像部12031接收到之光可為可見光,亦可為紅外線等之非可見光。
車內資訊檢測單元12040檢測車內之資訊。於車內資訊檢測單元12040連接有例如檢測駕駛者之狀態之駕駛者狀態檢測部12041。駕駛者狀態檢測部12041包含例如拍攝駕駛者之相機,車內資訊檢測單元12040基於自駕駛者狀態檢測部12041輸入之檢測資訊,可算出駕駛者之疲勞度或注意力集中度,亦可判別駕駛者是否打瞌睡。
微電腦12051可基於由車外資訊檢測單元12030或車內資訊檢測單元12040取得之車內外之資訊,運算驅動力產生裝置、轉向機構或制動裝置之控制目標值,且對驅動系統控制單元12010輸出控制指令。例如,微電腦12051可進行以實現包含車輛之避免碰撞或緩和衝擊、基於車距之追隨行駛、車速維持行駛、車輛之碰撞警告、或車輛之車道偏離警告等的ADAS(Advanced Driver Assistance System,先進駕駛輔助系統)之功能為目的之協調控制。
又,微電腦12051藉由基於由車外資訊檢測單元12030或車內資訊檢測單元12040取得之車輛之周圍之資訊而控制驅動力產生裝置、轉向機構或制動裝置等,而可進行以不依賴駕駛者之操作而自律行駛之自動駕駛等為目的之協調控制。
又,微電腦12051可基於由車外資訊檢測單元12030取得之車外之資訊,對車體系統控制單元12020輸出控制指令。例如,微電腦12051可進行根據由車外資訊檢測單元12030檢測到之前方車或對向車之位置而控制頭燈、而將遠光燈切換為近光燈等之以謀求防眩為目的之協調控制。
聲音圖像輸出部12052朝可對車輛之乘客或車外以視覺或聽覺通知資訊之輸出裝置發送聲音及圖像中之至少一者之輸出信號。於圖19之例中,作為輸出裝置例示有音訊揚聲器12061、顯示部12062及儀表板12063。顯示部12062例如可包含車載顯示器及抬頭顯示器之至少一者。
圖20係顯示攝像部12031之設置位置之例之圖。
於圖20中,具有攝像部12101、12102、12103、12104、12105,作為攝像部12031。
攝像部12101、12102、12103、12104、12105設置於例如車輛12100之前保險桿、後照鏡、後保險桿、後門及車廂內之擋風玻璃之上部等之位置。前保險桿所具備之攝像部12101及車廂內之擋風玻璃之上部所具備之攝像部12105主要取得車輛12100前方之圖像。後照鏡所具備之攝像部12102、12103主要取得車輛12100之側方之圖像。後保險桿或尾門所具備之攝像部12104主要取得車輛12100之後方之圖像。車廂內之擋風玻璃之上部所具有之攝像部12105主要用於前方車輛或行人、障礙物、號志燈、交通標誌或車道線等之檢測。
此外,於圖20中顯示攝像部12101至12104之攝影範圍之一例。攝像範圍12111表示設置於前保險桿之攝像部12101之攝像範圍,攝像範圍12112、12113表示分別設置於後照鏡之攝像部12102、12103之攝像範圍,攝像範圍12114表示設置於後保險桿或後門之攝像部12104之攝像範圍。例如,藉由重疊由攝像部12101至12104拍攝到之圖像資料,可獲得自上方觀察車輛12100之俯瞰圖像。
攝像部12101~12104之至少一者可具有取得距離資訊之功能。例如,攝像部12101~12104之至少一者可為包含複數個攝像元件之立體攝影機,亦可為具有相位差檢測用之像素之攝像元件。
例如,微電腦12051藉由基於自攝像部12101~12104獲得之距離資訊,求得與攝像範圍12111~12114內之各立體物相隔之距離、及該距離之時間性變化(對於車輛12100之相對速度),而在尤其將位於車輛12100之行進路上最近之立體物、且為在與車輛12100大致相同之方向以特定之速度(例如,0 km/h以下)行駛之立體物擷取作為前方車。進而,微電腦12051可設定針對前方車於近前應預先確保之車距,進行自動煞車控制(亦包含停止追隨控制)、自動加速控制(亦包含追隨起步控制)等。如此般可進行不依賴駕駛者之操作而自律行駛之自動駕駛等為目的之協調控制。
例如,微電腦12051可基於自攝像部12101~12104獲得之距離資訊,將與立體物相關之立體物資料分類為機車、普通車輛、大型車輛、行人、電線桿等其他之立體物而加以擷取,用於自動迴避障礙物。例如,微電腦12051可將車輛12100之周邊之障礙物辨識為車輛12100之駕駛員可視認之障礙物及難以視認之障礙物。且,微電腦12051判斷表示與各障礙物碰撞之危險度之碰撞風險,當遇到碰撞風險為設定值以上而有可能發生碰撞之狀況時,藉由經由音訊揚聲器12061或顯示部12062對駕駛員輸出警報,或經由驅動系統控制單元12010進行強制減速或迴避操舵,而可進行用於避免碰撞之駕駛支援。
攝像部12101~12104之至少一者可為檢測紅外線之紅外線相機。例如,微電腦12051可藉由判定於攝像部12101~12104之攝像圖像中是否存在有行人而辨識行人。上述之行人之辨識藉由例如提取作為紅外線相機之攝像部12101~12104之攝像圖像之特徵點之步序、針對表示物體之輪廓之一系列特徵點進行圖案匹配處理而判別是否為行人之步序而進行。微電腦12051當判定出在攝像部12101至12104之攝像圖像中存在行人,且辨識為行人時,聲音圖像輸出部12052以針對該被辨識出之行人重疊顯示用於強調之方形輪廓線之方式控制顯示部12062。又,聲音圖像輸出部12052亦可以將顯示行人之圖標等顯示於所期望之位置之方式控制顯示部12062。
此外,本技術於間接ToF(Indirect ToF)方式中亦可應用於稱為連續波(Continuous-Wave)方式之對朝物體投射之光進行振幅調變之方式。又,作為光電二極體261之構造,可應用於CAPD(Current Assisted Photonic Demodulator,電流輔助光子解調器)構造之測距感測器、或將光電二極體之電荷對2個閘極交替地施加脈衝之閘極式測距感測器等、對2個電荷蓄積部分配電荷之構造之測距感測器。
又,於上述之實施形態中,針對像素250為將由光電二極體261產生之電荷分配至分接頭251A或分接頭251B之2個分接頭之2分接頭構造之情形進行了說明,但本技術亦可應用於1分接頭構造、或4分接頭構造等其他分接頭數之像素構造。
本技術之實施形態並非係限定於上述之實施形態者,於不脫離本技術之要旨之範圍內可進行各種變更。
於本說明書中說明之複數個本發明,只要不發生矛盾,則可分別獨立地單獨地實施。毋庸置疑,亦可將任意之複數個本技術併用而實施。例如,可將在任一實施形態中所說明之本技術之一部分或全部與在其他實施形態中所說明之本技術之一部分或全部組合而實施。又,可將上述任意之本技術之一部分或全部與上文未述之其他技術併用而實施。
又,例如,可分割作為1個裝置(或處理部)而說明之構成,而構成為複數個裝置(或處理部)。相反地,亦可將在上文中作為複數個裝置(或處理部)而說明之構成彙總為1個裝置(或處理部)而構成。又,當然還可於各裝置(或各處理部)之構成上附加上述之以外之構成。進而,若作為系統整體之構成或動作實質上相同,則可將某裝置(或處理部)之構成之一部分包含於其他裝置(或其他處理部)之構成。
再者,於本說明書中,所謂系統係意指複數個構成要素(裝置、模組(零件)等)之集合,所有之構成要素不限制於是否位於同一殼體中。因此,被收納於另一殼體且經由網際網路連接之複數個裝置、及於1個殼體中收納有複數個模組之1個裝置均為系統。
此外,本說明書所記載之效果終極而言僅為例示而並非限定性效果,亦可具有本說明書所記載之效果以外之效果。
此外,本技術可採用以下之構成。
(1)
一種攝像元件,其具備:
光電轉換部,其進行光電轉換;
電荷蓄積部,其蓄積藉由前述光電轉換部而獲得之電荷;
傳送部,其自前述光電轉換部朝前述電荷蓄積部傳送電荷;
重置部,其將前述電荷蓄積部重置;
重置電壓控制部,其進行對前述重置部施加之電壓之控制;及
附加控制部,其控制向前述電荷蓄積部之電容附加;且
前述電荷蓄積部包含複數個區域。
(2)
如前述(1)之攝像元件,其中構成前述電荷蓄積部之複數個區域中之一區域連接於前述傳送部,另一區域連接於前述附加控制部。
(3)
如前述(1)或(2)之攝像元件,其中於設置有前述光電轉換部之基板,設置構成前述電荷蓄積部之複數個區域;且
於積層於前述基板之配線層,設置有將前述複數個區域連接之配線。
(4)
如前述(1)至(3)中任一項之攝像元件,其中前述複數個區域為2區域,其中一區域設置於第1像素,另一區域設置於與前述第1像素鄰接之第2像素。
(5)
一種攝像元件,其具備:
光電轉換部,其進行光電轉換;
複數個電荷蓄積部,其等蓄積藉由前述光電轉換部而獲得之電荷;
複數個傳送部,其等自前述光電轉換部朝前述複數個電荷蓄積部各者傳送電荷;
複數個重置部,其等將前述複數個電荷蓄積部各者重置;
複數個重置電壓控制部,其等進行對前述複數個重置部分別施加之電壓之控制;及
複數個附加控制部,其等分別控制向前述複數個電荷蓄積部之電容附加;且
前述複數個電荷蓄積部之各個電荷蓄積部包含複數個區域。
(6)
如前述(5)之攝像元件,其中構成前述電荷蓄積部之複數個區域中之一區域連接於前述傳送部,另一區域連接於前述附加控制部。
(7)
如前述(5)或(6)之攝像元件,其中於設置有前述光電轉換部之基板,設置構成前述電荷蓄積部之複數個區域;且
於積層於前述基板之配線層,設置有將前述複數個區域連接之配線。
(8)
如前述(7)之攝像元件,其中在與設置有將前述複數個區域連接之前述配線之層不同之層,設置有成為前述電荷蓄積部之一部分之配線。
(9)
如前述(8)之攝像元件,其中於前述配線層,設置有連接於前述重置電壓控制部且作為寄生電容發揮功能之配線。
(10)
如前述(5)至(9)中任一項之攝像元件,其中前述複數個電荷蓄積部、前述複數個傳送部、前述複數個重置部、前述複數個重置電壓控制部、前述複數個附加控制部線對稱地配置。
(11)
一種攝像裝置,其具備:攝像元件、及對來自前述攝像元件之信號進行處理之處理部,且該攝像元件具備:
光電轉換部,其進行光電轉換;
電荷蓄積部,其蓄積藉由前述光電轉換部而獲得之電荷;
傳送部,其自前述光電轉換部朝前述電荷蓄積部傳送電荷;
重置部,其將前述電荷蓄積部重置;
重置電壓控制部,其進行對前述重置部施加之電壓之控制;及
附加控制部,其控制向前述電荷蓄積部之電容附加;且
前述電荷蓄積部包含複數個區域。
(12)
一種測距裝置,其具備:
發光部,其發出照射光;及
受光元件,其接收由物體反射來自前述發光部之光的反射光;且
前述受光元件具備:
光電轉換部,其進行光電轉換;
複數個電荷蓄積部,其等蓄積藉由前述光電轉換部而獲得之電荷;
複數個傳送部,其等自前述光電轉換部朝前述複數個電荷蓄積部各者傳送電荷;
複數個重置部,其等將前述複數個電荷蓄積部各者重置;
複數個重置電壓控制部,其等進行分別對前述複數個重置部施加之電壓之控制;及
複數個附加控制部,其等分別控制向前述複數個電荷蓄積部之電容附加;
前述複數個電荷蓄積部各自之電荷蓄積部包含複數個區域。
10:攝像裝置
20,20a,20a-1,20a-2,20a-3,20a-4,250,250a,250b,250c,250d:像素
21:像素陣列部
22:垂直驅動部
23:行信號處理部
24:水平驅動部
25:系統控制部
26:像素驅動線
27:垂直信號線/VSL
28:信號處理部
29:資料儲存部
50:像素
51,51-3:光電轉換部/PD
52:傳送電晶體/電荷傳送部/TG
52-3:TG
53:浮動擴散部/FD
53-1,53-1-3,53-2,53-2-4,253A,253A-1,253A-2,253A-2c,253A-2d,253B,253B1,253B-2,253B-2c,253B-2d:FD
54,254,254A,254B:重置電晶體/RST
55,255A:回饋啟用電晶體/FBEN
56,256:排出電晶體/OFG
57,257A,257B:放大電晶體/AMP
57-2:AMP
58,258A,258B:選擇電晶體/SEL
58-2:SEL
59,259A:轉換效率切換用電晶體/FDG
59-4,259Ac,259Ad,259B,259Bc,259Bd:FDG
60:附加電容部(FDext)
60-4,260A,260Ac,260Ad,260B,260Bc,260Bd:附加電容部
61:井接點/PD
65,66,371~374,431,431A,431B,432A,432B,433,433A,433B,434,434A,434B,441A,441B,442A,442B:配線
210:測距裝置
211:透鏡
212:受光部
213:信號處理部
214:發光部
215:發光控制部
221:模式切換部
222:距離圖像產生部
241:像素陣列部
242:垂直驅動部
243:行處理部
244:水平驅動部
245:系統控制部
246,246A,246B:像素驅動線
247,247A,247B:垂直信號線
248:信號處理部
251,251A,251B:分接頭/TG
252,252A,252B:傳送電晶體/TG
255B:FBEN
258A,258B:選擇電晶體
260A,260B:附加電容部
261:光電二極體/PD
265:井接點
341:半導體基板
342:多層配線層
343:防反射膜
345:像素間遮光膜
346:平坦化膜
347:晶載透鏡
351,352:半導體區域
353:氧化鉿膜
354:氧化鋁膜
355:氧化矽膜
361:像素間分離部
362:層間絕緣膜
366,411A,411B:導通孔
412A,412B,413A,413B,414A,414B,415A,415B,418A,418B:接點
416A,416B:導通孔
417A,417B,419A,419B:導通孔
1000:攝像元件
1001:光學部
1002:攝像元件(攝像器件)
1003:DSP電路
1004:訊框記憶體
1005:顯示部
1006:記錄部
1007:操作部
1008:電源部
1009:匯流排線
11000:內視鏡手術系統
11100:內視鏡
11101:鏡筒
11102:相機頭
11110:手術器具
11111:氣腹管
11112:能量處置具
11120:支持臂裝置
11131:施術者(醫生)
11132:患者
11133:病床
11200:手推車
11201:相機控制單元/CCU
11202:顯示裝置
11203:光源裝置
11204:輸入裝置
11205:處置具控制裝置
11206:氣腹裝置
11207:記錄器
11208:印表機
11400:傳送纜線
11401:透鏡單元
11402:攝像部
11403:驅動部
11404:通訊部
11405:相機頭控制部
11411:通訊部
11412:圖像處理部
11413:控制部
12000:車輛控制系統
12001:通訊網路
12010:驅動系統控制單元
12020:車體系統控制單元
12030:車外資訊檢測單元
12031:攝像部
12040:車內資訊檢測單元
12041:駕駛者狀態檢測部
12050:整合控制單元
12051:微電腦
12052:聲音圖像輸出部
12053:車載網路I/F
12061:音訊揚聲器
12062:顯示部
12063:儀表板
12100:車輛
12101,12102,12103,12104,12105:攝像部
12111,12112,12113,12114:攝像範圍
C_FB,C_ST:寄生電容
L1:中央線/線
M1,M2,M3,M4:配線層
Q1,Q2,Q3,Q4:電荷
Td:延遲時間
Tp:照射時間
TRG1,TRG2:傳送電晶體
TRT1,TRT2:傳送控制信號
VDD:電源
X,Y:軸/方向
圖1係顯示應用本技術之攝像裝置之一實施形態之構成之圖。
圖2係顯示像素之電路構成例之圖。
圖3係顯示像素之平面構成例之圖。
圖4係顯示複數個像素之平面構成例之圖。
圖5係顯示測距裝置之一實施形態之構成之圖。
圖6係顯示受光部之構成例之圖。
圖7係顯示像素之電路構成例之圖。
圖8係說明像素之電荷之分配之圖。
圖9係用於針對信號之讀出進行說明之圖。
圖10係顯示像素之另一平面構成例之圖。
圖11係顯示像素之剖面構成例之圖。
圖12係顯示像素之配線之配置例之圖。
圖13係顯示像素之配線之配置例之圖。
圖14係顯示像素之又一平面構成例之圖。
圖15係顯示像素之再一平面構成例之圖。
圖16係顯示電子機器之一例之構成之圖。
圖17係顯示內視鏡手術系統之概略性構成之一例之圖。
圖18係顯示相機頭及CCU之功能構成之一例之方塊圖。
圖19係顯示車輛控制系統之概略性構成之一例之方塊圖。
圖20係顯示車外資訊檢測部及攝像部之設置位置之一例之說明圖。
10:攝像裝置
20:像素
21:像素陣列部
22:垂直驅動部
23:行信號處理部
24:水平驅動部
25:系統控制部
26:像素驅動線
27:垂直信號線/VSL
28:信號處理部
29:資料儲存部
Claims (9)
- 一種攝像元件,其具備:光電轉換部,其進行光電轉換;電荷蓄積部,其蓄積藉由前述光電轉換部而獲得之電荷;傳送部,其自前述光電轉換部朝前述電荷蓄積部傳送電荷;重置部,其將前述電荷蓄積部重置;重置電壓控制部,其進行對前述重置部施加之電壓之控制;及附加控制部,其控制向前述電荷蓄積部之電容附加;且前述電荷蓄積部包含複數個區域;於設置有前述光電轉換部之基板,設置構成前述電荷蓄積部之複數個區域;於積層於前述基板之配線層,設置有將前述複數個區域連接之配線;且在與設置有將前述複數個區域連接之前述配線之層不同之層,設置有成為前述電荷蓄積部之一部分之配線。
- 如請求項1之攝像元件,其中構成前述電荷蓄積部之複數個區域中之一區域連接於前述傳送部,另一區域連接於前述附加控制部。
- 如請求項1之攝像元件,其中前述複數個區域為2區域,其中一區域設置於第1像素,另一區域設置於與前述第1像素鄰接之第2像素。
- 一種攝像元件,其具備:光電轉換部,其進行光電轉換;複數個電荷蓄積部,其等蓄積藉由前述光電轉換部而獲得之電荷;複數個傳送部,其等自前述光電轉換部朝前述複數個電荷蓄積部各者傳送電荷;複數個重置部,其等將前述複數個電荷蓄積部各者重置;複數個重置電壓控制部,其等進行對前述複數個重置部分別施加之電壓之控制;及複數個附加控制部,其等分別控制向前述複數個電荷蓄積部之電容附加;且前述複數個電荷蓄積部之各個電荷蓄積部包含複數個區域;其中於設置有前述光電轉換部之基板,設置構成前述電荷蓄積部之複數個區域;於積層於前述基板之配線層,設置有將前述複數個區域連接之配線;且在與設置有將前述複數個區域連接之前述配線之層不同之層,設置有成為前述電荷蓄積部之一部分之配線。
- 如請求項4之攝像元件,其中構成前述電荷蓄積部之複數個區域中之一區域連接於前述傳送部,另一區域連接於前述附加控制部。
- 如請求項4之攝像元件,其中於前述配線層,設置有連接於前述重置電壓控制部且作為寄生電容發揮功能之配線。
- 如請求項4之攝像元件,其中前述複數個電荷蓄積部、前述複數個傳送部、前述複數個重置部、前述複數個重置電壓控制部、前述複數個附加控制部線對稱地配置。
- 一種攝像裝置,其具備:攝像元件、及對來自前述攝像元件之信號進行處理之處理部,且該攝像元件具備:光電轉換部,其進行光電轉換;電荷蓄積部,其蓄積藉由前述光電轉換部而獲得之電荷;傳送部,其自前述光電轉換部朝前述電荷蓄積部傳送電荷;重置部,其將前述電荷蓄積部重置;重置電壓控制部,其進行對前述重置部施加之電壓之控制;及附加控制部,其控制向前述電荷蓄積部之電容附加;且前述電荷蓄積部包含複數個區域;其中於設置有前述光電轉換部之基板,設置構成前述電荷蓄積部之複數個區域;於積層於前述基板之配線層,設置有將前述複數個區域連接之配線;且在與設置有將前述複數個區域連接之前述配線之層不同之層,設置有成為前述電荷蓄積部之一部分之配線。
- 一種測距裝置,其具備:發光部,其發出照射光;及受光元件,其接收由物體反射來自前述發光部之光的反射光;且前述受光元件具備:光電轉換部,其進行光電轉換;複數個電荷蓄積部,其等蓄積藉由前述光電轉換部而獲得之電荷;複數個傳送部,其等自前述光電轉換部朝前述複數個電荷蓄積部各者傳送電荷;複數個重置部,其等將前述複數個電荷蓄積部各者重置;複數個重置電壓控制部,其等進行分別對前述複數個重置部施加之電壓之控制;及複數個附加控制部,其等分別控制向前述複數個電荷蓄積部之電容附加;且前述複數個電荷蓄積部各自之電荷蓄積部包含複數個區域;其中於設置有前述光電轉換部之基板,設置構成前述電荷蓄積部之複數個區域;於積層於前述基板之配線層,設置有將前述複數個區域連接之配線;且在與設置有將前述複數個區域連接之前述配線之層不同之層,設置有成為前述電荷蓄積部之一部分之配線。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2020-012436 | 2020-01-29 | ||
| JP2020012436 | 2020-01-29 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202133424A TW202133424A (zh) | 2021-09-01 |
| TWI882059B true TWI882059B (zh) | 2025-05-01 |
Family
ID=77078220
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110100720A TWI882059B (zh) | 2020-01-29 | 2021-01-08 | 攝像元件、攝像裝置及測距裝置 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US12149845B2 (zh) |
| EP (1) | EP4099685B1 (zh) |
| JP (1) | JP7615059B2 (zh) |
| KR (1) | KR20220133873A (zh) |
| CN (1) | CN114946172A (zh) |
| TW (1) | TWI882059B (zh) |
| WO (1) | WO2021153480A1 (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20220133879A (ko) * | 2020-01-29 | 2022-10-05 | 소니 세미컨덕터 솔루션즈 가부시키가이샤 | 촬상 소자, 거리 측정 모듈 |
| KR20220158109A (ko) * | 2021-05-20 | 2022-11-30 | 삼성전자주식회사 | 깊이 센서 및 그 동작 방법 |
| JP2023055062A (ja) * | 2021-10-05 | 2023-04-17 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像装置 |
| JPWO2023120609A1 (zh) * | 2021-12-23 | 2023-06-29 | ||
| CN119908122A (zh) * | 2022-09-27 | 2025-04-29 | 新唐科技日本株式会社 | 摄像装置、测距装置及摄像装置的控制方法 |
| CN120143170A (zh) * | 2023-12-13 | 2025-06-13 | 晶相光电股份有限公司 | 控制装置及其操作方法 |
Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200625611A (en) * | 2004-10-07 | 2006-07-16 | Matsushita Electric Industrial Co Ltd | Solid-state image pickup device |
| US20090200454A1 (en) * | 2008-01-10 | 2009-08-13 | Stmicroelectronics S.A. | Pixel circuit for global electronic shutter |
| US7705900B2 (en) * | 2005-06-01 | 2010-04-27 | Eastman Kodak Company | CMOS image sensor pixel with selectable binning and conversion gain |
| TW201110688A (en) * | 2009-04-07 | 2011-03-16 | Hamamatsu Photonics Kk | Solid-state imaging device |
| US9584800B2 (en) * | 2014-03-31 | 2017-02-28 | Semiconductor Components Industries, Llc | Imaging systems with pixel array verification circuitry |
| US9936153B1 (en) * | 2016-10-04 | 2018-04-03 | Omnivision Technologies, Inc. | CMOS image sensor with dual floating diffusions per pixel for flicker-free detection of light emitting diodes |
| TW201943261A (zh) * | 2018-04-04 | 2019-11-01 | 日商索尼半導體解決方案公司 | 固體攝像裝置 |
| TW201945755A (zh) * | 2018-04-26 | 2019-12-01 | 日商索尼股份有限公司 | 測距裝置及測距模組 |
| TW201947751A (zh) * | 2018-05-16 | 2019-12-16 | 日商索尼半導體解決方案公司 | 固體攝像元件及固體攝像裝置 |
| TW202005072A (zh) * | 2018-05-21 | 2020-01-16 | 日商索尼股份有限公司 | 固態攝像元件及其製造方法 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4117540B2 (ja) | 2002-10-17 | 2008-07-16 | ソニー株式会社 | 固体撮像素子の制御方法 |
| US9426397B2 (en) | 2013-11-12 | 2016-08-23 | EO Vista, LLC | Apparatus and methods for hyperspectral imaging with on-chip digital time delay and integration |
| JP2017163010A (ja) * | 2016-03-10 | 2017-09-14 | ソニー株式会社 | 撮像装置、電子機器 |
| JP2017175345A (ja) * | 2016-03-23 | 2017-09-28 | ソニー株式会社 | 固体撮像装置、固体撮像装置の駆動方法、及び、電子機器 |
| US11025846B2 (en) * | 2017-02-01 | 2021-06-01 | Sony Semiconductor Solutions Corporation | Imaging system, imaging apparatus, and control apparatus |
| JP2018186398A (ja) | 2017-04-26 | 2018-11-22 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像装置、および電子機器 |
| CN110663248B (zh) * | 2017-06-02 | 2023-10-24 | 索尼半导体解决方案公司 | 固态摄像装置和电子设备 |
| KR102432861B1 (ko) * | 2017-06-15 | 2022-08-16 | 삼성전자주식회사 | 거리 측정을 위한 이미지 센서 |
| JP2019216379A (ja) | 2018-06-14 | 2019-12-19 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像素子、撮像装置、および、固体撮像素子の制御方法 |
| JP7362198B2 (ja) * | 2018-07-18 | 2023-10-17 | ソニーセミコンダクタソリューションズ株式会社 | 受光素子、測距モジュール、および、電子機器 |
| JP7175655B2 (ja) * | 2018-07-18 | 2022-11-21 | ソニーセミコンダクタソリューションズ株式会社 | 受光素子および測距モジュール |
| CN110168398B (zh) * | 2018-07-18 | 2023-05-12 | 深圳市汇顶科技股份有限公司 | 飞时测距系统及校正方法 |
-
2021
- 2021-01-08 TW TW110100720A patent/TWI882059B/zh active
- 2021-01-25 CN CN202180008149.2A patent/CN114946172A/zh active Pending
- 2021-01-25 JP JP2021574008A patent/JP7615059B2/ja active Active
- 2021-01-25 EP EP21747394.1A patent/EP4099685B1/en active Active
- 2021-01-25 KR KR1020227023917A patent/KR20220133873A/ko not_active Abandoned
- 2021-01-25 US US17/759,118 patent/US12149845B2/en active Active
- 2021-01-25 WO PCT/JP2021/002376 patent/WO2021153480A1/ja not_active Ceased
Patent Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200625611A (en) * | 2004-10-07 | 2006-07-16 | Matsushita Electric Industrial Co Ltd | Solid-state image pickup device |
| US7705900B2 (en) * | 2005-06-01 | 2010-04-27 | Eastman Kodak Company | CMOS image sensor pixel with selectable binning and conversion gain |
| US20090200454A1 (en) * | 2008-01-10 | 2009-08-13 | Stmicroelectronics S.A. | Pixel circuit for global electronic shutter |
| TW201110688A (en) * | 2009-04-07 | 2011-03-16 | Hamamatsu Photonics Kk | Solid-state imaging device |
| US9584800B2 (en) * | 2014-03-31 | 2017-02-28 | Semiconductor Components Industries, Llc | Imaging systems with pixel array verification circuitry |
| US9936153B1 (en) * | 2016-10-04 | 2018-04-03 | Omnivision Technologies, Inc. | CMOS image sensor with dual floating diffusions per pixel for flicker-free detection of light emitting diodes |
| TW201943261A (zh) * | 2018-04-04 | 2019-11-01 | 日商索尼半導體解決方案公司 | 固體攝像裝置 |
| TW201945755A (zh) * | 2018-04-26 | 2019-12-01 | 日商索尼股份有限公司 | 測距裝置及測距模組 |
| TW201947751A (zh) * | 2018-05-16 | 2019-12-16 | 日商索尼半導體解決方案公司 | 固體攝像元件及固體攝像裝置 |
| TW202005072A (zh) * | 2018-05-21 | 2020-01-16 | 日商索尼股份有限公司 | 固態攝像元件及其製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US12149845B2 (en) | 2024-11-19 |
| EP4099685A1 (en) | 2022-12-07 |
| EP4099685B1 (en) | 2025-02-26 |
| WO2021153480A1 (ja) | 2021-08-05 |
| CN114946172A (zh) | 2022-08-26 |
| EP4099685A4 (en) | 2023-04-26 |
| JPWO2021153480A1 (zh) | 2021-08-05 |
| KR20220133873A (ko) | 2022-10-05 |
| US20230044912A1 (en) | 2023-02-09 |
| JP7615059B2 (ja) | 2025-01-16 |
| TW202133424A (zh) | 2021-09-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI858001B (zh) | 固態攝像裝置及電子機器 | |
| TWI882059B (zh) | 攝像元件、攝像裝置及測距裝置 | |
| TWI860337B (zh) | 攝像元件及半導體元件 | |
| TWI840384B (zh) | 攝像裝置及電子機器 | |
| TWI868090B (zh) | 固態攝像裝置及電子機器 | |
| TWI853847B (zh) | 固態攝像裝置及電子機器 | |
| TW202445850A (zh) | 攝像元件及電子機器 | |
| US12316987B2 (en) | Solid-state imaging device | |
| TWI857044B (zh) | 成像元件及距離測量裝置 | |
| CN114127939A (zh) | 固态摄像装置和电子设备 | |
| JP2020021987A (ja) | 撮像装置、電子機器 | |
| TW202147594A (zh) | 攝像元件及攝像裝置 | |
| WO2020022054A1 (ja) | 撮像装置、電子機器 | |
| TW202137537A (zh) | 固體攝像裝置及電子機器 | |
| WO2022172711A1 (ja) | 光電変換素子および電子機器 | |
| WO2019181466A1 (ja) | 撮像素子、電子機器 | |
| WO2021153429A1 (ja) | 固体撮像装置及び電子機器 | |
| US20240347567A1 (en) | Imaging device and electronic apparatus | |
| US20250194274A1 (en) | Photodetection apparatus | |
| WO2019235230A1 (ja) | 撮像素子、電子機器 | |
| TW202523158A (zh) | 光檢測裝置 | |
| JP2023027455A (ja) | 撮像素子、撮像装置、製造方法 | |
| TW202410428A (zh) | 光檢測裝置 | |
| TW202433734A (zh) | 半導體裝置及電子機器 | |
| TW202508039A (zh) | 半導體裝置、半導體裝置之製造方法及光檢測裝置 |