[go: up one dir, main page]

TWI864965B - 脈波信號產生裝置及其控制裝置 - Google Patents

脈波信號產生裝置及其控制裝置 Download PDF

Info

Publication number
TWI864965B
TWI864965B TW112130728A TW112130728A TWI864965B TW I864965 B TWI864965 B TW I864965B TW 112130728 A TW112130728 A TW 112130728A TW 112130728 A TW112130728 A TW 112130728A TW I864965 B TWI864965 B TW I864965B
Authority
TW
Taiwan
Prior art keywords
signal
level
generate
stage
gate
Prior art date
Application number
TW112130728A
Other languages
English (en)
Other versions
TW202510504A (zh
Inventor
巫鴻麟
楊智文
羅宇呈
Original Assignee
崛智科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 崛智科技股份有限公司 filed Critical 崛智科技股份有限公司
Priority to TW112130728A priority Critical patent/TWI864965B/zh
Priority to US18/749,575 priority patent/US20250062753A1/en
Application granted granted Critical
Publication of TWI864965B publication Critical patent/TWI864965B/zh
Publication of TW202510504A publication Critical patent/TW202510504A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/038Multistable circuits

Landscapes

  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)

Abstract

控制裝置包括多級控制電路。第i級的控制電路包括輸入信號產生器以及告知信號產生器。輸入信號產生器根據第一反相輸出信號以及第i+1級告知信號以產生第i+1級輸入信號。告知信號產生器根據第i級延遲輸入信號以及第二反相輸出信號以產生第i級告知信號,其中i為大於1的整數。第一反相輸出信號以及第二反相輸出信號與第i級的脈波信號產生器產生的第i級輸出信號的相位相反。

Description

脈波信號產生裝置及其控制裝置
本發明是有關於一種脈波信號產生裝置及其控制裝置,且特別是有關於一種可提高電路中級與級間的資料傳輸的可靠性的脈波信號產生裝置及其控制裝置。
在動態電路的架構中,動態閂鎖(dynamic latch)的控制一直是動態電路的主要困難點。在面對隨著製程尺寸微縮的條件下,電路間減少的寄生電容值以及電晶體隨臨界電壓的下降而提升的漏電電流,使得如何有效達成傳輸資料的動態閂鎖更為困難。在現今的技術領域中,如何製造一個穩定且精確的脈波信號來控制動態電路,並使晶片的效能和穩定度達到最佳化,是電路設計上一個困難的挑戰。
本發明提供一種脈波信號產生裝置及其控制裝置,可提升晶片中級與級間的資料傳輸的可靠性。
本發明的控制裝置適用於多級脈波信號產生器。控制裝置包括多級控制電路。控制電路分別耦接至脈波信號產生器,控制電路依序相互串接,其中第i級控制電路對應第i級脈波信號產生器,其中第i級脈波信號產生器根據第i級輸入信號以產生第i級輸出信號。第i級控制電路包括輸入信號產生器以及告知信號產生器。輸入信號產生器耦接至第i級的脈波信號產生器,根據第一反相輸出信號以及第i+1級告知信號以產生第i+1級輸入信號。輸入信號產生器提供該第i+1級輸入信號至第i+1級控制電路。告知信號產生器根據第i級延遲輸入信號以及第二反相輸出信號以產生第i級告知信號,其中告知信號產生器提供第i級告知信號至第i-1級控制電路。其中i為大於1的整數,第一反相輸出信號以及第二反相輸出信號的相位與第i級的脈波信號產生器產生的第i級輸出信號的相位相反。
本發明的脈波信號產生裝置包括多級脈波信號產生器以及如上所述的控制裝置。脈波信號產生器相互串接,其中第i級的脈波信號產生器根據第i級輸入信號以產生第i級輸出信號。
基於上述,本發明的控制裝置中,各級的控制電路透過後一級的告知信號產生器所產生的告知信號,來至控制傳送至後一級的輸入信號。如此一來,各級脈波信號產生器所產生的輸出信號間的脈波寬度可以被確保,且相鄰的輸出信號的脈波間的間距也可以被確保,有效提升晶片中級與級間的電路的資料傳輸的可靠性。
請參照圖1,圖1繪示本發明一實施例的脈波信號產生裝置的示意圖。脈波信號產生裝置100包括多級脈波信號產生器111~11N以及由多級控制電路121~12N所構成的控制裝置。脈波信號產生器111~11N分別對應控制電路121~12N。控制電路121~12N則依序串聯耦接。在細節上,第1級控制電路121對應第1級脈波信號產生器111;第2級控制電路122對應第2級脈波信號產生器112;….;第N級控制電路12N則對應第N級脈波信號產生器11N。多級脈波信號產生器111~11N分別產生多級輸出信號CKP1~CKPN。多級輸出信號CKP1~CKPN上分別具有依序產生的脈波,分別作為多級電路的資料閂鎖的根據。
控制電路121~12N依序產生多級輸出信號CKP1~CKPN。在本實施例中,第1級控制電路121可接收外部輸入的第1級輸入信號CKI1,並根據第1級輸入信號CKI1來產生輸出信號CKP1。第2級控制電路122至第N級的控制電路12N則分別接收第1級控制電路111至第N-1級控制電路(未繪示)所分別產生的第2級至第N級輸入信號CKI2~CKIN,並分別根據輸入信號CKI2~CKIN來產生第2級至第N級輸出信號CKP2~CKPN。
在另一方面,脈波產生器111根據所產生的輸出信號CKP1的反相輸出信號來產生反相輸出信號CB21、CB31、CN1,根據延遲輸入信號CKI1來產生延遲輸入信號CB11;脈波產生器112根據所產生的輸出信號CKP2的反相輸出信號來產生反相輸出信號CB22、CB32、CN2,根據延遲輸入信號CKI2來產生延遲輸入信號CB12;….;脈波產生器11N則根據所產生的輸出信號CKPN的反相輸出信號來產生反相輸出信號CB2N、CB3N、CNN,根據延遲輸入信號CKIN來產生延遲輸入信號CB1N。
控制電路121接收反相輸出信號CB21、CB31、CN1、延遲輸入信號CB11以及後級的控制電路122所產生的告知信號ACK2;控制電路122接收反相輸出信號CB22、CB32、CN2、延遲輸入信號CB12以及後級的控制電路所產生的告知信號ACK3;…;控制電路12N則接收反相輸出信號CBN2、CBN3、CNN、延遲輸入信號CBN1以及告知信號ACKN+1。
在本實施例中,以第2級控制電路122為範例,控制電路122可根據所接收的反相輸出信號CB22、CN2以及告知信號ACK3來產生輸入信號CKI3,其中輸入信號CKI3被傳送至第3級脈波信號產生器,可稱為第3級輸入信號。此外,控制電路122另可根據延遲輸入信號CB12以及反相輸出信號CB32來產生(第2級)告知信號ACK2。控制電路122並提供告知信號ACK2至次級的控制電路。
以下請參照圖2,圖2繪示本發明實施例的脈波信號產生裝置的各級脈波信號產生器的實施方式的示意圖。圖1實施例的脈波信號產生器111~11N的其中之任一可應用脈波信號產生器200來實施。
以脈波信號產生器200為脈波信號產生裝置中的第i級的脈波信號產生器為例,其中i為正整數。脈波信號產生器200包括單擊電路210以及多個反相器所構成的反相器串220。單擊電路210接收輸入信號CKIi,並根據輸入信號CKIi的轉態緣以產生脈波信號CNi。反相器串220耦接至單擊電路210的輸出端,針對脈波信號CNi進行多次的反項動作來分別產生反相輸出信號CB2i、CB3i以及輸出信號CKPi。在另一方面,單擊電路210可針對輸入信號CKIi進行延遲,並產生延遲輸入信號CB1i。
反相器串220具有多個反相器IV1~IV7。反相器IV1至IV3相互串聯耦接。反相器IV1的輸入端耦接至單擊電路210的輸出端,並接收脈波信號CNi。反相器IV3的輸出端則產生輸出信號CKPi。反相器IV4至IV7相互串聯耦接,其中反相器IV4的輸入端耦接至反相器IV2的輸出端,反相器IV4的輸出端產生反相輸出信號CB2i,反相器IV7的輸出端則產生反相輸出信號CB3i。
值得一提的,單擊電路210可以用本領域具通常知識者所熟知的任意形式的單擊電路(one shot circuit)來實施,沒有特定的限制。
以下請參照圖3,圖3繪示本發明一實施例的控制裝置中的控制電路的示意圖。控制電路300包括輸入信號產生器310以及告知信號產生器320。控制電路300為控制裝置中多級的控制電路的其中之一。
以控制電路300為多級控制電路中的第i級為範例,i為大於1的正整數,輸入信號產生器310接收第i級的脈波信號產生器所提供的反相輸出信號CB2i、第i+1級的控制電路300所提供的告知信號ACKi+1以及第i級的脈波信號產生器所提供的脈波信號CNi。輸入信號產生器310根據反相輸出信號CB2i、告知信號ACKi+1以及脈波信號CNi來產生傳送至第i+1級輸入信號CKIi+1,其中第i+1級輸入信號CKIi+1被傳送至第i+1級控制電路。在細節上,輸入信號產生器310可根據反相輸出信號CB2i來設定第i+1級輸入信號CKIi+1為第一邏輯值,並根據告知信號ACKi+1來設定第i+1級輸入信號CKIi+1為第二邏輯值,第一邏輯值與第二邏輯值互補。
此外,告知信號產生器320接收第i級延遲輸入信號CB1i以及反相輸出信號CB3i,並根據第i級延遲輸入信號CB1i以及反相輸出信號CB3i來產生第i級告知信號ACKi。其中,告知信號產生器320並傳送第i級告知信號ACKi至第i-1級的控制電路。在細節上,告知信號產生器320在第i級延遲輸入信號CB1i以及反相輸出信號CB3i均為第二邏輯值時產生為第二邏輯值的第i級告知信號ACKi;相對的,當第i級延遲輸入信號CB1i以及反相輸出信號CB3i的至少其中之一為第一邏輯值時,告知信號產生器320產生為第一邏輯值的第i級告知信號ACKi。
以下請參照圖4A以及圖4B,圖4A繪示本發明實施例的控制裝置中的輸入信號產生器的電路示意圖,圖4B繪示圖4A的輸入信號產生器的動作波形圖。輸入信號產生器400包括或閘OR1、及閘AD1、AD2、反或閘NO1、反及閘ND1以及反相器IV41。或閘OR1接收反相輸出信號CB2i以及第i+1級告知信號ACKi+1,並針對反相輸出信號CB2i以及第i+1級告知信號ACKi+1進行或邏輯運算來產生第一信號S1。及閘AD1接收反相輸出信號CB2i以及第i+1級告知信號ACKi+1,並針對反相輸出信號CB2i以及第i+1級告知信號ACKi+1進行及邏輯運算來產生第二信號S2。及閘AD2則接收第一信號S1以及反及閘ND1所產生的第三信號S3,並針對第一信號S1以及第三信號S3進行及邏輯運算來產生第四信號S4。反或閘NO1接收第二信號S2以及第四信號S4,並針對第二信號S2以及第四信號S4執行反或邏輯運算來產生第五信號S5。反及閘ND1則接收第五信號S5以及脈波信號CNi,並針對第五信號S5以及脈波信號CNi執行反及邏輯運算來產生第三信號S3。其中,脈波信號CNi可以為對應的第i級脈波信號產生器所產生的第i級輸出信號CKPi的反相信號。反相器IV41接收第三信號S3,並透過反相第三信號 S3以產生第i+1級輸入信號CKIi+1。
在圖4B中,第i+1級告知信號ACKi+1、反相輸出信號CB2i、第i級輸出信號CKPi、脈波信號CNi的初始狀態分別為邏輯值0、1、0、1,輸入信號產生器400並對應產生邏輯值0的第i+1級輸入信號CKIi+1。接著,在當第i級輸出信號CKPi出現正脈波時,反相輸出信號CB2i以及脈波信號CNi對應發生負脈波,在此時,或閘OR1根據同時為邏輯值0的反相輸出信號CB2i、第i+1級告知信號ACKi+1產生同為邏輯值0的第一信號S1。基於第二信號S2也為邏輯值0,反或閘NO1可產生為邏輯值1的第五信號S5,並使第i+1級輸入信號CKIi+1被設定為邏輯值1。
接著,在當第i+1級告知信號ACKi+1被轉態為邏輯值1時,基於此時的反相輸出信號CB2i同樣為邏輯值1,因此及閘AD1可產生為邏輯值1的第二信號S2,並使第五信號S5轉態為邏輯值0。如此一來,第i+1級輸入信號CKIi+1可轉態為邏輯值0。
以下請參照圖5A以及圖5B,圖5A繪示本發明實施例的控制裝置中的告知信號產生器的電路示意圖,圖5B繪示圖5A的告知信號產生器的動作波形圖。告知信號產生器500包括或閘OR51、及閘AD51、AD52、反或閘NO51以及反相器IV51、IV52。或閘OR51接收第i級延遲輸入信號CB1i以及反相輸出信號CB3i。或閘OR51針對第i級延遲輸入信號CB1i以及反相輸出信號CB3i執行或邏輯運算以產生第一信號S51。及閘AD51接收第i級延遲輸入信號CB1i以及反相輸出信號CB3i,並針對第i級延遲輸入信號CB1i以及反相輸出信號CB3i執行及邏輯運算以產生第二信號S52。及閘AD2接收第一信號S51以及反相器IV51所產生的第三信號S53,並針對第一信號S51以及第三信號S53執行及邏輯運算以產生第四信號S54。反或閘NO1接收第二信號S52以及第四信號S54,並針對第二信號S52以及第四信號S54執行反或邏輯運算以產生第五信號S55。反相器IV51透過反相第五信號S55以產生第三信號S53,反相器IV52則透過反相第三信號S53以產生第i級告知信號ACKi。
在圖5B中,第i級延遲輸入信號CB1i可以為第i級脈波信號產生器所接收的第i級輸入信號的延遲及反相。反相輸出信號CB3i則可以為第i級脈波信號產生器所產生的第i級輸出信號的反相信號。因此,反相輸出信號CB3i的負脈波可發生在第i級延遲輸入信號CB1i的負脈波的後段。在當反相輸出信號CB3i以及第i級延遲輸入信號CB1i均為邏輯值0時,告知信號產生器500可產生為邏輯值1的第i級告知信號ACKi。在另一方面,在當反相輸出信號CB3i以及第i級延遲輸入信號CB1i的至少其中之一恢復為邏輯值1時,告知信號產生器500可產生為邏輯值0的第i級告知信號ACKi。
根據圖4B的波形可以清楚得知,第i+1級輸入信號CKIi+1的脈波寬度,可以根據反相輸出信號CB2i的負脈波的結束時間點以及第i+1級告知信號ACKi+1的正脈波的發生時間點間的時間差來決定。並且,根據圖5B的波形可以清楚得知,而第i+1級告知信號ACKi+1又可與第i+1級脈波信號產生器所產生的第i+1級輸出信號相關。也就是說,本發明實施例中的各級脈波信號產生器所接收的輸入信號可具有足夠長的脈波寬度,且脈波信號產生器所分別產生的輸出信號的脈波間也不會相互干擾,可確保各級電路的資料傳輸的正確性。
以下請參照圖5C,圖5C繪示本發明實施例的告知信號產生器的另一實施方式的示意圖。對比圖5A的實施方式,在告知信號產生器500’中,圖5A中的反相器IV51被置換為反或閘NO52。反或閘NO52除接收第五信號S55外,並接收重置信號RDN。其中,當重置信號RDN為邏輯值1時,第i級告知信號ACKi可被重置為邏輯值1。
值得注意的,上述圖4A、圖5A以及圖5C繪示的多個邏輯電路中,其中的邏輯閘及其組合,均可應用可實現相同功能的一個或多個邏輯閘來取代,並非必須限定為如圖4A、圖5A以及圖5C的電路態樣。上述的邏輯閘的取代動作,應為具備通常知識的數位電路設計人員所熟知,在此恕不多贅述。
以下請參照圖6A以及圖6B,圖6A繪示本發明實施例的脈波信號產生器的電路示意圖,圖6B繪示圖6A的脈波信號產生器的波形圖。以脈波信號產生器600為第i級脈波信號產生器為範例,脈波信號產生器600包括單擊電路610以及反相器串620。單擊電路610包括延遲器611、反相器IV61以及反及閘ND61。反及閘ND61的一輸入端直接接收第i級輸入信號CKIi,反及閘ND61的另一輸入端則透過相互串接的延遲器611以及反相器IV61以接收第i級輸入信號CKIi。延遲器611提供一延遲相位,並針對第i級輸入信號CKIi進行相位延遲。反相器IV61則反相延遲器611的輸出,並產生延遲輸入信號CKIi。反及閘ND61則根據第i級輸入信號CKIi以及延遲輸入信號CKIi間的相位差來產生脈波信號CNIi的負脈波,如圖6B所示。
此外,反相器串620具有多個串接的反相器。反相器串620並針對脈波信號CNIi進行多次的反相動作以產生第i級輸出信號CKPi、反相輸出信號CB2i以及CB3i。其中,第i級輸出信號CKPi與脈波信號CNIi的相位相反(如圖6B所示)。
延遲器611可透過本領域具通常知識者所熟知的延遲電路來建構,沒有特定的限制。
值得一提的,本實施例中的脈波信號產生器600的電路細節僅只是一示範性實施方式。本領域具通常知識者所熟知脈波信號產生器的電路架構均可應用於本發明,沒有一定的限制。
以下請參照圖7,圖7繪示本發明實施例的脈波信號產生裝置的波形示意圖。圖7的波形中,橫軸為時間,縱軸為電壓。
在欄位710中,脈波信號產生裝置可連續的產生第i級的輸入信號CKIi以及第i+1級的輸入信號CKIi+1。根據輸入信號CKIi,脈波信號產生裝置中的第i級的脈波信號產生器可根據輸入信號CKIi以產生輸出信號CKPi,如欄位720所示。此外,在欄位730中,脈波信號產生裝置中的第i+1級的脈波信號產生器則可根據輸入信號CKIi+1以產生輸出信號CKPi+1。其中,第i+1級輸入信號CKIi+1的脈波在時間軸上可完整包覆第i+1級的脈波信號產生器所產生的第i+1級輸出信號CKPi+1。
以下請參照圖8,圖8繪示本發明實施例的脈波信號產生裝置所產生的多個輸出信號的波形示意圖。以脈波信號產生裝置具有5級的脈波信號產生器為例,5級的脈波信號產生器可分別產生第1級至第5級的輸出信號CKP1~CKP5。其中,輸出信號CKP1~CKP5的正脈波彼此間不相互重疊,且輸出信號CKP1~CKP5的正脈波的寬度,兩兩間可相同或不相同。也就是說,本發明實施例的脈波信號產生裝置所產生的輸出信號的脈波寬度可以動態進行調整,並非為固定的相同脈寬。脈波信號產生裝置透過動態調整所產生的輸出信號的脈波寬度,可進一步確保資料傳輸的可靠度。
綜上所述,本發明的脈波信號產生裝置中設置多級控制電路,透過各級的控制電路來產生次級的輸入信號,並根據次級的控制電路所產生的告知信號以動態調整次級的輸入信號的脈波寬度。如此一來,透過各級間的握手(handshake)協定,各級的輸出信號的脈波寬度以及觸發脈波的時間點可以動態進行調整,確保各級電路的資料傳輸的穩定度,提升系統的工作表現(performance)。
100:脈波信號產生裝置 111~11N、200、600:脈波信號產生器 121~12N、300:控制電路 210、610:單擊電路 220、620:反相器串 310、400:輸入信號產生器 320、500、500’:告知信號產生器 611:延遲器 710~730:欄位 ACKi+1、ACKi、ACK2~ACKN+1:告知信號 AD1、AD2、AD51、AD52:及閘 CB2i、CB3i、CNi、CB21~CB2N、CB31~CB3N、CN1~CN3:反相輸出信號 CB1i、CB11~CB13:延遲輸入信號 CKIi、CKIi+1、CKI2~CKIN:輸入信號 CKPi、CKP1~CKPN:輸出信號 CNi:脈波信號 IV1~IV7、IV41、IV51、IV52、IV61:反相器 ND1、ND61:反及閘 NO1、NO51、NO52:反或閘 OR1、OR51:或閘 RDN:重置信號 S1~S5、S51~S55:信號
圖1繪示本發明一實施例的脈波信號產生裝置的示意圖。 圖2繪示本發明實施例的脈波信號產生裝置的各級脈波信號產生器的實施方式的示意圖。 圖3繪示本發明一實施例的控制裝置中的控制電路的示意圖。 圖4A繪示本發明實施例的控制裝置中的輸入信號產生器的電路示意圖。 圖4B繪示圖4A的輸入信號產生器的動作波形圖。 圖5A繪示本發明實施例的控制裝置中的告知信號產生器的電路示意圖。 圖5B繪示圖5A的告知信號產生器的動作波形圖。 圖5C繪示本發明實施例的告知信號產生器的另一實施方式的示意圖。 圖6A繪示本發明實施例的脈波信號產生器的電路示意圖。 圖6B繪示圖6A的脈波信號產生器的波形圖。 圖7繪示本發明實施例的脈波信號產生裝置的波形示意圖。 圖8繪示本發明實施例的脈波信號產生裝置所產生的多個輸出信號的波形示意圖。
300:控制電路
310:輸入信號產生器
320:告知信號產生器
ACKi+1、ACKi:告知信號
CB2i、CB3i:反相輸出信號
CB1i:延遲輸入信號
CKIi+1:輸入信號
CNi:脈波信號

Claims (17)

  1. 一種控制裝置,適用於多級脈波信號產生器,包括:多級控制電路,分別耦接至該些脈波信號產生器,該些控制電路依序相互串接,其中一第i級控制電路對應一第i級脈波信號產生器,其中該第i級脈波信號產生器根據一第i級輸入信號以產生一第i級輸出信號,該第i級的控制電路包括:一輸入信號產生器,耦接至該第i級的脈波信號產生器,根據一第一反相輸出信號以及一第i+1級告知信號以產生一第i+1級輸入信號,該輸入信號產生器提供該第i+1級輸入信號至一第i+1級控制電路;以及一告知信號產生器,根據一第i級延遲輸入信號以及一第二反相輸出信號以產生一第i級告知信號,其中該告知信號產生器提供該第i級告知信號至一第i-1級控制電路,其中i為大於1的整數,該第一反相輸出信號以及該第二反相輸出信號的相位與該第i級的脈波信號產生器的該第i級輸出信號的相位相反。
  2. 如請求項1所述的控制裝置,其中該第i級延遲輸入信號與該第i級輸入信號間具有一延遲相位。
  3. 如請求項1所述的控制裝置,其中該輸入信號產生器根據該第一反相輸出信號以設定該第i+1級輸入信號為一第一 邏輯值,該輸入信號產生器根據該第i+1級告知信號以設定該第i+1級輸入信號為一第二邏輯值,該第一邏輯值與該第二邏輯值互補。
  4. 如請求項3所述的控制裝置,其中該告知信號產生器在該第i級延遲輸入信號以及該第二反相輸出信號均為該第二邏輯值時產生為該第二邏輯值的該第i級告知信號。
  5. 如請求項1所述的控制裝置,其中該第i+1級輸入信號的脈波在時間軸上完整包覆一第i+1級的脈波信號產生器所產生的一第i+1級輸出信號。
  6. 如請求項1所述的控制裝置,其中該輸入信號產生器包括:一或閘,接收該第一反相輸出信號以及該第i+1級告知信號,產生一第一信號;一第一及閘,接收該第一反相輸出信號以及該第i+1級告知信號,產生一第二信號;一第二及閘,接收該第一信號以及一第三信號,產生一第四信號;一反或閘,接收該第二信號以及該第四信號,產生一第五信號;一反及閘,根據該第五信號以及該第i級輸出信號來產生一第六信號;以及一反相器,根據該第六信號以產生該第i+1級輸入信號。
  7. 如請求項1所述的控制裝置,其中該告知信號產生器包括:一或閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第一信號;一第一及閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第二信號;一第二及閘,接收該第一信號以及一第三信號,產生一第四信號;一反或閘,接收該第二信號以及該第四信號,產生一第五信號;一第一反相器,反相該第五信號以產生該第三信號;以及一第二反相器,反相該第三信號以產生該第i級告知信號。
  8. 如請求項1所述的控制裝置,其中該告知信號產生器包括:一或閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第一信號;一第一及閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第二信號;一第二及閘,接收該第一信號以及一第三信號,產生一第四信號;一第一反或閘,接收該第二信號以及該第四信號,產生一第五信號; 一第二反或閘,接收該第五信號以及一重置信號,產生該第三信號;以及一第一反相器,反相該第三信號以產生該第i級告知信號。
  9. 一種脈波信號產生裝置,包括:多級脈波信號產生器,其中一第i級的脈波信號產生器根據一第i級輸入信號以產生一第i級輸出信號;以及控制裝置,包括多級控制電路,該些控制電路相互串接並分別耦接至該些脈波信號產生器,其中第i級的控制電路對應第i級的脈波信號產生器,該第i級的控制電路包括:一輸入信號產生器,耦接至該第i級的脈波信號產生器,根據一第一反相輸出信號以及一第i+1級告知信號以產生一第i+1級輸入信號,該輸入信號產生器提供該第i+1級輸入信號至一第i+1級控制電路;以及一告知信號產生器,根據一第i級延遲輸入信號以及一第二反相輸出信號以產生一第i級告知信號,其中該告知信號產生器提供該第i級告知信號至一第i-1級控制電路,其中i為大於1的整數,該第一反相輸出信號以及該第二反相輸出信號的相位與該第i級的脈波信號產生器的該第i級輸出信號的相位相反。
  10. 如請求項9所述的脈波信號產生裝置,其中該第i級的脈波信號產生器包括: 一單擊電路,根據該第i級輸入信號的轉態緣以產生一脈波信號;以及多個反相器,其中該些反相器相互串接並耦接至該單擊電路的輸出端,該些反相器根據反相該脈波信號多次以分別產生該第i級輸出信號、該第一反相輸出信號以及該第二反相輸出信號。
  11. 如請求項10所述的脈波信號產生裝置,其中該單擊電路包括:一延遲器,延遲該第i級輸入信號以產生一第i級延遲輸入信號;一反相器,耦接至該延遲器的輸出端以接收該第i級延遲輸入信號;以及一邏輯閘,針對該第i級輸入信號以及該反相器的輸出信號進行一邏輯運算以產生該脈波信號。
  12. 如請求項9所述的脈波信號產生裝置,其中該輸入信號產生器根據該第一反相輸出信號以設定該第i+1級輸入信號為一第一邏輯值,該告知信號產生器根據該第i+1級告知信號以設定該第i+1級輸入信號為一第二邏輯值,該第一邏輯值與該第二邏輯值互補。
  13. 如請求項12所述的脈波信號產生裝置,其中該告知信號產生器在該第i級延遲輸入信號以及該第二反相輸出信號均為該第二邏輯值時產生為該第二邏輯值的該第i級告知信號。
  14. 如請求項9所述的脈波信號產生裝置,其中該第i+1級輸入信號的脈波在時間軸上完整包覆一第i+1級的脈波信號產生器所產生的一第i+1級輸出信號。
  15. 如請求項9所述的脈波信號產生裝置,其中該輸入信號產生器包括:一或閘,接收該第一反相輸出信號以及該第i+1級告知信號,產生一第一信號;一第一及閘,接收該第一反相輸出信號以及該第i+1級告知信號,產生一第二信號;一第二及閘,接收該第一信號以及一第三信號,產生一第四信號;一反或閘,接收該第二信號以及該第四信號,產生一第五信號;一反及閘,根據該第五信號以及該第i級輸出信號來產生該第三信號;以及一反相器,根據該第三信號以產生該第i+1級輸入信號。
  16. 如請求項9所述的脈波信號產生裝置,其中該告知信號產生器包括:一或閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第一信號;一第一及閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第二信號; 一第二及閘,接收該第一信號以及一第三信號,產生一第四信號;一反或閘,接收該第二信號以及該第四信號,產生一第五信號;一第一反相器,反相該第五信號以產生該第三信號;以及一第二反相器,反相該第三信號以產生該第i級告知信號。
  17. 如請求項9所述的脈波信號產生裝置,其中該告知信號產生器包括:一或閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第一信號;一第一及閘,接收該第i級延遲輸入信號以及該第二反相輸出信號,產生一第二信號;一第二及閘,接收該第一信號以及一第三信號,產生一第四信號;一第一反或閘,接收該第二信號以及該第四信號,產生一第五信號;一第二反或閘,接收該第五信號以及一重置信號,產生該第三信號;以及一第一反相器,反相該第三信號以產生該第i級告知信號。
TW112130728A 2023-08-16 2023-08-16 脈波信號產生裝置及其控制裝置 TWI864965B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW112130728A TWI864965B (zh) 2023-08-16 2023-08-16 脈波信號產生裝置及其控制裝置
US18/749,575 US20250062753A1 (en) 2023-08-16 2024-06-20 Pulse signal generating device and control device thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112130728A TWI864965B (zh) 2023-08-16 2023-08-16 脈波信號產生裝置及其控制裝置

Publications (2)

Publication Number Publication Date
TWI864965B true TWI864965B (zh) 2024-12-01
TW202510504A TW202510504A (zh) 2025-03-01

Family

ID=94608838

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112130728A TWI864965B (zh) 2023-08-16 2023-08-16 脈波信號產生裝置及其控制裝置

Country Status (2)

Country Link
US (1) US20250062753A1 (zh)
TW (1) TWI864965B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6249168B1 (en) * 1998-10-27 2001-06-19 Sharp Kabushiki Kaisha Clock pulse generator
US20020017918A1 (en) * 2000-01-14 2002-02-14 Mitsubishi Denki Kabushiki Kaisha Pulse generation circuit and a drive circuit
US20050035663A1 (en) * 2003-07-31 2005-02-17 Steven Moore Electromagnetic pulse generator
US20180314117A1 (en) * 2017-04-28 2018-11-01 Xiamen Tianma Micro-Electronics Co., Ltd. Pulse generation device, array substrate, display device, drive circuit and driving method
TW202008717A (zh) * 2018-08-02 2020-02-16 崛智科技有限公司 資料閂鎖電路及其脈波信號產生器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100526350B1 (ko) * 2003-08-23 2005-11-08 삼성전자주식회사 다상 클록신호 발생회로 및 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6249168B1 (en) * 1998-10-27 2001-06-19 Sharp Kabushiki Kaisha Clock pulse generator
US20020017918A1 (en) * 2000-01-14 2002-02-14 Mitsubishi Denki Kabushiki Kaisha Pulse generation circuit and a drive circuit
US20050035663A1 (en) * 2003-07-31 2005-02-17 Steven Moore Electromagnetic pulse generator
US20180314117A1 (en) * 2017-04-28 2018-11-01 Xiamen Tianma Micro-Electronics Co., Ltd. Pulse generation device, array substrate, display device, drive circuit and driving method
TW202008717A (zh) * 2018-08-02 2020-02-16 崛智科技有限公司 資料閂鎖電路及其脈波信號產生器

Also Published As

Publication number Publication date
US20250062753A1 (en) 2025-02-20
TW202510504A (zh) 2025-03-01

Similar Documents

Publication Publication Date Title
JP3993717B2 (ja) 半導体集積回路装置
US6710726B2 (en) Serializer-deserializer circuit having increased margins for setup and hold time
CN112511135A (zh) 可调占空比电路
US6583647B2 (en) Signal converting system having level converter for use in high speed semiconductor device and method therefor
JP2001217705A (ja) Lsiデバイス
TWI864965B (zh) 脈波信號產生裝置及其控制裝置
CN111211774B (zh) 除弹跳电路
CN114815570A (zh) 一种基于差分延时环的时间数字转换器
CN115412071A (zh) 比较器
US6781418B1 (en) Arbiter/pulse discriminator circuits with improved metastable failure rate by delayed balance point adjustment
TWI880194B (zh) 延遲鎖定迴路
US11677403B1 (en) Delay lock loop circuit
US11152042B2 (en) Inversion signal generation circuit
CN116156335A (zh) 一种像素级焦平面读出电路及其随机窗口实现电路和方法
TW202023191A (zh) 除彈跳電路
CN1741387B (zh) 锁存反向电路与使用其的触发器与双锁存数据触发器
TWI884638B (zh) 存儲晶片及讀操作方法
US11664789B1 (en) Semiconductor device using pipe circuit
TWI835503B (zh) 邊緣偵測器
US7098695B2 (en) Dynamic-to-static logic converter
US6701423B2 (en) High speed address sequencer
TWI776488B (zh) 計數裝置
TWI820783B (zh) 時脈信號的頻率偵測裝置及其偵測方法
TWI822389B (zh) 輸出驅動器以及輸出驅動方法
US11381232B2 (en) Duty cycle correction method and circuit thereof