[go: up one dir, main page]

TWI863211B - 一種晶片及相關電子設備 - Google Patents

一種晶片及相關電子設備 Download PDF

Info

Publication number
TWI863211B
TWI863211B TW112113088A TW112113088A TWI863211B TW I863211 B TWI863211 B TW I863211B TW 112113088 A TW112113088 A TW 112113088A TW 112113088 A TW112113088 A TW 112113088A TW I863211 B TWI863211 B TW I863211B
Authority
TW
Taiwan
Prior art keywords
content
output terminal
output
input
chip
Prior art date
Application number
TW112113088A
Other languages
English (en)
Other versions
TW202424725A (zh
Inventor
莊煜坤
郭森普
Original Assignee
新加坡商聯發科技(新加坡)私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新加坡商聯發科技(新加坡)私人有限公司 filed Critical 新加坡商聯發科技(新加坡)私人有限公司
Publication of TW202424725A publication Critical patent/TW202424725A/zh
Application granted granted Critical
Publication of TWI863211B publication Critical patent/TWI863211B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/37Details of the operation on graphic patterns
    • G09G5/377Details of the operation on graphic patterns for mixing or overlaying two or more graphic patterns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/10Mixing of images, i.e. displayed pixel being the result of an operation, e.g. adding, on the corresponding input pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • G09G2340/125Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels wherein one of the images is motion video
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/06Use of more than one graphics processor to process data before displaying to one or more screens
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/20Details of the management of multiple sources of image data

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Graphics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Information Transfer Systems (AREA)
  • Digital Computer Display Output (AREA)

Abstract

本申請提供一種晶片,包括至少一個輸入接口,用於接收至少一個輸入源;輸出接口,包括VB1接口,被劃分成第一VB1輸出端和第二VB1輸出端;以及資料處理模塊,與至少一個輸入接口以及輸出接口耦接,用於對至少一個輸入源的輸入資料進行處理,以得到相同和/或不同的內容;其中,第一VB1輸出端和第二VB1輸出端用於將至少一個輸入源輸出成相同和/或不同的內容,以實現同顯和/或異顯功能。本申請還提供了一種電子設備。本申請能實現利用同一個晶片實現同顯或異顯的功能。

Description

一種晶片及相關電子設備
本申請的所公開實施例涉及顯示技術領域,且更具體而言,涉及一種晶片及電子設備。
隨著顯示器的産品與應用領域的不斷發展,顯示器已經深入各個的行業中,對各個行業的信息傳播具有重要的意義。其中,雙螢幕顯示更是在各行各業中起著非常重要的作用,無論是開會展示還是演講展示等顯示螢幕展示,都可以靈活展示內容,成為電子信息産業中具有戰略意義的方向。因此,雙螢幕顯示的研究越來越重要。
有鑒於此,本申請提供一種晶片及電子設備,以解决上述問題。
為解决上述問題,本申請第一方面提供一種晶片,包括:至少一個輸入接口,用於接收至少一個輸入源;輸出接口,包括VB1接口,被劃分成第一VB1輸出端和第二VB1輸出端;以及資料處理模塊,與所述至少一個輸入接口以及所述輸出接口耦接,用於對所述至少一個輸入源的輸入資料進行處理,以得到相同和/或不同的內容;其中,所述第一VB1輸出端和所述第二VB1輸出端用於將所述至少一個輸入源輸出成相同和/或不同的內容,以實現同顯和/或異顯功能。
為解决上述問題,本申請第二方面提供一種電子設備,包括上述第一方面所述的晶片,其中所述晶片用於第一顯示螢幕和第二顯示螢幕連接。
為解决上述問題,本申請第三方面提供一種電子設備,包括上述第一方面所述的晶片、第一顯示螢幕和第二顯示螢幕,其中所述第一顯示螢幕與所述第一VB1輸出端連接,所述第二顯示螢幕與所述第二VB1輸出端連接。
本申請的有益效果是:區別於現有技術,本申請的晶片通過輸出接口包括VB1接口,被劃分成第一VB1輸出端和第二VB1輸出端,將至少一個輸入源輸出成相同和/或不同的內容,以實現同顯和/或異顯功能,實現利用同一個晶片實現同顯或異顯的功能。
100:晶片
110a、110b:輸入接口
120:輸出接口
130:資料處理模塊
110c:輸入接口
121:第一VB1輸出端
122:第二VB1輸出端
140:通路處理模塊
131:第一處理子模塊
132:第二處理子模塊
900、1000:電子設備
901、1001:晶片
1002:第一顯示螢幕
1003:第二顯示螢幕
為了更清楚地說明本申請實施例中的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本申請的一些實施例,對於本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他附圖。其中:第1圖是本申請實施例的晶片的結構示意圖;第2圖是本申請實施例的晶片的另一結構示意圖;第3圖是本申請實施例的晶片的部分結構示意圖;第4圖是本申請實施例的晶片的另一部分結構示意圖;第5圖是本申請實施例的晶片的又一結構示意圖;第6圖是本申請實施例的晶片的再一結構示意圖;第7圖是本申請實施例的晶片的再一結構示意圖;第8圖是本申請實施例的晶片的再一結構示意圖;第9圖是本申請實施例的電子設備的結構示意圖; 第10圖是本申請實施例的電子設備的另一結構示意圖。
在本申請中提及「實施例」意味著,結合實施例描述的特定特徵、結構或特性可以包含在本申請的至少一個實施例中。在說明書中的各個位置出現該短語幷不一定均是指相同的實施例,也不是與其它實施例互斥的獨立的或備選的實施例。本領域技術人員顯式地和隱式地理解的是,本文所描述的實施例可以與其它實施例相結合。
本申請中術語「和/或」,僅僅是一種描述關聯對象的關聯關係,表示可以存在三種關係,例如,A和/或B,可以表示:單獨存在A,同時存在A和B,單獨存在B這三種情况。另外,本文中字符「/」,一般表示前後關聯對象是一種「或」的關係。此外,本文中的「多」表示兩個或者多於兩個。另外,本文中術語「至少一種」表示多種中的任意一種或多種中的至少兩種的任意組合,例如,包括A、B、C中的至少一種,可以表示包括從A、B和C構成的集合中選擇的任意一個或多個元素。另外,本申請中的術語「第一」、「第二」、「第三」僅用於描述目的,而不能理解為指示或暗示相對重要性或者隱含指明所指示的技術特徵的數量。
為使本領域具有通常知識者更好地理解本申請的技術方案,下面結合附圖和具體實施方式對本申請的技術方案做進一步詳細描述。
請參閱第1圖和第2圖,第1圖和第2圖是本申請實施例的晶片的結構示意圖。晶片100是一個整體的晶片,其包括至少一個輸入接口、輸出接口和資料處理模塊,資料處理模塊與至少一個輸入接口以及輸出接口耦接。例如,第1圖中,晶片100包括輸入接口110a與110b、輸出接口120和資料處理模塊130,資料處理模塊130與兩個輸入接口以及輸出接口耦接。又例如,第2圖中,晶片 100包括輸入接口110c、輸出接口120和資料處理模塊130,資料處理模塊130與一個輸入接口以及輸出接口耦接。
至少一個輸入接口用於接收至少一個輸入源,輸入源可以為視頻源、圖片源等多媒體的信號源。在第1圖的示例中,輸入接口110a與110b分別接收一個輸入源,在第2圖的示例中,輸入接口110c接收一個輸入源。
輸出接口120包括VB1(V-by-One)接口120,被劃分成第一VB1輸出端121和第二VB1輸出端122。
資料處理模塊130對至少一個輸入源的處理,即在第1圖中,資料處理模塊130對第一輸入源s1和第二輸入源s2進行處理,得到相同的內容或者不同的內容。在第2圖中,資料處理模塊130對第一輸入源s3進行處理,得到相同的內容或者不同的內容。晶片100使用單獨一個晶片即可實現同顯/異顯,而無須多個晶片的轉換,從而降低設計的複雜度以及成本。
需要說明的是,在一些實施例中,資料處理模塊130為視頻處理器或者圖片處理器。
其中,第一VB1輸出端121和第二VB1輸出端122用於將至少一個輸入源輸出成相同和/或不同的內容,以實現同顯和/或異顯功能。例如,在第1圖中,第一VB1輸出端121和第二VB1輸出端122將輸入接口110a接收的輸入源和輸入接口110b接收的輸入源經過資料處理模塊130輸出成相同和/或不同的內容。又例如,在第2圖中,第一VB1輸出端121和第二VB1輸出端122將輸入接口110c接收的輸入源經過資料處理模塊130輸出成相同和/或不同的內容。需要說明的是,本申請的VB1(V-by-One)接口的具體架構僅作簡略描述,所有VB1接口均處於本申請的申請範圍。
VB1接口120的第一VB1輸出端121和第二VB1輸出端122用於將至少一個輸入源輸出成相同的內容,以實現同顯功能。
VB1接口120的第一VB1輸出端121和第二VB1輸出端122用於將至少一個輸入源輸出成不同的內容,以實現異顯功能。
本實施例中,通過輸出接口120,被劃分成第一VB1輸出端121和第二VB1輸出端122,將至少一個輸入源輸出成相同和/或不同的內容,以實現同顯和/或異顯功能,實現利用同一個晶片實現同顯或異顯的功能。
如上所述,至少一個輸入接口用於接收至少一個輸入源。在一些示例性的實施例中,如第1圖所示,至少一個輸入接口包括第一輸入接口110a和第二輸入接口110b,至少一個輸入源包括第一輸入源s1和第二輸入源s2。
第一輸入接口110a用於接收第一輸入源s1,第二輸入接口110b用於接收所第二輸入源s2,第一輸入源s1和第二輸入源s2可以相同。例如,第一輸入源s1和第二輸入源s2為同一個視頻源,即第一輸入源s1和第二輸入源s2相同。
第一輸入接口110a用於接收第一輸入源s1,第二輸入接口110b用於接收所第二輸入源s2,第一輸入源s1和第二輸入源s2可以不同。例如,第一輸入源s1為視頻源,第二輸入源s2為圖片源,即第一輸入源s1和第二輸入源s2不相同。
其中,視頻源可以為各種視頻格式的視頻,例如MP4、AVI等。圖片源可以為各種圖片,例如靜圖、動圖等。
在另一些示例性的實施例中,如第2圖所示,第一輸入接口110c被劃分成第一輸入端和第二輸入端,第一輸入源s3被處理成第一輸入部分和第二輸入部分,其中,第一輸入端用於接收第一輸入部分,第二輸入端用於接收第二輸入部分,第一輸入部分和第二輸入部分不同。
在第2圖示例中,第一輸入接口110c被劃分為第一輸入端和第二輸入端。同樣地,在第2圖示例中,第一輸入源s3被處理分成兩種不同的輸入, 分別為第一輸入部分和第二輸入部分。例如,第一輸入源s3為視頻源,其被處理成兩個輸入部分,例如視頻源和從該視頻源中提取的多個圖片。
如上所述,VB1接口120被劃分成第一VB1輸出端121和第二VB1輸出端122。在一些實施例中,VB1接口120包括預設數量的路(lane)。預設數量可以為12、16等,預設數量為12或16時,VB1接口120稱為12-lane或16-lame的VB1。路的數量可以根據實際情况而定,此處對此不做限定。
在一些示例性的實施例中,如第3圖所示,第3圖是本申請實施例的晶片的部分結構示意圖,響應於VB1接口120被劃分成第一VB1輸出端121和第二VB1輸出端122,第一VB1輸出端121占用第一數量x1的資料通路,第二VB1輸出端122占用第二數量x2的資料通路,其中,第一數量x1與第二數量x2相同,且第一數量x1與第二數量x2之和等於預設數量。
也就是說,預設數量的資料通路被劃分成兩部分,即x1和x2,第一VB1輸出端121占用的資料通路的數量等於第二VB1輸出端122占用的資料通路的數量,即第一數量x1與第二數量x2相同。
例如,在預設數量為16的示例中,第一數量x1可以為8,第二數量可以為8,則第一數量x1與第二數量x2相同,且第一數量x1與第二數量x2的和等於預設數量16。
在另一些示例性的實施例中,如第4圖所示,第4圖是本申請實施例的晶片的另一部分結構示意圖,響應於VB1接口120被劃分成第一VB1輸出端121和第二VB1輸出端122,第一VB1輸出端121占用第一數量y1的資料通路,第二VB1輸出端122占用第二數量y2的資料通路,其中,第一數量y1小於第二數量y2,且第一數量y1與第二數量y2之和小於或等於預設數量。
也就是說,預設數量的資料通路被劃分成兩部分,即y1和y2,第一VB1輸出端121占用的資料通路的數量小於第二VB1輸出端122占用的資料通 路的數量,即第一數量y1小於第二數量y2,且第一數量y1加第二數量y2小於或等於預設數量。
例如,在預設數量為16的示例中,第一數量y1可以為4,第二數量y2可以為8,則第一數量y1小於第二數量y2,且第一數量y1與第二數量y2的和小於16。
又例如,在預設數量為12的示例中,第一數量y1可以為4,第二數量y2可以為8,則第一數量y1小於第二數量y2,且第一數量y1與第二數量y2的和等於12。
如上所述,晶片100包括輸出接口120、第一輸入接口110a、第二輸入接口110a和資料處理模塊130,在一些實施例中,如第5圖所示,第5圖是本申請實施例的晶片的又一結構示意圖,在上述實施例的基礎上,該晶片100還包括通路處理模塊140。
通路處理模塊140與資料處理模塊130連接,用於將相同和/或不同的內容進行通路輸出,以使得相同和/或不同的內容分別經過第一VB1輸出端121和第二VB1輸出端122輸出。舉例來說,通路處理模塊140為一個多路選擇器,用於選擇第一VB1輸出端121和第二VB1輸出端122的輸出內容。
通路處理模塊140把資料處理模塊130所處理得到的相同和/或不同的內容進行通路輸出,輸出有兩種情况,一種是相同的內容經過第一VB1輸出端121輸出和第二VB1輸出端122輸出,即第一VB1輸出端121輸出的內容和第二VB1輸出端122的內容一樣,簡稱為同顯;另外一種是不同的內容經過第一VB1輸出端121和第二VB1輸出端122分別輸出,第一VB1輸出端121輸出的內容與第二VB1輸出端122輸出的內容不一樣,簡稱為異顯。
如上述,資料處理模塊130與至少一個輸入接口連接,用於對至少一個輸入源進行處理,在一些示例性的實施例中,如第6圖所示,是本申請實 施例的晶片的再一結構示意圖。
資料處理模塊130包括第一處理子模塊131和第二處理子模塊132,第一處理子模塊131與第一輸入接口110a和通路處理模塊140連接,用於對第一輸入源s1進行處理,以得到第一內容P1;第二處理子模塊132與第二輸入接口110b連接,用於對第二輸入源s2進行處理,以得到第二內容P2。
響應於第一VB1輸出端121和第二VB1輸出端122用於將第一輸入源和第二輸入源輸出成不同的內容,第一內容P1經過第一VB1輸出端121輸出或者第一內容P1與第三內容P3組合之後經過第一VB1輸出端121輸出,第二內容P2經過第二VB1輸出端122輸出,且第一內容P1與第二內容P2不同。第一處理子模塊131與第一輸入接口110a和通路處理模塊140連接,說明第一處理子模塊131在第一輸入接口與通路處理模塊140之間,第一處理子模塊131對第一輸入源s1進行處理之後,得到第一內容P1。第二處理子模塊132與第二輸入接口110b和通路處理模塊140連接,說明第二處理子模塊132在第二輸入接口110b與通路處理模塊140之間,第二處理子模塊132對第二輸入源s2進行處理之後,得到第二內容的P2。其中第二內容P2可以傳輸到通路處理模塊140,以經過第二VB1輸出端122進行輸出。
進一步地,如第6圖所示,在一些示例中,第二處理子模塊132還用於對第二輸入源s2進行處理,得到第三內容P3。第三內容P3可以為第二輸入源中的資料。
此時,第一內容P1和第三內容P3組合後經過第一VB1輸出端121,第二內容P2經過第二VB1輸出端132輸出,從而第一VB1輸出端131和第二VB1輸出端132輸出不同的內容。
第二處理子模塊132對第二輸入源s2進行處理之後,得到第二內容的P3。其中,第三內容P3可以與第一內容P1結合之後,傳輸到通路處理模塊 140中,以經過第一VB1輸出端121進行輸出。
在一些示例中,第一輸入源s1為視頻源,第二輸入源s2為圖片源。以此為例,上述第三內容P3可以為圖片源中的圖片,例如,OSD、字幕等。
在另一些示例性的實施例中,如第7圖所示,是本申請實施例的晶片的再一結構示意圖。
資料處理模塊130包括第一處理子模塊131、第二處理子模塊132和資料存取子模塊133,第一處理子模塊131與第一輸入接口110a和通路處理模塊140連接,用於對第一輸入源進行處理,以得到第一內容P1;資料存取子模塊133與第一處理子模塊131和通路處理模塊140連接,用於存取從第一輸入源中得到的資料,以得到第四內容P4。
第四內容P4可以為存取從第一輸入源內得到的資料集。第四內容P4可以傳輸到通路處理模塊140。
第一內容P1經過第一VB1輸出端121輸出,第四內容P4經過第二VB1輸出端122輸出,且第一內容P1與第四內容P4相同。
第一內容P1為第一輸入源的內容,通過資料存取子模塊133處理之後,存取得到第四內容P4為資料集,第一內容P1通過第一VB1輸出端121輸出,第四內容P4通過第二VB1輸出端122輸出,也就是說在顯示螢幕幕上輸出的第一內容P1和第四內容P4對於使用者來說相同。
在一些示例中,第一輸入源s1為視頻源,第二輸入源s2為圖片源。以此為例,上述第一內容P1可以為視頻源中的視頻。
例如,第一輸入源s1為視頻源,可以為一個風景的視頻,被第一處理子模塊131得到第一內容P1,第一內容P1為一個風景的視頻,然後經過資料存取子模塊133處理之後,得到第四內容P4,可以為至少一幀以上風景的圖片,則第一內容P1的輸出畫面與第四內容P4的輸出畫面相同。
進一步地,如第7圖所示,在一些示例中,第二處理子模塊132與第二輸入接口110b連接,用於對第二輸入源進行處理,以得到第三內容P3。
此時,第一內容P1與第三內容P3組合後經過第一VB1輸出端121,第四內容P4經過第二VB1輸出端122輸出,從而第一VB1輸出端121和第二VB1輸出端122輸出成相同的內容。
在一些示例中,第一輸入源s1為視頻源,第二輸入源s2為圖片源。以此為例,上述第三內容P3可以為圖片源中的圖片,例如,OSD、字幕等。
例如,圖片源s2可以為一組風景的圖片,通過第二處理子模塊132處理之後,得到第三內容P3,可以為至少一幀以上的風景的圖片,第四內容P4與第一內容P1可以為同一個內容,第一內容P1與第三內容P3結合之後通過第一VB1輸出端121輸出的畫面與第四內容通過第二VB1輸出的畫面相同。
其中,第三內容P3可以與第一內容P1結合之後,傳輸到通路處理模塊140中,以經過第一VB1輸出端121進行輸出。
在又一些示例性的實施例中,如第8圖所示,是本申請實施例的晶片的再一結構示意圖。
資料處理模塊130包括第二處理子模塊132,與第二輸入接口110b連接,用於對第二輸入源s2進行處理,以得到第二內容P2和第三內容P3,第二內容P2與第三內容P3可以傳輸到通路處理模塊140。
響應於第一VB1輸出端121和第二VB1輸出端133用於將第一輸入源s1和第二輸入源s2輸出成相同的內容,第二內容P2經過第二VB1輸出端122輸出,第三內容P3經過第二VB1輸出端122輸出,且第二內容P2和第三內容P3相同。
在一些示例中,第一輸入源s1為視頻源,第二輸入源s2為圖片源,下面以此為例進行說明,第二處理子模塊132對圖片源進行處理之後,得到 第二內容P2和第三內容P3,第二內容P2和第三內容P3相同,則第一VB1輸出端121輸出的第三內容P3和第二VB1輸出端122輸出的第二內容P2相同,例如,第二輸入源s2為圖片源,可以為一組風景圖片,通過第二處理子模塊132處理之後,得到第二內容P2和第三內容P3都是同一組風景圖片。
請閱讀第9圖,第9圖是本申請實施例的電子設備的結構示意圖。電子設備900包括晶片901,晶片901用於與第一顯示螢幕和第二顯示螢幕連接。
晶片901可以為上述實施例的晶片100,用於處理至少一個輸入源,然後輸出相同和/或不同的內容,隨後在與晶片901連接的第一顯示螢幕和第二顯示螢幕上展示。
請閱讀第10圖,第10圖是本申請實施例的電子設備的另一結構示意圖。電子設備1000包括晶片1001、第一顯示螢幕1002和第二顯示螢幕1003。晶片1001可以為上述實施例晶片,用於第一顯示螢幕1002與第二顯示螢幕1003連接,具體內容詳見上述實施例的描述,在此不再進行相關描述,以為了簡潔。
第一顯示螢幕1002與第一VB1輸出端121連接,第二顯示螢幕1003與第二VB1輸出端122連接,也就是說晶片1001輸出的內容通過第一VB1輸出端121輸出到第一顯示螢幕1002和第二VB1輸出端122輸出到第二顯示螢幕1003。
如上所述,電子設備900包括晶片901,第一顯示螢幕902和第二顯示螢幕903。在示例性的實施例中,第一顯示螢幕902為第一分辨率的顯示螢幕;第二顯示螢幕903包括第二分辨率的顯示螢幕。
第一分辨率大於或等於第二分辨率。也就是說分為兩種情况:1、第一顯示螢幕902的第一分辨率大於第二顯示螢幕903的分辨率;2、第一顯示螢幕902的第一分辨率等於第二顯示螢幕903的分辨率。
第一顯示螢幕902的第一分辨率大於第二顯示螢幕903的第二分 辨率,例如,第一顯示螢幕902的第一分辨率為4K,第二顯示螢幕903的第二分辨率為2K。例如,第一顯示螢幕902可以為4K顯示螢幕,第二顯示螢幕903可以為2K LVDS顯示螢幕。
第一顯示螢幕902的第一分辨率等於第二顯示螢幕903的第二分辨率,例如,第一顯示螢幕902的第一分辨率4K,第二顯示螢幕903的第二分辨率也為4K。例如,第一顯示螢幕902可以為4K顯示螢幕,第二顯示螢幕903可以為4K顯示螢幕或者HDMI顯示螢幕。
在一些示例中,第二顯示螢幕1003包括HDMI顯示螢幕1003,第二VB1輸出端122所輸出的內容用於驅動HDMI顯示螢幕1003,也就是說,第二VB1輸出端122接上HDMI後,輸出內容可以用於驅動HDMI顯示螢幕1003,以實現HDMI顯示螢幕1003的亮螢幕,無需額外的驅動設備驅動HDMI顯示螢幕1003亮螢幕。例如,輸出的內容經過轉換晶片實現HDMI顯示螢幕1003的亮螢幕。其中,HDMI顯示螢幕支持高清晰度多媒體接口的顯示裝備,能傳輸的信息量大,畫面清晰。
儘管出於指導目的已經結合某些特定實施例描述了本申請,但是本申請不限於此。因此,在不脫離權利要求書所闡述的本發明的範圍的情况下,可以對所描述的實施例進行各種修改,改編和各種特徵的組合。
100:晶片
110a、110b:輸入接口
120:輸出接口
130:資料處理模塊
121:第一VB1輸出端
122:第二VB1輸出端

Claims (16)

  1. 一種晶片,其中,包括:至少一個輸入接口,用於接收至少一個輸入源;輸出接口,包括VB1接口,被劃分成第一VB1輸出端和第二VB1輸出端,所述VB1接口包括預設數量的資料通路;所述第一VB1輸出端占用第一數量的資料通路,所述第二VB1輸出端占用第二數量的資料通路;以及資料處理模塊,與所述至少一個輸入接口以及輸出接口耦接,用於對所述至少一個輸入源的輸入資料進行處理,以得到相同和/或不同的內容;其中,所述第一VB1輸出端和所述第二VB1輸出端用於輸出所述相同和/或不同的內容,以實現同顯和/或異顯功能;其中所述第一VB1輸出端和所述第二VB1輸出端在同一晶片中。
  2. 如請求項1所述的晶片,其中,所述至少一個輸入接口包括第一輸入接口和第二輸入接口;所述至少一個輸入源包括第一輸入源和第二輸入源;其中,第一輸入接口用於接收所述第一輸入源,第二輸入接口用於接收所述第二輸入源,所述第一輸入源和所述第二輸入源相同或不同。
  3. 如請求項1所述的晶片,其中,所述至少一個輸入接口包括第一輸入接口,被劃分成第一輸入端和第二輸入端;所述至少一個輸入源包括第一輸入源,被處理成第一輸入部分和第二輸入部分;其中,所述第一輸入端用於接收所述第一輸入部分,所述第二輸入端用於接收所述第二輸入部分,所述第一輸入部分和所述第二輸入部分不同。
  4. 如請求項1所述的晶片,其中,所述第二VB1輸出端占用第二數量的資料通路,其中,所述第一數量與所述第二數量相同,且所述第一數 量與所述第二數量之和等於所述預設數量。
  5. 如請求項1所述的晶片,其中,所述第一數量小於所述第二數量,且所述第一數量與所述第二數量之和小於或等於所述預設數量。
  6. 如請求項2所述的晶片,其中,還包括:通路處理模塊,與所述資料處理模塊連接,用於將所述相同和/或不同的內容進行通路輸出,以使得所述相同和/或不同的內容分別經過所述第一VB1輸出端和所述第二VB1輸出端輸出。
  7. 如請求項6所述的晶片,其中;所述資料處理模塊包括:第一處理子模塊,與所述第一輸入接口和所述通路處理模塊連接,用於對所述第一輸入源進行處理,以得到第一內容;以及第二處理子模塊,與所述第二輸入接口連接,用於對所述第二輸入源進行處理,以得到第二內容;響應於所述第一VB1輸出端和所述第二VB1輸出端用於將所述第一輸入源和所述第二輸入源輸出成所述不同的內容,所述第一內容經過所述第一VB1輸出端輸出,所述第二內容經過所述第二VB1輸出端輸出,且所述第一內容與所述第二內容不同。
  8. 如請求項7所述的晶片,其中,所述第二處理子模塊還用於對所述第二輸入源進行處理,以得到第三內容;所述第一內容與所述第三內容組合後經過所述第一VB1輸出端,所述第二內容經過所述第二VB1輸出端輸出,從而所述第一VB1輸出端和所述第二VB1輸出端輸出成所述不同的內容。
  9. 如請求項6所述的晶片,其中,所述資料處理模塊包括: 第一處理子模塊,與所述第一輸入接口和所述通路處理模塊連接,用於對所述第一輸入源進行處理,以得到第一內容;以及資料存取子模塊,與所述第一處理子模塊和所述通路處理模塊連接,用於存取從所述第一輸入源中得到的資料,以得到第四內容;響應於所述第一VB1輸出端和所述第二VB1輸出端用於將所述第一輸入源和所述第二輸入源輸出成所述相同的內容,所述第一內容經過所述第一VB1輸出端輸出,所述第四內容經過所述第二VB1輸出端輸出,且所述第一內容與所述第四內容相同。
  10. 如請求項9所述的晶片,其中,所述資料處理模塊還包括:第二處理子模塊,與所述第二輸入接口連接,用於對所述第二輸入源進行處理,以得到第三內容;所述第一內容與所述第三內容組合後經過所述第一VB1輸出端,所述第四內容經過所述第二VB1輸出端輸出,從而所述第一VB1輸出端和所述第二VB1輸出端輸出成所述相同的內容。
  11. 如請求項6所述的晶片,其中,所述資料處理模塊包括:第二處理子模塊,與所述第二輸入接口連接,用於對所述第二輸入源進行處理,以得到第二內容和第三內容;響應於所述第一VB1輸出端和所述第二VB1輸出端用於將所述第一輸入源和所述第二輸入源輸出成所述相同的內容,所述第二內容經過所述第二VB1輸出端輸出,所述第三內容經過所述第一VB1輸出端輸出,且所述第二內容和所述第三內容相同。
  12. 如請求項7-11中任一項所述的晶片,其中,所述第一輸入源為視頻源,所述第二輸入源為圖片源。
  13. 一種電子設備,其中,包括如請求項1-11所述的晶片,其中所述晶片用於與第一顯示螢幕和第二顯示螢幕連接。
  14. 一種電子設備,其中,包括第一顯示螢幕、第二顯示螢幕與如請求項1-11所述的晶片,其中所述第一顯示螢幕與所述第一VB1輸出端連接,所述第二顯示螢幕與所述第二VB1輸出端連接。
  15. 如請求項13所述的電子設備,其中,所述第一顯示螢幕為第一分辨率的顯示螢幕;所述第二顯示螢幕包括第二分辨率的顯示螢幕,其中,所述第一分辨率大於或等於所述第二分辨率。
  16. 如請求項13所述的電子設備,其中,所述第二顯示螢幕包括HDMI顯示螢幕或VB1顯示螢幕,所述第二VB1輸出端所輸出的內容用於所述HDMI顯示螢幕或VB1顯示螢幕,以實現亮螢幕。
TW112113088A 2022-12-02 2023-04-07 一種晶片及相關電子設備 TWI863211B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202211547361.9A CN118132019A (zh) 2022-12-02 2022-12-02 一种芯片及相关电子设备
CN2022115473619 2022-12-02

Publications (2)

Publication Number Publication Date
TW202424725A TW202424725A (zh) 2024-06-16
TWI863211B true TWI863211B (zh) 2024-11-21

Family

ID=91241163

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112113088A TWI863211B (zh) 2022-12-02 2023-04-07 一種晶片及相關電子設備

Country Status (3)

Country Link
US (1) US20240184500A1 (zh)
CN (1) CN118132019A (zh)
TW (1) TWI863211B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN207337881U (zh) * 2017-05-17 2018-05-08 北京点石经纬科技有限公司 双屏电子学习设备
CN111083548A (zh) * 2019-12-26 2020-04-28 杭州当虹科技股份有限公司 一种实现同屏多显和双屏异显的视频播放方法及装置
TW202022794A (zh) * 2018-02-14 2020-06-16 瑞昱半導體股份有限公司 視訊處理系統與處理晶片
CN215416441U (zh) * 2021-03-02 2022-01-04 深圳市康冠智能科技有限公司 一种双屏显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007308084A (ja) * 2006-05-22 2007-11-29 Fujitsu Ten Ltd 車載用表示装置及び音響制御方法
CN114945972B (zh) * 2020-11-20 2023-09-08 京东方科技集团股份有限公司 显示装置及其驱动方法
CN113596554B (zh) * 2021-03-31 2023-03-21 联想(北京)有限公司 一种显示方法及显示设备

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN207337881U (zh) * 2017-05-17 2018-05-08 北京点石经纬科技有限公司 双屏电子学习设备
TW202022794A (zh) * 2018-02-14 2020-06-16 瑞昱半導體股份有限公司 視訊處理系統與處理晶片
CN111083548A (zh) * 2019-12-26 2020-04-28 杭州当虹科技股份有限公司 一种实现同屏多显和双屏异显的视频播放方法及装置
CN215416441U (zh) * 2021-03-02 2022-01-04 深圳市康冠智能科技有限公司 一种双屏显示装置

Also Published As

Publication number Publication date
CN118132019A (zh) 2024-06-04
US20240184500A1 (en) 2024-06-06
TW202424725A (zh) 2024-06-16

Similar Documents

Publication Publication Date Title
US7180511B2 (en) Display control system for displaying image information on multiple areas on a display screen
CN104145242B (zh) 具有淡入淡出和热插拔特征的缆线
CN105141876A (zh) 视频信号转换方法、视频信号转换装置以及显示系统
TW201403455A (zh) 用於顯示鏡射之系統及方法
CN204681493U (zh) 一种4k多屏拼接处理器
CN204906556U (zh) 视频信号转换装置以及显示系统
CN109982004A (zh) 一种视频点对点拼接系统
WO2023092815A1 (zh) 一种多源输入的多屏幕拼接系统、方法及显示装置
TWI863211B (zh) 一種晶片及相關電子設備
CN100514254C (zh) 显示设备及使用该显示设备的显示系统
CN216980094U (zh) 应用于led显示设备的信号处理系统和显示系统
US12265749B2 (en) Video wall system
TWI774629B (zh) 可應用於在顯示裝置中進行多重顯示處理之顯示控制積體電路
CN118609501A (zh) 显示屏驱动装置、方法、设备及存储介质
CN1897671A (zh) 视频信号多显示设备同步输出接口模块
CN113938722A (zh) 显示控制器、显示控制方法以及显示控制系统
CN208013828U (zh) 一种智能交互平板
TWI829162B (zh) 影音串流傳輸系統以及傳輸端裝置
CN217902416U (zh) 一种双屏显示系统
US6606098B1 (en) Method and apparatus having an extended video graphics bus
CN214799672U (zh) 一种具有视频对话功能的hdmi视频分割显示装置
CN220137604U (zh) 智能平板及智能平板系统
TWI385572B (zh) 顯示卡、顯示裝置及顯示方法
US20230254444A1 (en) Video conference system
CN115695683A (zh) 一种多画面拼接处理器