TWI860339B - 半導體裝置及製造半導體裝置的方法 - Google Patents
半導體裝置及製造半導體裝置的方法 Download PDFInfo
- Publication number
- TWI860339B TWI860339B TW109109445A TW109109445A TWI860339B TW I860339 B TWI860339 B TW I860339B TW 109109445 A TW109109445 A TW 109109445A TW 109109445 A TW109109445 A TW 109109445A TW I860339 B TWI860339 B TW I860339B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive
- substrate
- protective material
- layer
- rdl
- Prior art date
Links
Images
Classifications
-
- H10W20/435—
-
- H10W70/69—
-
- H10P72/74—
-
- H10W42/121—
-
- H10W70/68—
-
- H10W70/685—
-
- H10W72/20—
-
- H10W72/90—
-
- H10W74/012—
-
- H10W74/016—
-
- H10W74/019—
-
- H10W74/117—
-
- H10W74/121—
-
- H10W74/129—
-
- H10W74/15—
-
- H10P72/7412—
-
- H10P72/7424—
-
- H10P72/744—
-
- H10W70/05—
-
- H10W70/60—
-
- H10W70/65—
-
- H10W70/652—
-
- H10W72/01235—
-
- H10W72/01935—
-
- H10W72/01938—
-
- H10W72/072—
-
- H10W72/07207—
-
- H10W72/07232—
-
- H10W72/07235—
-
- H10W72/07236—
-
- H10W72/07253—
-
- H10W72/222—
-
- H10W72/234—
-
- H10W72/241—
-
- H10W72/252—
-
- H10W72/29—
-
- H10W72/325—
-
- H10W72/352—
-
- H10W72/354—
-
- H10W72/9415—
-
- H10W72/952—
-
- H10W74/142—
-
- H10W90/701—
-
- H10W90/724—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Geometry (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
在一個實例中,一種半導體裝置包括:重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面,其中所述RDL基板包括不含填料的介電材料;電子裝置,所述電子裝置位於所述RDL基板的所述頂表面上;電互連件,所述電互連件位於所述RDL基板的所述底表面上並且電耦接到所述電子裝置;第一保護材料,所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;以及第二保護材料,所述第二保護材料接觸所述電互連件的側表面和所述RDL基板的所述底表面。本文還公開了其它實例和相關方法。
Description
本公開總體上涉及電子裝置,並且更具體地涉及半導體裝置和用於製造半導體裝置的方法。
現有半導體封裝件和用於形成半導體封裝件的方法存在不足之處,例如造成成本過多、可靠性降低、性能相對較低或封裝件尺寸太大。對於本領域的技術人員來說,藉由將常規和傳統方法與本公開進行比較並且參考附圖,此類方法的另外的局限性和缺點將變得明顯。
根據本發明的一態樣為一種半導體裝置,其包括:重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面,其中所述RDL基板包括不含填料的介電材料;電子裝置,所述電子裝置位於所述RDL基板的所述頂表面上;電互連件,所述電互連件位於所述RDL基板的所述底表面上並且電耦接到所述電子裝置;第一保護材料,所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;以及第二保護材料,所述第二保護材料接觸所述電互連件的側表面和所述RDL基板的所述底表面。
根據本發明的另一態樣為一種用於製造半導體裝置的方法,所述方法包括:形成具有導電樁導電桿的基底結構;在所述基底結構上形成重新分佈層(RDL)襯底基板;在所述RDL襯底基板的頂表面上放置電子裝置;以及形成接觸所述電子裝置的側表面和所述RDL襯底基板的所述頂表面的保護材料。
根據本發明的另一態樣為一種用於製造半導體裝置的方法,所述方法包括:在第一載體上形成重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面;在所述RDL基板的所述頂表面上放置電子裝置;使用第一模制操作形成第一保護材料,其中所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;將第二載體附接到所述第一保護材料;從所述RDL基板去除所述第一載體;使用第一鍍覆操作在所述RDL基板的所述底表面上形成導電桿;以及使用第二模制操作形成第二保護材料,其中所述第二保護材料接觸所述導電桿的側表面和所述RDL基板的所述底表面。
以下討論提供了半導體裝置和製造半導體裝置的方法的各種實例。此類實例是非限制性的,並且所附權利要求的範圍不應限於所公開的特定實例。在以下討論中,術語“實例”和“例如”是非限制性的。
附圖展示了一般的構造方式,並且可以省略公知特徵和技術的描述和細節,以避免不必要地模糊本公開。另外,附圖中的元件不一定按比例繪製。例如,圖中的元件中的一些元件的尺寸可能相對於其它元件而被放大以有助於改善對本公開中所討論的實例的理解。不同附圖中的相同附圖標記表示相同的元件。
術語“或”和“和/或”包含由“或”或“和/或”連接的列表中的任何單個專案或專案的任何組合。如本公開中所使用的,除非上下文明確指示不包含複數形式,否則單數形式旨在同樣包含複數形式。
術語“包括(comprises)”、“包括(comprising)”、“包含(includes)”和/或“包含(including)”是“開放式”術語並且指定存在所陳述的特徵,但不排除存在或增加一個或多個其它特徵。
在本文中可以使用術語“第一”、“第二”等來描述各種元件,並且這些元件不應受這些術語的限制。這些術語僅是用來將一個元件與另一個元件進行區分。因此,例如,在不背離本公開的教導的情況下,本公開中所討論的第一元件可以被稱為第二元件。
除非另外指明,否則術語“耦接”可以用於描述彼此直接接觸的兩個元件或描述藉由一個或多個其它元件間接連接的兩個元件。例如,如果元件A耦接到元件B,則元件A可以直接接觸元件B或藉由中間元件C間接連接到元件B。類似地,術語“之上”或“上”可以用於描述彼此直接接觸的兩個元件或描述藉由一個或多個其它元件間接連接的兩個元件。
在一個實例中,一種半導體裝置包括:重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面,其中所述RDL基板包括不含填料的介電材料;電子裝置,所述電子裝置位於所述RDL基板的所述頂表面上;電互連件,所述電互連件位於所述RDL基板的所述底表面上並且電耦接到所述電子裝置;第一保護材料,所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;以及第二保護材料,所述第二保護材料接觸所述電互連件的側表面和所述RDL基板的所述底表面。
在另一個實例中,一種用於製造半導體裝置的方法包括:形成具有導電桿的基底結構;在所述基底結構上形成重新分佈層(RDL)基板;在所述RDL基板的頂表面上放置電子裝置;以及形成接觸所述電子裝置的側表面和所述RDL基板的所述頂表面的保護材料。
在另外的實例中,一種用於製造半導體裝置的方法包括:在第一載體上形成重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面;在所述RDL基板的所述頂表面上放置電子裝置;使用第一模制操作形成第一保護材料,其中所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;將第二載體附接到所述第一保護材料;從所述RDL基板去除所述第一載體;使用第一鍍覆操作在所述RDL基板的所述底表面上形成導電桿;以及使用第二模制操作形成第二保護材料,其中所述第二保護材料接觸所述導電桿的側表面和所述RDL基板的所述底表面。
本公開中包含其它實例。此類實例可以存在於本公開的附圖中、權利要求中和/或說明書中。
圖1示出了示例半導體裝置的橫截面視圖。在圖1所示的實例中,半導體裝置100可以包括基底結構110、基板120、電子裝置130、囊封劑140和互連件150。另外,半導體裝置100可以進一步包括位於基板120與電子裝置130之間的介電層160。在一些實例中,電子裝置130可以包括如半導體晶粒或電晶體等主動裝置,並且在其它實例中,電子裝置130可以包括如電阻器、電容器、電感器、連接器或等同物等被動裝置。
基底結構110可以包括導電層112和介電層113。基板120可以包括介電層121a、122a、123a和124a以及導電層121b、122b、123b、124b、121c、122c、123c、124c和124d。電子裝置130可以包括互連件131和132。囊封劑140可以接觸基板120的頂表面和電子裝置130的側表面。另外,互連件150可以包括導電層151、152和153並且可以位於基底結構110的底表面上。
基底結構110、基板120、囊封劑140和互連件150可以被稱為半導體封裝件190或封裝件190。另外,半導體封裝件190可以保護電子裝置130免受外部元件和/或環境暴露的影響。另外,半導體封裝件190可以提供外部裝置(未示出)與電子裝置130之間的電耦接。
圖2A到2L示出了用於製造示例半導體裝置的示例方法的橫截面視圖。圖2A示出了在早期製造階段提供載體171的製程。
在圖2A所示的實例中,載體171是基本上平面的。在一些實例中,載體171也可以被稱為板、晶圓、面板或條帶。另外,在一些實例中,載體171可以由金屬(例如,SUS)、晶圓(例如,矽)、陶瓷(例如,氧化鋁)、玻璃(例如,鈉鈣玻璃)或任何等同物中的任何一種或多種製成。載體171的厚度可以在大約500 μm到大約1500 μm的範圍並且寬度可以在大約100 mm到大約500 mm的範圍內。在形成基底結構110、形成基板120以及附接和囊封電子裝置130的製程期間,載體171可以達到以整合方式處理多個元件的作用。在一些實例中,載體171可以普遍應用於本公開的所有實例。
圖2B示出了在稍後製造階段形成導電層111和112的製程。在圖2B所示的實例中,可以在載體171上形成導電層111。在一些實例中,導電層111可以被稱為晶種層或基底層。在一些實例中,晶種層111可以由各種導電材料(例如,鈦、鎢、鈦/鎢、銅、金、銀、鈀、鎳或其等同物)中的任何導電材料製成。另外,在一些實例中,晶種層111可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、物理氣相沉積(PVD)、化學氣相沉積(CVD)、金屬有機化學氣相沉積(MOCVD)、原子層沉積(ALD)、低壓化學氣相沉積(LPCVD)、等離子體增強化學氣相沉積(PECVD)或其等同物)中的任何製程形成。晶種層111的厚度可以在大約500埃(Å)到大約3000 Å的範圍內。晶種層111可以促進在稍後製造階段將導電層112形成到預定的厚度。
另外,在圖2B所示的實例中,可以在相對較薄的晶種層111上形成相對較厚的導電層112。在一些實例中,可以使用經過圖案化的遮罩(未示出)在晶種層111上形成圖案,並且相對較厚的導電層112可以僅形成於圖案內。在一些實例中,導電層112可以被稱為導電桿或凸塊下金屬。在一些實例中,導電桿112可以由各種導電材料(例如,銅、金、銀或其等同物)中的任何導電材料製成。導電桿112可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。在導電桿112形成之後,可以去除經過圖案化的遮罩。另外,還可以使用例如軟蝕刻製程來去除在相對較厚的導電桿112周圍形成的相對較薄的晶種層111。導電桿112的厚度可以在大約1 μm到大約10 μm的範圍內。導電桿112可以起到在稍後製造階段在導電桿112上堆積(build up)基板120並且在導電桿112下方形成互連件150的作用。
圖2C示出了在稍後製造階段形成介電層113的製程。在圖2C所示的實例中,可以由介電層113覆蓋在載體171上形成的導電桿111和112。在一些實例中,介電層113可以使用模制操作形成,並且介電層113可以接觸導電桿112的側面。在一些實例中,介電層113可以覆蓋導電桿112的頂表面和側表面,並且介電層113可以不覆蓋導電桿112的底表面。在一些實例中,介電層113可以不覆蓋導電桿112的頂表面以允許導電桿112的頂表面藉由介電層113暴露於外部。在一些實例中,介電層113可以被稱為囊封劑、密封劑、環氧樹脂模制化合物、保護材料或環氧模制樹脂。另外,在一些實例中,囊封劑113也可以被稱為囊封部件、模制部件、保護部件或主體。在一些實例中,囊封劑113可以包括但不限於有機樹脂、無機填料、固化劑、催化劑、著色劑、阻燃劑或前述各項的等同物。囊封劑113可以藉由包含模制操作的各種製程中的任何製程形成。在一些實例中,囊封劑113可以藉由但不限於壓縮模制、傳遞模制、液相囊封劑模制、真空層壓、膏印刷或膜輔助模制形成。囊封劑113的厚度可以在大約50 μm到大約100 μm的範圍內。囊封劑113可以囊封導電桿111和112,以減少或防止基板120在稍後階段翹曲。
圖2D示出了用於在稍後製造階段去除導電桿112和囊封劑113的部分的製程。在圖2D所示的實例中,如藉由研磨或蝕刻去除導電桿112以及囊封劑113的頂表面,以使導電桿112和囊封劑113的頂表面共面。在一些實例中,可以藉由研磨和/或蝕刻使導電桿112和囊封劑113的頂表面共面,以改善在導電桿112和囊封劑113上形成的基板120的平面性。以這種方式,可以完成基底結構110,稍後可以在基底結構110上形成基板120,並且可以在基底結構110的下方形成互連件150。
圖2E示出了在稍後製造階段形成基板120的製程。在圖2E所示的實例中,可以在基底結構110上直接形成或堆積基本上平面的基板120。在一個實例中,可以在基底結構110上多次堆積介電層121a、122a、123a和124a以及導電層121b、122b、123b、124b、121c、122c、123c、124c和124d以完成基板120。
在一些實例中,介電層121a可以覆蓋基底結構110的頂表面。由於基底結構110的頂表面可以是平面的,因此介電層121a也可以是平面的。在一些實例中,介電層121a可以被稱為鈍化層、絕緣層或保護層。介電層121a可以由各種非導電材料(例如,Si3
N4
、SiO2、SiON、聚醯亞胺(PI)、苯並環丁烯(BCB)、聚苯並惡唑(PBO)、雙馬來醯亞胺三嗪(BT)、環氧樹脂、酚樹脂、矽樹脂、丙烯酸酯聚合物或其等同物)中的任何非導電材料製成。另外,介電層121a可以使用各種製程(例如,PVD、CVD、MOCVD、ALD、LPCVD、PECVD、印刷、旋塗、噴塗、燒結、熱氧化或其等同物)中的任何製程形成。在一些實例中,介電層121a可以被圖案化以形成暴露導電桿112同時覆蓋囊封劑113的開口。介電層121a的厚度可以在大約1 μm到大約10 μm的範圍內,並且開口的寬度可以在大約5 μm到大約70 μm的範圍內。
在一些實例中,導電層121b可以保形地形成於介電層121a和暴露的導電桿112上。在一些實例中,導電層121b可以被稱為晶種層或基底層。在一些實例中,晶種層121b可以形成於介電層121a的頂表面、開口的側壁和導電桿112的頂表面上。
在一些實例中,晶種層121b可以由各種導電材料(例如,鈦、鎢、鈦/鎢、銅、金、銀、鈀、鎳或其等同物)中的任何導電材料製成。另外,在一些實例中,晶種層121b可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。晶種層121b的厚度可以在大約500 Å到大約3000 Å的範圍內。晶種層121b可以促進在稍後製造階段將導電層121c形成到預定的厚度。
儘管未示出,但是可以在晶種層121b上形成遮罩,然後所述遮罩藉由一般的光微影製程被圖案化。在一些實例中,晶種層121b可以藉由經過圖案化的遮罩暴露於外部。在一些實例中,經過圖案化的遮罩可以包含可以將晶種層121b的一部分暴露到外部的開口。在一些實例中,遮罩可以被稱為光阻或樹脂。
在一些實例中,可以在經過圖案化的遮罩的位於相對較薄的晶種層121b的暴露部分上的開口中形成相對較厚的導電層121c。此處,由於已經使用遮罩形成了圖案,因此相對較厚的導電層121c可以僅形成於形成的圖案的開口內。在一些實例中,導電層121c可以被稱為重新分佈層(RDL)、佈線圖案或電路圖案。在一些實例中,重新分佈層121c可以由各種導電材料(例如,銅、金、銀或其等同物)中的任何導電材料製成。重新分佈層121c可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。在重新分佈層121c形成之後,可以去除經過圖案化的遮罩。另外,在經過圖案化的遮罩的下方形成的相對較薄的晶種層121b可以在經過圖案化的遮罩去除之後使用例如軟蝕刻製程去除。重新分佈層121c的厚度可以在大約2 μm到大約10 μm的範圍內。重新分佈層121c可以起到將電子裝置130的互連件131和132電連接到基底結構110的導電桿112的作用。
重複上述製程多次以在基底結構110上形成基板120。此處,在基板120的最頂表面上形成的導電層124c可以被稱為導電襯墊、微襯墊或接合襯墊。在一些實例中,導電襯墊124c可以形成為從基板120的頂表面凸出預定的高度。導電襯墊124c的寬度可以在大約1 μm到大約80 μm的範圍內。
在一些實例中,為了防止導電襯墊124c被氧化,可以在導電襯墊124c的頂表面上進一步形成抗氧化劑層124d。在一些實例中,抗氧化劑層124d可以被稱為防腐蝕層或焊料擴展改善層。在一些實例中,抗氧化劑層124d可以由錫、金、銀、鎳、鈀或其等同物製成。抗氧化劑層124d可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。抗氧化劑層124d的寬度可以在大約1 μm到大約80 μm的範圍內。
在一些實例中,基板120可以被稱為互連結構、堆積結構、電路堆疊結構、RDL結構或印刷電路板。在本公開所示的實例中,展示了包括四個介電層121a、122a、123a和124a、四個導電層121b、122b、123b和124b以及四個導電層121c、122c、123c和124c的基板120。然而,這些層的數量可以小於或大於四。
在圖2的實例中,基板120呈現為重新分佈層(RDL)基板。RDL基板可以包括(a)可以在RDL基板要電耦接到的電子裝置之上逐層形成的,或者(b)可以在將電子裝置和RDL基板耦接在一起之後完全去除或至少部分地去除的載體之上逐層形成的一個或多個導電重新分佈層和一個或多個介電層。RDL基板可以在圓形晶圓上以晶圓級製程逐層製造為晶圓級基板,和/或在矩形或方形面板載體上以面板級製程逐層製造為面板級基板。RDL基板可以以可以包含與限定相應的導電重新分佈圖案或跡線的一個或多個導電層交替堆疊的一個或多個介電層的添加劑堆積製程形成,所述導電重新分佈圖案或跡線被配置成共同(a)將電跡線扇出電子裝置的佔用空間外,和/或(b)將電跡線扇入電子裝置的佔用空間內。可以使用鍍覆製程,例如電鍍製程或無電電鍍製程來形成導電圖案。導電圖案可以包括導電材料,例如銅或其它可鍍覆金屬。可以使用光圖案化製程,例如光微影製程和用於形成光微影遮罩的光微影膠材料來製作導電圖案的位置。RDL基板的介電層可以利用可以包含光微影遮罩的光圖案化製程來圖案化,藉由所述光微影遮罩,光暴露到光圖案期望的特徵,如介電層中的通孔中。因此,介電層可以由光可界定的有機介電材料,例如聚醯亞胺(PI)、苯並環丁烯(BCB)或聚苯並惡唑(PBO)製成。此類介電材料可以以液體形式旋塗或以其它方式塗覆,而不是以預先形成的膜的形式附接。為了允許適當地形成期望的光限定的特徵,此類光可界定的介電材料可以省略結構增強劑,或者可以是不含填料的,沒有可能會干擾來自光圖案化製程的光的線、織造物或其它顆粒。在一些實例中,不含填料的介電材料的此類不含填料的特性可以允許減小所得的介電層的厚度。儘管上文描述的光可界定的介電材料可以是有機材料,但是在其它實例中,RDL基板的介電材料可以包括一個或多個無機介電層。一個或多個無機介電層的一些實例可以包括氮化矽(Si3
N4
)、氧化矽(SiO2)和/或SiON。所述一個或多個無機介電層可以藉由使用氧化或氮化製程而不是使用光限定的有機介電材料來生長無機介電層來形成。此類無機介電層可以是不含填料的,沒有線、織造物或其它不同的無機顆粒。在一些實例中,RDL基板可以省略永久性芯結構或載體,例如包括雙馬來醯亞胺三嗪(BT)或FR4的介電材料,並且這些類型的RDL基板可以被稱為無芯基板。
在其它實例中,基板120可以是預先形成的基板。預先形成的基板可以在附接到電子裝置之前製造並且可以包括位於相應的導電層之間的介電層。導電層可以包括銅並且可以使用電鍍製程形成。介電層可以是以預先形成的膜的形式而不是以液體的形式附接的相對較厚的非光可界定層,並且可以包含用於剛性和/或結構性支撐的具有如線、織造物和/或其它無機顆粒等填料的樹脂。由於介電層是非光可界定的,因此可以藉由使用鑽孔或雷射來形成如通孔或開口等特徵。在一些實例中,介電層可以包括預浸材料或味之素增層膜(Ajinomoto Buildup Film,ABF)。預先形成的基板可以包含永久性芯結構或載體,例如包括雙馬來醯亞胺三嗪(BT)或FR4的介電材料,並且介電層和導電層可以形成於永久性芯結構上。在其它實例中,預先形成的基板可以是省略永久性芯結構的無芯基板,並且介電層和導電層可以形成於在形成介電層和導電層之後並且在附接到電子裝置之前被去除的犧牲載體上。預先形成的基板可以被稱為印刷電路板(PCB)或層壓基板。此類預先形成的基板可以藉由半加成法製程(semi-additive process)或經改進的半加成製程來形成。
圖2F示出了在稍後製造階段附接電子裝置130的製程。在圖2F所示的實例中,可以將電子裝置130電連接到基板120。在一些實例中,取放設備(未示出)可以拾取電子裝置130以將電子裝置130放置在基板120的導電襯墊124c上。接下來,可以例如藉由批量回流、熱壓縮或雷射輔助接合將電子裝置130電連接到基板120。
在一些實例中,電子裝置130可以被稱為半導體晶粒或半導體晶片。另外,在一些實例中,電子裝置130可以包括邏輯晶粒、微控制單元、記憶體、數位訊號處理器、網路處理器、電源管理單元、音訊處理器、RF電路、無線基頻系統上晶片處理器、特殊應用積體電路或其等同物中的至少一個。
在一些實例中,電子裝置130可以包含主動區域和非主動區域。另外,在一些實例中,主動區域可以安置成面對基板120。另外,在一些實例中,主動區域可以包含互連件131。在一些實例中,互連件131可以被稱為晶粒襯墊、接合襯墊、鋁襯墊、導電柱或導電桿。互0連件131的寬度可以在大約2 μm到大約80 μm的範圍內。
另外,互連件131中的每個互連件可以藉由低熔點材料132連接到基板120的導電襯墊124c和/或抗氧化劑層124d。在一個實例中,低熔點材料132可以包括Sn、Ag、Pb、Cu、Sn-Pb、Sn37-Pb、Sn95-Pb、Sn-Pb-Ag、Sn-Cu、Sn-Ag、Sn-Au、Sn-Bi、Sn-Ag-Cu或任何等同物中的任何一種或多種。電子裝置130的互連件131和基板120的導電襯墊124c可以藉由低熔點材料132彼此電連接。
在一些實例中,可以在基板120與電子裝置130之間進一步填充介電層160。在一些實例中,介電層160可以圍繞電子裝置130的互連件131、低熔點材料132、導電襯墊124c和抗氧化劑層124d。在一些實例中,介電層160可以被稱為底部填料、毛細管底部填料(CUF)或非導電膏。在一些實例中,底部填料160可以是不具有無機填料的樹脂。在一些實例中,在電子裝置130電連接到基板120之後,底部填料160可以藉由毛細管注入到電子裝置130與基板120之間的間隙中,然後進行固化。在一些實例中,底部填料160可以圍繞電子裝置130與基板120之間的間隙的周邊形成,然後底部填料160將藉由毛細管力填充間隙。在一些實例中,首先底部填料160可以分配以覆蓋安置在基板120上的導電襯墊124c,然後電子裝置130的互連件131和/或低熔點材料132可以電連接到導電襯墊124c,同時穿過底部填料160。底部填料160可以防止電子裝置130由於物理衝擊或化學衝擊而與基板120斷開電連接。
圖2G示出了在稍後製造階段的囊封製程。在圖2G所示的實例中,可以由囊封劑140囊封電子裝置130。在一些實例中,囊封劑140可以接觸電子裝置130的頂表面和側表面並且可以接觸底部填料160。然而,在一些實例中,囊封劑140可以不接觸電子裝置130的底表面和底部填料160的底表面。在一些實例中,囊封劑140可以不接觸電子裝置130的頂表面以允許電子裝置130的頂表面藉由囊封劑140暴露於外部。在一些實例中,囊封劑140可以被稱為環氧樹脂模制化合物、環氧模制樹脂、保護材料或密封劑。另外,在一些實例中,囊封劑140可以被稱為模制部件、密封部件、囊封部件、封裝件或主體。在一些實例中,囊封劑140可以包括但不限於有機樹脂、無機填料、固化劑、催化劑、著色劑或阻燃劑。囊封劑140可以藉由各種製程中的任何製程形成。在一些實例中,囊封劑140可以藉由但不限於模制操作、壓縮模制、傳遞模制、液相囊封劑模制、真空層壓、膏印刷或膜輔助模制形成。囊封劑140的厚度可以在大約50 μm到大約1000 μm的範圍內。囊封劑140可以囊封電子裝置130以保護電子裝置130免受外部元件和/或環境暴露的影響。在一些實例中,囊封劑140可以充當底部填料,如在基板120與電子裝置130之間形成的經模制的底部填料。
在一些實例中,形成囊封劑140的材料可以與基底結構110的材料相同或不同。當形成囊封電子裝置130的囊封劑140的材料與基底結構110的材料相同時,半導體裝置100的上部區域和下部區域的熱膨脹係數(CTE)可以彼此基本上相同以抑制半導體裝置100的翹曲。
例如,基板120的CTE可以與囊封劑140的CTE不同。因此,基板120和囊封劑140可能由於在半導體封裝件的製造製程期間施加的熱量或在半導體封裝件的電操作期間產生的熱量而往往在一個方向上翹曲或彎曲。然而,可以對囊封劑113和140進行選擇以具有相同或類似的CTE,並且所述囊封劑可以分別形成於基板120的相對的上部部分和下部部分。因此,由於囊封劑140的CTE與基板120的CTE之間的差異而引起的膨脹或翹曲往往會抵消由於囊封劑113的CTE與基板120的CTE之間的差異而引起的膨脹或翹曲。因此,即使在半導體封裝件的製造製程期間施加熱量或在半導體封裝件的電性操作期間產生熱量,也可以抑制或減小半導體封裝在一個方向上彎曲的翹曲量。在一些實例中,基板120的CTE可以大於囊封劑140的CTE並且大於囊封劑113的CTE。
還可以存在形成囊封電子裝置130的囊封劑140的材料與囊封劑113和/或基底結構110的材料不同,同時仍改善半導裝置100的翹曲的實例。例如,即使彼此不同,也可以選擇囊封劑140的材料或CTE和囊封劑113的材料或CTE,使得當還考慮囊封劑140的厚度、囊封劑113的厚度,和/或電子裝置130的存在時,淨效應是由於基板120與囊封劑140之間的介面引起的翹曲抵消了沿基板120與囊封劑113之間的介面的翹曲。
圖2H示出了在稍後製造階段去除模制部件140的一部分的製程。在圖2H所示的實例中,可以研磨和/或蝕刻模制部件140,由此將電子裝置130的頂表面暴露於外部。可以執行去除製程直到電子裝置130的厚度變得小於大約500 μm。作為去除製程的結果,模制部件140的頂表面可以與電子裝置130的頂表面共面。
圖2I示出了在稍後製造階段附接載體172的製程。在圖2I所示的實例中,可以將載體172附接到模制部件140以及電子裝置130的頂表面。在一些實例中,載體172可以使用臨時黏合層附接到模制部件140以及電子裝置130的頂表面。臨時黏合層可以由被配置成當暴露於高溫或光時會失去其黏合性的材料製成。上部載體172可以在去除下部載體171的同時固定或支撐裝置。上部載體172可以是基本上平面的。在一些實例中,上部載體172也可以被稱為板、晶圓、面板或條帶。另外,在一些實例中,上部載體172可以由金屬(例如,SUS)、晶圓(例如,矽)、陶瓷(例如,氧化鋁)、玻璃(例如,鈉鈣玻璃)或任何等同物中的任何一種或多種製成。上部載體172的厚度可以在大約500 μm到大約1500 μm的範圍內並且寬度可以在大約100 mm到大約500 mm的範圍內。
圖2J示出了在稍後製造階段去除載體171的製程。在圖2J所示的實例中,可以從基底結構110去除載體171。在一些實例中,載體171可以使用研磨操作和/或蝕刻操作藉由研磨和/或蝕刻來去除。在一些實例中,在對載體171執行研磨和/或蝕刻時,還可以去除在導電桿112的底表面上形成的晶種層111。因此,導電桿112的底表面可以藉由囊封劑113暴露於外部。在一些實例中,導電桿112的底表面可以與囊封劑113的底表面共面。
圖2K示出了在稍後製造階段去除載體172的製程。在圖2K所示的實例中,也可以去除上部載體172。如上文所描述的,電子裝置130的頂表面和囊封劑140的頂表面可以在半導體裝置100上共面,而基底結構110的導電桿112的底表面和囊封劑113的底表面可以在半導體裝置100下方共面。在一些實例中,載體172可以以與如上文關於圖2J所討論的去除載體171相同的方式或類似的方式使用研磨操作和/或蝕刻操作來去除。
圖2L示出了在稍後製造階段形成互連件150的製程。在圖2L所示的實例中,可以在基底結構110的整個底表面上形成相對較薄的導電層151,並且可以在相對較薄的導電層151上形成相對較厚的導電層152。在一些實例中,相對較薄的導電層151可以被稱為晶種層或基底層。在一些實例中,晶種層151可以形成於導電桿112的底表面和囊封劑113的底表面上。
晶種層151可以由各種導電材料(例如,鈦、鎢、鈦/鎢、銅、金、銀、鈀、鎳或其等同物)中的任何導電材料製成。另外,在一些實例中,晶種層151可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。晶種層151的厚度可以在大約500 Å到大約3000 Å的範圍內。晶種層151可以促進在稍後製造階段將導電層152形成到預定的厚度。
在一些實例中,可以在相對較薄的晶種層151上形成相對較厚的導電層152。在一些實例中,可以使用經過圖案化的遮罩(未示出)在晶種層151上形成圖案或開口,並且相對較厚的導電層152可以僅形成於圖案或開口內。在一些實例中,可以在經過圖案化的遮罩的位於相對較薄的晶種層151的暴露部分上的圖案中形成相對較厚的導電層152。此處,由於已經使用遮罩形成了圖案,因此相對較厚的導電層152可以僅形成於形成的圖案的開口內。在一些實例中,導電層152可以被稱為導電柱或導電桿。在一些實例中,導電柱152可以由各種導電材料(例如,銅、金、銀或其等同物)中的任何導電材料製成。導電柱152可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。在導電柱152形成之後,可以去除經過圖案化的遮罩。另外,還可以使用例如軟蝕刻製程來去除在相對較厚的導電柱152周圍形成的相對較薄的晶種層151。導電柱152的厚度可以在大約5 μm到大約50 μm的範圍內。
在一些實例中,可以將具有相對較低熔點的材料的互連尖端153連接到導電柱152。在一些實例中,互連尖端153的熔點可以比導電柱152的熔點低。在一些實例中,互連尖端153可以被稱為焊球、焊料凸塊、焊帽、導電球、導電凸塊或導電帽。在一些實例中,在將焊料分配到導電柱152的底表面之後,互連尖端153可以藉由批量回流製程形成於導電柱152的底表面上。在一些實例中,可以重新使用用於形成導電柱152的經過圖案化的遮罩以形成互連尖端153。在一些實例中,互連尖端153可以形成於經過圖案化的遮罩的位於導電柱152的暴露部分上的圖案或開口中。此處,由於已經使用遮罩形成了圖案,因此互連尖端153可以僅形成於圖案的開口內。在一些實例中,互連尖端153可以包括Sn、Ag、Pb、Cu、Sn-Pb、Sn37-Pb、Sn95-Pb、Sn-Pb-Ag、Sn-Cu、Sn-Ag、Sn-Au、Sn-Bi、Sn-Ag-Cu或任何等同物中的任何一種或多種。
互連尖端153的厚度可以在大約0.5 μm到大約30 μm的範圍內並且寬度可以在從大約2 μm到大約80 μm的範圍內。在互連尖端153形成之後,可以去除經過圖案化的遮罩。在一些實例中,如果互連尖端153使用經過圖案化的遮罩形成,則現在可以使用但不限於使用軟蝕刻製程來去除形成於導電柱152周圍的晶種層151以及互連尖端153。
如上文所描述的,可以完成包括晶種層151、導電柱152和互連尖端153的互連件150。互連件150可以達到將半導體裝置100或半導體封裝件190電連接到外部裝置(未示出)的作用。儘管互連件150被顯示為在去除載體172之後形成,但這不限制本公開。在其它實例中,互連件150可以在去除載體172之前形成。
圖3示出了另一個示例半導體裝置的橫截面視圖。由於製造製程的差異,圖3所示的半導體裝置200可以具有與圖1所示的半導體裝置100的結構不同的結構。在圖3所示的實例中,半導體裝置200可以包括基板120、電子裝置130、囊封劑140、基底結構210和互連件150。
基板120可以包括介電層121a、122a、123a和124a以及導電層121b、122b、123b、124b、121c、122c、123c、124c和124d。電子裝置130可以包括互連件131和132。囊封劑140可以接觸基板120的頂表面和電子裝置130的側表面。基底結構210可以包括導電層211和212以及介電層213。另外,互連件150可以位於基底結構210的底表面上。
基板120、囊封劑140、基底結構210和互連件150可以被稱為半導體封裝件290或封裝件290。半導體封裝件290可以保護電子裝置130免受外部元件和/或環境暴露的影響。另外,半導體封裝件290可以提供外部裝置(未示出)與電子裝置130之間的電耦接。
圖4A到4K示出了用於製造另一個示例半導體裝置的示例方法的橫截面視圖。圖4A示出了在早期製造階段提供載體271的製程。
在圖4A所示的實例中,載體271可以具有與圖2A所示的載體171的形狀和特性基本上相同的形狀和特性。
圖4B示出了在稍後製造階段形成基板120的製程。在圖4B所示的實例中,可以在載體271上直接形成或堆積基本上平面的基板120。在一個實例中,可以順序地在載體271上彼此堆積介電層121a、122a、123a和124a以及導電層121b、122b、123b、124b、121c、122c、123c、124c和124d,由此完成基板120。
在一些實例中,介電層121a可以覆蓋載體271的頂表面。由於載體271的頂表面形成為平面的,所以介電層121a也可以形成為平面的。在一些實例中,介電層121a可以被稱為鈍化層、絕緣層或保護層。介電層121a可以由各種非導電材料(例如,Si3
N4
、SiO2
、SiON、聚醯亞胺(PI)、苯並環丁烯(BCB)、聚苯並惡唑(PBO)、雙馬來醯亞胺三嗪(BT)、環氧樹脂、酚樹脂、矽樹脂、丙烯酸酯聚合物或其等同物)中的任何非導電材料製成。另外,介電層121a可以使用各種製程(例如,PVD、CVD、MOCVD、ALD、LPCVD、PECVD、印刷、旋塗、噴塗、燒結、熱氧化或其等同物)中的任何製程形成。在一些實例中,介電層121a可以被圖案化以形成暴露載體271的一部分的開口。介電層121a的厚度可以在大約1 μm到大約10 μm的範圍內並且開口的寬度可以在大約5 μm到大約70 μm的範圍內。
在一些實例中,導電層121b可以完全地形成於介電層121a和載體271的暴露的區域上。在一些實例中,導電層121b可以被稱為晶種層或基底層。在一些實例中,晶種層121b可以分別形成於介電層121a的頂表面、開口的側壁和載體271的頂表面上,並且所有這些導電層121b可以彼此電連接。
在一些實例中,晶種層121b可以由各種導電材料(例如,鈦、鎢、鈦/鎢、銅、金、銀、鈀、鎳或其等同物)中的任何導電材料製成。另外,在一些實例中,晶種層121b可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。晶種層121b的厚度可以在大約500 Å到大約3000 Å的範圍內。晶種層121b可以促進在稍後製造階段將導電層121c形成到預定的厚度。
儘管未示出,但是可以在晶種層121b上形成遮罩,然後所述遮罩藉由一般的光微影蝕刻製程被圖案化。在一些實例中,晶種層121b可以藉由經過圖案化的遮罩暴露於外部。在一些實例中,遮罩可以被稱為光微影膠或樹脂。
在一些實例中,可以在經過圖案化的遮罩的位於相對較薄的晶種層121b的暴露部分上的開口中形成相對較厚的導電層121c。此處,由於已經使用遮罩形成了圖案,因此相對較厚的導電層121c可以僅形成於圖案的開口內。在一些實例中,導電層121c可以被稱為重新分佈層(RDL)、佈線圖案或電路圖案。在一些實例中,重新分佈層121c可以由各種導電材料(例如,銅、金、銀或其等同物)中的任何導電材料製成。重新分佈層121c可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。在重新分佈層121c形成之後,可以去除經過圖案化的遮罩。另外,在經過圖案化的遮罩的下方形成的相對較薄的晶種層121b可以在經過圖案化的遮罩去除之後使用軟蝕刻製程去除。重新分佈層121c的厚度可以在大約2 μm到大約10 μm的範圍內。重新分佈層121c可以達到將電子裝置130的互連件131和132電連接到基底結構210的導電桿212的作用。
可以重複上述製程多次,由此在載體271上完成基板120。此處,在基板120的最頂表面上形成的導電層124c可以被稱為導電襯墊、微襯墊或接合襯墊。在一些實例中,導電襯墊124c可以形成為從基板120的頂表面凸出預定的高度。導電襯墊124c的寬度可以在大約2 μm到大約80 μm的範圍內。
在一些實例中,為了防止導電襯墊124c被氧化,可以在導電襯墊124c的頂表面上進一步形成抗氧化劑層124d。在一些實例中,抗氧化劑層124d可以由錫、金、銀、鎳、鈀或其等同物製成。抗氧化劑層124d可以被稱為防腐蝕層或焊料擴展改善層。抗氧化劑層124d可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。抗氧化劑層124d的寬度可以在大約1 μm到大約80 μm的範圍內。
在一些實例中,基板120可以被稱為互連結構、堆積結構、電路堆疊結構、RDL結構或印刷電路板。在示出本公開的實例中,展示了包括四個介電層121a、122a、123a和124a、四個導電層121b、122b、123b和124b以及四個導電層121c、122c、123c和124c的基板120。然而,這些層的數量可以小於或大於四。
圖4C示出了在稍後製造階段附接電子裝置130的製程。在圖4C所示的實例中,附接電子裝置130的製程可以與圖2F所示的附接電子裝置130的製程類似。
圖4D示出了在稍後製造階段的囊封製程。在圖4D所示的實例中,囊封製程可以與圖2G的囊封製程相同或類似。
圖4E示出了在稍後製造階段去除模制部件140的一部分的製程。在圖4E所示的實例中,去除製程可以與圖2H的去除製程相同或類似。
圖4F示出了在稍後製造階段附接載體272的製程。圖4F所示的附接載體272的製程可以與圖2I中的附接載體272的製程相同或類似。
圖4G示出了在稍後製造階段去除載體271的製程。在圖4G所示的實例中,可以從基板120去除載體271。在一些實例中,載體271可以藉由研磨和/或蝕刻去除。在一些實例中,在對載體271執行研磨和/或蝕刻時,可以去除在基板120的底表面上形成的晶種層121b。在一些實例中,可以去除重新分佈層121c的底表面。因此,基板120的重新分佈層121c的底表面可以藉由介電層121a暴露於外部。在一些實例中,重新分佈層121c的底表面可以與介電層121a的底表面共面。
圖4H示出了在稍後製造階段形成導電層211和212的製程。在圖4H所示的實例中,可以在基板120的底表面上形成導電層211和212。在一些實例中,導電層211和212可以形成於基板120的介電層121a和重新分佈層121c的底表面上。在一些實例中,導電層211可以被稱為晶種層或基底層。在一些實例中,晶種層211可以由各種導電材料(例如,鈦、鎢、鈦/鎢、銅、金、銀、鈀、鎳或其等同物)中的任何導電材料製成。另外,在一些實例中,晶種層211可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。晶種層211的厚度可以在大約500 Å到大約3000 Å的範圍內。晶種層211可以促進在稍後製造階段將導電層212形成到預定的厚度。
另外,在圖4H所示的實例中,可以在相對較薄的晶種層211上形成相對較厚的導電層212。在一些實例中,可以使用經過圖案化的遮罩在晶種層211上形成圖案或開口,並且導電層212可以僅形成於所述圖案或開口內。在一些實例中,導電層212可以形成於經過圖案化的遮罩的位於晶種層211的暴露部分上的開口中。此處,由於已經使用遮罩形成了圖案,因此導電層212可以僅形成於形成的圖案的開口內。在一些實例中,導電層212可以被稱為導電桿或凸塊下金屬。在一些實例中,導電桿212可以由各種導電材料(例如,銅、金、銀或其等同物)中的任何導電材料製成。導電桿212可以使用各種製程(例如,濺鍍、無電電鍍、電鍍、PVD、CVD、MOCVD、ALD、LPCVD、PECVD或其等同物)中的任何製程形成。在導電桿212形成之後,可以去除經過圖案化的遮罩。另外,還可以使用軟蝕刻製程來去除在相對較厚的導電桿212周圍形成的相對較薄的晶種層。導電桿212的厚度可以在大約1 μm到大約10 μm的範圍內。導電桿212可以電連接到要在稍後製造階段在基板120和/或基底結構210下方形成的互連件150。
圖4I示出了在稍後製造階段形成介電層213的製程。在圖4I所示的實例中,可以由介電層213覆蓋在基板120下方形成的導電桿212。在一些實例中,介電層213可以覆蓋導電桿212的底表面和側表面。然而,介電層213可以不覆蓋導電桿212的頂表面。在一些實例中,介電層213可以不覆蓋導電桿212的底表面,由此允許導電桿212的底表面藉由介電層213暴露於外部。在一些實例中,介電層213可以被稱為囊封劑、密封劑、環氧樹脂模制化合物或環氧模制樹脂。另外,在一些實例中,囊封劑213可以被稱為囊封部件、模制部件、保護部件或主體。在一些實例中,囊封劑213可以包括但不限於有機樹脂、無機填料、固化劑、催化劑、著色劑、阻燃劑或前述各項的等同物。囊封劑213可以藉由各種製程中的任何製程形成。在一些實例中,囊封劑213可以藉由但不限於壓縮模制、傳遞模制、液相囊封劑模制、真空層壓、膏印刷或膜輔助模制形成。囊封劑213的厚度可以在大約1 μm到大約10 μm的範圍內。囊封劑213可以牢固地囊封導電桿212,以減少或防止基板120在稍後階段翹曲。
圖4J示出了在稍後製造階段的去除製程。在圖4J所示的實例中,研磨或蝕刻導電桿212以及囊封劑213的底表面,以藉由囊封劑213的底表面將導電桿212的底表面暴露於外部。在一些實例中,導電桿212的底表面和囊封劑213的底表面可以形成為共面的。如上文所描述的,在稍後製造階段,基底結構210可以完成並且互連件150可以在基底結構210下方形成。
圖4K示出了在稍後製造階段形成互連件150的製程。在圖4K所示的實例中,形成互連件150的製程可以與圖2K所示的形成互連件150的製程基本上相同。
同時,可以去除載體272。如上文所描述的,電子裝置130的頂表面可以與半導體裝置200上的囊封劑140的頂表面共面。
總之,一種半導體裝置包括:重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面,其中所述RDL基板包括不含填料的介電材料;電子裝置,所述電子裝置位於所述RDL基板的所述頂表面上;電互連件,所述電互連件位於所述RDL基板的所述底表面上並且電耦接到所述電子裝置;第一保護材料,所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;以及第二保護材料,所述第二保護材料接觸所述電互連件的側表面和所述RDL基板的所述底表面。
一種用於製造半導體裝置的方法包括:形成具有導電桿的基底結構;在所述基底結構上形成重新分佈層(RDL)基板;在所述RDL基板的頂表面上放置電子裝置;以及形成接觸所述電子裝置的側表面和所述RDL基板的所述頂表面的保護材料。
另一種用於製造半導體裝置的方法包括:在第一載體上形成重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面;在所述RDL基板的所述頂表面上放置電子裝置;使用第一模制操作形成第一保護材料,其中所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;將第二載體附接到所述第一保護材料;從所述RDL基板去除所述第一載體;使用第一鍍覆操作在所述RDL基板的所述底表面上形成導電桿;以及使用第二模制操作形成第二保護材料,其中所述第二保護材料接觸所述導電桿的側表面和所述RDL基板的所述底表面。
本公開包含對某些實例的引用。然而,本領域的技術人員應理解的是,在不脫離本公開的範圍的情況下,可以作出各種改變並且可以取代等同物。另外,在不脫離本公開的範圍的情況下,可以對所公開的實例進行修改。因此,意圖是,本公開不受限於所公開的實例,而本公開將包含落入所附申請專利範圍內的所有實例。
100:半導體裝置
110:基底結構
111:導電層/晶種層
112:導電層
113:介電層/囊封劑
120:基板
121a:介電層
121b:導電層/晶種層
121c:導電層/重新分佈層
122a:介電層
122b:導電層
122c:導電層
123a:介電層
123b:導電層
123c:導電層
124a:介電層
124b:導電層
124c:導電層/導電襯墊
124d:導電層/抗氧化劑層
130:電子裝置
131:互連件
132:互連件/低熔點材料
140:囊封劑/模制部件
150:互連件
151:導電層/晶種層
152:導電層/導電柱
153:導電層/互連尖端
160:介電層/底部填料
171:(下部)載體
172:(上部)載體
190:半導體封裝件
200:半導體裝置
210:基底結構
211:導電層/晶種層
212:導電層/導電桿
213:介電層/囊封劑
271:載體
272:載體
290:半導體封裝件
[圖1]示出了示例半導體裝置的橫截面視圖。
[圖2A]到[圖2L]示出了用於製造示例半導體裝置的示例方法的橫截面視圖。
[圖3]示出了另一個示例半導體裝置的橫截面視圖。
[圖4A]到[圖4K]示出了用於製造另一個示例半導體裝置的示例方法的橫截面視圖。
100:半導體裝置
110:基底結構
112:導電層
113:介電層/囊封劑
120:基板
121a:介電層
121b:導電層/晶種層
121c:導電層/重新分佈層
122a:介電層
122b:導電層
122c:導電層
123a:介電層
123b:導電層
123c:導電層
124a:介電層
124b:導電層
124c:導電層/導電襯墊
124d:導電層/抗氧化劑層
130:電子裝置
131:互連件
132:互連件/低熔點材料
140:囊封劑/模制部件
150:互連件
151:導電層/晶種層
152:導電層/導電柱
153:導電層/互連尖端
160:介電層/底部填料
190:半導體封裝件
Claims (34)
- 一種半導體裝置,其包括:重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面,其中所述RDL基板包括不含填料的介電材料,並且其中所述RDL基板包括導電層和介電層;電子裝置,所述電子裝置位於所述RDL基板的所述頂表面上;電互連件,所述電互連件位於所述RDL基板的所述底表面上並且電耦接到所述電子裝置;第一保護材料,所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;第二保護材料,所述第二保護材料接觸所述電互連件的側表面和所述RDL基板的所述底表面;以及另外的電互連件,所述另外的電互連件位於所述RDL基板的所述頂表面上,其中所述電子裝置藉由所述另外的電互連件以及所述導電層而耦接到所述RDL基板的所述底表面上的所述電互連件。
- 如請求項1所述的半導體裝置,其中所述電互連件包括所述RDL基板的所述底表面上的導電桿、所述導電桿上的導電柱以及所述導電柱上的互連尖端。
- 如請求項2所述的半導體裝置,其中所述電互連件進一步包括位於所述導電桿與所述導電柱之間的晶種層。
- 如請求項1所述的半導體裝置,其中所述電互連件包括所述RDL基板的所述底表面上的凸塊下金屬。
- 如請求項1所述的半導體裝置,其中所述電互連件包括所述RDL基板的所述底表面上的導電桿和所述導電桿上的焊球。
- 如請求項1所述的半導體裝置,其中所述第一保護材料和所述第 二保護材料包括具有相同熱膨脹係數(CTE)的相同材料。
- 如請求項1所述的半導體裝置,其中所述第一保護材料和所述第二保護材料包括具有相同或類似熱膨脹係數(CTE)的不同材料。
- 如請求項1所述的半導體裝置,其中所述第一保護材料具有第一熱膨脹係數(CTE)和第一厚度,並且所述第二保護材料具有第二CTE和第二厚度,使得所述第一保護材料與所述RDL基板之間的翹曲抵消所述第二保護材料與所述RDL基板之間的翹曲。
- 一種用於製造半導體裝置的方法,所述方法包括:形成具有導電桿的基底結構;在所述基底結構上形成重新分佈層(RDL)基板,其中所述RDL基板包括第一導電層以及第一介電層;在所述RDL基板的頂表面上形成互連件並且所述互連件並且耦接到所述第一導電層;在所述RDL基板的所述頂表面上放置電子裝置並且透過所述第一導電層耦接到所述互連件以及所述導電桿;以及形成接觸所述電子裝置的側表面和所述RDL基板的所述頂表面的保護材料;並且其中所述基底結構接觸所述導電桿的側表面。
- 如請求項9所述的方法,其中所述導電桿是使用鍍覆操作形成的,並且所述基底結構是在所述鍍覆操作之後使用模制操作形成的。
- 如請求項9所述的方法,其中所述RDL基板包括不含填料的介電材料,並且所述導電桿是使用鍍覆操作形成的,並且所述方法進一步包括使用第二鍍覆操作在所述導電桿上形成導電柱並且使用第三鍍覆操作在所述導電桿上形成互連尖端。
- 如請求項9所述的方法,其中形成所述RDL基板包括:在所述基底結構上形成所述第一介電層;在所述介電層中形成開口以暴露所述導電桿;以及在所述第一介電層和所述導電桿上形成所述第一導電層。
- 如請求項9所述的方法,其中所述基底結構是使用第一模制操作在第一載體上形成的,並且所述保護材料是使用第二模制操作形成的,並且所述方法進一步包括:在所述保護材料上附接第二載體;去除所述第一載體;以及在所述去除所述第一載體之後卸除所述第二載體。
- 一種用於製造半導體裝置的方法,所述方法包括:在第一載體上形成重新分佈層(RDL)基板,所述RDL基板具有頂表面和底表面;在所述RDL基板的所述頂表面上放置電子裝置;使用第一模制操作形成第一保護材料,其中所述第一保護材料接觸所述電子裝置的側表面和所述RDL基板的所述頂表面;將第二載體附接到所述第一保護材料;從所述RDL基板去除所述第一載體;使用第一鍍覆操作在所述RDL基板的所述底表面上形成導電桿;以及使用第二模制操作形成第二保護材料,其中所述第二保護材料接觸所述導電桿的側表面和所述RDL基板的所述底表面。
- 如請求項14所述的方法,其進一步包括使用第二鍍覆操作在所述導電桿上形成導電柱並且使用第三鍍覆操作在所述導電桿上形成互連尖端。
- 如請求項14所述的方法,其進一步包括在所述導電桿上形成焊 球。
- 如請求項15所述的方法,其進一步包括在所述第三鍍覆操作之後去除所述第二載體。
- 如請求項14所述的方法,其中所述第一載體是使用研磨或蝕刻操作去除的。
- 如請求項14所述的方法,其進一步包括:在所述導電桿的底側上提供基底層,其中所述基底層的最底側是在所述第二保護材料的最底側處;在所述第二保護材料的底側處之所述基底層的底側上提供開口;以及在所述第二保護材料的所述底側上提供導電柱並且接觸所述導電桿。
- 如請求項19所述的方法,其中所述基底層包括導電材料。
- 一種製造半導體裝置的方法,所述方法包括:提供具有基底層的基底結構以及在所述基底層的頂側上的導電桿,其中所述基底層的最底側是在所述基底結構的最底側處;提供重新分佈層(RDL)基板於基底結構上,其中提供所述RDL基板包括:提供第一介電層於所述基底結構上;提供開口於所述第一介電層中以曝露所述導電桿;以及提供導電層於所述第一介電層和所述導電桿上;設置電子裝置於所述RDL基板的頂表面上;提供接觸所述電子裝置的側表面以及所述RDL基板的所述頂表面的保護材料;提供開口於所述基底結構的底側處的所述基底層的底側上;並且提供導電柱於所述基底結構的所述底側上並且接觸所述導電桿。
- 如請求項21所述的方法,其中所述基底層包括導電材料。
- 如請求項21所述的方法,其中所述RDL基板包括不含填料的介電材料且所述導電桿是使用鍍覆操作形成的,並且還包括使用第二鍍覆操作來提供所述導電柱於所述導電桿上以及使用第三鍍覆操作來提供互連尖端於所述導電桿上。
- 如請求項21所述的方法,其中所述基底結構是使用第一模制操作在第一載體上形成的,並且所述保護材料是使用第二模制操作形成的,並且所述方法進一步包括:在所述保護材料上附接第二載體;去除所述第一載體;以及在所述去除所述第一載體之後卸除所述第二載體。
- 一種製造半導體裝置的方法,所述方法包括:提供具有頂表面和底表面的重新分佈層(RDL)基板,其中所述RDL基板包括不含填料的介電材料;提供電子裝置於所述RDL基板的所述頂表面上;提供電互連件於所述RDL基板的所述底表面上並且電性耦接到所述電子裝置,其中所述電互連件包括基底層於所述電互連件的底側上;提供第一保護材料接觸所述電子裝置的側表面以及所述RDL基板的所述頂表面;提供第二保護材料接觸所述電互連件的側表面以及所述RDL基板的所述底表面,其中所述基底層的最底側是在所述第二保護材料的最底側處;提供開口於所述第二保護材料中;以及提供導電柱於所述第二保護材料的底側上以接觸所述電互連件。
- 如請求項25所述的方法,其中所述電互連件包括在所述RDL基 板的所述底表面上的導電桿,並且所述方法包括提供互連尖端於所述導電柱上。
- 如請求項25所述的方法,其中所述基底層包括導電材料。
- 如請求項25所述的方法,其包括凸塊下金屬於所述導電柱的底側上。
- 如請求項25所述的方法,其包括焊球於所述導電柱上。
- 如請求項25所述的方法,其中所述RDL基板包括導電層和介電層。
- 如請求項30所述的方法,其進一步包括另外的電互連件,所述另外的電互連件位於所述RDL基板的所述頂表面上以藉由所述導電層而將所述電子裝置耦接到所述RDL基板的所述底表面上的所述電互連件。
- 如請求項25所述的方法,其中所述第一保護材料和所述第二保護材料包括具有相同的熱膨脹係數的相同材料。
- 如請求項25所述的方法,其中所述第一保護材料和所述第二保護材料包括具有相同或相似的熱膨脹係數的不同材料。
- 如請求項25所述的方法,其中所述第一保護材料具有第一熱膨脹係數以及第一厚度,且所述第二保護材料具有第二熱膨脹係數以及第二厚度,使得所述第一保護材料與所述RDL基板之間的翹曲抵消所述第二保護材料與所述RDL基板之間的翹曲。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/387,924 | 2019-04-18 | ||
| US16/387,924 US20200335441A1 (en) | 2019-04-18 | 2019-04-18 | Semiconductor device and method of manufacturing a semiconductor device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202040781A TW202040781A (zh) | 2020-11-01 |
| TWI860339B true TWI860339B (zh) | 2024-11-01 |
Family
ID=72830849
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW113137119A TWI886055B (zh) | 2019-04-18 | 2020-03-20 | 半導體裝置及製造半導體裝置的方法 |
| TW109109445A TWI860339B (zh) | 2019-04-18 | 2020-03-20 | 半導體裝置及製造半導體裝置的方法 |
| TW114116956A TW202533417A (zh) | 2019-04-18 | 2020-03-20 | 半導體裝置及製造半導體裝置的方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW113137119A TWI886055B (zh) | 2019-04-18 | 2020-03-20 | 半導體裝置及製造半導體裝置的方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW114116956A TW202533417A (zh) | 2019-04-18 | 2020-03-20 | 半導體裝置及製造半導體裝置的方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US20200335441A1 (zh) |
| CN (1) | CN111834304A (zh) |
| TW (3) | TWI886055B (zh) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102798702B1 (ko) * | 2019-07-22 | 2025-04-23 | 삼성전자주식회사 | 반도체 패키지 |
| US11410902B2 (en) | 2019-09-16 | 2022-08-09 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method of manufacturing the same |
| US11282772B2 (en) * | 2019-11-06 | 2022-03-22 | Advanced Semiconductor Engineering, Inc. | Package structure, assembly structure and method for manufacturing the same |
| US11791281B2 (en) * | 2020-03-19 | 2023-10-17 | Advanced Semiconductor Engineering, Inc. | Package substrate and method for manufacturing the same |
| KR102836899B1 (ko) * | 2020-08-19 | 2025-07-23 | 삼성전자주식회사 | 반도체 패키지 |
| US12494433B2 (en) * | 2022-06-13 | 2025-12-09 | Apple Inc. | 3D embedded redistribution layers for IC substrate packaging |
| US20250014961A1 (en) * | 2023-07-07 | 2025-01-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gap-fill dielectrics for die structures and methods of forming the same |
| CN118538700B (zh) * | 2023-09-08 | 2025-02-25 | 芯爱科技(南京)有限公司 | 电子封装件及其制法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20120146209A1 (en) * | 2010-12-14 | 2012-06-14 | Unimicron Technology Corporation | Packaging substrate having through-holed interposer embedded therein and fabrication method thereof |
| US20180261573A1 (en) * | 2017-03-09 | 2018-09-13 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method of manufacturing the same |
| TW202038353A (zh) * | 2018-12-21 | 2020-10-16 | 台灣積體電路製造股份有限公司 | 晶片封裝結構及其形成方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9196587B2 (en) * | 2013-03-14 | 2015-11-24 | Maxim Integrated Products, Inc. | Semiconductor device having a die and through substrate-via |
| KR101631406B1 (ko) * | 2015-02-09 | 2016-06-17 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지 및 그 제조 방법 |
| KR101731700B1 (ko) * | 2015-03-18 | 2017-04-28 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
| TWI642149B (zh) * | 2015-10-21 | 2018-11-21 | Xintex Inc. | 晶片封裝體及其製造方法 |
| US10872879B2 (en) | 2015-11-12 | 2020-12-22 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor package and manufacturing method thereof |
| US20180331061A1 (en) * | 2017-05-11 | 2018-11-15 | Qualcomm Incorporated | Integrated device comprising bump on exposed redistribution interconnect |
| US10157871B1 (en) * | 2017-10-12 | 2018-12-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package and manufacturing method thereof |
| US12183675B2 (en) * | 2019-03-13 | 2024-12-31 | Advanced Micro Devices, Inc. | Fan-out packages with warpage resistance |
| US11164814B2 (en) * | 2019-03-14 | 2021-11-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of manufacturing the same |
| US11011466B2 (en) * | 2019-03-28 | 2021-05-18 | Advanced Micro Devices, Inc. | Integrated circuit package with integrated voltage regulator |
-
2019
- 2019-04-18 US US16/387,924 patent/US20200335441A1/en not_active Abandoned
-
2020
- 2020-03-20 TW TW113137119A patent/TWI886055B/zh active
- 2020-03-20 TW TW109109445A patent/TWI860339B/zh active
- 2020-03-20 TW TW114116956A patent/TW202533417A/zh unknown
- 2020-04-16 CN CN202010297973.1A patent/CN111834304A/zh active Pending
-
2022
- 2022-04-13 US US17/720,211 patent/US11990411B2/en active Active
-
2024
- 2024-05-20 US US18/669,033 patent/US12388018B2/en active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20120146209A1 (en) * | 2010-12-14 | 2012-06-14 | Unimicron Technology Corporation | Packaging substrate having through-holed interposer embedded therein and fabrication method thereof |
| US20180261573A1 (en) * | 2017-03-09 | 2018-09-13 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method of manufacturing the same |
| TW202038353A (zh) * | 2018-12-21 | 2020-10-16 | 台灣積體電路製造股份有限公司 | 晶片封裝結構及其形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202504042A (zh) | 2025-01-16 |
| TW202040781A (zh) | 2020-11-01 |
| TWI886055B (zh) | 2025-06-01 |
| US20240304550A1 (en) | 2024-09-12 |
| US11990411B2 (en) | 2024-05-21 |
| US20220238441A1 (en) | 2022-07-28 |
| US12388018B2 (en) | 2025-08-12 |
| CN111834304A (zh) | 2020-10-27 |
| TW202533417A (zh) | 2025-08-16 |
| US20200335441A1 (en) | 2020-10-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI860339B (zh) | 半導體裝置及製造半導體裝置的方法 | |
| TWI870417B (zh) | 半導體裝置及製造半導體裝置的方法 | |
| US20240421127A1 (en) | Semiconductor devices and methods of manufacturing semiconductor devices | |
| US12125832B2 (en) | Semiconductor device and method of manufacturing a semiconductor device | |
| TW202512448A (zh) | 電子裝置及製造電子裝置的方法 | |
| TW202416469A (zh) | 電子裝置及製造電子裝置的方法 | |
| CN113192922B (zh) | 半导体装置和制造半导体装置的方法 | |
| US20250046742A1 (en) | Electronic devices and methods of manufacturing electronic devices | |
| KR20170041046A (ko) | 재배선층을 이용한 반도체 패키지 제조방법 | |
| CN114242684A (zh) | 半导体装置和制造半导体装置的方法 | |
| US20220068739A1 (en) | Electrionic devices with interposer and redistribution layer | |
| TW202431559A (zh) | 半導體裝置和製造半導體裝置的方法 | |
| TWI880662B (zh) | 半導體裝置和製造半導體裝置的方法 | |
| TWI866990B (zh) | 半導體裝置及製造半導體裝置的方法 | |
| TWI910102B (zh) | 半導體裝置和製造半導體裝置的方法 | |
| US20250385226A1 (en) | Electronic devices and a methods of manufacturing electronic devices | |
| US20240079282A1 (en) | Electronic devices and method of manufacturing an electronic devices | |
| TW202533400A (zh) | 電子裝置及製造電子裝置的方法 | |
| TW202406017A (zh) | 電子裝置及製造電子裝置的方法 | |
| TW202534897A (zh) | 電子裝置及製造電子裝置的方法 | |
| TW202507963A (zh) | 電子裝置和製造電子裝置的方法 |